--- /srv/rebuilderd/tmp/rebuilderdjrrM0t/inputs/qemu-system-riscv_10.2.1+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdjrrM0t/out/qemu-system-riscv_10.2.1+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-13 07:30:07.000000 debian-binary │ -rw-r--r-- 0 0 0 1164 2026-02-13 07:30:07.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3318976 2026-02-13 07:30:07.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3317080 2026-02-13 07:30:07.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x268549 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8f5ae8 0x008f5ae8 0x008f5ae8 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8f5b50 0x008f5b50 0x008f5b50 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8f5b14 0x8f5b14 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8f5b7c 0x8f5b7c R E 0x10000 │ │ │ │ LOAD 0x8fd130 0x0090d130 0x0090d130 0x1ed5e4 0x233014 RW 0x10000 │ │ │ │ DYNAMIC 0x9eab20 0x009fab20 0x009fab20 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8f5af4 0x008f5af4 0x008f5af4 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8f5b5c 0x008f5b5c 0x008f5b5c 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8fd130 0x0090d130 0x0090d130 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8fd130 0x0090d130 0x0090d130 0xf2ed0 0xf2ed0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008f2e0 08f2e0 0b0588 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013f868 13f868 00c662 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0014becc 14becc 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 0014c2cc 14c2cc 1127c0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0025ea8c 25ea8c 001de8 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00260874 260874 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00260880 260880 002ec8 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00263748 263748 4f41b0 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 007578f8 7578f8 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00757900 757900 19e1e8 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008f5ae8 8f5ae8 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008f5af0 8f5af0 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008f5af4 8f5af4 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00263748 263748 4f4218 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00757960 757960 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00757968 757968 19e1e8 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008f5b50 8f5b50 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008f5b58 8f5b58 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008f5b5c 8f5b5c 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0090d130 8fd130 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0090d130 8fd130 0007ac 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0090d8dc 8fd8dc 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0090d8e0 8fd8e0 0ed240 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 009fab20 9eab20 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009face8 9eace8 005314 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00a00000 9f0000 0fa714 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -977,167 +977,167 @@ │ │ │ │ 973: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 974: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 975: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 976: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 977: 00b3eb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 978: 0045d875 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 979: 00aebb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 980: 0063454d 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 980: 006345b5 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 981: 00a05680 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 982: 00616785 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 982: 006167ed 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 983: 00b3f00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 984: 00af50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 985: 00afa800 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 986: 00af0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 987: 00a0cc2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 988: 0054b8a9 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 989: 00b3d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 990: 006bdc11 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 990: 006bdc79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 991: 00a514d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 992: 00610055 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 993: 0070e7d5 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 992: 006100bd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 993: 0070e83d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 994: 005100cd 924 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 995: 00b3e270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 996: 00b3f576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 997: 00ae9440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 998: 0052a909 484 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 999: 009cff68 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1000: 00b3e9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1001: 00a5144c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1002: 006c021d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1002: 006c0285 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1003: 0053ea09 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1004: 00294ab9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1005: 00b3f7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1006: 00b3e4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1007: 00af5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1008: 006fd601 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1008: 006fd669 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1009: 0053eae1 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ - 1010: 006d8add 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1010: 006d8b45 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1011: 00b3ed24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1012: 0053ea51 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1013: 00ae5ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1014: 006f7135 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1014: 006f719d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1015: 00b3de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1016: 0038a2c9 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1017: 006c6a0d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1017: 006c6a75 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1018: 002a2c39 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1019: 00aec0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1020: 0072d9fd 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1021: 005a2695 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1020: 0072da65 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1021: 005a26fd 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1022: 00b3dd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1023: 00b3f354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1024: 00af65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1025: 00b3d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1026: 00719595 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1026: 007195fd 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1027: 00a513c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1028: 00af2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1029: 00af9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1030: 00a3dcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1031: 006ba095 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1031: 006ba0fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1032: 009cd358 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1033: 00af7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1034: 00b3e264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1035: 00b3e886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1036: 00ae52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1037: 003be881 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1038: 00a3db50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1039: 00b3d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1040: 0063ad99 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1041: 005c9fb9 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1040: 0063ae01 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1041: 005ca021 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1042: 00b3ec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1043: 0053ea99 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1044: 00aefd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1045: 00a3dc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1046: 00b3e486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1047: 00ae5f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1048: 00a4bdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1049: 00b3dcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1050: 00af1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1051: 00429dc5 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1052: 00aebbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1053: 00a4bc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1054: 00b3eaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1055: 006affb5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1056: 006f53a5 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1055: 006b001d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1056: 006f540d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1057: 00b3ef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1058: 00a4bd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1059: 00469c89 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1060: 00b3dd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1061: 00aebdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1062: 0042e8bd 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1063: 006bca99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1063: 006bcb01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1064: 00b3da94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1065: 00b3f54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1066: 002d8955 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1067: 00a3dbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1068: 00708395 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1068: 007083fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1069: 00b3f504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1070: 00b3e43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1071: 00ae4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1072: 004d9551 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1073: 00391805 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1074: 004d7d6d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1075: 006e274d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1076: 005cf635 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1075: 006e27b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1076: 005cf69d 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1077: 004a8299 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1078: 00a432f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1079: 006a2dd9 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1079: 006a2e41 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1080: 00a4bca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1081: 00aecfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1082: 0064ca25 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1082: 0064ca8d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1083: 00a43400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1084: 00ae7218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1085: 004b8e11 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1086: 002a6791 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1087: 00b3f250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1088: 00b1c670 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1089: 0043b4f5 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1090: 0070153d 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1090: 007015a5 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1091: 00ae1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1092: 00b3e08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1093: 006fa1c5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1093: 006fa22d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1094: 00aefc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1095: 004eb6fd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1096: 00b3ee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1097: 00b3fac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1098: 00b3f4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1099: 006da40d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1100: 007091c9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1099: 006da475 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1100: 00709231 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1101: 00a4337c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1102: 00b3e696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1103: 006a1ad9 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1103: 006a1b41 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1104: 00b3f3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1105: 0047b009 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1106: 003384e5 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1107: 00b3d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1108: 00af6cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1109: 0042e6d1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1110: 00346891 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1111: 00ae8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1112: 00ae5dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1113: 0074fe2d 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1113: 0074fe95 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1114: 002f5e95 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1115: 00636589 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1115: 006365f1 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1116: 0046be6d 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1117: 0072b89d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1117: 0072b905 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1118: 00ae3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1119: 00b3e82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1120: 00b3ef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1121: 00af2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1122: 00442059 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1123: 00b3df36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1124: 0091cc60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1125: 00ae8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1126: 002bfd91 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1127: 00b3f9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1128: 00ae9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1129: 00af4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1130: 00269d69 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1131: 00a4fa84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1132: 006f0a35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1132: 006f0a9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1133: 00b3e950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1134: 00ae7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1135: 00a4f8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1136: 00aec2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1137: 00b3e8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1138: 00b3f1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1139: 00a4fa00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1145,131 +1145,131 @@ │ │ │ │ 1141: 00b3ec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1142: 00a0e90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1143: 00b3de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1144: 00a3401c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1145: 0041b2f1 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1146: 00b3d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1147: 00a33e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1148: 006f45ed 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1148: 006f4655 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1149: 00ae7554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1150: 00a33f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1151: 004a7591 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1152: 0071dfad 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1153: 006e7d8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1152: 0071e015 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1153: 006e7df5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1154: 00ae5fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1155: 00336035 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1156: 00722b2d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1157: 008d0a00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1156: 00722b95 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1157: 008d0a68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1158: 00b3e412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1159: 00a4f97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1160: 00b3ef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1161: 00614bf1 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1161: 00614c59 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1162: 00b3f400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1163: 00af960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1164: 006bb741 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1164: 006bb7a9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1165: 002f17dd 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1166: 006f5e09 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1167: 006b3ae1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1166: 006f5e71 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1167: 006b3b49 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1168: 00af36f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1169: 00af82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1170: 00443ab5 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1171: 00b3db56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1172: 00a33f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1173: 00b3f5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1174: 004d3cf5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1175: 00b3d484 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1176: 006ff539 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1176: 006ff5a1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1177: 004a7b05 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1178: 0041a7fd 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1179: 00298845 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1180: 00a3fee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1181: 00297b41 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1182: 00a3fd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ 1183: 004e84b9 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1184: 00a3fe60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1185: 006e7605 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1185: 006e766d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1186: 00a0b708 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1187: 005f88d5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1187: 005f893d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1188: 00b3d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1189: 0066c5a9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1189: 0066c611 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1190: 00b3f4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1191: 002f053d 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1192: 003dc2ad 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1193: 00b3e1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1194: 00af6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1195: 00322609 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1196: 00ae6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1197: 00ae7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1198: 004ee539 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1199: 00a3fddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1200: 00b3d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1201: 006ad0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1202: 005dba55 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1203: 007044f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1201: 006ad165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1202: 005dbabd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1203: 00704561 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1204: 002fe75d 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1205: 006abb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1206: 005a2739 190 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1205: 006abb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1206: 005a27a1 190 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1207: 004a0cb5 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1208: 00aebacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1209: 00afa038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1210: 005f5111 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1210: 005f5179 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1211: 0044fbcd 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1212: 00b3da3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1213: 0073aa05 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1213: 0073aa6d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1214: 00b3f6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1215: 00ae97c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1216: 00385261 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1217: 007155b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1217: 0071561d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1218: 00af3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1219: 004c3779 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1220: 006e1671 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1220: 006e16d9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1221: 00ae20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1222: 006e7435 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1222: 006e749d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1223: 00af5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1224: 00b3d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1225: 00aefc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1226: 0063b175 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1227: 005c827d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1226: 0063b1dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1227: 005c82e5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1228: 00aebc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1229: 002d1705 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1230: 00b3da5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1231: 00af9c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1232: 00681a0d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1232: 00681a75 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1233: 00a54b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1234: 00ae7584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1235: 00aeee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1236: 00b3f2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1237: 006d4e91 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1237: 006d4ef9 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1238: 0038a221 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1239: 00a531b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1240: 00ae46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1241: 002af62d 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1242: 00b3dd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1243: 00536db1 318 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1244: 0051c479 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1245: 00af770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1246: 00b3ea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1247: 0061ef7d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1247: 0061efe5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1248: 00af5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1249: 00ae81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1250: 006ea6a9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1250: 006ea711 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1251: 00b3ddc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1252: 00398ec1 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1253: 009cf028 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1254: 00a34e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1255: 00b3dd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1256: 00a34c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1257: 00536ef1 274 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1258: 00aee6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 1259: 00a532b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1260: 006f8ec9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1260: 006f8f31 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1261: 00a34d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1262: 00ae46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1263: 00ae7c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1264: 005cebd9 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1264: 005cec41 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1265: 00b3e100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1266: 0029ec21 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1267: 00ae298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1268: 00b3eece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1269: 00ae9270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1270: 009cf6b0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1271: 00af9d50 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ @@ -1284,47 +1284,47 @@ │ │ │ │ 1280: 002a1509 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1281: 00b3ea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1282: 00b3def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1283: 003fb671 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1284: 004ee2e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1285: 0034684d 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1286: 003f0955 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1287: 0061a359 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1287: 0061a3c1 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1288: 002d5f15 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1289: 0074e525 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1290: 00631b09 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1291: 005a23a5 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1292: 006cf5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1289: 0074e58d 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1290: 00631b71 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1291: 005a240d 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1292: 006cf615 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1293: 009cf834 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1294: 00b3d444 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1295: 00b3f72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1296: 004d40dd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1297: 00445bc9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1298: 00710e3d 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1298: 00710ea5 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1299: 00b3d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1300: 00ae9e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1301: 004f2ec9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1302: 0072e125 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1302: 0072e18d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1303: 00b3f416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1304: 004d048d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1305: 00634835 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1305: 0063489d 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1306: 0029ea25 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1307: 00b3f384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1308: 00384235 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1309: 00b400b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1310: 006ca911 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1310: 006ca979 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1311: 00b3d9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1312: 006e28b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1312: 006e291d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1313: 00b3e218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1314: 005c4349 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1315: 006d0821 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1314: 005c43b1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1315: 006d0889 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1316: 004ef01d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1317: 004a5999 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1318: 005a26e5 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1319: 006d72a1 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1318: 005a274d 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1319: 006d7309 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1320: 00464b35 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1321: 00aef824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1322: 00af2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1323: 00b3ec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1324: 003be82d 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1325: 00af4490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1326: 00af05d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ @@ -1332,125 +1332,125 @@ │ │ │ │ 1328: 00af8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1329: 0055a771 228 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1330: 00333551 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1331: 00ae4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1332: 00afa674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1333: 00b3eb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1334: 00462579 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1335: 006c3e6d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1335: 006c3ed5 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1336: 00ae99d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1337: 00afa374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1338: 00ae3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1339: 00af2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1340: 00b3e3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1341: 00b3ef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1342: 006185dd 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1343: 006f2c7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1342: 00618645 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1343: 006f2ce5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1344: 00ae61dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1345: 00441775 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1346: 008d0a60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1346: 008d0ac8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1347: 00aea180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1348: 00a09794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1349: 004c36b5 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1350: 00480099 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1351: 00b3fd6c 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1352: 003f642d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1353: 006f27a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1354: 005ec3b9 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1353: 006f2809 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1354: 005ec421 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1355: 00ae3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1356: 0063378d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1357: 00746e69 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1358: 00742f65 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1356: 006337f5 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1357: 00746ed1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1358: 00742fcd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1359: 00b3ef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1360: 004f8fe9 124 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1361: 00aef5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1362: 00b3ee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1363: 00b3f988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1364: 006ba5dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1364: 006ba645 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1365: 002a28f1 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1366: 005dfe41 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1366: 005dfea9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1367: 00b3de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1368: 00af4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1369: 00321cc1 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1370: 0070c8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1370: 0070c92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1371: 00b3fa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1372: 00aed408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1373: 00b3de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1374: 00b3f004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1375: 00b3e2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1376: 00b3e28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1377: 006f9475 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1377: 006f94dd 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1378: 00b3ef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1379: 00ae9370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1380: 00b3f6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1381: 004bf875 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1382: 0073c331 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1382: 0073c399 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1383: 00b3fa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1384: 005f3729 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1385: 00722cb9 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1384: 005f3791 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1385: 00722d21 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1386: 00ae1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1387: 00a07c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1388: 00a42380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1389: 00b3f45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1390: 00620549 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1390: 006205b1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1391: 00ae5ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1392: 00a3c314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1393: 004f21a1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1394: 005ef5c5 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1394: 005ef62d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1395: 00a42488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1396: 002e9221 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1397: 00b3f614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1398: 00b3f9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1399: 004f6cb9 144 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1400: 00a3c41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1401: 00ae6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1402: 00b3e692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1403: 00ae3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1404: 00a0b600 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1405: 00b3e2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1406: 005f8af1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1406: 005f8b59 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1407: 00aeb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1408: 00a52b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1409: 00b3d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1410: 00635d45 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1411: 00752ea5 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1412: 006cd95d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1410: 00635dad 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1411: 00752f0d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1412: 006cd9c5 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1413: 00af5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1414: 00af01d0 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1415: 00a524cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1416: 00b3d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1417: 00b3ddbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1418: 00744c81 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1419: 00723441 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1418: 00744ce9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1419: 007234a9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1420: 00a42404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1421: 0063acad 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1421: 0063ad15 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1422: 0032c8c9 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1423: 00a006d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1424: 00a3c398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1425: 00af2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1426: 00ae4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1427: 00a5711c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1428: 006d40a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1428: 006d410d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1429: 004e2be1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1430: 00ae7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1431: 00429cb5 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1432: 0042ee31 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1433: 00a4c0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1434: 00a526dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1435: 0052d8f9 84 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1436: 00aed048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1437: 00b3f3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1438: 00ae658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1439: 00a4c040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1440: 003ced05 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1441: 006eb005 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1442: 006ff82d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1441: 006eb06d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1442: 006ff895 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1443: 00af2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1444: 00ae32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1445: 006fdbc5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1445: 006fdc2d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1446: 00b1bfa4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1447: 00b3d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1448: 0054eed5 302 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1449: 00b3e598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1450: 00554a09 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1451: 005346b9 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ 1452: 004eb621 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ @@ -1460,102 +1460,102 @@ │ │ │ │ 1456: 00534791 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1457: 0054eca1 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1458: 00b1b81c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1459: 00418bcd 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1460: 00b3e4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1461: 0039344d 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1462: 004f2361 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1463: 0066ac95 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1463: 0066acfd 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1464: 00534701 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1465: 006cd58d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1465: 006cd5f5 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1466: 00aeda64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1467: 004f2795 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1468: 009cf514 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1469: 00b3ec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1470: 00a4bfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1471: 00af5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1472: 00af2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1473: 00b3f2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1474: 00aec1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1475: 006ecf55 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1475: 006ecfbd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1476: 00af9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1477: 0063a875 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1477: 0063a8dd 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1478: 0042fc81 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1479: 00726515 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1479: 0072657d 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1480: 00af1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1481: 00628a35 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1482: 006c487d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1481: 00628a9d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1482: 006c48e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1483: 00b3fab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1484: 00554b1d 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ 1485: 004ea2f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1486: 00b3f79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1487: 00af45a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1488: 00430d71 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1489: 0054edb9 282 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1490: 00294b69 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1491: 005fee55 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1492: 006bbdd9 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1491: 005feebd 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1492: 006bbe41 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1493: 00534749 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1494: 00ae1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1495: 004a64d9 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1496: 006f6451 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1496: 006f64b9 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1497: 00b3ea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1498: 00b3efc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1499: 0044ea51 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1500: 00b3f99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1501: 00a09710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1502: 0034680d 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1503: 006b5f2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1503: 006b5f95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1504: 002f739d 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1505: 002e06e1 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1506: 00461335 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1507: 00aee874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1508: 00b3faf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1509: 00b3d470 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1510: 006bed8d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1511: 0070a3e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1510: 006bedf5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1511: 0070a449 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1512: 002a15f5 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1513: 00b3e8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1514: 00b3d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1515: 00ae9860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1516: 0052d851 84 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1517: 00b3f90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1518: 0045c871 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1519: 00b3f938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1520: 00b3f50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1521: 006aa0a5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1521: 006aa10d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1522: 00b3d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1523: 004648a9 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1524: 00b3e4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1525: 00ae7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1526: 00ae31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1527: 00b3dbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1528: 009bd748 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1529: 006c67d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1529: 006c6839 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1530: 00ae9700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1531: 004d57b9 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1532: 0054b231 322 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1533: 006e3a59 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1533: 006e3ac1 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1534: 00b3f4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1535: 00a54e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1536: 003f04b5 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ 1537: 00a35858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1538: 0060f9b5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1538: 0060fa1d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1539: 009fa808 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1540: 006925e1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1540: 00692649 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1541: 004c305d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1542: 00a56f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1543: 00718199 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1543: 00718201 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1544: 00aef5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1545: 00ae7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1546: 005426a9 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1547: 00a3e078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1548: 00708c11 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1548: 00708c79 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1549: 00b3ea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1550: 0071e1cd 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1550: 0071e235 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1551: 00ae80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1552: 0051b271 1076 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1553: 00ae5b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1554: 00294a09 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1555: 00542781 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1556: 00381a85 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1557: 00a54d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ @@ -1577,15 +1577,15 @@ │ │ │ │ 1573: 00b3f59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1574: 00b3f57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1575: 00390ef9 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1576: 003000d9 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1577: 002f10bd 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1578: 00299201 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1579: 00b3f0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1580: 0071f28d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1580: 0071f2f5 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1581: 0037e9d9 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1582: 00542739 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1583: 00b3ef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1584: 00b3f996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1585: 00ae5edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1586: 00345cb5 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1587: 00af28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ @@ -1594,38 +1594,38 @@ │ │ │ │ 1590: 004dbcc9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1591: 00b3e15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1592: 00b3f7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1593: 0047871d 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1594: 0042f4f1 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1595: 00b3e512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1596: 00b3df78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1597: 00751575 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1597: 007515dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1598: 00af8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1599: 00b3e238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1600: 005e7039 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1601: 006d4195 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1600: 005e70a1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1601: 006d41fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1602: 00af8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1603: 004dc565 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1604: 007170e5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1605: 0074b819 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1604: 0071714d 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1605: 0074b881 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1606: 00af0680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1607: 00af5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1608: 00aed964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1609: 00700649 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1609: 007006b1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1610: 00347ded 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1611: 00ae7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1612: 006ca25d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1612: 006ca2c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1613: 00b3f77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1614: 00b3f0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1615: 00b3e78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1616: 0063b869 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1616: 0063b8d1 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1617: 00aef894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1618: 006f9d5d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1619: 005f5bc5 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1620: 0072d685 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1618: 006f9dc5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1619: 005f5c2d 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1620: 0072d6ed 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1621: 00b3e1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1622: 0042fb79 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1623: 00b3ef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1624: 00b3e9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1625: 00b3f8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1626: 00af1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1627: 00b3edea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1639,231 +1639,231 @@ │ │ │ │ 1635: 00b3ee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1636: 00af3068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1637: 00aeede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1638: 00b3f51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1639: 00ae655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1640: 00b3e4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1641: 005492e9 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1642: 007003cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1642: 00700435 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1643: 00b3f27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1644: 00a07fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1645: 00af5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1646: 00af1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1647: 005e2fd5 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1647: 005e303d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1648: 00af53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1649: 00b3df40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1650: 00424805 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1651: 006fea39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1651: 006feaa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1652: 00b3da6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1653: 003f3529 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1654: 00b3d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1655: 00b3dbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1656: 00a31e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1657: 006f1599 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1657: 006f1601 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1658: 00af0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1659: 00746259 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1659: 007462c1 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1660: 00295b99 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1661: 00ae64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1662: 00b3ed0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1663: 00269d29 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1664: 007107e9 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1664: 00710851 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1665: 00b3e6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1666: 009b9c50 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1667: 00634c05 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1667: 00634c6d 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1668: 00b3de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1669: 0054940d 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1670: 00ae2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1671: 006d5de5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1672: 005f5361 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1671: 006d5e4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1672: 005f53c9 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1673: 00b3ddba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1674: 00b3de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1675: 00ae4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1676: 00af96a8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1677: 00a367d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ 1678: 0040cdc9 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1679: 00b3e794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1680: 00699385 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1680: 006993ed 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1681: 004bbcf9 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1682: 00b3e92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1683: 00b3ddec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1684: 006ab2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1684: 006ab329 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1685: 00b3d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1686: 00b3dd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1687: 00a4691c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1688: 006e6bfd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1688: 006e6c65 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1689: 0044daed 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1690: 00ae84c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1691: 00a46a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1692: 00b3d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1693: 006eb211 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1693: 006eb279 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1694: 00b3ef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1695: 00af86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1696: 00ae9c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1697: 002f2eed 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1698: 00733e41 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1699: 006ff461 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1698: 00733ea9 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1699: 006ff4c9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1700: 00b3e094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1701: 00a3e204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1702: 00727a95 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1703: 006b766d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1704: 006e3ef5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1705: 00615e5d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1702: 00727afd 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1703: 006b76d5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1704: 006e3f5d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1705: 00615ec5 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1706: 003f4101 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1707: 00af6ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1708: 002f605d 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1709: 00b3db4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1710: 00b3db8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1711: 00af36e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1712: 00388ca5 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1713: 00298295 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1714: 00347bfd 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1715: 00a469a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1716: 002f08b1 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1717: 005ebe39 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1717: 005ebea1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1718: 00b3e0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1719: 00aec23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1720: 00b3f62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1721: 00292ff5 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1722: 006f0c85 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1723: 006eb481 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1722: 006f0ced 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1723: 006eb4e9 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1724: 00ae3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1725: 002d2d31 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1726: 00ae1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1727: 00ae8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1728: 006ab285 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1729: 005f3bf1 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1728: 006ab2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1729: 005f3c59 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1730: 00b3f538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1731: 004f8be5 588 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1732: 003cc5ad 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1733: 00b3dd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1734: 00b3e030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1735: 00aeeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1736: 00684599 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1736: 00684601 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1737: 002a6445 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1738: 0091cc10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1739: 00b3f346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1740: 00b3df8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1741: 00af9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1742: 00ae71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1743: 00744a65 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1744: 0065bf35 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1743: 00744acd 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1744: 0065bf9d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1745: 00af0500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1746: 006fc919 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1746: 006fc981 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1747: 0041cd59 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1748: 00b3f6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1749: 00b3f114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1750: 009cce8c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1751: 0062bac9 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1751: 0062bb31 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1752: 004a3cd9 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1753: 005e39c9 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1754: 0070ddb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1755: 006d020d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1753: 005e3a31 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1754: 0070de19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1755: 006d0275 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1756: 00af8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1757: 00ae9340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1758: 00af57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1759: 00756a09 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1759: 00756a71 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1760: 0043c965 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1761: 00ae6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1762: 00744f9d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1763: 006ad175 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1762: 00745005 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1763: 006ad1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1764: 00aee5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1765: 00269d99 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1766: 00af08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1767: 00b3f0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1768: 00418c6d 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1769: 006d7de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1769: 006d7e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1770: 00290b6d 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1771: 00b3da86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1772: 006c68fd 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1773: 0061f689 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1772: 006c6965 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1773: 0061f6f1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1774: 003673d5 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1775: 004eec9d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1776: 00a357d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1777: 00b3faa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1778: 00ae98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1779: 006f499d 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1779: 006f4a05 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1780: 004df11d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1781: 00af5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1782: 004d1395 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1783: 00ae4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1784: 00b3e766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1785: 00491e39 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1786: 002fc2e5 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1787: 00af2fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1788: 002d9051 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1789: 00aebdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1790: 006dacc1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1790: 006dad29 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1791: 00b1ae5c 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1792: 003cec41 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1793: 00399395 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1794: 00b3d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1795: 00b3fb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1796: 002a17d9 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1797: 00af99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1798: 003f38d9 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1799: 00aeda14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1800: 00b3f018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1801: 00541001 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1802: 00af1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1803: 002d93b1 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1804: 006bf9c5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1804: 006bfa2d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1805: 00ae9870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1806: 00af0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1807: 00b3eadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1808: 009d6e30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1809: 00393bd1 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1810: 00541049 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1811: 00290669 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1812: 00b3ea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1813: 00ae16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1814: 0070eea9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1814: 0070ef11 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1815: 00af45e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1816: 00ae6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1817: 00328e85 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1818: 006cb575 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1819: 005def61 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1818: 006cb5dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1819: 005defc9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1820: 004924c9 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1821: 00ae2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1822: 004e6101 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1823: 00ae4888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1824: 00541091 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1825: 003cc10d 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1826: 0063bbb9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1826: 0063bc21 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1827: 00ae2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1828: 00b3f500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1829: 004f2369 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1830: 00af07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1831: 006fb415 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1832: 006f6fed 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1833: 0061fd2d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1834: 0061c7c5 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1831: 006fb47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1832: 006f7055 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1833: 0061fd95 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1834: 0061c82d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1835: 00b3f5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1836: 002ac531 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1837: 00af3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1838: 00a0b0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1839: 00a34b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1840: 00ae8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1841: 00753045 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1841: 007530ad 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1842: 00b3e19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1843: 00269da9 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1844: 00b3f522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1845: 006a0859 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1845: 006a08c1 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1846: 00b3fa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1847: 0044cf01 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1848: 00aeba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1849: 00b3f75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1850: 00aecb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1851: 009c9860 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1852: 008d0988 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1853: 00634c51 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1852: 008d09f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1853: 00634cb9 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1854: 00ae8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1855: 00b3f9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1856: 00af79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1857: 00a4fea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1858: 0071e2e9 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1858: 0071e351 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1859: 0052ed9d 600 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1860: 00aefa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1861: 004ff7c1 28 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1862: 00b3dae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1863: 00af7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1864: 0029e23d 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1865: 0052e91d 672 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ @@ -1873,43 +1873,43 @@ │ │ │ │ 1869: 00b3f44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1870: 00b3e49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1871: 004df199 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1872: 002930ad 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1873: 00a4fe20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1874: 00b3d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1875: 00b3e32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1876: 006eb15d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1877: 0072d9f9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1876: 006eb1c5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1877: 0072da61 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1878: 00b3dfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1879: 00af8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1880: 006b5e6d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1880: 006b5ed5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1881: 00ae3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1882: 00612979 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1882: 006129e1 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1883: 00b3efae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1884: 00b3eabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1885: 006ac6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1886: 006bd14d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1885: 006ac715 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1886: 006bd1b5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1887: 00ae7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1888: 002f9f65 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1889: 004bef01 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1890: 006e2de5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 006e2e4d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1891: 00b3f724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1892: 00aefc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1893: 00a4fd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1894: 00b3e2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 006b077d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 006b07e5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00af0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1897: 00755c25 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1897: 00755c8d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1898: 00aee7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1899: 00b3d493 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1900: 00b3f21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1901: 00b3f484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1902: 009d02d0 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1903: 00ae8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1904: 00744851 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1904: 007448b9 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1905: 00b3ebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1906: 004a7e99 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1907: 00b3f7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 0049903d 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0046cee9 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00ae6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00b3eb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1919,104 +1919,104 @@ │ │ │ │ 1915: 00af75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1916: 00af3228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1917: 00b3fa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1918: 00b3f528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1919: 00b3e104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1920: 00af3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1921: 004d22ad 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1922: 006a9835 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1922: 006a989d 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1923: 00555651 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1924: 00ae8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1925: 00a0b054 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1926: 00af9e9c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1927: 004ed539 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1928: 00af4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1929: 00b3de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1930: 00b3f69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1931: 005dba99 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1932: 00615875 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1931: 005dbb01 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1932: 006158dd 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1933: 00555771 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1934: 00b3d46b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1935: 00b3d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1936: 00b3daaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1937: 00aed4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1938: 00b3ec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1939: 005e111d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1939: 005e1185 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1940: 004d25a1 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1941: 00b3d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1942: 00aee9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1943: 004ea879 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1944: 003a8ba9 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1945: 005e538d 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1946: 006be0f1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1945: 005e53f5 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1946: 006be159 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1947: 00af8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1948: 00b3de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1949: 00754c15 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1949: 00754c7d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1950: 00b3e7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1951: 00ae38c0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1952: 006ef9c1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1953: 0070c9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1952: 006efa29 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1953: 0070ca1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1954: 00af3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1955: 00555885 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1956: 0051c4f9 124 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1957: 004170c1 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1958: 00b3ed56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1959: 00336c89 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1960: 00290759 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1961: 00b3f798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1962: 005313d9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 1963: 0066af0d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1963: 0066af75 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1964: 004d2b29 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1965: 0053847d 484 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 1966: 00af2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1967: 00538a51 508 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 1968: 00b3d47a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1969: 00531421 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 1970: 00ae9500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1971: 006e18ad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1971: 006e1915 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1972: 00b3f154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00afa4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1974: 00538661 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 1975: 0063a9dd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1976: 005b3615 624 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 1977: 0073ea51 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1975: 0063aa45 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1976: 005b367d 624 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 1977: 0073eab9 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1978: 00af0660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1979: 00b3ee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1980: 00af8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1981: 009d03d0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1982: 00af2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1983: 003faee5 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1984: 00af19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1985: 00531469 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 1986: 006633f5 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1987: 00670091 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1986: 0066345d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1987: 006700f9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1988: 00b3edfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1989: 004e1931 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1990: 004f21ad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 1991: 00538859 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 1992: 006b5ec1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1993: 006328d9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1992: 006b5f29 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1993: 00632941 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1994: 004a30a1 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1995: 0073852d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1996: 006ae259 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1995: 00738595 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1996: 006ae2c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1997: 00519a41 24 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 1998: 0073841d 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1998: 00738485 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1999: 00ae8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2000: 0051a189 148 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2001: 00b3f7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2002: 003336c5 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2003: 006319e1 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2003: 00631a49 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2004: 00b3f9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2005: 00b3ddd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2006: 00b3dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2007: 004df219 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2008: 004ed3b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2009: 0043ac1d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2010: 0047ada1 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2011: 005e5eb9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2011: 005e5f21 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2012: 00a3a6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2013: 00b3ed92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2014: 004d30b9 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2015: 002d9649 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2016: 00b3e528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2017: 00ae21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2018: 00391dd5 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ @@ -2029,226 +2029,226 @@ │ │ │ │ 2025: 0034543d 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2026: 00aeb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2027: 00b3f9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2028: 00af3720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2029: 00ae6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2030: 00445895 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2031: 0032dea5 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2032: 008db510 16 OBJECT GLOBAL DEFAULT 14 monitor_defs │ │ │ │ + 2032: 008db578 16 OBJECT GLOBAL DEFAULT 14 monitor_defs │ │ │ │ 2033: 00519421 98 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2034: 005e4f75 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2034: 005e4fdd 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2035: 00af79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2036: 00a3a634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2037: 00b3f1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2038: 00b3f1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2039: 00ae72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2040: 005265d5 1600 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2041: 002a28c9 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2042: 004c21d5 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2043: 00708551 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2044: 00633ec1 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2045: 00748bf5 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2046: 00633555 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2043: 007085b9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2044: 00633f29 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2045: 00748c5d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2046: 006335bd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2047: 00af2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2048: 00707105 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2049: 0072dd19 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2048: 0070716d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2049: 0072dd81 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2050: 00af5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2051: 00b3f7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2052: 006e5715 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2052: 006e577d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2053: 00ae4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2054: 00a3a5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2055: 00b3dc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2056: 003910b1 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2057: 0073cebd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2058: 0063f2c5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2057: 0073cf25 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2058: 0063f32d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2059: 00b3f6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2060: 00704625 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2060: 0070468d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2061: 002a11ad 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2062: 00a3653c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2063: 00b3f8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2064: 00af5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2065: 005f3491 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2065: 005f34f9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2066: 002b32ed 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2067: 00afac64 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2068: 00ae4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2069: 00ae5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2070: 00b3e7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2071: 00b3dd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2072: 00b3e200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2073: 0063d1a9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2073: 0063d211 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2074: 00aebf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2075: 00b400d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2076: 00b3dcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2077: 0073fdad 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2077: 0073fe15 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2078: 00a59028 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2079: 00ae87d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2080: 00aee544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2081: 00a0afd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2082: 002a1681 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2083: 006d7031 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2084: 00741441 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2083: 006d7099 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2084: 007414a9 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2085: 004b91b5 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2086: 0061efbd 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2086: 0061f025 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2087: 004dad59 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2088: 004edbe5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2089: 00b3fa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2090: 009d6ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2091: 00b3e5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2092: 00af16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2093: 002ff339 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2094: 00b3ee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2095: 00af0750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2096: 00ae4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2097: 00b3d476 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2098: 0038ddb5 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2099: 002d5a35 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2100: 006d3845 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2101: 006b8ea1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2100: 006d38ad 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2101: 006b8f09 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2102: 00b3f268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2103: 00aebf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2104: 00a500b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2105: 006cb8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2105: 006cb94d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2106: 002cfdd9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2107: 00a4ff28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2108: 00af0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2109: 00b3dd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2110: 00b3e556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2111: 00af9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2112: 0045cd61 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2113: 00a50030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2114: 002d439d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2115: 00b3db68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2116: 00464e0d 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2117: 009cfbdc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2118: 00b3d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2119: 00b3d1d9 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2120: 006e3cb9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2120: 006e3d21 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2121: 00af20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2122: 00b1cf94 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2123: 002d023d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2124: 00b3dcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2125: 00b3d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2126: 002f5c8d 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2127: 00ae2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2128: 00b4012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2129: 00b3f84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2130: 006b6125 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2130: 006b618d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2131: 00b3e3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2132: 009cf4dc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2133: 00a31c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2134: 00b400ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2135: 005e263d 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2135: 005e26a5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2136: 00557531 248 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2137: 00b3d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2138: 00b3fab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2139: 006ac671 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2139: 006ac6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2140: 00b3e2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2141: 0072b1e9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2141: 0072b251 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2142: 00557841 292 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2143: 0085a3cc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2143: 0085a434 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2144: 00a4ffac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2145: 00b400c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2146: 00557629 270 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2147: 00a484f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2148: 00a48368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2149: 00b3ecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2150: 00b3dd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2151: 00af7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2152: 00a52130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2153: 006a7ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2154: 00711ed5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2155: 00726cc5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2153: 006a7f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2154: 00711f3d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2155: 00726d2d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2156: 00a48470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2157: 00aec0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2158: 00615885 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2159: 007442dd 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2158: 006158ed 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2159: 00744345 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2160: 002997d9 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2161: 00af5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2162: 00ae7484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2163: 0046d965 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2164: 0050fda5 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2165: 00a0b78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2166: 00af25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2167: 0070b9b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2167: 0070ba1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2168: 00af3de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2169: 00b3d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2170: 0072de75 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2170: 0072dedd 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2171: 00557739 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2172: 00b3e510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2173: 0053efa9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2174: 00ae88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2175: 00aecc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2176: 00b3f2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2177: 004f20a5 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2178: 0053f081 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2179: 006dd409 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2180: 00633771 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2179: 006dd471 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2180: 006337d9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2181: 00aeaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2182: 002895c5 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2183: 00b3e33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2184: 00a483ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2185: 00b3e2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2186: 00ae4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2187: 00af5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2188: 00363c01 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2189: 0071aded 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2189: 0071ae55 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2190: 0053eff1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2191: 00aee264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2192: 0063afd1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2192: 0063b039 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2193: 00b3ee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2194: 004dadd9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2195: 002d95ed 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2196: 0060dd6d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2196: 0060ddd5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2197: 002d22c9 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2198: 006348f1 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2198: 00634959 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2199: 0045ae29 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2200: 00af5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2201: 00b3f9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2202: 0072f5a5 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2202: 0072f60d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2203: 00b3e35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2204: 0044cf6d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2205: 002c5c45 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2206: 00ae94f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2207: 002d49c1 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2208: 00af7088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2209: 00b3e356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TBD_DSTATE │ │ │ │ 2210: 00b3d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2211: 004aba35 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2212: 0048b555 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2213: 0053f039 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ 2214: 004ebf39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2215: 00af3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2216: 00aeedc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2217: 00755c29 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2217: 00755c91 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2218: 004ebcb5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2219: 00af9c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2220: 00295031 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2221: 006ed581 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2221: 006ed5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2222: 004f4355 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2223: 00b3e88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2224: 00b3d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2225: 00712371 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2225: 007123d9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2226: 00b3f36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2227: 00af1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2228: 00730869 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2229: 006e5b91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2230: 006dbc25 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2228: 007308d1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2229: 006e5bf9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2230: 006dbc8d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2231: 00aed3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2232: 00b3d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2233: 00a48b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2234: 00b3d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2235: 00af59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2236: 0071e3a1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2236: 0071e409 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2237: 00a48998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2238: 00aef6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2239: 00614c61 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2240: 00634261 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2241: 006145a1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2239: 00614cc9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2240: 006342c9 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2241: 00614609 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2242: 00b3e236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2243: 006eaa5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2243: 006eaac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2244: 00a48aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2245: 00ae4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2246: 00a4ea04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ 2247: 00473631 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2248: 00ae9a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2249: 00a4e878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2250: 00b3f624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ @@ -2256,39 +2256,39 @@ │ │ │ │ 2252: 00af6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2253: 00b3e18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2254: 00a4e980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2255: 004a65c1 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2256: 00b3e296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2257: 0039a501 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2258: 00b3eaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2259: 00633095 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2259: 006330fd 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2260: 003e655d 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2261: 0070f0a9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2261: 0070f111 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2262: 00b3f6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2263: 006d03c5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2263: 006d042d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2264: 00aefd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2265: 007271dd 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2266: 006fd401 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2265: 00727245 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2266: 006fd469 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2267: 00a3dacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2268: 00a48a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2269: 006acfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2270: 0074e261 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2269: 006ad039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2270: 0074e2c9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2271: 00a3d940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2272: 00aec3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2273: 00a4e560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2274: 006f8bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2274: 006f8c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2275: 00331159 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2276: 00b3f620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2277: 002fba85 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2278: 00b3dffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2279: 00a3da48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ 2280: 004d44ad 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2281: 00b3f836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2282: 00a4e8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2283: 006dc8d5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2283: 006dc93d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2284: 00b3d218 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2285: 00b3f738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2286: 004ea94d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2287: 00af9f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2288: 003fbacd 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2289: 00ae9530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2290: 00296519 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2298,260 +2298,260 @@ │ │ │ │ 2294: 0044e4b1 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2295: 00b3ea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2296: 00a3d9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ 2297: 004bfe9d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2298: 00b3e05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2299: 00aeb11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2300: 003fbbb5 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2301: 005f36c9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2301: 005f3731 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2302: 00b1af38 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2303: 00a538e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2304: 00ae8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2305: 00ae55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2306: 00a0096c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2307: 00b3e972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2308: 00708ca1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2308: 00708d09 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2309: 004ca8d5 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2310: 006eea11 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2310: 006eea79 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2311: 0053f0c9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2312: 008e478c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2312: 008e47f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2313: 004e9a3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2314: 002d5389 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2315: 0053f1a1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2316: 00af8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2317: 004f25a9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2318: 00b3e644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2319: 0042e75d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2320: 003f6011 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2321: 00b3f020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2322: 00b3ebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2323: 00b3d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2324: 00629799 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2324: 00629801 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2325: 003fbb41 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2326: 0053f111 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2327: 00b3d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2328: 00b3e9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2329: 005e69f5 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2329: 005e6a5d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2330: 00b3e284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2331: 00744d7d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2332: 006cabed 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2331: 00744de5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2332: 006cac55 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2333: 00aec998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2334: 00af5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2335: 006fc865 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2335: 006fc8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2336: 00aebe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2337: 00b3f444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2338: 003911fd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2339: 00ae55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2340: 006d7f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2340: 006d7fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2341: 004255a5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2342: 00ae55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2343: 00af7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2344: 0070c1ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2344: 0070c255 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2345: 0054ce49 506 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2346: 00b3d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2347: 005f85f1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2347: 005f8659 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2348: 0053f159 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2349: 0054cad1 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2350: 00af961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2351: 00b3eda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2352: 004dae51 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2353: 00af4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2354: 00272a59 96 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2355: 00642071 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2355: 006420d9 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2356: 00b3e84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2357: 0072d445 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2357: 0072d4ad 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2358: 00af1750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2359: 00b3e00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2360: 00b3efcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2361: 00b3e8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2362: 006e5ba1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2362: 006e5c09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2363: 00b3d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2364: 0072c8a1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2365: 006daa7d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2366: 006e51bd 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2364: 0072c909 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2365: 006daae5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2366: 006e5225 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2367: 00b3f9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2368: 0054cc8d 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2369: 00af5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2370: 00af5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2371: 00b3d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2372: 00af82b0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2373: 00b3e2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2374: 00b3e77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2375: 00b3f732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2376: 00af97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2377: 00b3e4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2378: 006fe9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2379: 006f4f05 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2380: 006b334d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2381: 007251fd 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2382: 006cf355 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2378: 006fea29 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2379: 006f4f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2380: 006b33b5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2381: 00725265 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2382: 006cf3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2383: 00b3e8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2384: 003b4a65 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2385: 00b3e656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2386: 00b3fb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2387: 002d69d9 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2388: 004b90ad 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2389: 0040a189 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2390: 0046da65 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2391: 002c36c1 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2392: 006312b1 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2392: 00631319 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2393: 0091c204 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2394: 00aea140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2395: 00af6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2396: 00724509 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2396: 00724571 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2397: 00b4006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2398: 003cf869 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2399: 00ae7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2400: 002f9ed5 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2401: 00b3e3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2402: 00b3d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2403: 00b3e96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2404: 00629fc9 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2404: 0062a031 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2405: 00ae640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2406: 00b3fa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2407: 00ae57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2408: 0029dc4d 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2409: 006a840d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2409: 006a8475 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2410: 004dcc55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2411: 00713b75 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2411: 00713bdd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2412: 00547885 330 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2413: 00a38198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2414: 00b400d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2415: 00b3faae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2416: 00430de9 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2417: 00a3800c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2418: 00547639 290 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2419: 00b3dca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2420: 0062c279 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2420: 0062c2e1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2421: 0038ab1d 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2422: 00b400a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2423: 004d1669 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2424: 00af1670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2425: 00a38114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2426: 00464421 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2427: 00b3fb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2428: 00afa544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2429: 00b3ec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2430: 00b3f4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2431: 00af1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2432: 004ec889 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2433: 00b3f456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2434: 002c2d95 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2435: 005dd3b5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2436: 00631dc1 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2435: 005dd41d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2436: 00631e29 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2437: 00b3dd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2438: 00af90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2439: 0047a2d9 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2440: 004800f9 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2441: 0054775d 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2442: 0074da91 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2442: 0074daf9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2443: 004c4291 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2444: 004a8cad 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2445: 00b3e7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2446: 00a38090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2447: 00aeca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2448: 00ae648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2449: 00b3f186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2450: 006da409 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2450: 006da471 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2451: 00431fa9 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2452: 00332909 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2453: 00af938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2454: 00b3edb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2455: 00aefb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2456: 0043c22d 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2457: 00409531 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2458: 006ae49d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2458: 006ae505 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2459: 0051b9c1 136 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2460: 00aeecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2461: 00af5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2462: 007310f5 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2462: 0073115d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2463: 00ae9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2464: 00aecec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2465: 00b3e6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2466: 00b3e7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2467: 00b3da62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2468: 0069694d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2469: 006ca5c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2468: 006969b5 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2469: 006ca62d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2470: 004f2e29 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2471: 005f9781 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2471: 005f97e9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2472: 00ae7504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2473: 002d9e31 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2474: 00b3e774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2475: 00ae2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2476: 00b40061 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2477: 006dbc35 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2477: 006dbc9d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2478: 00af747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2479: 006dd5f5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2480: 006e9b15 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2479: 006dd65d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2480: 006e9b7d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2481: 00b3ee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2482: 0060de09 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2482: 0060de71 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2483: 002f6065 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2484: 00b3f710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2485: 00b3e128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2486: 006bad55 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2487: 006dd0b5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2486: 006badbd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2487: 006dd11d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2488: 004d612d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2489: 003b15d5 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2490: 0029c93d 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2491: 00534b39 284 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2492: 00a4e6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2493: 004f9935 124 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2494: 0036cb89 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2495: 00534e75 350 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2496: 00b3d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2497: 00b3d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2498: 004e5e75 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2499: 00a008bc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2500: 00739311 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2500: 00739379 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2501: 00534c55 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2502: 00b3f584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2503: 00a008dc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2504: 002c2255 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2505: 00710039 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2505: 007100a1 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2506: 00a0091c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2507: 00469be5 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2508: 00af2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2509: 00741509 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2509: 00741571 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2510: 00aee414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2511: 0042e6ed 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2512: 00aec9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2513: 006b6491 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2513: 006b64f9 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2514: 00af5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2515: 004f3725 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2516: 00af9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2517: 0074a1fd 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2517: 0074a265 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2518: 004ec649 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2519: 0044dec1 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2520: 00aeb43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2521: 006fcabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2521: 006fcb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2522: 00a4e668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2523: 00b3d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2524: 00a51b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2525: 00af4550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2526: 00b3f324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2527: 00332ff9 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2528: 006202b1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2529: 007416e9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2528: 00620319 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2529: 00741751 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2530: 00534d65 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2531: 00aeb9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2532: 00659e49 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2532: 00659eb1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2533: 00335d0d 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2534: 004c0791 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2535: 00445859 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2536: 005d32bd 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2537: 006b969d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2536: 005d3325 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2537: 006b9705 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2538: 00328a89 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2539: 006dbd01 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2539: 006dbd69 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2540: 00b3d48f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2541: 008cede8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2541: 008cee50 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2542: 00b3d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2543: 00aeaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2544: 00b3f588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2545: 006b2115 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2546: 005e4c89 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2545: 006b217d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2546: 005e4cf1 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2547: 00af1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2548: 004e8b5d 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2549: 00b3ebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2550: 00b3f1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2551: 00439169 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2552: 00af8664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2553: 00af2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ @@ -2559,105 +2559,105 @@ │ │ │ │ 2555: 00b3df6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2556: 00a0bfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2557: 00ae43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2558: 00a3c188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2559: 0053c439 526 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2560: 00b3f6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2561: 00af7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2562: 006f2585 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2562: 006f25ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2563: 0044c951 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2564: 0053ca5d 488 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2565: 00af93bc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2566: 00a3c290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2567: 003cf69d 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2568: 0047a4d5 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2569: 00b3de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2570: 00711119 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2571: 00705a99 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2570: 00711181 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2571: 00705b01 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2572: 0029d575 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2573: 00419ca9 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2574: 0053c649 522 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2575: 0072e92d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2575: 0072e995 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2576: 00ae3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2577: 00aed348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2578: 00706285 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2578: 007062ed 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2579: 00aef7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2580: 00b3f5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2581: 00aecf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2582: 00a37640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2583: 00ae48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2584: 00b3e62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2585: 00af6af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2586: 00b3dfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2587: 00af6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2588: 004d16e9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2589: 00b3eba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2590: 00b3df28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2591: 006f7305 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2591: 006f736d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2592: 00b3ef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2593: 0042dd35 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2594: 0070a909 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2595: 006fbbfd 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2594: 0070a971 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2595: 006fbc65 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2596: 00a100c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2597: 00a3c20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2598: 00b3da7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2599: 005318e9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2600: 00710ae9 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2600: 00710b51 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2601: 00b3e470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2602: 0053c855 518 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2603: 006bd32d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2603: 006bd395 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2604: 00b3f080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2605: 0062bf35 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2606: 005b351d 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2607: 0060008d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2605: 0062bf9d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2606: 005b3585 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2607: 006000f5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2608: 00531931 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2609: 00b3f258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2610: 00b3f5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2611: 00629ccd 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2612: 005dd771 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2611: 00629d35 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2612: 005dd7d9 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2613: 009cf49c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2614: 002a496d 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2615: 00afa6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2616: 004ca0c9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2617: 00616011 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2617: 00616079 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2618: 002b3705 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2619: 009cfd0c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2620: 0038b769 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2621: 006f1d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2622: 005f3289 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2621: 006f1db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2622: 005f32f1 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2623: 00aef234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2624: 00af6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2625: 0063f2d9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2625: 0063f341 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2626: 00391e2d 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2627: 00b3f778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2628: 009d6db8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2629: 00531979 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2630: 00519d45 16 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2631: 00aef624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2632: 00ae5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2633: 007097f1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2634: 0072ee85 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2633: 00709859 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2634: 0072eeed 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2635: 00ae70b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2636: 00b3dfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2637: 00b1bd64 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2638: 009d00d0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2639: 00391919 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2640: 00af2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2641: 00a0ccb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2642: 00b3f48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2643: 0051a585 116 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2644: 00b3f6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2645: 0070045d 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2645: 007004c5 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2646: 00a34a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2647: 0062a519 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2647: 0062a581 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2648: 00b3e5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2649: 00267c21 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2650: 00a348e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2651: 00b3e2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2652: 006e662d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2652: 006e6695 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2653: 00a523c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2654: 00af5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2655: 00a349e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2656: 00ae5eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2657: 00b3dfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2658: 00b3f1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2659: 005198e5 82 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ @@ -2665,15 +2665,15 @@ │ │ │ │ 2661: 009d6f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2662: 0044dead 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2663: 009d0518 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2664: 00a353b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2665: 00a31c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2666: 00ae1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2667: 00b3fb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2668: 00633c29 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2668: 00633c91 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2669: 00b3f23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2670: 00b3f352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2671: 002a0d25 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2672: 002d5fc5 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2673: 00b3e1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2674: 00295f19 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2675: 00a53d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2682,552 +2682,552 @@ │ │ │ │ 2678: 002d4b01 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2679: 00af85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2680: 00aee564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2681: 0054f57d 298 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2682: 00af8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2683: 00b3e684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2684: 00299841 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2685: 008d0958 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2685: 008d09c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2686: 004ebbcd 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2687: 00af42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2688: 0054f355 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2689: 005c872d 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2690: 006f2201 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2689: 005c8795 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2690: 006f2269 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2691: 00b3e63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2692: 004c52bd 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2693: 00aef514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2694: 00ae2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2695: 00b3ea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2696: 00b3edd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2697: 00b3f67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2698: 0040a2c1 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2699: 00aee5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2700: 004d39c9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2701: 00ae8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2702: 0066cbc9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2702: 0066cc31 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2703: 00ae6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2704: 00af7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2705: 00b3e3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2706: 00b3f1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2707: 00b3f01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2708: 0054f46d 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2709: 003bba81 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2710: 00b3d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2711: 00aeabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2712: 006cbd31 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2712: 006cbd99 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2713: 003293e9 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2714: 00b3d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2715: 002fe5d5 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2716: 00b3f04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2717: 004eb221 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2718: 00664719 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2719: 0071ad0d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2718: 00664781 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2719: 0071ad75 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2720: 00a31d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2721: 00b3fae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2722: 00a567d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2723: 0052dd85 608 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2724: 00b3f24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2725: 00ae53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2726: 0074daf9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2726: 0074db61 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2727: 00a0f6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2728: 0069444d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2728: 006944b5 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2729: 00af75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2730: 00b3d9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2731: 004741dd 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2732: 00b3d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2733: 00b3ea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2734: 009c5604 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2735: 002da185 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2736: 008e4748 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2736: 008e47b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2737: 00b3e058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2738: 00ae5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2739: 00541ec9 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ 2740: 0043b445 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2741: 003fa9c9 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2742: 006e0239 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2742: 006e02a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2743: 00541fa1 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2744: 00299759 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2745: 005e3d05 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2745: 005e3d6d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2746: 00af5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2747: 00ae96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2748: 006b3101 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2748: 006b3169 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2749: 00b3f1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2750: 0041a065 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2751: 00391189 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2752: 00afa6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2753: 00541f11 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2754: 0072db85 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2755: 0070e1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2754: 0072dbed 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2755: 0070e215 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2756: 00ae3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2757: 00693445 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2758: 0064b671 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2757: 006934ad 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2758: 0064b6d9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2759: 003ce88d 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2760: 00ae3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2761: 00aecd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2762: 006c8e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2762: 006c8ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2763: 009cf4f4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2764: 0074fcbd 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2764: 0074fd25 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2765: 00af4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2766: 0074accd 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2766: 0074ad35 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2767: 002c0db1 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2768: 00b3f492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2769: 00b3f494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2770: 004e8835 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2771: 00af1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2772: 00aeb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2773: 00541f59 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ - 2774: 0074f6c9 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2774: 0074f731 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2775: 00aeb71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2776: 005bcfb1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2776: 005bd019 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2777: 0042426d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2778: 00447839 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2779: 0061e3ed 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2779: 0061e455 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2780: 00a0d574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2781: 003647b5 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2782: 00a0e990 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2783: 006fda51 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2783: 006fdab9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2784: 009cf8e4 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2785: 00aed248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2786: 00b3f25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2787: 00751719 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2788: 00695c09 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2787: 00751781 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2788: 00695c71 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2789: 002c22f5 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2790: 00b3f0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2791: 00a32024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2792: 009d035c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2793: 00543789 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2794: 00ae8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2795: 00b3da20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2796: 00b3dbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2797: 00af52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2798: 00a53e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2799: 006eb649 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2799: 006eb6b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2800: 00b3e574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2801: 00a3212c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2802: 00af8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2803: 00519969 24 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2804: 00b3cf50 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2805: 005199f9 70 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2806: 0031fc51 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2807: 00af0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2808: 006eee01 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2808: 006eee69 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2809: 005437d1 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2810: 00519e7d 148 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2811: 00af6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2812: 0051a0e1 166 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2813: 00b3e95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2814: 00b3eae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2815: 00af4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2816: 00af9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2817: 00712f25 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2818: 006f54e1 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2817: 00712f8d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2818: 006f5549 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2819: 00b3ed5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2820: 00539bf5 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2821: 00aef3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2822: 00a320a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2823: 0051920d 98 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2824: 005193ad 114 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2825: 0074d409 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2825: 0074d471 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2826: 0053a1d1 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2827: 006ce585 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2827: 006ce5ed 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2828: 00429d6d 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2829: 00543819 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2830: 0063afe9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2831: 0063b451 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2832: 007044bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2830: 0063b051 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2831: 0063b4b9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2832: 00704525 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2833: 00b3f3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2834: 003d51a9 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2835: 00b3f53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2836: 00539ddd 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2837: 00704715 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2837: 0070477d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2838: 003cd29d 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2839: 0040b2cd 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2840: 00ae3510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2841: 00ae8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2842: 00ae5ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2843: 00b3e46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2844: 0072eca1 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2844: 0072ed09 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2845: 00af4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2846: 00754db1 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2847: 00706e45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2848: 00746149 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2846: 00754e19 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2847: 00706ead 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2848: 007461b1 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2849: 004734cd 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2850: 00b3ef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2851: 00aeadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2852: 00af0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2853: 006a7ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2853: 006a7d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2854: 004cccdd 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2855: 004e8971 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2856: 00b3d9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2857: 00ae2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2858: 009cf81c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2859: 002985a5 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2860: 00ae18f0 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2861: 00b3e42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2862: 00aefa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2863: 00539fd9 504 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2864: 00b3eb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2865: 00afa6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2866: 00aed9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2867: 006d8505 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2867: 006d856d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2868: 00af9758 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2869: 00450411 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2870: 00af0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2871: 007151c1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2871: 00715229 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2872: 002e9271 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2873: 00b3f67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2874: 006e29a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2874: 006e2a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2875: 0044cb69 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2876: 006a385d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2876: 006a38c5 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2877: 00af5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2878: 002f9929 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2879: 0063b295 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2880: 007332a5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2879: 0063b2fd 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2880: 0073330d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2881: 00af4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2882: 009d0930 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2883: 0036cbe5 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2884: 00495a11 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2885: 00ae8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2886: 0042f51d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2887: 00ae7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2888: 005c0451 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2888: 005c04b9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2889: 00ae5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2890: 00af50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2891: 004d9f01 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2892: 00b3e1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2893: 002d2fb5 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2894: 00ae1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2895: 00ae1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2896: 00a35018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2897: 0071e605 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2897: 0071e66d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2898: 00af00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2899: 005dbad1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2899: 005dbb39 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2900: 004a93bd 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2901: 00b3efa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2902: 00af937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2903: 00b3eb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2904: 00ae7604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2905: 00aeb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2906: 00b3e418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2907: 00ae3560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2908: 006a80ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2908: 006a8115 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2909: 00b3d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2910: 00b3f12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2911: 00b3ee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2912: 0042ecdd 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2913: 00af7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2914: 00aeb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2915: 00718345 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2915: 007183ad 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2916: 00aee5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2917: 00af3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2918: 00ae3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2919: 00af2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2920: 00b3df2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2921: 0063a8d5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2922: 006ab861 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2921: 0063a93d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2922: 006ab8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2923: 00b3de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2924: 00b3d97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2925: 0047b2b5 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2926: 00b3e8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2927: 00a3b39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2928: 006f4c79 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2929: 006fb541 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2928: 006f4ce1 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2929: 006fb5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2930: 00a3b4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2931: 00b3e12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2932: 00b3ec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2933: 00299931 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2934: 00b3d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2935: 0063d4fd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2935: 0063d565 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2936: 00af4520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2937: 006d5b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2937: 006d5bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2938: 00af2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2939: 00723409 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2939: 00723471 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2940: 00ae8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2941: 00b3e8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2942: 002a165d 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2943: 002fed85 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2944: 00af1540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2945: 004e8d61 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2946: 00ae63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2947: 006f4529 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2947: 006f4591 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2948: 00af50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2949: 006156ad 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2949: 00615715 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2950: 00ae7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2951: 00a3b420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2952: 00b3dac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2953: 0050fdcd 124 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2954: 006f9bd5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2955: 0073ddf9 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2954: 006f9c3d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2955: 0073de61 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2956: 004a7aa1 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2957: 00b3f9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2958: 00af21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2959: 004373b5 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2960: 00ae3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2961: 008e47a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2961: 008e4808 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2962: 00a0860c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2963: 00b3dde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2964: 00a0eb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2965: 00695cc1 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2965: 00695d29 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2966: 002af26d 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2967: 002d45a9 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2968: 005b0f49 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2968: 005b0fb1 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2969: 002a53f5 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2970: 00631905 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2970: 0063196d 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2971: 004d3539 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2972: 004e9dfd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2973: 00488a4d 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2974: 00473299 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2975: 0061d22d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2975: 0061d295 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2976: 00b3f6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2977: 00af756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2978: 00a07dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2979: 00aeb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2980: 004d7559 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2981: 00728ba1 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2981: 00728c09 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2982: 003cedc9 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2983: 00b3efea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2984: 0054eb6d 306 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2985: 006e4c91 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2985: 006e4cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2986: 00b3e90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2987: 002831dd 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2988: 006dd285 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2988: 006dd2ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2989: 0038a45d 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2990: 0054e945 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2991: 00b3d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2992: 005f5141 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2992: 005f51a9 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2993: 00291ba9 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2994: 00b3e410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2995: 00b3e7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2996: 00612759 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2996: 006127c1 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2997: 00af73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2998: 00b3f69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2999: 00b3dc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 3000: 00615991 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3000: 006159f9 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 3001: 00ae6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3002: 00af8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3003: 006d9731 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3003: 006d9799 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3004: 003cd561 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3005: 00369cf9 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3006: 00709b6d 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3006: 00709bd5 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3007: 003c21b1 3112 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3008: 00b3e992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3009: 00ae9470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3010: 0054ea55 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3011: 004f9e3d 140 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3012: 00b3fae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3013: 00b3efac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3014: 00aeeda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3015: 00731291 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3015: 007312f9 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3016: 00b3fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3017: 00b3e12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3018: 00af81b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3019: 0049cd29 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3020: 00b3f09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3021: 00b3f4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3022: 00ae8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3023: 0062bca9 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3023: 0062bd11 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3024: 00b3db2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3025: 00b3f026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3026: 00af8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3027: 002b811d 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3028: 00700bb1 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3028: 00700c19 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3029: 00b3dd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3030: 005a3349 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3030: 005a33b1 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3031: 00aee334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3032: 00afa714 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3033: 005a3391 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3033: 005a33f9 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3034: 00b3ed7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3035: 005f3ff5 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3035: 005f405d 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3036: 00aeaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3037: 009d6d68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3038: 00b3e344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 3039: 002a6669 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3040: 00b3daca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3041: 00b3db08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3042: 00af15d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3043: 00b3e0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3044: 00b3e458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3045: 00a05b80 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3046: 00af5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3047: 00b3e240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3048: 00730bb1 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3048: 00730c19 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3049: 004c5ad1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3050: 006e6b05 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3050: 006e6b6d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3051: 00b3f300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3052: 00af2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3053: 00aee5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 3054: 00388221 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3055: 00ae2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3056: 007015a1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3056: 00701609 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3057: 00ae31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3058: 00a006e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3059: 00af0510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3060: 00b3d4ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3061: 00af1a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3062: 0054af89 324 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ 3063: 00a0c050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3064: 0075084d 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3065: 0074cfc1 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3066: 005c9305 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3064: 007508b5 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3065: 0074d029 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3066: 005c936d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3067: 00af34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3068: 00aed0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3069: 00aea110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3070: 006dfe21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3070: 006dfe89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3071: 00b3e95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3072: 009c37a8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3073: 009c9950 1296 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3074: 00af0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ 3075: 004757ad 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3076: 00aebf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3077: 0070c605 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3078: 006b256d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3079: 00691d31 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3077: 0070c66d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3078: 006b25d5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3079: 00691d99 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3080: 00ae2f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3081: 00425c01 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3082: 0070ab41 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3082: 0070aba9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3083: 0054b0cd 354 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ - 3084: 0071e56d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3084: 0071e5d5 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3085: 00388ab5 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3086: 007052b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3086: 00705319 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3087: 00aed228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3088: 006a93c1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3089: 005dd915 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3090: 006a53ad 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3088: 006a9429 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3089: 005dd97d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3090: 006a5415 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3091: 00aeca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3092: 00519981 24 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3093: 00af934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3094: 006ede05 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3094: 006ede6d 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3095: 004ef445 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3096: 00519f11 148 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3097: 00ae2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3098: 00aef254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3099: 00b3e7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3100: 00aedaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3101: 006c8ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3101: 006c8f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3102: 005347d9 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3103: 00b3dc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3104: 00b3f78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3105: 00af8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3106: 00af1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3107: 006fc49d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3107: 006fc505 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3108: 005348b1 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3109: 005ebff9 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3109: 005ec061 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3110: 00ae3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3111: 00722f41 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3111: 00722fa9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3112: 00aefaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3113: 00b3e4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3114: 00b3f0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3115: 00afa2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3116: 00af3730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3117: 004717f1 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3118: 00534821 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3119: 007262e5 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3120: 0073a9c5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3119: 0072634d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3120: 0073aa2d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3121: 00519271 98 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3122: 00aee964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3123: 00ae4758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3124: 00b3d490 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3125: 00ae3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3126: 0074e84d 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3126: 0074e8b5 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3127: 00b3e2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3128: 00704805 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3128: 0070486d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3129: 00b3e35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3130: 005e6511 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3130: 005e6579 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3131: 0050eaed 392 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3132: 00b3f318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3133: 00af8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3134: 002f1309 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3135: 00b3de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3136: 004f9bd9 136 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ 3137: 004e9ea9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3138: 0071213d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3139: 0072ee2d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3138: 007121a5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3139: 0072ee95 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3140: 00b3df72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3141: 00af5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3142: 00534869 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3143: 0038927d 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3144: 0061f05d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3144: 0061f0c5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3145: 00a0cd34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3146: 005cf559 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3146: 005cf5c1 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3147: 00a443fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3148: 00aeb46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3149: 00b3e702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3150: 0052ca65 504 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3151: 00a44270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3152: 00ae1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3153: 00af3048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3154: 00272ec1 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3155: 00b3f766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3156: 006b2419 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3157: 00727a11 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3156: 006b2481 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3157: 00727a79 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3158: 00a44378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3159: 0061cdd1 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3159: 0061ce39 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3160: 00b3df30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3161: 00b3dd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3162: 007304ed 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3162: 00730555 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3163: 00b3f786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3164: 004e28e1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3165: 00b3f2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3166: 0074f759 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3166: 0074f7c1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3167: 00af53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3168: 006a4975 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3169: 005f991d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3168: 006a49dd 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3169: 005f9985 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3170: 00b400e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3171: 00b3ea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3172: 005f2f71 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3172: 005f2fd9 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3173: 00aec06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3174: 00744669 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3174: 007446d1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3175: 004a6d95 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3176: 00b3d1c8 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3177: 00b3dd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3178: 00616739 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3178: 006167a1 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3179: 00a442f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3180: 00b3ed4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3181: 004dcbd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3182: 00aee734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3183: 002be33d 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3184: 00519bc9 64 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ 3185: 004c31d5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3186: 00af5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3187: 002a3389 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3188: 00b3d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3189: 006f26ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3189: 006f2755 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3190: 00ae8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3191: 00b3eab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3192: 0051a459 114 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3193: 00716a91 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3194: 006bbd15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3193: 00716af9 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3194: 006bbd7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3195: 004ca9e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3196: 00aec1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3197: 00b3d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3198: 006eb3f1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3199: 00633885 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3200: 00712895 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3198: 006eb459 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3199: 006338ed 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3200: 007128fd 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3201: 00a52e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3202: 00519641 90 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3203: 006d530d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3203: 006d5375 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3204: 002a13cd 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3205: 0047e5f9 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3206: 00aed318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3207: 00ae67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3208: 004f3fe5 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3209: 00b3dbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3210: 006b99a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3211: 0070a289 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3212: 006d76d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3210: 006b9a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3211: 0070a2f1 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3212: 006d7741 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3213: 00920724 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3214: 00b3f112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3215: 00330615 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3216: 00ae4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3217: 00692165 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3217: 006921cd 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3218: 00b3dbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3219: 0070218d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3220: 006abe01 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3221: 005e71f5 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3222: 006346bd 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3219: 007021f5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3220: 006abe69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3221: 005e725d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3222: 00634725 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3223: 009cd2e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3224: 00aef054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3225: 00b3f840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3226: 0026a895 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3227: 00488799 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3228: 00ae644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3229: 00af1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3237,123 +3237,123 @@ │ │ │ │ 3233: 002b4615 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3234: 00ae6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3235: 00ae5c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3236: 00b400e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3237: 00a0f674 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3238: 00b3d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3239: 00b3d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3240: 006ab591 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3240: 006ab5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3241: 004122dd 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3242: 00af1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3243: 00b3f802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3244: 00ae2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3245: 005a5ef1 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3245: 005a5f59 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3246: 00b3f22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3247: 00ae38b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3248: 00b3f8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3249: 0063b2e9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3250: 005a5da1 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3249: 0063b351 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3250: 005a5e09 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ 3251: 004426dd 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3252: 006b31c5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3252: 006b322d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3253: 00b3f7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3254: 0064c4fd 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3254: 0064c565 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3255: 00ae34d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3256: 00b3e8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3257: 00aeb20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3258: 00af9d5c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3259: 00aeae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3260: 007002a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3260: 00700309 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3261: 0045333d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3262: 00b3ef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3263: 00b3e26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3264: 00b3e568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3265: 00b3fb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3266: 00a57448 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3267: 006f7ffd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3267: 006f8065 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3268: 00af79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3269: 005f3221 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3270: 006ed6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3269: 005f3289 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3270: 006ed751 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3271: 00af4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3272: 00aeabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3273: 00631885 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3273: 006318ed 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3274: 00b3f60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3275: 009cf5b0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3276: 00ae7fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3277: 00b3ea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3278: 0028dfe1 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3279: 006eda95 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3279: 006edafd 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3280: 00ae74b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3281: 0072ab09 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3281: 0072ab71 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3282: 002a21d1 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3283: 0070c901 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3283: 0070c969 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3284: 00a0d5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3285: 007043cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3285: 00704435 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3286: 00a0ea14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3287: 00a39e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3288: 004935a5 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3289: 00465a35 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3290: 00b3e93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3291: 00b3f224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3292: 006a955d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3293: 005f9c51 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3292: 006a95c5 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3293: 005f9cb9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3294: 00b3f342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3295: 00a39cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3296: 00af8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3297: 00b3f756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3298: 00aee304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3299: 003ff9b1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3300: 0091f8e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3301: 00a39df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3302: 0072cfa1 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3302: 0072d009 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3303: 00b3de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3304: 00aeba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3305: 0070283d 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3305: 007028a5 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3306: 00b1bd74 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3307: 00461325 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3308: 0038ba09 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3309: 00b3e156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3310: 0069add9 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3310: 0069ae41 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3311: 0046d941 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3312: 00ae7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3313: 00a39d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3314: 00b3f8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3315: 0043a385 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3316: 009bad74 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3317: 0041afa5 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3318: 006f3695 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3319: 006fb48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3318: 006f36fd 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3319: 006fb4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3320: 002cfce9 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3321: 0073474d 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3321: 007347b5 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3322: 00385a85 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3323: 00b3fb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3324: 004c314d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3325: 00ae75b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3326: 0041b251 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3327: 006dbb49 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3327: 006dbbb1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3328: 005309ad 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3329: 006b200d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3329: 006b2075 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3330: 00530a85 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3331: 00697805 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3331: 0069786d 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3332: 005309f5 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ 3333: 004ecf2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3334: 004468c1 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3335: 00a3f494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ 3336: 004bf97d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3337: 00a3f308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3338: 00b3de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3339: 0069fe45 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3339: 0069fead 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3340: 00a3f410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3341: 00afa5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3342: 006bc8d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3343: 006d7445 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3344: 0073b7f1 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3345: 005f4755 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3342: 006bc939 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3343: 006d74ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3344: 0073b859 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3345: 005f47bd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3346: 004c57d9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3347: 004a48e9 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3348: 0071f7d1 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3348: 0071f839 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3349: 00297b09 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3350: 00af3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3351: 00b400ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3352: 00b3dc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3353: 009cf180 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3354: 00b3f7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3355: 00530a3d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ @@ -3364,282 +3364,282 @@ │ │ │ │ 3360: 004be415 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3361: 00b3fa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3362: 00a3f38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3363: 00b3d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3364: 005402c9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3365: 00ae96a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3366: 00af645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3367: 0060e785 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3367: 0060e7ed 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3368: 00a00198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3369: 0047aa4d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3370: 00723149 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3370: 007231b1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3371: 003cf35d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3372: 002eeaf5 192 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3373: 00a37958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3374: 00540311 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3375: 00292451 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3376: 0073f605 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3376: 0073f66d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3377: 00b3dbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3378: 0074d8e5 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3378: 0074d94d 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3379: 00af8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3380: 00b3e170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3381: 002d975d 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3382: 00b3f4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3383: 00391255 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3384: 00b3d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3385: 0063cbd1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3385: 0063cc39 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3386: 00b3f83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3387: 004f1c95 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3388: 00b3e51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3389: 00531079 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3390: 00b3dfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3391: 00540359 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3392: 00b3e83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3393: 00af9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3394: 00ae1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3395: 005310c1 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3396: 00b3eafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3397: 0070f8c5 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3398: 006a08d9 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3399: 0065fb1d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3397: 0070f92d 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3398: 006a0941 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3399: 0065fb85 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3400: 003fadd1 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3401: 0044e5ed 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3402: 00b3d451 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3403: 006315c1 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3404: 006ed7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3405: 0072d2f5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3406: 006f10dd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3403: 00631629 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3404: 006ed841 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3405: 0072d35d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3406: 006f1145 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3407: 00a50ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3408: 00b3ea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3409: 006e2c5d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3409: 006e2cc5 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3410: 00ae57f4 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3411: 002ecc0d 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3412: 00b3d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3413: 00a50e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3414: 0072cf51 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3414: 0072cfb9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3415: 00531109 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3416: 00625b1d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3417: 00700409 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3416: 00625b85 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3417: 00700471 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3418: 00b3f274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3419: 00af1550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3420: 00aec13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3421: 0047844d 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3422: 00b3e7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3423: 00b3f8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3424: 00701efd 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3424: 00701f65 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3425: 004e1785 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3426: 006feba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3427: 006dad9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3426: 006fec09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3427: 006dae05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3428: 004a0e41 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3429: 00b3e072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3430: 00ae62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3431: 006ab6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3431: 006ab761 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3432: 002fc6c9 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3433: 00ae7cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3434: 00ae3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3435: 00b3ec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3436: 0072e099 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3436: 0072e101 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3437: 00a50d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3438: 00aed538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3439: 00b3e760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3440: 00b3e7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3441: 00730e21 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3441: 00730e89 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3442: 00443d6d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3443: 00a0eba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3444: 003902a5 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3445: 00ae5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3446: 005bd7c5 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3446: 005bd82d 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3447: 00b3ea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3448: 00af8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3449: 0044345d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3450: 004e9091 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3451: 00afa234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3452: 006a45a9 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3452: 006a4611 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3453: 00aed748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3454: 00b3dd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3455: 009c5bf4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3456: 00aec39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3457: 00a004b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3458: 004d6bb1 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3459: 00b3e328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3460: 004cac09 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3461: 006a0d01 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3461: 006a0d69 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3462: 003cc1a9 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3463: 00ae46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3464: 00ae5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3465: 00b400d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3466: 00b3e378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3467: 00b3f02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3468: 0071e099 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3468: 0071e101 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3469: 0043e401 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3470: 00b3e16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3471: 00af09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3472: 00b3df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3473: 006d469d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3473: 006d4705 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3474: 004c30bd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3475: 00af746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3476: 00af6b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3477: 00b3e8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3478: 0038cf2d 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3479: 00a111a4 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3480: 00492219 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3481: 00b3ed18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3482: 005ec3bd 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3482: 005ec425 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3483: 00b3e2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3484: 0060d725 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3484: 0060d78d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3485: 00b3e244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3486: 00328da9 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3487: 00465165 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3488: 00b3d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3489: 00739979 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3489: 007399e1 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3490: 00aead9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3491: 0073e5fd 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3492: 00704d7d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3491: 0073e665 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3492: 00704de5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3493: 00b3ee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3494: 0049362d 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3495: 006a7e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3495: 006a7eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3496: 00b3de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3497: 00692475 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3497: 006924dd 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3498: 00ae54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3499: 00a35960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3500: 00b3ec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3501: 00aeb30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3502: 00af9d48 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3503: 00b3f648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3504: 004f72ed 384 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3505: 00b3df74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3506: 006db14d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3507: 005ce5a1 848 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3506: 006db1b5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3507: 005ce609 848 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3508: 0038b6b9 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3509: 0070fd91 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3509: 0070fdf9 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3510: 00273805 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3511: 00af1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3512: 004c1c45 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3513: 00b3d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3514: 00b40132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3515: 00b3edde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3516: 00704fed 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3516: 00705055 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3517: 00ae24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3518: 00b3dd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3519: 00367745 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3520: 00b3ec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3521: 00af1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3522: 00b3ed26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3523: 006efa85 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3523: 006efaed 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3524: 002738b9 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3525: 004200a5 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3526: 002feb79 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3527: 00ae4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3528: 00a315d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3529: 0045d865 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3530: 006ccaa9 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3531: 005f50dd 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3532: 006b68c9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3530: 006ccb11 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3531: 005f5145 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3532: 006b6931 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3533: 00b3f0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3534: 00a0a4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3535: 00aef6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3536: 005336f5 430 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3537: 00ae5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3538: 00b3dbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3539: 009d0bf0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3540: 00533bfd 468 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3541: 00724375 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3541: 007243dd 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3542: 0049dfb9 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3543: 00269f29 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3544: 003eebc9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3545: 00723a75 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3546: 006c46ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3545: 00723add 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3546: 006c4715 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3547: 00a0a0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3548: 003806b9 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3549: 005338a5 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ 3550: 004e2a85 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3551: 006ab1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3551: 006ab239 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3552: 00471a41 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3553: 00b3f4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3554: 00741411 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3554: 00741479 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3555: 00b3f574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3556: 0046ce8d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3557: 00af2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3558: 0026a791 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3559: 005fb7dd 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3559: 005fb845 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3560: 0038aa05 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3561: 006ac01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3561: 006ac085 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3562: 00519b0d 66 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3563: 00ae32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3564: 004eb7c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3565: 0051a305 116 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3566: 005c95a5 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3566: 005c960d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3567: 00533a51 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3568: 005f5a85 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3569: 0087b1e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3568: 005f5aed 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3569: 0087b248 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3570: 00b3ed62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3571: 006a9d19 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3571: 006a9d81 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3572: 00b3f2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3573: 00b400f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3574: 00b3dbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3575: 005e5a05 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3576: 005e0bc9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3577: 0087b1d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3575: 005e5a6d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3576: 005e0c31 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3577: 0087b240 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3578: 00af0570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3579: 005c7d29 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3579: 005c7d91 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3580: 00b3f36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3581: 00543549 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3582: 00af3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3583: 00ae55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3584: 00543621 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3585: 005f4f39 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3585: 005f4fa1 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3586: 00aeb1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3587: 002979d9 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3588: 00519535 92 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3589: 006de9a1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3589: 006dea09 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3590: 00a3f8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3591: 0044d22d 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3592: 004de251 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3593: 003f4665 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3594: 00543591 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3595: 00aeef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3596: 00a3f728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3597: 00b3e05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3598: 00720769 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3598: 007207d1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3599: 0040b30d 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3600: 00a3f830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3601: 002c8bd1 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3602: 00b3f3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3603: 00af58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3604: 006b7a99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3604: 006b7b01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3605: 003cbbc1 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3606: 00450e29 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3607: 006f4bb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3607: 006f4c1d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3608: 00492139 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3609: 0046e4b9 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3610: 005e5061 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3610: 005e50c9 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3611: 002e9151 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3612: 00b3d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3613: 00b2db8c 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3614: 00b3dbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3615: 00709725 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3615: 0070978d 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3616: 00a43610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3617: 00606811 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3617: 00606879 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3618: 00aeecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3619: 005435d9 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3620: 00a43718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ 3621: 004e8a51 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3622: 00a3f7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3623: 006fc745 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3623: 006fc7ad 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3624: 00a5e42c 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3625: 0073426d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3625: 007342d5 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3626: 00b3d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3627: 00b3efb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3628: 0072e855 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3628: 0072e8bd 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3629: 00b3f688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3630: 00af6a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3631: 002d6719 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3632: 00b3e82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3633: 0029dbe9 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3634: 00735429 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3634: 00735491 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3635: 00b3dfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3636: 00ae4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3637: 00b3d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3638: 00b3ea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3639: 004b6685 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3640: 00a43694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3641: 00b3edae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ @@ -3647,128 +3647,128 @@ │ │ │ │ 3643: 00b3e808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_CHECKSUM_CHANGE_DSTATE │ │ │ │ 3644: 00b3d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3645: 00b3ead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3646: 00b3f7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3647: 00af6b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3648: 0043c41d 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3649: 004e9ba9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3650: 00659e7d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3651: 0071ee09 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3650: 00659ee5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3651: 0071ee71 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3652: 00a595c8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3653: 00b3f04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3654: 009d0118 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3655: 00af3fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3656: 00b3d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3657: 00af6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3658: 00af7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3659: 00b3d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3660: 00722d59 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3660: 00722dc1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3661: 004d08b1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3662: 00b3ed74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3663: 00b3e39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3664: 00af6c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3665: 00af1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3666: 00b3f122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3667: 002ffa61 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3668: 004f52cd 66 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3669: 00ae2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3670: 0036793d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3671: 0073ab91 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3671: 0073abf9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3672: 00aef444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3673: 00433c9d 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3674: 00613755 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3674: 006137bd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3675: 00b3d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3676: 0068267d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3676: 006826e5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3677: 002c39e5 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3678: 00af3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3679: 00ae4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3680: 00ae5e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3681: 00aed378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3682: 004de2d5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3683: 00724fe5 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3684: 006dbd11 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3683: 0072504d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3684: 006dbd79 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3685: 00b3d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3686: 00462601 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3687: 005f9bcd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3687: 005f9c35 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3688: 00ae5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3689: 00b3fa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3690: 005e03ad 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3690: 005e0415 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3691: 004e8bc1 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3692: 00b3effa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3693: 004d7205 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3694: 00a35a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3695: 00b3ec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3696: 00745445 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3696: 007454ad 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3697: 002a1239 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3698: 0050f571 156 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3699: 00af42d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3700: 0043f3c1 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3701: 00b3efd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3702: 006c40c5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3702: 006c412d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3703: 00b3d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3704: 002faa1d 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3705: 00416899 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3706: 00b3e380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3707: 006c251d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3707: 006c2585 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3708: 00396b59 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3709: 0073703d 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3709: 007370a5 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3710: 00ae80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3711: 006e29e1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3711: 006e2a49 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3712: 00a4a90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3713: 0046272d 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3714: 00af8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3715: 0074f105 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3715: 0074f16d 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3716: 00b3e056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3717: 0046ac3d 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3718: 00273955 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3719: 00b3f650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3720: 0071ee49 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3720: 0071eeb1 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3721: 004f42c1 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3722: 0070f359 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3722: 0070f3c1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3723: 0047bcb5 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3724: 00b3ed16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3725: 00b4005c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3726: 00b40130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3727: 00a4a888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3728: 00707465 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3728: 007074cd 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3729: 009cd304 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3730: 00af8200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3731: 009cf1b8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3732: 009cf068 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3733: 00b3ed6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3734: 00283bdd 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3735: 005374bd 488 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3736: 006d48a1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3736: 006d4909 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3737: 00ae53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3738: 00ae6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3739: 0054539d 314 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3740: 00537a9d 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3741: 00b3dfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3742: 00694109 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3743: 006c2f4d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3742: 00694171 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3743: 006c2fb5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3744: 00af9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3745: 005376a5 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3746: 00af2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3747: 00b3eeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3748: 006f1ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3748: 006f1f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3749: 00b3d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3750: 00a421f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3751: 0032862d 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3752: 0073d8ad 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3752: 0073d915 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3753: 004d49dd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3754: 00b3ee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3755: 00a4a804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3756: 00a422fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3757: 00af8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3758: 005454d9 336 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3759: 00af4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3760: 006ad5f9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3760: 006ad661 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3761: 00425725 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3762: 00ae299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3763: 006fc955 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3763: 006fc9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3764: 004d7dd1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3765: 00b3e4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3766: 004d4981 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3767: 005378a1 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3768: 009cf1e4 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3769: 00b3e2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3770: 00aecbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ @@ -3776,68 +3776,68 @@ │ │ │ │ 3772: 002d5e2d 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3773: 00ae5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3774: 00af1a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3775: 00b3d9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3776: 00a42278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3777: 00af0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3778: 00b3f97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3779: 00610461 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3779: 006104c9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3780: 004e3221 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3781: 00aec0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3782: 00a3e180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3783: 0045847d 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3784: 00a4e038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3785: 009cf24c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3786: 00a47ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3787: 00b40106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3788: 00b3f788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3789: 00af32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3790: 00744641 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3790: 007446a9 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3791: 00ae2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3792: 00487be5 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3793: 00b3e956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3794: 005c921d 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3795: 006f2ba5 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3794: 005c9285 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3795: 006f2c0d 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3796: 00b3f48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3797: 00b3f0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3798: 004e9f9d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3799: 003c20a5 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3800: 00b3fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3801: 00a4dfb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3802: 00af0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3803: 0074d2b1 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3803: 0074d319 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3804: 00ae5fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3805: 00a47e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3806: 00418401 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3807: 00b3ee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3808: 00b3ed0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3809: 00b3eef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3810: 00b3f42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3811: 00af5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3812: 00b3facc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3813: 00b3da26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3814: 00b3dd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3815: 006b9059 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3815: 006b90c1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3816: 004f478d 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3817: 00384c41 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3818: 00b3f2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3819: 00b3daa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3820: 00af8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3821: 00af5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3822: 00a0c0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3823: 00af8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3824: 00b3ece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3825: 0070eae1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3825: 0070eb49 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3826: 004267b5 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3827: 006d7481 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3827: 006d74e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3828: 00b3e01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3829: 00ae87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3830: 006b0ccd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3830: 006b0d35 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3831: 00ae7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3832: 006a8869 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3832: 006a88d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3833: 00b3e374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3834: 00a35e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3835: 00b3deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3836: 004de35d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3837: 00a35c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ 3838: 0043b65d 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3839: 00aeabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ @@ -3846,15 +3846,15 @@ │ │ │ │ 3842: 00a35d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3843: 00ae8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3844: 00a0acb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3845: 00b3f3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3846: 00b3f932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3847: 00ae9af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3848: 00af7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3849: 006e24f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3849: 006e255d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3850: 00b3ec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3851: 00af0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3852: 0029e975 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3853: 00b3e314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3854: 00ae620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3855: 0036c0d9 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3856: 004d95b5 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ @@ -3863,145 +3863,145 @@ │ │ │ │ 3859: 00ae9580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3860: 00ae2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3861: 00b3e064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3862: 002a6169 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3863: 00a35cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3864: 00b3f85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3865: 0038d80d 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3866: 006345d1 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3866: 00634639 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3867: 00b3ef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3868: 00af2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3869: 005dba45 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3869: 005dbaad 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3870: 00ae4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3871: 00aeb73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3872: 00aecaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3873: 00a46580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3874: 00b3d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3875: 00a57440 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3876: 006988e9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3876: 00698951 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3877: 00aee2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3878: 00ae9670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3879: 004cb5c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3880: 00a464fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3881: 00afa724 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3882: 00b3ee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3883: 00aeeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3884: 005e41b5 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3885: 0063b8f1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3886: 0073dddd 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3884: 005e421d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3885: 0063b959 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3886: 0073de45 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3887: 004a4bd9 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3888: 004e89e1 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3889: 006a7d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3889: 006a7dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3890: 00ae652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3891: 00af54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3892: 004eaec5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3893: 002c4661 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3894: 00331525 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3895: 006f0aa9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3895: 006f0b11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3896: 00a46478 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3897: 00347c41 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3898: 00af646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3899: 00ae89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3900: 00af5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3901: 00297b1d 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3902: 00aee3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3903: 00aeb99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3904: 009d022c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3905: 00b3f458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3906: 004efc71 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3907: 0049cb9d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3908: 006e6dd1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3908: 006e6e39 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3909: 002a0401 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3910: 00b3ee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3911: 00b3f150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3912: 00b3f2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3913: 004a7a85 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3914: 00b3e3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3915: 00aeeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3916: 00af3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3917: 00ae8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3918: 00ae4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3919: 00b3eaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3920: 006e0445 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3920: 006e04ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3921: 00b3f27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3922: 00b3f658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3923: 00aee4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3924: 00af4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3925: 00a0ac34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3926: 00ae4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3927: 00af14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3928: 00af31c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3929: 00a00a3c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3930: 00b3e1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3931: 00a00abc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3932: 00ae7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3933: 00a00acc 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3934: 00ae6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3935: 0065865d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3935: 006586c5 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3936: 003e5f49 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3937: 006b8bb9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3937: 006b8c21 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3938: 00af8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3939: 006d2fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3940: 005f9d35 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3941: 006d3c61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3942: 005c0535 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3939: 006d3029 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3940: 005f9d9d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3941: 006d3cc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3942: 005c059d 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3943: 004733a5 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3944: 00b3e78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3945: 00b3d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3946: 00ae662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3947: 00462685 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3948: 00a09aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3949: 0062c21d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3949: 0062c285 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3950: 004a5a25 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3951: 00b3f0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3952: 003cc9c9 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3953: 005fedf9 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3953: 005fee61 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3954: 003f4dd1 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3955: 00ae94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3956: 002a1c51 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3957: 00495fcd 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3958: 00af17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3959: 00696fe5 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3959: 0069704d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3960: 00b3d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3961: 00aea9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3962: 0062a011 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3962: 0062a079 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3963: 00af6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3964: 00ae1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3965: 00aeaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3966: 00754bc5 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3966: 00754c2d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3967: 00a39848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3968: 00ae3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3969: 006bb89d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3969: 006bb905 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3970: 0046b685 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3971: 00385755 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3972: 00a396bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3973: 0071ec39 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3973: 0071eca1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3974: 0046cd25 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3975: 00aef474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3976: 00b3dabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3977: 00ae6968 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3978: 00a0f800 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3979: 004a4b09 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3980: 00701a11 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3980: 00701a79 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3981: 004d63c1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3982: 00af0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3983: 00a397c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3984: 005a2161 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3984: 005a21c9 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ 3985: 00af5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3986: 0046321d 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3987: 005a2339 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3987: 005a23a1 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3988: 00b3d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3989: 00b3d483 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3990: 00a3e624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3991: 00b3f940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3992: 00367a19 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3993: 009d0294 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3994: 00a3e498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3995: 00b3ed42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3996: 005db559 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3996: 005db5c1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3997: 00ae8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3998: 00a3e5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3999: 00536a49 284 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 4000: 0055c791 400 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 4001: 00b3f466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4002: 00a39740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 4003: 00b3e05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -4017,22 +4017,22 @@ │ │ │ │ 4013: 0040cbd9 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4014: 0055c921 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 4015: 00a52028 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 4016: 003ffa29 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4017: 00b3f00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4018: 00b3f3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4019: 009cf108 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4020: 0072d9ed 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4020: 0072da55 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4021: 00af3fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 4022: 00b1c698 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4023: 00269ba5 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 4024: 00a3e51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 4025: 00a47fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 4026: 00b3dc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 4027: 0073e305 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4027: 0073e36d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4028: 00af0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4029: 00a0d67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4030: 004e5d01 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4031: 003464d5 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4032: 00b3f08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4033: 004dced5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4034: 00536c75 316 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ @@ -4041,475 +4041,475 @@ │ │ │ │ 4037: 0055ca55 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_w │ │ │ │ 4038: 00ae46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4039: 00b3efd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4040: 0029e8b9 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4041: 004f09f5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4042: 00b3d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4043: 00b3f8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4044: 0070ca75 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4045: 00744ee5 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4044: 0070cadd 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4045: 00744f4d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4046: 00af6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 4047: 00a47f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4048: 00288491 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4049: 00b3eb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 4050: 00b3e9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4051: 006c02a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4051: 006c030d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4052: 00af35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4053: 00aeed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4054: 002e47bd 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4055: 00b3e586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4056: 006b65c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4056: 006b662d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4057: 00299789 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4058: 003f3595 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4059: 0073b5e9 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4059: 0073b651 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4060: 00aec26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4061: 00b3d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4062: 00b3ea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4063: 00ae9100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4064: 00268c81 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4065: 00b3f9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4066: 00ae8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4067: 006cc2cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4067: 006cc335 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4068: 00420e45 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4069: 00364145 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4070: 004422d1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4071: 00348201 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4072: 00a0abb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4073: 00af3df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4074: 004719f5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4075: 0074cfcd 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4076: 0060aabd 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4075: 0074d035 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4076: 0060ab25 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4077: 00b3ea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4078: 00b3f116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4079: 00294035 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4080: 006c936d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4080: 006c93d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4081: 00b3d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4082: 00aee954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4083: 00af1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4084: 00b3d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4085: 00aeb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4086: 00b3f134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4087: 00b3d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4088: 00630da5 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4089: 00742c9d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4090: 0063a0ad 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4088: 00630e0d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4089: 00742d05 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4090: 0063a115 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4091: 00b3fa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4092: 0045337d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4093: 00ae3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4094: 00aecd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4095: 00aeed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4096: 00345c69 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4097: 004eb871 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4098: 00af656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4099: 00b3e14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4100: 00a06c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4101: 00b3e480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4102: 007094dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4102: 00709545 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4103: 00b3db10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4104: 00a4e3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4105: 0026a729 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4106: 00aef044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4107: 006dba6d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4107: 006dbad5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4108: 00af8210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4109: 006fff95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4109: 006ffffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4110: 00af8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4111: 002a7045 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4112: 00aeb77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4113: 00afa244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4114: 004dd1d9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4115: 006c6669 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4115: 006c66d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4116: 00af75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4117: 006f27dd 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4117: 006f2845 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4118: 00af2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4119: 00ae4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4120: 00a47cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4121: 00b3e162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4122: 00aeb4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4123: 006b6009 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4123: 006b6071 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4124: 00b3eb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4125: 00732c71 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4125: 00732cd9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4126: 00b3de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4127: 00af61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4128: 006e6449 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4128: 006e64b1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4129: 00af3ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4130: 004dcf55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4131: 00492199 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4132: 005cf375 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4132: 005cf3dd 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4133: 00aef5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4134: 004dfed5 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4135: 006c6fcd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4135: 006c7035 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4136: 00af775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4137: 002d8f8d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4138: 0071cf61 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4139: 006d5765 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4140: 00600c55 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4138: 0071cfc9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4139: 006d57cd 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4140: 00600cbd 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4141: 00b3e626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4142: 00af1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4143: 0042ed71 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4144: 005e0421 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4144: 005e0489 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4145: 00293e55 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4146: 00afa028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4147: 00b3e3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4148: 004458d1 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4149: 00b3d4a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4150: 00b3ddb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4151: 0045c9c5 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4152: 00b3d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4153: 00ae70d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4154: 00b3f980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4155: 00af68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4156: 0046b899 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4157: 0044581d 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4158: 00b3f19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4159: 00730901 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4160: 006eb331 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4161: 007388ed 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4159: 00730969 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4160: 006eb399 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4161: 00738955 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4162: 00445b89 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4163: 006f8bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4163: 006f8c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4164: 00498ead 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4165: 00ae2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4166: 006f2b15 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4167: 006cdb6d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4166: 006f2b7d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4167: 006cdbd5 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4168: 00b3d9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4169: 00b3efca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4170: 005a70ad 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4170: 005a7115 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4171: 00b3dc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4172: 009cf658 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4173: 00b3d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4174: 00b3edce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4175: 00b3dd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4176: 00b3ef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4177: 004eb6e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4178: 0054f225 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ 4179: 00445ac9 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4180: 00b3ea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4181: 00438489 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4182: 00ae5bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4183: 00a06bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4184: 0063eea5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4184: 0063ef0d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4185: 0054f005 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4186: 0074f1f1 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4186: 0074f259 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4187: 00af88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4188: 00b3d954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4189: 005c0125 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4189: 005c018d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4190: 00af79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4191: 00af1620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4192: 006ed761 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4192: 006ed7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4193: 00a0ec24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4194: 00445b49 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4195: 00b3d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4196: 00331195 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4197: 00a31b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4198: 009cf318 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4199: 00aee794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4200: 006b8631 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4200: 006b8699 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4201: 0045d631 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4202: 00af69a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4203: 002a31c1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4204: 006d36cd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4204: 006d3735 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4205: 0054f115 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4206: 006e7229 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4206: 006e7291 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4207: 00ae39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4208: 00b3dc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4209: 006ac905 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4209: 006ac96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4210: 00af7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4211: 00af7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4212: 0061d451 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4212: 0061d4b9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4213: 00b3f038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4214: 00b3faca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4215: 00b3db9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4216: 00aefcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4217: 00af660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4218: 00b3f074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4219: 004dd25d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4220: 0070dded 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4220: 0070de55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4221: 00af6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4222: 00b3e76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4223: 006ae01d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4224: 006bc68d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4223: 006ae085 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4224: 006bc6f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4225: 00af1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4226: 006a88e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4226: 006a8949 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4227: 00af8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4228: 00b3e56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4229: 00af5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4230: 00b3e538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4231: 00ae9f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4232: 006adb5d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4232: 006adbc5 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4233: 009cf94c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4234: 003cf281 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4235: 00af2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4236: 00b3f678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4237: 00b3d99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ 4238: 003c2dd9 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4239: 006a0d91 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4239: 006a0df9 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4240: 00b3ef3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4241: 00a35228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4242: 006e0651 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4242: 006e06b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4243: 00af3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4244: 006cf5e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4245: 006e79e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4246: 0085a13c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4244: 006cf651 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4245: 006e7a51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4246: 0085a1a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4247: 00386cb1 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4248: 003fb391 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4249: 00af5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4250: 006c8d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4250: 006c8d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4251: 00af9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4252: 00557965 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4253: 00731359 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4253: 007313c1 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4254: 00a440e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4255: 0042e865 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4256: 00557c69 278 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4257: 006e238d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4257: 006e23f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4258: 00aea0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4259: 00a43f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4260: 00a07508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4261: 00ae8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4262: 0045ffad 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4263: 00557a6d 256 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4264: 0070fef1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4264: 0070ff59 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4265: 00ae4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4266: 00b3f94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4267: 00a44060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4268: 004dd505 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4269: 004644fd 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4270: 005cf0c5 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4271: 0072e7b9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4270: 005cf12d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4271: 0072e821 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4272: 00aef6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4273: 006c8589 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4273: 006c85f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4274: 00b3e67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4275: 00ae9d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4276: 00432f3d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4277: 00b3eb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4278: 006fca09 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4278: 006fca71 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4279: 00b3ea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4280: 00b1c038 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4281: 00b3f818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4282: 00b3dbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4283: 00424f75 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4284: 00746979 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4284: 007469e1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4285: 00aee714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4286: 00b3dcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4287: 00aec02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4288: 00b3d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4289: 00557b6d 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4290: 002d5c45 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4291: 00a43fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4292: 00af8260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4293: 002f7335 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4294: 005a4f4d 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4294: 005a4fb5 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4295: 00afa414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4296: 00a0c158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4297: 006f1e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4298: 00728691 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4297: 006f1ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4298: 007286f9 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4299: 00b3e1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4300: 005a5311 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4300: 005a5379 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4301: 004ee61d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4302: 00aee3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4303: 00b4008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4304: 006a81cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4304: 006a8235 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4305: 00449cf9 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4306: 0044d5dd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4307: 005a50c9 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4307: 005a5131 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4308: 00aeadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4309: 00b3ecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4310: 00ae9630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4311: 00b3f084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4312: 006fb165 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4312: 006fb1cd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4313: 00ae5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4314: 00ae7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4315: 00713535 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4316: 0087b1b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4315: 0071359d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4316: 0087b220 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4317: 00ae2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4318: 00aef594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4319: 002a1835 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4320: 0073c061 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4320: 0073c0c9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4321: 002c40dd 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4322: 00ae47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4323: 0073a711 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4324: 00694d71 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4325: 005e573d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4323: 0073a779 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4324: 00694dd9 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4325: 005e57a5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4326: 0038ab21 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4327: 006bf63d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4328: 006400c5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4329: 005a51dd 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4330: 0061de05 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4327: 006bf6a5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4328: 0064012d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4329: 005a5245 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4330: 0061de6d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4331: 00b3f3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4332: 007413d5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4333: 00631401 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4334: 006f753d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4335: 007116dd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4332: 0074143d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4333: 00631469 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4334: 006f75a5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4335: 00711745 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4336: 002d3429 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4337: 0072dab9 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4337: 0072db21 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4338: 00af90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4339: 0048e1a5 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4340: 006f9119 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4340: 006f9181 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4341: 00af3fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4342: 006f1255 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4342: 006f12bd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4343: 00b3d4aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4344: 00b1adec 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4345: 003903d9 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4346: 00b3fb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4347: 00aeb39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4348: 004b6681 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4349: 00b3d1cc 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4350: 00426851 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4351: 0071d861 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4351: 0071d8c9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4352: 00a06b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4353: 00b3f178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4354: 00b3e650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4355: 00b3d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4356: 00b3dc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4357: 00af9fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4358: 0029a399 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4359: 006dda15 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4360: 0074a291 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4359: 006dda7d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4360: 0074a2f9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4361: 00af88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4362: 00754d89 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4362: 00754df1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4363: 00aed2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4364: 006c680d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4364: 006c6875 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4365: 00aeba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4366: 00ae86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4367: 00b3f172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4368: 00631669 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4368: 006316d1 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4369: 00417e9d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4370: 004241d1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4371: 00748555 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4371: 007485bd 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4372: 004d6371 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4373: 00b3ea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4374: 0044d3c5 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4375: 00b3e5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4376: 00b3d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4377: 00b3eb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4378: 004f2605 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4379: 009cfa50 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4380: 003c70e5 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4381: 00af772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4382: 00b3f6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4383: 00b3fb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4384: 0063a321 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4384: 0063a389 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4385: 00aeab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4386: 007045ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4386: 00704615 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4387: 00af3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4388: 00ae1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4389: 003f0ec5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4390: 004dd589 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4391: 005e2659 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4391: 005e26c1 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4392: 00ae6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4393: 0063369d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4393: 00633705 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4394: 00b3e50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4395: 00b3eeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4396: 00642635 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4397: 006fca81 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4396: 0064269d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4397: 006fcae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4398: 00af8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4399: 006ee4b1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4399: 006ee519 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4400: 00a51974 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4401: 00af7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4402: 006c671d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4403: 006cfe65 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4404: 0072e665 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4402: 006c6785 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4403: 006cfecd 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4404: 0072e6cd 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4405: 004f1df9 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4406: 00ae7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4407: 00b3e17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4408: 006d88e9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4409: 0063a409 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4408: 006d8951 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4409: 0063a471 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4410: 0046d7c1 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4411: 004d6ed9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4412: 00390e09 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4413: 0074f60d 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4413: 0074f675 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4414: 003ffa09 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4415: 008e472c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4415: 008e4794 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4416: 00b3db86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4417: 002d115d 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4418: 00b3f430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4419: 0043b039 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4420: 0043b971 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4421: 00aeacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4422: 00ae2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4423: 00694a41 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4423: 00694aa9 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4424: 00ae7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4425: 00694bc9 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4425: 00694c31 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4426: 00aeae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4427: 00b3e3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4428: 00ae62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4429: 00b3e9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4430: 00ae2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4431: 0073b1fd 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4431: 0073b265 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4432: 00af4530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4433: 00b3fb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4434: 004256a5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4435: 00b3dff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4436: 00b3d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4437: 0073dce9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4438: 00631049 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4439: 006fb4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4437: 0073dd51 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4438: 006310b1 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4439: 006fb531 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4440: 00ae2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4441: 005aaaa9 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4441: 005aab11 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4442: 00b3dfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4443: 00b3ee4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4444: 00b3e34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4445: 00ae9b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4446: 006a0ba1 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4446: 006a0c09 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4447: 00b3f19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4448: 0055a889 52 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4449: 005184dd 348 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4450: 00b3d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4451: 00af9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4452: 00453ce9 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4453: 00b1c188 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4454: 00718959 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4455: 006db3a5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4454: 007189c1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4455: 006db40d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4456: 004d6e19 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4457: 004b66cd 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4458: 00ae7238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4459: 00ae8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4460: 00b3fb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4461: 00b3e522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4462: 00693ac5 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4462: 00693b2d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4463: 00ae5fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4464: 00661431 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4464: 00661499 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4465: 00a0f77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4466: 00b2db0c 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4467: 00af8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4468: 00b3e57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4469: 00ae8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4470: 00b3e85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4471: 00b3edb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4472: 00af9bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4473: 00b3e1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4474: 006ac491 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4474: 006ac4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4475: 00ae1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4476: 00ae71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4477: 00aeaefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4478: 007375f9 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4478: 00737661 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4479: 00aee894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4480: 00ae2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4481: 006cb585 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4481: 006cb5ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4482: 00aec1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4483: 00ae9240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4484: 008e476c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4485: 006ac97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4484: 008e47d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4485: 006ac9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4486: 00af7e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4487: 00b1af00 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4488: 00610a41 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4488: 00610aa9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4489: 00af8384 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4490: 005cf9a9 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4490: 005cfa11 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4491: 00b3d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4492: 00a46268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4493: 00707201 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4493: 00707269 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4494: 0038f8cd 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4495: 00afa5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4496: 006dca1d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4496: 006dca85 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4497: 00af7018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4498: 004a7ee9 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4499: 00720089 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4499: 007200f1 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4500: 003f9c15 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4501: 002f75ad 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4502: 006b8dd5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4503: 005f0999 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4504: 0070a4dd 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4502: 006b8e3d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4503: 005f0a01 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4504: 0070a545 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4505: 004e8ed1 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4506: 0053f8a9 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4507: 00a461e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4508: 00b3eefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4509: 0053f981 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ 4510: 00a0d700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4511: 00aee944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ @@ -4527,50 +4527,50 @@ │ │ │ │ 4523: 009b9db8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4524: 00b3f432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4525: 00aed2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4526: 00b3e754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4527: 00b3e6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4528: 00a46160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4529: 00af4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4530: 0070d251 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4530: 0070d2b9 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4531: 00af31a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4532: 00a0ffbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4533: 004645a9 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4534: 006d8a51 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4534: 006d8ab9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4535: 00b3e934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4536: 00b3d472 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4537: 00af3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4538: 0053f939 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4539: 00af8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4540: 003454dd 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4541: 00b3f45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4542: 00aeca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4543: 00335d6d 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4544: 007281a9 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4544: 00728211 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4545: 00b3f47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4546: 006d1aa9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4546: 006d1b11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4547: 00b3ddfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4548: 00b3d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4549: 00b3f1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4550: 006c0e61 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4550: 006c0ec9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4551: 00b3e340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4552: 005f4f05 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4552: 005f4f6d 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4553: 0043aa4d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4554: 00b3e062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4555: 004d9bb5 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4556: 00af3dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4557: 004cadc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4558: 00449d95 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4559: 00b1bd78 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4560: 00b3f260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4561: 00b3f948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4562: 00b3e842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4563: 00af7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4564: 007270c9 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4565: 0069aca1 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4564: 00727131 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4565: 0069ad09 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4566: 00af97d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4567: 00b3f476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4568: 00b3f6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4569: 00a060b0 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4570: 00b3de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4571: 00b3e5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4572: 00af1600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4581,347 +4581,347 @@ │ │ │ │ 4577: 004eab79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4578: 002d0745 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4579: 00aecae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4580: 00af2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4581: 00aefff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4582: 0029f869 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4583: 002a0fb5 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4584: 006f2e75 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4584: 006f2edd 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4585: 00549da9 296 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4586: 0071370d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4586: 00713775 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4587: 00ae5f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4588: 00af6a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4589: 007053d5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4589: 0070543d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4590: 00a3f284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4591: 00a372a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4592: 006d83e1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4592: 006d8449 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4593: 004c0ead 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4594: 00a3f0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4595: 00b3e068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4596: 0074ed95 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4596: 0074edfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4597: 00aee884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4598: 00518ee5 42 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4599: 00b3f232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4600: 006362fd 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4600: 00636365 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4601: 002d1261 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4602: 004e9c69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4603: 00a3f200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4604: 0062a135 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4604: 0062a19d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4605: 002837f9 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4606: 00b3fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4607: 002d0441 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4608: 00aef3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4609: 006ad139 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4609: 006ad1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4610: 00b3f60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4611: 00b3d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4612: 00518f11 194 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ 4613: 0043a53d 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4614: 00af9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4615: 0062013d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4615: 006201a5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4616: 00549ed1 294 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4617: 002a5269 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4618: 004ed60d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4619: 00a331ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4620: 006cf445 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4620: 006cf4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4621: 00af0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4622: 00498ff1 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4623: 00af2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4624: 006993b1 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4624: 00699419 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4625: 0047eb41 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4626: 002a6059 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4627: 004872a1 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4628: 006fc355 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4629: 00744cb5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4628: 006fc3bd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4629: 00744d1d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4630: 00518e65 126 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4631: 00af58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4632: 004daee1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4633: 00346895 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4634: 00a3f17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4635: 00642fb5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4636: 006132e1 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4637: 00717c19 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4638: 006f4811 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4635: 0064301d 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4636: 00613349 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4637: 00717c81 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4638: 006f4879 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4639: 0028a7a1 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4640: 00ae9d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4641: 0044d0ad 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4642: 00b3e86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4643: 002ade89 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4644: 00b3f746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4645: 005dba41 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4645: 005dbaa9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4646: 009cd3f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4647: 00af4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4648: 004a5d0d 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4649: 00ae9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4650: 0063ad09 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4650: 0063ad71 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4651: 00af6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4652: 006fb5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4653: 006d7ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4652: 006fb621 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4653: 006d7f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4654: 00af1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4655: 00333bad 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4656: 0041d21d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4657: 005e45fd 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4657: 005e4665 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4658: 00b3fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4659: 00707795 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4659: 007077fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4660: 00ae2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4661: 005e2ef9 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4661: 005e2f61 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4662: 00555f21 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4663: 004a5ce5 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4664: 004b1955 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4665: 005dbad9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4665: 005dbb41 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4666: 00ae9a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4667: 002d819d 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4668: 006ac941 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4668: 006ac9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4669: 00b3f202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4670: 00af56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4671: 002a23b9 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4672: 00aeb9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4673: 006ab465 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4673: 006ab4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4674: 0052eff5 608 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4675: 00703cd1 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4675: 00703d39 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4676: 00b3f86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4677: 00b3e6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4678: 00af8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4679: 00a0bbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4680: 002835e9 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4681: 00519939 24 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4682: 00a385b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4683: 003f9f1d 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4684: 00a3842c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ 4685: 004ea939 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4686: 00556035 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4687: 00519d55 148 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4688: 00ae649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4689: 006c6849 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4689: 006c68b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4690: 00a56c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4691: 00a38534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4692: 00a0feb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4693: 00aeee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4694: 002f08e1 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4695: 00ae3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4696: 00a0eca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4697: 00445b09 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4698: 003cc225 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4699: 006da8e1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4699: 006da949 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4700: 00ae83b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4701: 00b3e13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4702: 004f9d2d 272 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4703: 00692549 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4704: 0072f919 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4703: 006925b1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4704: 0072f981 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4705: 00519145 98 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4706: 004eeaad 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4707: 00b3dace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4708: 00af3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4709: 00290e19 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4710: 00ae1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4711: 0047d9e5 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4712: 0091dd8c 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4713: 00b3dc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4714: 00b3e09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4715: 006c68c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4715: 006c6929 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4716: 00aecc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4717: 00a384b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4718: 006eb025 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4719: 006db90d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4718: 006eb08d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4719: 006db975 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4720: 00ae6ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4721: 00b3f182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4722: 00534a19 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4723: 0041cdad 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4724: 0046d8f9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4725: 00ae1784 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4726: 004d9cb1 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4727: 00534af1 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4728: 009cfae4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4729: 00b3e0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4730: 00b3f3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4731: 00534a61 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4732: 00ae19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4733: 006d80ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4733: 006d8155 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4734: 00525689 88 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4735: 00b3f4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4736: 00af40a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4737: 003fabc1 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4738: 00ae5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4739: 006dac21 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4739: 006dac89 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4740: 00345bcd 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4741: 00aeb6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4742: 00b3d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4743: 004be699 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4744: 00b3d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4745: 00728d9d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4745: 00728e05 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4746: 00ae2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4747: 006ada9d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4748: 006b92b9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4747: 006adb05 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4748: 006b9321 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4749: 00534aa9 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4750: 00af2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4751: 0060ef35 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4751: 0060ef9d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4752: 004c2f0d 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4753: 006fcca5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4754: 006163fd 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4755: 0063a7bd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4756: 0074424d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4757: 006b1051 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4753: 006fcd0d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4754: 00616465 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4755: 0063a825 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4756: 007442b5 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4757: 006b10b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4758: 00b3ec3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4759: 00aefeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4760: 009c7fd0 64 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4761: 00268d79 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4762: 00713225 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4762: 0071328d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4763: 00aeeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4764: 00b3e8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4765: 005e79d9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4766: 006c144d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4767: 005cf065 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4765: 005e7a41 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4766: 006c14b5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4767: 005cf0cd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4768: 0038a271 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4769: 00b3d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4770: 002ff4a5 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4771: 00afa334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4772: 0064011d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4772: 00640185 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4773: 00b3d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4774: 00838ed0 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4775: 006e8481 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4776: 006fc7d5 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4777: 005c7ca9 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4774: 00838f38 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4775: 006e84e9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4776: 006fc83d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4777: 005c7d11 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4778: 0050f87d 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4779: 00ae7e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4780: 00700709 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4780: 00700771 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4781: 00ae52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4782: 00b3df96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4783: 0042f9e5 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4784: 0071951d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4784: 00719585 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4785: 00397f69 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4786: 007132a9 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4787: 007353a1 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4786: 00713311 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4787: 00735409 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4788: 0042f225 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4789: 00b3d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4790: 00b3e10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4791: 0046fd95 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4792: 00453369 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4793: 005a6f4d 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4794: 006e52f9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4793: 005a6fb5 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4794: 006e5361 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4795: 00b3f806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4796: 00aee5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4797: 00b3f070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4798: 003bbc05 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4799: 00b1c044 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4800: 00af5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4801: 00af1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4802: 00af07b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4803: 0043170d 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4804: 00ae4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4805: 003f4459 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4806: 00708269 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4806: 007082d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4807: 0045c8fd 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4808: 00ae2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4809: 00b3f08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4810: 00b3dae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4811: 00b3dce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4812: 00ae9f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4813: 00af7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4814: 0061f8fd 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4815: 006f1e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4816: 006f3ddd 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4814: 0061f965 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4815: 006f1e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4816: 006f3e45 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4817: 00268b95 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4818: 00ae637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4819: 00b3dd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4820: 00739915 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4821: 006a852d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4820: 0073997d 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4821: 006a8595 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4822: 00ae4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4823: 00b3de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4824: 00650c85 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4824: 00650ced 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4825: 003d06e9 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4826: 00b3e4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4827: 006c09c1 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4827: 006c0a29 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4828: 00b3e282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4829: 00746659 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4829: 007466c1 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4830: 00ae4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4831: 0063e681 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4831: 0063e6e9 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4832: 002d4681 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4833: 00b3e672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4834: 0038d731 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4835: 00722c11 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4836: 00610451 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4835: 00722c79 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4836: 006104b9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4837: 00aeb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4838: 00af0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4839: 00ae9770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4840: 0044e9f1 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4841: 00b3efb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4842: 00af32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4843: 00aebd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4844: 00737ee1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4844: 00737f49 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4845: 00b3e7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4846: 00b3ee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4847: 0071efd9 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4847: 0071f041 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4848: 002d7ded 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4849: 00b3e70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4850: 002830a1 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4851: 00b3df1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4852: 00b2d928 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4853: 004f27a5 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4854: 00b1b850 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4855: 00b3dbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4856: 00a51d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4857: 0063adb9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4858: 00692679 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4859: 006a7f8d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4857: 0063ae21 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4858: 006926e1 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4859: 006a7ff5 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4860: 00432f79 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4861: 004e87e1 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4862: 00aefad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4863: 00b3f388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4864: 0044a321 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4865: 00b3e2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4866: 00b3f29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4867: 003f468d 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4868: 004c1df9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4869: 006cf391 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4870: 0071f145 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4869: 006cf3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4870: 0071f1ad 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4871: 00aed1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4872: 00ae5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4873: 00b3dc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 4874: 00b3f2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4875: 0063294d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4875: 006329b5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4876: 00ae92e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4877: 00b3e9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4878: 006d787d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4879: 006e125d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4878: 006d78e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4879: 006e12c5 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4880: 00a593c4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4881: 0039238d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4882: 0063a53d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4883: 006157a9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4882: 0063a5a5 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4883: 00615811 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4884: 00b3da8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4885: 003860e5 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4886: 00b3db06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4887: 002ff19d 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4888: 0052b691 504 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4889: 002b4311 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4890: 005f5d11 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4890: 005f5d79 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4891: 002a3761 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4892: 003c1f51 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4893: 006d1629 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4893: 006d1691 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4894: 00b3e484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4895: 00b3d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4896: 00615039 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4896: 006150a1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4897: 00399259 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4898: 003b186d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4899: 00b3d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4900: 0046d695 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4901: 00aeb47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4902: 006d7b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4902: 006d7bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4903: 00ae82f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4904: 00b3e520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4905: 00ae2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4906: 00600005 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4906: 0060006d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4907: 00af0630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4908: 00aeeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4909: 006d7a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4909: 006d7a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4910: 004483c9 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4911: 00b3e9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4912: 00660b99 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4912: 00660c01 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4913: 004d5a69 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4914: 005ca029 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4914: 005ca091 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4915: 00b3f098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4916: 006f9f25 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4916: 006f9f8d 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4917: 00aece38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4918: 0043aac5 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4919: 00b3e214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4920: 00af2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4921: 00b3d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4922: 00b3e2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4923: 00ae2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ @@ -4931,963 +4931,963 @@ │ │ │ │ 4927: 00b3f638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4928: 00b3de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4929: 0048837d 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4930: 00386ea1 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4931: 00aeefb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4932: 00b3e372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4933: 00488185 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4934: 005dff0d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4934: 005dff75 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4935: 00af5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4936: 0073c9f5 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4936: 0073ca5d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4937: 004d441d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4938: 006f232d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4938: 006f2395 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4939: 00aeec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4940: 00b3db3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4941: 00ae76a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4942: 00ae42c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4943: 003bb901 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4944: 005465ad 308 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4945: 00b3e53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4946: 00386db1 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4947: 00a0fa94 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4948: 00546371 286 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4949: 0051bb55 188 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4950: 006fcaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4950: 006fcb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4951: 00a4460c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4952: 00742bd9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4953: 005b0e6d 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4952: 00742c41 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4953: 005b0ed5 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4954: 00ae3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4955: 00a44480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4956: 00b3f508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4957: 00ae8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4958: 005e6079 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4958: 005e60e1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4959: 00a44588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4960: 006accc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4960: 006acd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4961: 00455979 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4962: 00741e21 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4962: 00741e89 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4963: 009d0068 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4964: 00b3fafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4965: 00b3dac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4966: 00659d49 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4966: 00659db1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4967: 004a6999 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4968: 00b3f63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4969: 00b3ef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4970: 0029a449 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4971: 0091cc88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4972: 006b841d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4972: 006b8485 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4973: 00546491 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4974: 00af4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4975: 00b3fab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4976: 00ae7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4977: 00aed984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4978: 00a07718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4979: 00aee4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4980: 00b3f512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4981: 00b3f26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4982: 00618889 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4983: 006f638d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4982: 006188f1 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4983: 006f63f5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4984: 004e9afd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4985: 006aff11 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4985: 006aff79 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4986: 00b400ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4987: 00a44504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4988: 003445f5 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4989: 00344c01 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4990: 00af7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4991: 0040cd49 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4992: 00b3d400 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4993: 005ef231 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4994: 008e4740 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4993: 005ef299 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4994: 008e47a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4995: 0044db01 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4996: 00b3f702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4997: 00aea210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4998: 002b52a9 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4999: 006c88f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4999: 006c8961 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5000: 00b3f784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5001: 005ec2a1 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5001: 005ec309 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5002: 00af0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5003: 004eda2d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5004: 007269e5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5004: 00726a4d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5005: 00b3d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5006: 00af6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5007: 0070dc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 5008: 006fb451 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5007: 0070dcb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5008: 006fb4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5009: 00a0f1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5010: 005f2d55 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5010: 005f2dbd 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 5011: 00aea100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5012: 00af2990 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5013: 00af3e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5014: 008d0ac0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5014: 008d0b28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5015: 00aee294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5016: 0050a88d 4 FUNC GLOBAL DEFAULT 12 is_64bit_semihosting │ │ │ │ 5017: 00af4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5018: 002e9249 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5019: 00aeca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5020: 00b3f21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5021: 00af4450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5022: 006f61d5 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5022: 006f623d 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5023: 00328e21 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5024: 002a0951 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5025: 00b3e7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5026: 0073e371 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5026: 0073e3d9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5027: 00b3f058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5028: 00b3d496 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5029: 009d0348 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5030: 00b3e174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5031: 00af6f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5032: 00b3d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5033: 00ae2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5034: 00b3e0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5035: 00b3f52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5036: 009d00b8 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 5037: 006bb4ad 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5037: 006bb515 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 5038: 00aedb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 5039: 005e3729 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5039: 005e3791 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5040: 00b3d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5041: 00aee2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5042: 00b3dfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5043: 006d92c1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5043: 006d9329 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5044: 00aef494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5045: 00ae80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5046: 002d965d 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5047: 00af0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5048: 008396b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5049: 005d117d 1688 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5050: 006df44d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5048: 00839718 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5049: 005d11e5 1688 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5050: 006df4b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5051: 0043b621 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5052: 006ac2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5052: 006ac319 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5053: 00b3d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5054: 005cecf9 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5054: 005ced61 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5055: 0050ff85 208 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 5056: 00b3d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5057: 00268ff9 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5058: 00ae633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5059: 005feaad 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5059: 005feb15 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5060: 00af3700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5061: 0036723d 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5062: 006f3425 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5062: 006f348d 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5063: 00af0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5064: 00aead4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5065: 00b3ed5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5066: 00b3d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5067: 00a42b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5068: 005da825 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5068: 005da88d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5069: 00b3da8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5070: 005cf51d 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5070: 005cf585 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5071: 00a42c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5072: 0042e405 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5073: 00b3e772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5074: 0063b009 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5074: 0063b071 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5075: 00ae5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5076: 00b3d4a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5077: 005cf5fd 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5078: 006cdd05 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5077: 005cf665 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5078: 006cdd6d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5079: 00ae41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5080: 00703f15 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5080: 00703f7d 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5081: 003d5f85 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5082: 00b3debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5083: 00b3e7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5084: 002d4c8d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5085: 00ae7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5086: 00ae5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5087: 00ae43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5088: 006ac509 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5089: 0063fec9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5088: 006ac571 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5089: 0063ff31 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5090: 00b3e53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5091: 00a0af4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5092: 00508ced 180 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5093: 00b3dae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5094: 00a42bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5095: 006ab951 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5096: 008e47a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5097: 006d06cd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5095: 006ab9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5096: 008e4810 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5097: 006d0735 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5098: 00b3e0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5099: 00b3e1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5100: 00ae5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5101: 00447879 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5102: 004ca0cd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5103: 004eeda5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 5104: 0072b25d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5105: 006b0ea9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5104: 0072b2c5 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5105: 006b0f11 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5106: 00b3de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5107: 00b3f834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5108: 00b3f7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5109: 00b3fa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5110: 009cfab8 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5111: 00b3d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5112: 00af44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5113: 006ab2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5113: 006ab365 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5114: 002a20f5 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5115: 00272529 36 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5116: 005f535d 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5117: 0070dcfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5116: 005f53c5 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5117: 0070dd65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5118: 0027254d 434 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5119: 0029f4cd 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5120: 00557105 244 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5121: 0028a931 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5122: 002fe689 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5123: 0055740d 292 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5124: 006a9209 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5124: 006a9271 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5125: 00a56120 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5126: 0074e5a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5126: 0074e611 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5127: 003cf4f1 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5128: 006400a1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5128: 00640109 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5129: 005571f9 268 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5130: 002b2c89 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5131: 00b3fb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5132: 002a7d7d 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5133: 00af98d0 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5134: 004422b9 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5135: 00ae40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5136: 003f9605 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ - 5137: 006f48d9 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5137: 006f4941 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5138: 002a1f09 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5139: 006ad745 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5139: 006ad7ad 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5140: 00aeb90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5141: 00af1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5142: 0044a1c9 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5143: 00af1520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5144: 00ae9db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5145: 00272701 40 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5146: 00b3d9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5147: 00b3f052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5148: 00ae3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5149: 00b3e548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5150: 00b3f240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5151: 00b3f3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5152: 00aee9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5153: 00ae4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5154: 006dae01 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5154: 006dae69 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5155: 00b3edc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5156: 00b3e216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5157: 006db2e1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5157: 006db349 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5158: 00557305 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5159: 00ae6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5160: 008f1278 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5161: 00729d81 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5160: 008f12e0 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5161: 00729de9 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5162: 00299871 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5163: 00af59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5164: 006b0d55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5164: 006b0dbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5165: 00ae47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5166: 00b3d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5167: 002f07c1 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5168: 006b3b79 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5168: 006b3be1 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5169: 00af3c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5170: 006f5fc5 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5170: 006f602d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5171: 004beded 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5172: 00ae2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5173: 00737f69 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5173: 00737fd1 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5174: 00aef614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5175: 0032c9e1 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5176: 00737fe1 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5176: 00738049 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5177: 00ae5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5178: 0040a909 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5179: 006e55cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5179: 006e5635 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5180: 00412691 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5181: 00b3f106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5182: 006d7cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5182: 006d7d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5183: 00aeafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5184: 00b40128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5185: 0028845d 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5186: 00aed0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5187: 002a5855 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5188: 0071f7d9 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5188: 0071f841 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5189: 00af04b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5190: 00aec33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5191: 0063211d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5191: 00632185 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5192: 00b40018 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5193: 006e9ed9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5193: 006e9f41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5194: 00af14a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5195: 0029ecdd 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5196: 005e01b5 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5197: 006ba579 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5196: 005e021d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5197: 006ba5e1 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5198: 003f164d 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5199: 0072d1dd 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5200: 006a39f1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5199: 0072d245 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5200: 006a3a59 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5201: 00545119 316 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5202: 00a52658 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5203: 00aed9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5204: 0061d571 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5204: 0061d5d9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5205: 00b1b7fc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5206: 00aed6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5207: 00b3df44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5208: 00ae3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5209: 00ae629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5210: 00af3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5211: 00437c11 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5212: 00b3e082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5213: 0070f52d 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5213: 0070f595 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5214: 00a3b084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5215: 00b3dd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5216: 009cd394 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5217: 0073092d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5217: 00730995 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5218: 00b3eab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5219: 00aee384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5220: 00af0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5221: 0053b421 526 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ 5222: 004c0f5d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5223: 00af39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5224: 00a3b18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5225: 0053ba45 486 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5226: 00545255 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5227: 00b3f5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ 5228: 0053b631 522 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5229: 0070f81d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5229: 0070f885 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5230: 00ae7f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5231: 00af5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5232: 00386bc1 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5233: 00a00000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5234: 00ae7078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5235: 006cacb1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5235: 006cad19 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5236: 00b3fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5237: 00b3d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5238: 00af7078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5239: 0038a4d9 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5240: 0044d169 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5241: 00b3da18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5242: 00aeb05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5243: 0063e7a1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5244: 0072715d 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5243: 0063e809 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5244: 007271c5 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5245: 00a3b108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5246: 00aef404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5247: 00b3f0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5248: 002f4ed1 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5249: 0053b83d 518 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5250: 00af5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5251: 00b3e78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5252: 00aeea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5253: 00aef6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5254: 00a47810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5255: 00b3f81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5256: 00b3f5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5257: 006d7c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5257: 006d7ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5258: 00af2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5259: 00b3e5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5260: 00aeca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5261: 004d3fb1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5262: 002ae2a1 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5263: 002d0ff9 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5264: 00296a69 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5265: 00b3d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5266: 00369ae5 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5267: 00af9bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5268: 004c0eb5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5269: 00b3ed08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5270: 006e50ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5271: 006d8e29 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5272: 006ac545 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5270: 006e5115 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5271: 006d8e91 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5272: 006ac5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5273: 002d5945 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5274: 00a41dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5275: 00695e49 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5275: 00695eb1 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5276: 00b3d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5277: 00b3f126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5278: 00ae26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5279: 00b3ef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5280: 0063d869 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5280: 0063d8d1 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5281: 00a41c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5282: 00af7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5283: 00a4778c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5284: 00ae9750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5285: 00b3dda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5286: 00743d39 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5287: 005de921 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5286: 00743da1 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5287: 005de989 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5288: 00a41d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5289: 00b3f3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5290: 006b0649 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5290: 006b06b1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5291: 00b3e452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5292: 00ae4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5293: 00aeb28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5294: 00b3e138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5295: 00b3f952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5296: 0073b0e5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5296: 0073b14d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5297: 00ae9a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5298: 00b3de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5299: 0029aea9 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5300: 00b3f3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5301: 00aeb00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5302: 00a41ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5303: 006d49f1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5303: 006d4a59 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5304: 00ae9a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5305: 0034e799 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5306: 00436a51 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5307: 00b3fa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5308: 006fd341 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5308: 006fd3a9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5309: 009cd388 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5310: 00a0dfc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5311: 00614dd1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5312: 006319bd 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5311: 00614e39 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5312: 00631a25 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5313: 004c2061 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5314: 00439185 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5315: 00297415 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5316: 00ae99c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5317: 00af58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5318: 00ae5c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5319: 00b3e6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5320: 00347da9 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5321: 006b75e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5321: 006b7649 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5322: 00a4526c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ - 5323: 007516dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5323: 00751745 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5324: 00b3fa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5325: 00aed5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5326: 00b3db02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5327: 00a450e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5328: 00b3e9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5329: 00b3fac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5330: 006aba7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5330: 006abae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5331: 00aef684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5332: 00b3dd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5333: 00af5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5334: 00a451e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5335: 0071cd75 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5335: 0071cddd 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5336: 00a4db94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5337: 005ce14d 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5338: 006cf175 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5337: 005ce1b5 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5338: 006cf1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5339: 00510469 268 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5340: 002d8e01 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5341: 0029c81d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5342: 00a4dc9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5343: 00b3e38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5344: 00b3e736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5345: 006aca6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5345: 006acad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5346: 00aec3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5347: 007426a1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5347: 00742709 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5348: 00296f9d 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5349: 0055db81 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5350: 00a45164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5351: 00af6fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5352: 00b3e430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5353: 006decd1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5353: 006ded39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5354: 004cb4b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5355: 007324fd 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5356: 006aa805 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5357: 0072670d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5358: 006adf41 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5359: 006d8039 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5360: 0065e841 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5355: 00732565 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5356: 006aa86d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5357: 00726775 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5358: 006adfa9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5359: 006d80a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5360: 0065e8a9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5361: 00b3ef62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5362: 00409951 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5363: 00a4dc18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5364: 0041e17d 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5365: 00b3db54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5366: 004c5671 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5367: 00b3f8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5368: 00af5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5369: 00ae638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5370: 009cd2ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5371: 004680e9 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5372: 00ae6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5373: 006ae17d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5373: 006ae1e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5374: 00b3e8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5375: 00aec928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5376: 007417e9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5377: 0072b189 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5376: 00741851 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5377: 0072b1f1 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5378: 002fc50d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5379: 009d0880 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5380: 00b3f276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5381: 00af3d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5382: 00530c2d 68 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5383: 00b3daee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5384: 0061f51d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5384: 0061f585 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5385: 00a3e30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5386: 00ae8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5387: 00b3de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5388: 00a4ec14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5389: 006ea0e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5389: 006ea14d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5390: 00af3d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5391: 00af8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5392: 00a4ea88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5393: 00af5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5394: 00aef814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5395: 002c9da9 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5396: 006318e9 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5396: 00631951 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5397: 00a4eb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5398: 00b3e862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5399: 00aec1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5400: 00af6ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5401: 00af4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5402: 00283581 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5403: 00ae67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5404: 00344e2d 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5405: 006c7de9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5405: 006c7e51 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5406: 00471a51 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5407: 00ae68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5408: 00aee6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5409: 004c5601 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5410: 006e5691 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5410: 006e56f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5411: 0053f429 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5412: 00b3d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5413: 0043ad85 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5414: 0053f501 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5415: 004dbde1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5416: 006fc171 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5416: 006fc1d9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5417: 00a4eb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5418: 004a4ee9 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5419: 003eee4d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5420: 00aeb31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5421: 0053f471 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5422: 0074d039 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5422: 0074d0a1 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5423: 004bf36d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5424: 00af55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5425: 00269b89 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5426: 006eeec1 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5426: 006eef29 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5427: 00435261 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5428: 00af1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5429: 00b3d462 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5430: 00a361a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5431: 006d52fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5431: 006d5365 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5432: 004dc689 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5433: 00618981 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5433: 006189e9 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5434: 004f269d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5435: 002a6595 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5436: 00af07a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5437: 0062a6f9 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5437: 0062a761 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5438: 00af4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5439: 0026a1f1 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5440: 00b3e330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5441: 006ab609 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5441: 006ab671 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5442: 00b3e95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5443: 0053f4b9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5444: 00af39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5445: 006f5a39 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5445: 006f5aa1 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5446: 00b3f26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5447: 00b3d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5448: 00b3db9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5449: 00ae5f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5450: 0050fb0d 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5451: 00346469 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5452: 0044223d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5453: 00aef874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5454: 009cd370 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5455: 00b3f2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5456: 004eee8d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5457: 00719411 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5457: 00719479 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5458: 00af9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5459: 00b3f750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5460: 00b3df14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5461: 00b3e2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5462: 003f1339 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5463: 0060d681 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5463: 0060d6e9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5464: 00a4f244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5465: 00553c9d 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5466: 00a4f0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5467: 00af3cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5468: 006b47e5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5468: 006b484d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5469: 004919a1 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5470: 00ae2930 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5471: 00af9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5472: 007057c1 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5472: 00705829 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5473: 004158ed 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5474: 002f2f59 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5475: 00aecca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5476: 006b3ccd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5476: 006b3d35 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5477: 00553a75 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5478: 00a4f1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5479: 00722e59 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5479: 00722ec1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5480: 00b3e0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5481: 004675e1 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5482: 00530c71 76 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ 5483: 004ea589 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5484: 0087b20c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5485: 00708d61 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5486: 006b7751 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5484: 0087b274 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5485: 00708dc9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5486: 006b77b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5487: 00aeb9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5488: 00739549 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5488: 007395b1 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5489: 002e4d05 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5490: 0087b204 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5490: 0087b26c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5491: 00518639 552 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5492: 007285a9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5492: 00728611 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5493: 00af8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5494: 00aed8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5495: 00a4f13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5496: 00553b89 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5497: 00a43ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5498: 00af1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5499: 006b0865 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5499: 006b08cd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5500: 00a43d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5501: 0087b1fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5501: 0087b264 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5502: 00b3f40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5503: 002da191 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5504: 005f9461 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5504: 005f94c9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5505: 00b3e6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5506: 00297695 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5507: 00a43e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5508: 00b3f646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5509: 0066ffd1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5509: 00670039 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5510: 0048743d 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5511: 004a4e15 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5512: 00ae9dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5513: 00ae46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5514: 00b3d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5515: 006d42c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5516: 0070f419 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5517: 0070d4a5 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5515: 006d4329 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5516: 0070f481 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5517: 0070d50d 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5518: 00b3f24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5519: 002c0ba1 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5520: 005f3375 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5520: 005f33dd 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5521: 00af33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5522: 00ae29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5523: 00af00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5524: 002f9ecd 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5525: 00ae1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5526: 00b3f55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5527: 003924dd 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5528: 0029a4d9 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5529: 006db01d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5529: 006db085 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5530: 00b3f704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5531: 004f9ae5 118 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5532: 006661d5 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5532: 0066623d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5533: 004e5cc5 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5534: 00a43dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5535: 00a3611c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5536: 00a00b8c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5537: 006f3c9d 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5537: 006f3d05 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5538: 00a00bfc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5539: 00b3d44b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5540: 00a00c8c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5541: 00aeef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5542: 005fbbc1 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5542: 005fbc29 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5543: 00aebc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5544: 0053f549 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5545: 0060bb39 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5545: 0060bba1 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5546: 0053f621 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5547: 00b3e94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5548: 00b3f498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5549: 00ae6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5550: 00b3f548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5551: 006abe79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5552: 006e1d25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5551: 006abee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5552: 006e1d8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5553: 00ae4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5554: 0053f591 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5555: 00af5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5556: 004422c9 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5557: 00b3ee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5558: 002d8fdd 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5559: 00b3d443 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5560: 00af5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5561: 0042550d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5562: 00612769 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5562: 006127d1 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5563: 00b3e384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5564: 00750679 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5564: 007506e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5565: 0043bf01 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5566: 00aee8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5567: 00af9f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5568: 00ae75c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5569: 004ea155 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5570: 00363c19 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ 5571: 0053f5d9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5572: 0066a009 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5572: 0066a071 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5573: 00aecff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5574: 00af7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5575: 004c2759 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5576: 007469a5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5576: 00746a0d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5577: 00ae6fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5578: 00743015 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5578: 0074307d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5579: 00519c59 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5580: 00b3f4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5581: 004deb11 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5582: 00af4390 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5583: 0055e731 88 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5584: 00aead8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5585: 00af0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5586: 00a593d0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5587: 0051a659 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5588: 006f4e55 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5589: 0069864d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5590: 005e72a1 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5588: 006f4ebd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5589: 006986b5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5590: 005e7309 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5591: 00afa384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5592: 0026a93d 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5593: 006acbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5594: 0066c8a5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5593: 006acc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5594: 0066c90d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5595: 00af82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5596: 00aeb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5597: 005196dd 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5598: 006dcacd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5599: 0063eb99 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5598: 006dcb35 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5599: 0063ec01 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5600: 00b3f4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5601: 00b3f3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5602: 00a5e418 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5603: 005c03ad 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5603: 005c0415 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5604: 00b1bd94 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5605: 00b3f290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5606: 00b3d9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5607: 00ae52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5608: 00af0170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5609: 00ae5d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5610: 00ae1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5611: 00aec58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5612: 00af3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5613: 006bd1e9 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5613: 006bd251 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5614: 00aec50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5615: 00443191 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5616: 00b3d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5617: 00b3d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5618: 00b3e11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5619: 0072d91d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5619: 0072d985 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5620: 00b3e8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5621: 005dd8d9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5622: 00707705 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5621: 005dd941 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5622: 0070776d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5623: 004a803d 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5624: 00aed7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5625: 007102f5 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5625: 0071035d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5626: 00530cbd 92 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5627: 00b3f8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5628: 0073c6c5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5628: 0073c72d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5629: 00a0a058 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5630: 004d7e11 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5631: 00aef1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5632: 006b7da1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5632: 006b7e09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5633: 00aed2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5634: 00af7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5635: 0061f1c5 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5636: 0073de6d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5635: 0061f22d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5636: 0073ded5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5637: 00aebf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5638: 004dcb55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5639: 00b3e25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5640: 00aebe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5641: 00a40f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5642: 00b3dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5643: 00b3e884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5644: 00aeef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5645: 00455f5d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5646: 00a40dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5647: 002a1121 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5648: 004b134d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5649: 00af9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5650: 0046d6b9 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5651: 006fb505 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5652: 006d769d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5651: 006fb56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5652: 006d7705 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5653: 00b3e150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5654: 00b3e5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5655: 00b3ec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5656: 007464cd 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5656: 00746535 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5657: 00ae4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5658: 00b3e820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5659: 002d04e1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5660: 00726cf9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5660: 00726d61 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5661: 00a40ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5662: 006f3591 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5662: 006f35f9 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5663: 009d003c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5664: 00b3e26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5665: 005fa501 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5666: 00616cd5 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5665: 005fa569 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5666: 00616d3d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5667: 00b3de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5668: 00b3ee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5669: 00af01a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5670: 00ae2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5671: 00af8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5672: 00464431 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5673: 00b3f660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5674: 00550c5d 484 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5675: 004f099d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5676: 00b3ece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5677: 006ace69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5677: 006aced1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5678: 00aed768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5679: 00392421 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5680: 004deb8d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5681: 00550849 520 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5682: 00464039 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5683: 00a36098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5684: 00a40e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5685: 00b3fbe4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5686: 00b3d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5687: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5688: 005f5d25 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5688: 005f5d8d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5689: 00b3f9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5690: 00ae4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5691: 006d5195 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5691: 006d51fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5692: 00ae1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5693: 00a0b4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5694: 0074cfe5 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5694: 0074d04d 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5695: 004ee7e1 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5696: 00b3f20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5697: 0063650d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5697: 00636575 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5698: 00550a51 524 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5699: 00b3ee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5700: 007530ed 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5700: 00753155 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5701: 00b3d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5702: 006992c9 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5703: 0071e6ad 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5702: 00699331 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5703: 0071e715 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5704: 00b3ec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5705: 003f04a1 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5706: 00ae6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5707: 0063b155 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5707: 0063b1bd 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5708: 0049171d 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5709: 00af9ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5710: 00a029f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5711: 00af3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5712: 00ae4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5713: 0073fd01 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5714: 007484f5 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5713: 0073fd69 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5714: 0074855d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5715: 00b3e926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5716: 00b3ec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5717: 00b3faea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5718: 006c05cd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5718: 006c0635 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5719: 00ae2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5720: 00ae2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5721: 00607075 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5721: 006070dd 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5722: 009b9de8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5723: 002a5ffd 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5724: 006a32b1 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5724: 006a3319 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5725: 00b3dbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5726: 00b3e33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5727: 00af0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5728: 00a09fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5729: 00b3dd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5730: 00b400aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5731: 003229c1 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5732: 0070717d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5732: 007071e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5733: 00290595 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5734: 00ae2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5735: 0074b58d 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5735: 0074b5f5 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5736: 00b3ebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5737: 005358f9 314 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ 5738: 004e192d 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5739: 00b3dc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5740: 00535c59 328 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5741: 00aeebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5742: 00aed098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5743: 00af4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5744: 00af1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5745: 007041c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5746: 006c7465 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5745: 00704229 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5746: 006c74cd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5747: 00535a35 270 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5748: 003fa785 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5749: 004a51c5 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5750: 00b3f884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5751: 00af3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5752: 003807e9 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5753: 006eaf09 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5753: 006eaf71 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5754: 004961c5 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5755: 0070ffb5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5756: 005a7d79 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5755: 0071001d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5756: 005a7de1 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5757: 00a08f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5758: 00af35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5759: 00b3ed9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5760: 00aeb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5761: 002f065d 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5762: 006b8779 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5762: 006b87e1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5763: 00aeb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5764: 0052fb8d 672 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5765: 00b400c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5766: 00535b45 274 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5767: 00aeb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5768: 00b3e8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5769: 00b3e204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5770: 00558d89 252 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5771: 002bfcbd 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5772: 00b3dcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5773: 00745225 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5773: 0074528d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5774: 00b3f2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5775: 00b3f5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5776: 00b3f358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5777: 00558bc9 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5778: 00b3f896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5779: 006dadad 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5780: 006f5f01 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5779: 006dae15 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5780: 006f5f69 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5781: 0041a6a1 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5782: 0045d6c9 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5783: 00ae3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5784: 006ca485 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5784: 006ca4ed 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5785: 00347b59 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5786: 0070d0d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5786: 0070d139 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5787: 00af0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5788: 00aeb48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5789: 00b3f1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5790: 0052c685 504 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5791: 00ae9aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5792: 00b3e34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5793: 00b3e9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5794: 006f328d 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5794: 006f32f5 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5795: 00aee754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5796: 00b3ef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5797: 00a0b474 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5798: 00727b29 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5798: 00727b91 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5799: 00b3eaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5800: 008e4764 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5800: 008e47cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5801: 00b3e58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5802: 00558ca9 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5803: 00ae626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5804: 00ae3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5805: 0061c555 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5805: 0061c5bd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5806: 00af4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5807: 005eb47d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5807: 005eb4e5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5808: 00b3f53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5809: 00291991 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5810: 006c94d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5810: 006c953d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5811: 0038b0c5 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5812: 00ae82b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5813: 00af0150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5814: 00b3f264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5815: 00b3d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5816: 00af1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5817: 00b3ec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5818: 006ff101 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5818: 006ff169 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5819: 00a4cda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5820: 00af6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5821: 00b3ebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5822: 00b3f536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5823: 00ae4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5824: 00336b6d 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5825: 006eae49 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5826: 005e4a45 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5825: 006eaeb1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5826: 005e4aad 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5827: 00a4ceb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5828: 004a7a55 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5829: 00b3e080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5830: 00af0760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5831: 003d55a9 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5832: 004ee555 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5833: 00af8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5834: 00af0080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5835: 004dec0d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5836: 003fb179 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5837: 007018c9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5837: 00701931 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5838: 004d6ac5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5839: 00af653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5840: 005e6685 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5841: 006dc1f5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5840: 005e66ed 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5841: 006dc25d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5842: 00b3e13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5843: 006f8f69 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5844: 006fb6f1 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5845: 0074cf01 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5843: 006f8fd1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5844: 006fb759 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5845: 0074cf69 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5846: 00ae8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5847: 0045c82d 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5848: 00b3ec12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5849: 00ae607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5850: 00a4ce2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5851: 00633ad9 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5851: 00633b41 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5852: 004a6469 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5853: 006e2fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5853: 006e3029 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5854: 004f28f9 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5855: 005fe911 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5855: 005fe979 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5856: 00b3f340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5857: 00b3f064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5858: 0055819d 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5859: 00b3ea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5860: 00b3d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5861: 0041a5fd 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5862: 005584a1 278 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5863: 00a561a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5864: 005582a5 256 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5865: 00a3d8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5866: 00af04c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5867: 00a3d730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5868: 007207c5 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5869: 006be555 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5868: 0072082d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5869: 006be5bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5870: 004ab801 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 5871: 006dcc3d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5871: 006dcca5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5872: 00a09f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5873: 00a3d838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5874: 00728b9d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5875: 0074f7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5874: 00728c05 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5875: 0074f845 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5876: 00b3efce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5877: 00613371 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5878: 006f4475 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5877: 006133d9 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5878: 006f44dd 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5879: 00493a29 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5880: 00aece18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5881: 006d5d15 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5882: 005cefb5 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5881: 006d5d7d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5882: 005cf01d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5883: 004d4d99 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5884: 00b3f1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5885: 00af2fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5886: 00540599 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5887: 00ae5dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5888: 005583a5 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5889: 00b3f902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ @@ -5904,319 +5904,319 @@ │ │ │ │ 5900: 00ae64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5901: 004b9115 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5902: 00b3f8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5903: 00a060c0 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5904: 00a3d7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5905: 00b3f8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5906: 005405e1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5907: 005db901 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5907: 005db969 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5908: 00473681 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5909: 0047a6a1 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5910: 004d4f45 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5911: 00ae9140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5912: 0052cc5d 504 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5913: 00b3f842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5914: 00b3e9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5915: 005e2ce1 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5915: 005e2d49 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5916: 004d5119 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5917: 0029a4fd 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5918: 00ae8c14 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5919: 0038acd5 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5920: 0070b1f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5920: 0070b261 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5921: 00493ad1 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5922: 0063d86d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5922: 0063d8d5 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5923: 00b3eb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5924: 00af4470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 5925: 004424ed 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5926: 00b3ec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5927: 0070a74d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5927: 0070a7b5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5928: 00540629 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5929: 00af06b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5930: 002a58d5 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5931: 002ff9e5 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5932: 002aa391 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5933: 00b3ebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5934: 0066cabd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5934: 0066cb25 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5935: 0047f369 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5936: 00b3e788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5937: 00b3e5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5938: 0054e819 300 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5939: 006f9761 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5939: 006f97c9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5940: 00a0c1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5941: 006ffc55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5941: 006ffcbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5942: 00aebd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5943: 00a0b3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5944: 006ca8cd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5945: 0060e9a5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5944: 006ca935 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5945: 0060ea0d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5946: 0054e5f1 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5947: 00b3ef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5948: 00b3e750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5949: 00af7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5950: 00af82a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5951: 00496059 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5952: 0063d76d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5953: 007230d5 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5952: 0063d7d5 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5953: 0072313d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5954: 00b3eede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5955: 002a7bdd 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5956: 00b2d980 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5957: 00af25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5958: 00af4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5959: 00ae2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5960: 005e3841 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5960: 005e38a9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5961: 00b3d4a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5962: 00a39a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5963: 0070b7a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5964: 0072e6c9 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5963: 0070b811 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5964: 0072e731 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5965: 002d42e1 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5966: 00a398cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5967: 0060b011 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5967: 0060b079 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5968: 002a0605 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5969: 006eb015 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5969: 006eb07d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5970: 00541fe9 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5971: 00a399d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5972: 00af87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5973: 005420c1 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5974: 00b3e1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5975: 0054e705 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5976: 00b3e6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5977: 00b3f600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5978: 00b3d460 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5979: 0041f979 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5980: 00542031 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5981: 005c4e09 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5981: 005c4e71 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5982: 004db625 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5983: 002f179d 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5984: 00af6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5985: 00b3d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5986: 00af6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5987: 00ae54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5988: 00b3ea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5989: 0074706d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5990: 0072812d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5991: 0072e265 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5989: 007470d5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5990: 00728195 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5991: 0072e2cd 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5992: 00b3d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5993: 00ae5fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5994: 006bf755 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5994: 006bf7bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5995: 004a83b5 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5996: 00b3f3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5997: 00af2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5998: 00a39950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 5999: 0075004d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6000: 00631041 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5999: 007500b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6000: 006310a9 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 6001: 00542079 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 6002: 0070dd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6002: 0070dda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6003: 00b3e3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6004: 00af5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6005: 00ae9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6006: 00b3f0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6007: 004d9b1d 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6008: 0071ec91 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6008: 0071ecf9 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6009: 00a5186c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 6010: 00b3d374 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6011: 00b3e612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6012: 009cd628 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6013: 0066fed1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6014: 005cf085 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6015: 00673131 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6013: 0066ff39 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6014: 005cf0ed 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6015: 00673199 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6016: 00b3e8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 6017: 004a6905 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6018: 00b3e610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6019: 004a0f7d 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6020: 00b3d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6021: 0040acd9 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6022: 00b3e5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6023: 002a6179 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6024: 006d51a5 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6024: 006d520d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6025: 00543861 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ 6026: 004ed7a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6027: 003d0509 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6028: 00b3f208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6029: 00a35438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 6030: 003648dd 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6031: 00aed158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6032: 006a2e4d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6032: 006a2eb5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6033: 009cf35c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6034: 00b40082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6035: 00b3eb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6036: 005438a9 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 6037: 0032606d 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6038: 0034593d 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6039: 00ae9380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6040: 00b3d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6041: 003f0e45 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6042: 004d9ee5 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6043: 00b3d1c5 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6044: 0046cac9 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6045: 00ae4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6046: 0071cefd 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6046: 0071cf65 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6047: 00aecfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6048: 005d189d 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6048: 005d1905 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6049: 00285f81 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6050: 00b3f3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6051: 004a051d 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6052: 00b3fabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6053: 00b3f900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6054: 00b3d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6055: 004f2ed1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6056: 006d1501 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6056: 006d1569 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6057: 002c8a5d 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6058: 00b3f7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 6059: 0053cc45 526 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 6060: 0062ba45 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6060: 0062baad 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6061: 00b3f874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6062: 0053d269 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 6063: 0038b545 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6064: 002d6305 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6065: 005438f1 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 6066: 00af7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6067: 003ce6c9 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6068: 004e8139 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6069: 0063a675 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6070: 00698d9d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6069: 0063a6dd 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6070: 00698e05 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6071: 0053ce55 522 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ - 6072: 006abc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6073: 00633cb1 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6072: 006abd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6073: 00633d19 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 6074: 00b3e904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 6075: 0062a08d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6075: 0062a0f5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6076: 00b3e9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6077: 00b1ae58 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6078: 00ae86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6079: 0071e369 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6079: 0071e3d1 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6080: 00af4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6081: 00b3f8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6082: 00aefbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6083: 00aef0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6084: 0053d061 518 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 6085: 00b3f35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6086: 0044de11 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6087: 00b3ea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6088: 008d0970 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6088: 008d09d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6089: 00549c5d 330 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 6090: 00b3d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6091: 003444c1 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6092: 00af3cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6093: 00b3db36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6094: 004d6595 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6095: 00b3ec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6096: 003c1f65 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6097: 00549a15 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6098: 005e7431 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6098: 005e7499 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6099: 00b3da6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6100: 00af2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6101: 004e884d 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6102: 00b3f530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6103: 00ae643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6104: 00268bbd 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6105: 00af8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6106: 0063eb55 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6106: 0063ebbd 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6107: 0041a8a9 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6108: 00af662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6109: 00a0f908 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6110: 0046cd91 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6111: 006ca31d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6111: 006ca385 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6112: 00af3dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6113: 00418481 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6114: 0073908d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6114: 007390f5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6115: 00549b39 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6116: 00b3eff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6117: 00ae9ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6118: 00a0ce3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 6119: 00a45f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6120: 00296955 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6121: 00b3f32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6122: 00ae6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6123: 006fe485 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6123: 006fe4ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6124: 004d5ced 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6125: 00b3f88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6126: 00b3e2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6127: 00ae72a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6128: 00af32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6129: 00af3f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6130: 0049e919 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6131: 00aeee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6132: 0070f20d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6132: 0070f275 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6133: 00b1c680 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6134: 00af939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6135: 005dd751 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6135: 005dd7b9 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6136: 00a45ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6137: 00467321 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6138: 006d3075 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6138: 006d30dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6139: 003b1851 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6140: 00b3e954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6141: 006eda31 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6141: 006eda99 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6142: 00b3f5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6143: 0038f7b5 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6144: 00b3da82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6145: 006abab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6145: 006abb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6146: 0048bc35 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6147: 0073b7d9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6147: 0073b841 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6148: 004bac29 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6149: 00b3f942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6150: 00b3fade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6151: 004ed54d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6152: 00a45e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6153: 0047b73d 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6154: 006cb661 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6154: 006cb6c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6155: 00ae94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6156: 004b682d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6157: 009cbbf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6158: 00741191 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6158: 007411f9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6159: 00b3dbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6160: 00af816c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6161: 004f25fd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6162: 00af3f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6163: 00a0d784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6164: 00aeb51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6165: 0073c085 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6165: 0073c0ed 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6166: 00aefc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6167: 005e69a5 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6168: 006ae0b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6167: 005e6a0d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6168: 006ae119 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6169: 00ae664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6170: 009cc7c8 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6171: 00b3e17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6172: 005dc4cd 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6172: 005dc535 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6173: 00ae8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6174: 00b3da22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6175: 005dfeb1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6175: 005dff19 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6176: 00b3e868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6177: 005ea279 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6177: 005ea2e1 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6178: 00b3f2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6179: 00b3d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6180: 006fce31 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6180: 006fce99 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6181: 00b3e338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6182: 0029a299 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6183: 0073dc8d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6184: 006a8b49 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6183: 0073dcf5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6184: 006a8bb1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6185: 00297e2d 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6186: 00273001 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6187: 00b3fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6188: 00b3faf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6189: 00b3f510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6190: 004d4df9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6191: 00af42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6192: 00ae4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6193: 00b3ecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6194: 0042e4a1 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6195: 00af3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6196: 00b3f194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6197: 00b3f1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6198: 00755d79 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6198: 00755de1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6199: 00ae23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6200: 00b1bc90 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6201: 004172b1 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6202: 00b3d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6203: 005a7965 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6203: 005a79cd 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6204: 00aec46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6205: 0065b621 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6205: 0065b689 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6206: 00b3d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6207: 006c5c8d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6207: 006c5cf5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6208: 00af9b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6209: 004d4f89 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6210: 00b3e69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6211: 0065132d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6211: 00651395 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6212: 00331011 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6213: 004d517d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6214: 00b3ec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6215: 00b3dfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6216: 004bfc89 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6217: 00ae25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6218: 00a49574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ @@ -6224,138 +6224,138 @@ │ │ │ │ 6220: 00ae632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6221: 00b3e368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6222: 00a493e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ 6223: 004ecd7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6224: 0052c87d 486 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6225: 00aef634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6226: 00a494f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6227: 006e23c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6228: 006ac365 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6227: 006e2431 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6228: 006ac3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6229: 00af8230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6230: 00b3f26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6231: 006a4281 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6231: 006a42e9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6232: 00b3ec86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6233: 006dd8b9 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6234: 006c6795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6233: 006dd921 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6234: 006c67fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6235: 00b3e04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6236: 00b3f796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6237: 0070ce49 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6237: 0070ceb1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6238: 00b400c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6239: 004db405 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6240: 004db065 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6241: 00b4013c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6242: 00aefa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6243: 00af749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6244: 00aed8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6245: 00b3e408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6246: 0070c7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6247: 006cf87d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6248: 00664b41 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6246: 0070c83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6247: 006cf8e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6248: 00664ba9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6249: 00a4946c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6250: 00559045 252 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6251: 00aecc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6252: 004d9591 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6253: 00b3fa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6254: 00b3f5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6255: 00aec2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6256: 00af0540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6257: 00af9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6258: 006b9a69 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6258: 006b9ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6259: 00b3d459 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6260: 00b3f858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6261: 00a0e360 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6262: 006e2ba1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6262: 006e2c09 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6263: 00558e85 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6264: 00493aa1 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6265: 00b3dc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6266: 006ad85d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6266: 006ad8c5 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6267: 00aef764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6268: 00b3d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6269: 00b3e71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6270: 002c2e91 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6271: 00b3d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6272: 004a5909 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6273: 00ae5bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6274: 00a3dde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6275: 00a37538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6276: 003bba01 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6277: 00ae9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6278: 008e4780 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6279: 0074cfed 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6278: 008e47e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6279: 0074d055 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6280: 00a441ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6281: 00af7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6282: 00af3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6283: 00558f65 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6284: 004a30c5 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6285: 009cf36c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6286: 004a7b61 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6287: 003888a9 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6288: 00446709 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6289: 006ca7ed 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6289: 006ca855 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6290: 00b3e3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6291: 00709609 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6291: 00709671 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6292: 00b3e86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6293: 00b3ed70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6294: 00ae3440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6295: 00af7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6296: 002ff8ad 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6297: 00634211 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6297: 00634279 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6298: 00aefd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6299: 0041a735 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6300: 00488051 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6301: 00ae4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6302: 00b3e23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6303: 004f21bd 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6304: 005f5961 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6304: 005f59c9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6305: 0026a9f9 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6306: 00b3ed32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6307: 0046d071 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6308: 00af5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6309: 00b3e0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6310: 0051c1c5 84 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6311: 00b3f8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6312: 0074471d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6313: 0061f2d5 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6312: 00744785 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6313: 0061f33d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6314: 0042e66d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6315: 006bd13d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6316: 006165f5 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6315: 006bd1a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6316: 0061665d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6317: 00aed0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6318: 00b3dfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6319: 005feeb9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6320: 006e828d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6319: 005fef21 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6320: 006e82f5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6321: 00ae4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6322: 00b3ecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6323: 0039073d 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6324: 00af0710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6325: 0045d7cd 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6326: 005f4115 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6327: 00606909 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6326: 005f417d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6327: 00606971 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6328: 004ebf4d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6329: 004a5769 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6330: 00757900 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6330: 00757968 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6331: 00b3d3d4 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6332: 006a7bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6332: 006a7c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6333: 00b3df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6334: 00b3dada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6335: 0072c9b9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6335: 0072ca21 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6336: 00b3de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6337: 00b3edfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6338: 00a0ed2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6339: 00b3fd78 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6340: 004938a9 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6341: 00b3d99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6342: 003facbd 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6343: 00aeab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6344: 00af4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6345: 00295a39 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6346: 00b3ebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6347: 00aee9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6348: 0091eda0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6349: 00af5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6350: 0060c9e5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6350: 0060ca4d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6351: 00b3da74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6352: 00ae627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6353: 00273645 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6354: 00a07bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6355: 00ae8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6356: 00b3f1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6357: 00b3df32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6367,15 +6367,15 @@ │ │ │ │ 6363: 00ae5e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6364: 0052e465 600 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6365: 00aefac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6366: 004c40ed 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6367: 003ce915 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6368: 004a773d 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6369: 002fc949 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6370: 006c0001 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6370: 006c0069 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6371: 00aeed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6372: 002d37d1 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6373: 00af33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6374: 00ae3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6375: 002d3829 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6376: 00ae2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6377: 002d3889 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6384,22 +6384,22 @@ │ │ │ │ 6380: 00434795 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6381: 00b3d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6382: 00b3e0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6383: 002d39ed 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6384: 002d3a75 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6385: 00b3dd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6386: 00b3e79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6387: 00724b41 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6387: 00724ba9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6388: 00b3f5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6389: 0061e175 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6389: 0061e1dd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6390: 00393109 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6391: 0045e935 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6392: 00af9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6393: 00af6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6394: 006af7ad 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6394: 006af815 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6395: 00b3eb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6396: 00b3d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6397: 00aea2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6398: 00534fd5 284 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6399: 00ae71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6400: 00a59084 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6401: 004889e5 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6407,44 +6407,44 @@ │ │ │ │ 6403: 00b3d1d8 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6404: 00af8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6405: 00535311 350 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6406: 00ae48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6407: 002e07a5 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6408: 00ae5c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6409: 00299459 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6410: 0074edd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6410: 0074ee39 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6411: 00aeaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6412: 00af80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6413: 0072eb71 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6414: 006f43b1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6413: 0072ebd9 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6414: 006f4419 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6415: 005350f1 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6416: 00ae70c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6417: 006d7139 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6417: 006d71a1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6418: 00af5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6419: 00af26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6420: 00712e55 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6421: 0060093d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6422: 006afb99 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6420: 00712ebd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6421: 006009a5 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6422: 006afc01 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6423: 00aee404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6424: 00b4013f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6425: 004b6751 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6426: 00aee444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6427: 006a1a59 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6427: 006a1ac1 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6428: 00b3f3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6429: 00a32a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6430: 006bbeb5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6430: 006bbf1d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6431: 00ae82c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6432: 00b3e8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6433: 0032c911 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6434: 006b8f7d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6434: 006b8fe5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6435: 00535201 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6436: 00aec34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6437: 00aeb3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6438: 00af2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6439: 006d7341 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6439: 006d73a9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6440: 00a536d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6441: 00b3e402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6442: 00aec978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6443: 00a0c260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6444: 00a329f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6445: 00af5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6446: 00a534c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6461,15 +6461,15 @@ │ │ │ │ 6457: 00b3de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6458: 00aeb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6459: 002d5c51 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6460: 00b3fa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6461: 00b3d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6462: 00b3dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6463: 00ae6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6464: 006cc6bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6464: 006cc725 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6465: 00b3e3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6466: 00a543bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6467: 00a0b810 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6468: 00ae4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6469: 00b3dc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6470: 00b3deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6471: 00a0968c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ @@ -6480,77 +6480,77 @@ │ │ │ │ 6476: 00b3fa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6477: 00af77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6478: 00487115 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6479: 0043b3a9 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6480: 00af5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6481: 004a76a9 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6482: 00af98a4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6483: 00698c0d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6484: 006d7bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6483: 00698c75 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6484: 006d7c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6485: 00546009 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6486: 006d6005 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6487: 0073c8f5 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6486: 006d606d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6487: 0073c95d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6488: 00aef9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6489: 00aed058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6490: 004250cd 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6491: 0071cebd 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6491: 0071cf25 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6492: 0045db75 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6493: 004f4285 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6494: 00b3d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6495: 006f25c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6495: 006f2629 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6496: 00b3e332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6497: 00b3f2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6498: 00aee434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6499: 00af70c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6500: 00633701 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6500: 00633769 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6501: 00447779 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6502: 00af7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6503: 0061cfd1 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6503: 0061d039 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6504: 00ae3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6505: 00389289 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6506: 00487149 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6507: 006b47d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6507: 006b483d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6508: 00546125 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6509: 005ec085 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6509: 005ec0ed 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6510: 00af661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6511: 0061bcf9 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6511: 0061bd61 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6512: 00b40078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6513: 00ae9680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6514: 005ccfe9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6514: 005cd051 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6515: 00a41bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6516: 00388029 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6517: 0050fb49 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6518: 002af1c5 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6519: 00b3ea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6520: 00a41a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6521: 00aefd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6522: 00b3ee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6523: 00aed5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6524: 005ec32d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6524: 005ec395 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6525: 00af1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6526: 0046c2c5 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6527: 004a6635 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6528: 004d4cc9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6529: 00a41b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6530: 00af7028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6531: 00b3f582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6532: 00af62f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6533: 004d637d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6534: 00ae8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6535: 00b3dc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6536: 00743d8d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6536: 00743df5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6537: 00b3d9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6538: 006f205d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6538: 006f20c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6539: 00aef174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6540: 0060fe81 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6540: 0060fee9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6541: 00af5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6542: 00b3dac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6543: 00ae5e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6544: 00af3cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6545: 005bacd5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6545: 005bad3d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6546: 002ca291 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6547: 00b3e398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6548: 00a590cc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6549: 004922d9 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6550: 002d923d 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6551: 00ae1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6552: 00a41abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6559,600 +6559,600 @@ │ │ │ │ 6555: 00b3e6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6556: 004f7c49 102 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6557: 00b3f1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6558: 002a7a05 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6559: 00ae19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6560: 00ae6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6561: 00b3ead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6562: 006cbb89 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6562: 006cbbf1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6563: 00b3ea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6564: 0029a2f1 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6565: 00b3f0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6566: 00708449 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6566: 007084b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6567: 003cc611 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6568: 00a36644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6569: 00b3e5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6570: 006e3dad 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6570: 006e3e15 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6571: 002d35c1 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6572: 00aebf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6573: 00af85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6574: 0046d9f5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6575: 00701f81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6576: 00728b19 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6575: 00701fe9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6576: 00728b81 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6577: 00aea010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6578: 00b3e872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6579: 00b3dce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6580: 002a6371 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6581: 007274ed 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6581: 00727555 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6582: 00b3d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6583: 00424341 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6584: 00b3e500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6585: 005feaa1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6585: 005feb09 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6586: 00af3c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6587: 00af2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6588: 00ae2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6589: 00af17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6590: 00b3db44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6591: 00a4d6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6592: 00ae62ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6593: 00b3dc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6594: 00b3ee06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6595: 006f1771 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6595: 006f17d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6596: 009cd8fc 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6597: 00b3e8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6598: 006f1d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6598: 006f1df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6599: 002d1415 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6600: 00b3e254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6601: 005ec12d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6601: 005ec195 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6602: 00b3ebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6603: 00a4d7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6604: 004f373d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6605: 0071b5ed 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6605: 0071b655 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6606: 00af16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6607: 0055a51d 388 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6608: 0062ad65 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6608: 0062adcd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6609: 00af16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6610: 002ae0e5 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6611: 004bbc71 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6612: 005f8b95 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6612: 005f8bfd 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6613: 002dbe49 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6614: 00a0f884 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6615: 00b3f7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6616: 009cf8d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6617: 00418565 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6618: 00a0cec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6619: 007421c5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6619: 0074222d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6620: 0046cbbd 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6621: 00a4d774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6622: 00b3eb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6623: 00b3e434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6624: 0064b5ad 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6624: 0064b615 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6625: 009faa00 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6626: 0053e7c9 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6627: 0053e8a1 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6628: 00aee504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6629: 00531739 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6630: 0070cf31 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6630: 0070cf99 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6631: 00b3ebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6632: 0053e811 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ 6633: 002d08fd 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6634: 005e4511 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6634: 005e4579 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6635: 00531781 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6636: 004f9cd1 50 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6637: 006ae7c1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6638: 0061f325 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6639: 006b23c5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6640: 005c0781 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6641: 005db075 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6637: 006ae829 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6638: 0061f38d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6639: 006b242d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6640: 005c07e9 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6641: 005db0dd 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6642: 004a6251 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6643: 008e4790 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6643: 008e47f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6644: 00b3d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6645: 0043ee75 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6646: 0049cc79 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6647: 004123fd 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6648: 006c44d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6649: 00631f71 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6648: 006c453d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6649: 00631fd9 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6650: 0053e859 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6651: 005317c9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6652: 00ae95e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6653: 00a0d808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6654: 00aebf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6655: 00af9d58 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6656: 00b3e464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6657: 00af1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6658: 00703335 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6658: 0070339d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6659: 002a036d 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6660: 00519cfd 72 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ 6661: 004d073d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6662: 006964e1 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6662: 00696549 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6663: 00b3d1d4 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6664: 00af0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6665: 004de3fd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6666: 004efc55 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6667: 006bc16d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6667: 006bc1d5 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6668: 0051a4f5 142 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6669: 005eb3f1 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6669: 005eb459 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6670: 00ae7bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6671: 00b3f176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6672: 004a7e19 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6673: 006d191d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6674: 0074fb81 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6673: 006d1985 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6674: 0074fbe9 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6675: 00441ff5 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6676: 00b3e6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6677: 006ed905 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6677: 006ed96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6678: 00ae2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6679: 0042f0cd 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6680: 009cff08 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6681: 004edf3d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6682: 00b3db20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6683: 004a89dd 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6684: 00af7610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6685: 00aef134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6686: 00b3f656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6687: 00ae8264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6688: 00519879 106 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6689: 00aeb3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6690: 0060cae5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6690: 0060cb4d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6691: 002a1921 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6692: 003fad4d 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6693: 00b3d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6694: 004a73e9 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6695: 0044c771 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6696: 0043aa61 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6697: 0069fb35 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6697: 0069fb9d 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6698: 00af5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6699: 004d4d39 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6700: 00afa5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6701: 00b3e888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6702: 00ae68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6703: 0044e1bd 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6704: 00ae8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6705: 00b3fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6706: 00292749 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6707: 00b3dc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6708: 006d35f5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6708: 006d365d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6709: 00b3da1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6710: 0029cdd5 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6711: 00af52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6712: 009cf200 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6713: 00aed398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6714: 00af35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6715: 0065798d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6715: 006579f5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6716: 0046efe5 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6717: 00ae26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6718: 002fed21 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6719: 00ae3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6720: 004d4f01 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6721: 00b3eb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6722: 00a0a70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6723: 004d50b5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6724: 00af3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6725: 006c00ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6725: 006c0155 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6726: 00b3f7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6727: 00ae51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6728: 006cad35 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6728: 006cad9d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6729: 0038a56d 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6730: 00b3f2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6731: 0063fde1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6731: 0063fe49 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6732: 00ae40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6733: 00615859 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6733: 006158c1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6734: 004f927d 532 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ 6735: 004b0f89 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6736: 003000c9 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6737: 0070df91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6737: 0070dff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6738: 00b3d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6739: 00ae36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6740: 003bf415 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6741: 00b3d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6742: 00b3e102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6743: 005ec191 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6743: 005ec1f9 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6744: 00b3ef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6745: 0044327d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6746: 00b3df82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6747: 00b3ec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6748: 00af4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6749: 00af6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6750: 002d3545 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6751: 006baee5 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6751: 006baf4d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6752: 00b3f71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6753: 006b421d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6753: 006b4285 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6754: 00b3e9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6755: 00af2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6756: 00b3f198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6757: 00ae6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6758: 00729339 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6758: 007293a1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6759: 00ae1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6760: 00b4009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6761: 00ae3754 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6762: 006eb7dd 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6762: 006eb845 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6763: 00ae3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6764: 00b3e3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6765: 006cb2e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6766: 0072455d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6765: 006cb349 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6766: 007245c5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6767: 00ae2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6768: 00460b59 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6769: 009d0214 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6770: 00b3f470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6771: 00705f0d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6771: 00705f75 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6772: 00aed728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6773: 002a4ee1 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6774: 00ae1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6775: 00b3ebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6776: 003cdcb9 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6777: 002ffad1 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6778: 0051bec1 406 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6779: 00aef804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6780: 00b3f520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6781: 006f0df5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6781: 006f0e5d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6782: 00af88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6783: 00498ad1 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6784: 004a5fd5 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6785: 002f59dd 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6786: 00b3f8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6787: 00af4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6788: 006fb361 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6788: 006fb3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6789: 00b3f404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6790: 00aee644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6791: 00356529 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6792: 00b3eab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6793: 00ae8304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6794: 00aefb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6795: 00542c49 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6796: 006989a5 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6796: 00698a0d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6797: 00b3e65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6798: 002d8699 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6799: 00461d91 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6800: 004be81d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6801: 00542d21 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6802: 006c6885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6803: 0070374d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6802: 006c68ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6803: 007037b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6804: 0054d341 426 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6805: 00aefd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6806: 00691459 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6806: 006914c1 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6807: 004efa49 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6808: 00542c91 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6809: 0042dbed 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6810: 0061f381 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6810: 0061f3e9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6811: 00543669 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6812: 0029cc95 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6813: 006ab555 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6813: 006ab5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6814: 0054d045 386 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6815: 0073a19d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6815: 0073a205 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6816: 00ae3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6817: 00a40724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6818: 00283499 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6819: 002c880d 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6820: 00543741 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6821: 00697fc1 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6821: 00698029 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6822: 00a40598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6823: 00b3ec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6824: 00b3dfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6825: 004c1161 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6826: 00ae9a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6827: 00af51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6828: 005436b1 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6829: 00a406a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6830: 00b3f998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6831: 00b3dad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6832: 00b3f46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6833: 00aeaf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 6834: 005f31c9 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6834: 005f3231 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6835: 00a57098 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6836: 00430bad 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6837: 00542cd9 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6838: 00b3fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6839: 0073f5dd 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6839: 0073f645 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6840: 00a0edb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6841: 0054d1c9 374 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6842: 0051825d 192 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6843: 00af815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6844: 00af6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6845: 00b3e5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6846: 0041a55d 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6847: 00af9108 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6848: 00738c61 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6848: 00738cc9 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6849: 00aee864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6850: 00551815 480 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6851: 005436f9 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6852: 002a7b65 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6853: 0034ef5d 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6854: 00a4061c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ - 6855: 006f2729 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6855: 006f2791 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6856: 00b3de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6857: 00551409 516 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6858: 0049224d 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6859: 0087b1c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6859: 0087b228 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6860: 00af2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6861: 00ae605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6862: 00b3df18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6863: 0051c3b5 66 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6864: 0070cff9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6864: 0070d061 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6865: 00af8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6866: 00b3e4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6867: 00a47264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6868: 00aebc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6869: 006ebe3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6869: 006ebea5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6870: 00b3de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6871: 0044fc49 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6872: 002fbe49 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6873: 0041e415 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6874: 00a4736c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ 6875: 004477b9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6876: 0036771d 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6877: 0055160d 520 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6878: 00af8290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6879: 00b3f0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6880: 00733b59 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6880: 00733bc1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6881: 0048883d 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6882: 002fc4d9 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6883: 00b3e852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6884: 00aec4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6885: 00af5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6886: 006d32cd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6886: 006d3335 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6887: 00b3dd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6888: 00a3695c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6889: 00b3e8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6890: 00711201 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6891: 00639ed5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6892: 006a37dd 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6893: 0072baed 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6894: 007244c1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6890: 00711269 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6891: 00639f3d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6892: 006a3845 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6893: 0072bb55 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6894: 00724529 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6895: 00ae95f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6896: 00ae1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6897: 00559301 252 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6898: 00b3dffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6899: 00b3f366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6900: 00ae25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6901: 00b3d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6902: 006da92d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6902: 006da995 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6903: 00b3dbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6904: 00b3ec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6905: 00559141 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6906: 00a472e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6907: 00746631 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6908: 00631d21 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6907: 00746699 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6908: 00631d89 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6909: 004f4259 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6910: 00b3d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6911: 00aec12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6912: 00af91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6913: 002833b1 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6914: 00b3dda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6915: 00b3e894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6916: 0070e081 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6916: 0070e0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6917: 009d0390 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6918: 002a7481 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6919: 00ae2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6920: 005a38e9 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6921: 00710509 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6920: 005a3951 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6921: 00710571 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6922: 00420d2d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6923: 005a3cad 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6923: 005a3d15 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6924: 00af4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6925: 00af7e68 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6926: 00af810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6927: 00559221 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6928: 00b3fbc8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6929: 00b3e1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6930: 005a3a49 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6930: 005a3ab1 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6931: 0048ae19 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6932: 00ae5f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6933: 00b3d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6934: 00af9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6935: 005fa44d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6936: 00731811 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6935: 005fa4b5 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6936: 00731879 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6937: 00af2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6938: 004bf271 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6939: 00742bcd 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6939: 00742c35 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6940: 002efe6d 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6941: 00af4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6942: 00b3df70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6943: 00af5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6944: 00a10250 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6945: 00b1bd80 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6946: 005edb01 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6947: 005fe4a5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6946: 005edb69 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6947: 005fe50d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6948: 00af0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6949: 00a5102c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6950: 005a3b7d 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6950: 005a3be5 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6951: 00b3f75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6952: 00af9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6953: 00aed1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6954: 00a52f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6955: 00b3ec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6956: 00a50fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6957: 00b3e8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6958: 00b3e80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6959: 00af77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6960: 00526585 80 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6961: 00b3eef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6962: 00af0340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6963: 00701d3d 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6963: 00701da5 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6964: 0053a3cd 530 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6965: 00b3e618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6966: 00b3d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6967: 0053a9fd 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ 6968: 004c1a5d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6969: 00af0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6970: 00aec14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6971: 00748161 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6971: 007481c9 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6972: 0053a5e1 526 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6973: 00b3e144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6974: 00ae9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6975: 002a03a9 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6976: 0028ab69 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6977: 00b3e9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6978: 00b40108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6979: 004db049 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6980: 002a0dad 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6981: 0074c791 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6981: 0074c7f9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6982: 00b3f4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6983: 00a50f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6984: 00b3ddde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6985: 004c15a5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6986: 00b3f438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6987: 0073dd5d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6987: 0073ddc5 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6988: 00b3e208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6989: 0071e855 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6990: 006ce65d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6989: 0071e8bd 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6990: 006ce6c5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6991: 0047f729 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6992: 0053a7f1 522 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6993: 00ae2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6994: 00ae9160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6995: 00467f35 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6996: 00b3dff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6997: 0029122d 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6998: 004b8afd 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6999: 00b3e6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7000: 00b3fa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7001: 006ae18d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7001: 006ae1f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7002: 009ccdec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7003: 00b3deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7004: 00b3d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 7005: 00b3e190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7006: 00420d41 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7007: 00728b89 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7007: 00728bf1 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7008: 00b3d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7009: 006e3905 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7010: 006c331d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7009: 006e396d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7010: 006c3385 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7011: 00af0700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7012: 004ed0dd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7013: 00a542b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 7014: 002d5ca9 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7015: 00b3f43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 7016: 00a54338 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 7017: 006a1495 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7017: 006a14fd 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7018: 00b3d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7019: 006d2db9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7019: 006d2e21 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7020: 00b3fa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7021: 004a49a1 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7022: 00ae2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7023: 0091e13c 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7024: 00aee814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7025: 00a54230 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 7026: 00b3d4ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7027: 003f09b9 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7028: 00b3f7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7029: 00ae2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7030: 00b3f1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7031: 006bc279 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7031: 006bc2e1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7032: 00af7188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7033: 00af18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7034: 00461345 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7035: 00aeaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7036: 00b3f3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7037: 0026a435 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7038: 006aba41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7039: 00631169 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7038: 006abaa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7039: 006311d1 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7040: 002b8199 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7041: 0073cfd5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7041: 0073d03d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7042: 004f3f85 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7043: 006ac851 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7043: 006ac8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7044: 00ae4234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 7045: 006edc9d 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7045: 006edd05 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7046: 004dab59 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7047: 00a35330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 7048: 004dafdd 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7049: 006f2549 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7049: 006f25b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7050: 00af8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7051: 00a36434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 7052: 00ae41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7053: 00a08dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7054: 006d8445 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7054: 006d84ad 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7055: 00a362a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 7056: 004650f1 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7057: 006d0c39 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7057: 006d0ca1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7058: 00457c29 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 7059: 006eb281 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7059: 006eb2e9 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 7060: 00a363b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 7061: 00748d39 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7062: 00615c05 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7063: 0063de9d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7061: 00748da1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7062: 00615c6d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7063: 0063df05 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7064: 00b3ee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7065: 00ae4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 7066: 00b3e0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7067: 004c1b71 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7068: 00a0ab2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7069: 00b3e9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7070: 00aef354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7071: 00aec52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7072: 0044d77d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 7073: 00a08588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7074: 00610475 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7074: 006104dd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7075: 0043ad19 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7076: 00ae1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7077: 0044d9e9 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7078: 00617711 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7078: 00617779 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 7079: 00aecc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7080: 0060eead 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7080: 0060ef15 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7081: 00a3632c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 7082: 003cf021 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 7083: 0036b255 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7084: 009c49b0 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7085: 00b3e962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7086: 00b3e8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 7087: 00490969 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7088: 006bc439 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7088: 006bc4a1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 7089: 005183fd 224 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 7090: 00b3ea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7091: 00a4c568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 7092: 00b3fa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7093: 0050fa35 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 7094: 00b3f414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7095: 00ae3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7096: 00aeb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7097: 00a10670 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 7098: 00a4c4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 7099: 00b3ef6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7100: 0061f4e9 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7100: 0061f551 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7101: 00af6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7102: 00b3f66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7103: 00b3e27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7104: 002b82e1 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7105: 00af2ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7106: 00363f55 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7107: 00ae39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7108: 00b3e758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7109: 004266e1 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7110: 00af21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7111: 00b1b950 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 7112: 00b3f18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7113: 005f8c65 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7113: 005f8ccd 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7114: 00af06d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7115: 006db681 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7115: 006db6e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7116: 00b3f07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 7117: 0074cff1 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 7117: 0074d059 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7118: 0045cac1 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7119: 003cdf21 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7120: 0072def5 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7121: 006b6179 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7120: 0072df5d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7121: 006b61e1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7122: 00a4c460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 7123: 00b3dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7124: 00b3d49e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7125: 0042d785 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7126: 0074d48d 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7126: 0074d4f5 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7127: 004b8bc1 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7128: 006328cd 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7128: 00632935 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7129: 00b40096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7130: 00b3f668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7131: 006fbe0d 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7132: 005e2691 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7131: 006fbe75 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7132: 005e26f9 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7133: 00b3dbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7134: 00aebeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7135: 00b1d110 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7136: 00b3d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7137: 00391ee5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7138: 004dabd9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7139: 00b3ddf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7140: 00b3e848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7141: 00b3e87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7142: 00420d51 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7143: 004c33e5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7144: 00aed9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7145: 00b3f2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7146: 00af9418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7147: 006b08f5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7147: 006b095d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7148: 009cf1d0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7149: 003cf971 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7150: 00b3d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7151: 00b3f752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7152: 00af2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7153: 004eed89 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7154: 002a1b8d 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ @@ -7160,438 +7160,438 @@ │ │ │ │ 7156: 00b3dd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7157: 00a00d3c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7158: 00af82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7159: 00462f11 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7160: 00b3e860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7161: 00a00d5c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7162: 00b3e2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7163: 005f2d41 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7163: 005f2da9 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7164: 003f3895 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7165: 00b3eb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7166: 00af57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7167: 0066c59d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7167: 0066c605 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7168: 00ae4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 7169: 004422b5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7170: 006bec11 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7170: 006bec79 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7171: 00ae86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7172: 00669989 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7172: 006699f1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7173: 00b3f90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7174: 004520c5 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7175: 00aeb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7176: 00b3f0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7177: 00af7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7178: 00af2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7179: 00aeafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7180: 0054da91 308 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7181: 00430f71 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7182: 005deeb5 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7182: 005def1d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7183: 00af1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7184: 00ae2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7185: 00af9f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7186: 00550655 500 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7187: 00b3f060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7188: 00b3d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7189: 00af9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7190: 00b3f0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7191: 0054d855 286 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7192: 00550275 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7193: 006aabcd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7193: 006aac35 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7194: 00ae3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7195: 002d8e25 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7196: 0033d3a1 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7197: 00aeda24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7198: 00364139 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7199: 004daf59 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7200: 00732d0d 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7200: 00732d75 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7201: 00b2f6b0 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7202: 00b3f13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7203: 005199e1 24 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7204: 0074c779 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7204: 0074c7e1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7205: 00b3f192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7206: 00b3f3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7207: 00443ec5 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7208: 003988c5 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7209: 0051a04d 148 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7210: 0074cfe9 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7210: 0074d051 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7211: 0054d975 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7212: 00af3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7213: 00b3d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7214: 008f4158 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7214: 008f41c0 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7215: 00550465 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7216: 00aef3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7217: 00ae9400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7218: 00724a39 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7218: 00724aa1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7219: 00519349 98 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7220: 00af0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7221: 00b3d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7222: 00537135 318 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7223: 00af4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7224: 00b3e09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7225: 004cb291 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7226: 006a99d9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7226: 006a9a41 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7227: 004ecaf5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7228: 00420295 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7229: 00b3d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7230: 00b3f310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7231: 00b3efec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7232: 00537275 274 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7233: 006313b1 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7233: 00631419 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7234: 004f112d 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7235: 00a0f5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7236: 00b3f830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7237: 002dbcf9 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7238: 0071d85d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7239: 006bfae9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7238: 0071d8c5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7239: 006bfb51 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7240: 003221b5 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7241: 0046ce69 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7242: 00b3dfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7243: 00af1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7244: 00b3f9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7245: 00aef2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7246: 0070c3f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7246: 0070c461 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7247: 00385361 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7248: 006c8f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7248: 006c8f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7249: 00b3dbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7250: 0062a9c1 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7250: 0062aa29 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7251: 00aee624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7252: 00ae88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7253: 00b3e652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7254: 00a10460 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7255: 002a0e05 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7256: 004ef001 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7257: 00537389 306 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7258: 00b3ea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7259: 00aec38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7260: 00b3eb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7261: 004dd795 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7262: 00b3dff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7263: 0038a7ad 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7264: 006d78f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7264: 006d795d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7265: 00ae6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7266: 006339e5 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7266: 00633a4d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7267: 00ae3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7268: 00ae9ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7269: 004e881d 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7270: 006d02cd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7270: 006d0335 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7271: 0029f561 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7272: 006c7aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7272: 006c7b11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7273: 00b3d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7274: 00ae67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7275: 00b3d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7276: 00aecd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7277: 00af1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7278: 00b3e7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7279: 00b3d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7280: 005e48b1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7280: 005e4919 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7281: 00b3d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7282: 009cf050 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7283: 00b3d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7284: 00af2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7285: 006b6805 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7285: 006b686d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7286: 002cf0b1 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7287: 004dac4d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7288: 0060eed1 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7288: 0060ef39 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7289: 00af7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7290: 00aeae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7291: 00451f21 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7292: 004c358d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7293: 00ae7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7294: 00b3ec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7295: 005e52c5 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7295: 005e532d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7296: 00b3d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7297: 00510769 172 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7298: 00b3eb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7299: 0074295d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7299: 007429c5 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7300: 002f732d 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7301: 004b107d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7302: 006ebbd5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7302: 006ebc3d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7303: 002c092d 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7304: 00a0f98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7305: 00639f4d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7306: 0073174d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7305: 00639fb5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7306: 007317b5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7307: 004a7959 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7308: 00b3f2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7309: 00ae8824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7310: 006d7e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7310: 006d7e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7311: 00b3f446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7312: 004a0631 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7313: 00af5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7314: 006b284d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7314: 006b28b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7315: 00af2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7316: 00b3e792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7317: 0029b28d 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7318: 0072d89d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7318: 0072d905 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7319: 0055361d 294 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7320: 00b3df8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7321: 002f6f09 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7322: 002a2ded 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ 7323: 0055340d 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7324: 006cbe99 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7324: 006cbf01 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7325: 00ae5e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7326: 00a07274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7327: 0034e2a1 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7328: 0072492d 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7328: 00724995 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7329: 00ae73e8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7330: 00750819 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7330: 00750881 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7331: 00ae5d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7332: 00ae1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7333: 00af0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7334: 00b3de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7335: 0043e3e5 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7336: 00698169 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7336: 006981d1 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7337: 004bfc49 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7338: 00272b21 80 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7339: 00722c05 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7339: 00722c6d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7340: 00b1ced0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7341: 00ae4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7342: 00393459 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7343: 002997f9 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7344: 00af5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7345: 00532205 216 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7346: 006cd515 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7346: 006cd57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7347: 0029d8e9 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7348: 00553515 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7349: 00698d59 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7349: 00698dc1 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7350: 0053249d 250 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7351: 00b3db0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7352: 002b815d 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7353: 00af94e0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7354: 0060dbdd 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7355: 00728169 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7354: 0060dc45 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7355: 007281d1 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7356: 004dccd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7357: 005dc121 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7357: 005dc189 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7358: 004ec89d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7359: 00a0cf44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7360: 005322dd 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7361: 00a52760 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7362: 006cb4a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7363: 005f97f1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7362: 006cb511 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7363: 005f9859 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7364: 00ae4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7365: 004f6cb5 4 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7366: 009cfca8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7367: 0052a521 500 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ 7368: 004b1431 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7369: 006b37d9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7369: 006b3841 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7370: 00356409 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7371: 00b3f474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7372: 004dd815 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7373: 0069a0c5 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7373: 0069a12d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7374: 00b3f6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7375: 003f2705 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7376: 00a37220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7377: 005568a5 244 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7378: 00b3f85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7379: 002d3349 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7380: 003935fd 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7381: 00556bad 292 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7382: 006ac239 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7382: 006ac2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7383: 00ae5f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7384: 005323bd 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7385: 00aeed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7386: 00556999 268 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7387: 003eec7d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7388: 00af1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7389: 006a8959 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7390: 006ae335 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7389: 006a89c1 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7390: 006ae39d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7391: 00b3e382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7392: 004d3331 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7393: 00b3e0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7394: 0048a9e1 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7395: 006ed9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7395: 006eda5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7396: 00aefc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7397: 0029cd69 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7398: 00739f11 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7399: 008cea50 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7400: 006ad229 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7398: 00739f79 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7399: 008ceab8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7400: 006ad291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7401: 00b3e6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7402: 00556aa5 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7403: 00b3db1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7404: 00b3f8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7405: 00ae3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7406: 00af8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7407: 005e5449 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7407: 005e54b1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7408: 00b3dc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7409: 00ae5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7410: 002d7685 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7411: 00a00740 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7412: 00b3e336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7413: 005e2fc5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7413: 005e302d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7414: 002993a9 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7415: 006fa675 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7415: 006fa6dd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7416: 00328a8d 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7417: 00ae3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7418: 00b3f8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7419: 00a071f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7420: 00447b19 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7421: 00b3e980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7422: 00af2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7423: 0072e7a5 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7424: 006f957d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7423: 0072e80d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7424: 006f95e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7425: 00b3d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7426: 00ae5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7427: 00b3e89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7428: 00b3f480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7429: 00291cbd 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7430: 004f5715 172 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7431: 00b3d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7432: 00b3f15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7433: 00af9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7434: 00b3f04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7435: 0041b5d1 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ 7436: 0054e4c1 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7437: 005e2ba1 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7437: 005e2c09 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7438: 003d5f25 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7439: 003283f9 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7440: 006bb55d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7440: 006bb5c5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7441: 00ae5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7442: 006fe5a9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7443: 0070f709 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7442: 006fe611 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7443: 0070f771 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7444: 00b3dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7445: 006d5df5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7445: 006d5e5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7446: 0054e29d 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7447: 003f9749 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7448: 00af1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7449: 006001bd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7450: 006fea75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7449: 00600225 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7450: 006feadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7451: 002afb8d 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7452: 0063bcf1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7452: 0063bd59 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7453: 00ae5c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7454: 00b3f4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7455: 00714c05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7455: 00714c6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7456: 00b3f5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7457: 00af4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7458: 00af0560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7459: 004dcd55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7460: 00b3f546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7461: 00aee654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7462: 00b3e342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7463: 004034fd 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7464: 004ea22d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7465: 0054e3b1 270 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7466: 00631af1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7466: 00631b59 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7467: 00af4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7468: 00ae3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7469: 006b46ad 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7470: 006bd7b5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7469: 006b4715 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7470: 006bd81d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7471: 00b3d47e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7472: 0067319d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7472: 00673205 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7473: 00b3eb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7474: 00af9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7475: 004c40dd 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7476: 00af30b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7477: 00ae9250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7478: 00af7228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7479: 00ae5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7480: 00ae5cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7481: 00af61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7482: 002a0375 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7483: 00299991 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7484: 00ae34a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7485: 00a07928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7486: 0062c9d5 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7486: 0062ca3d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7487: 00ae6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7488: 0091cd28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7489: 005256e1 88 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7490: 00695d91 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7490: 00695df9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7491: 00525ef9 80 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7492: 0063205d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7492: 006320c5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7493: 00af1530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7494: 00b3faec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7495: 00b3d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7496: 00722d1d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7496: 00722d85 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7497: 00b3f93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7498: 006abfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7498: 006ac00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7499: 00467535 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7500: 00ae31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7501: 00af7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7502: 006ca441 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7503: 00670011 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7502: 006ca4a9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7503: 00670079 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7504: 00aeff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7505: 006fdd21 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7505: 006fdd89 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7506: 00ae8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7507: 00af3770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7508: 0047bec5 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7509: 004f9119 284 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7510: 00b3d98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7511: 00b3dafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7512: 005fe591 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7512: 005fe5f9 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7513: 00b3f0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7514: 0063657d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7515: 0064b5b5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7514: 006365e5 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7515: 0064b61d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7516: 002d5135 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7517: 0047f099 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7518: 0043c0b9 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7519: 00b3ddd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7520: 00aeda84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7521: 0047f795 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7522: 00b3d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7523: 002f1119 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7524: 005f2d89 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7524: 005f2df1 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7525: 00437c55 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7526: 004eb235 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7527: 006d694d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7527: 006d69b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7528: 004a4c41 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7529: 0072470d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7529: 00724775 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7530: 00420465 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7531: 00b3e92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7532: 00320aa5 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7533: 00718ac1 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7533: 00718b29 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7534: 00b3f1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7535: 00ae93a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7536: 00ae1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7537: 0034597d 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7538: 00aedb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7539: 00b3dad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7540: 006f0afd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7541: 00617455 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7540: 006f0b65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7541: 006174bd 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7542: 00b3e57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7543: 004a595d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7544: 00b3e716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7545: 003fb0dd 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7546: 00ae2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7547: 0070de65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7548: 005e3f95 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7547: 0070decd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7548: 005e3ffd 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7549: 00aed308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7550: 00b3d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7551: 00b3e1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7552: 00ae3b08 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7553: 003bb981 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7554: 0039221d 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7555: 0029a641 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7556: 00b3f74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7557: 002f1955 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7558: 006d78b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7558: 006d7921 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7559: 00afa484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7560: 00b3f58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7561: 0069fcb1 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7562: 00606851 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7563: 006f241d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7561: 0069fd19 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7562: 006068b9 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7563: 006f2485 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7564: 00af7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7565: 006a5535 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7565: 006a559d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7566: 00af62d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7567: 00af7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7568: 005aa9ed 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7569: 006bb791 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7570: 006913b9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7568: 005aaa55 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7569: 006bb7f9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7570: 00691421 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7571: 00430d85 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7572: 00a0716c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7573: 00633a89 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7574: 006f99fd 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7573: 00633af1 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7574: 006f9a65 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7575: 00b3d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7576: 007143ed 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7576: 00714455 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7577: 00af2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7578: 00b3e2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7579: 00ae9e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7580: 00b3dae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7581: 00b3d1cd 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7582: 00aeaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7583: 0044de85 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7584: 002c8b49 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7585: 0062bc2d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7586: 00756725 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7585: 0062bc95 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7586: 0075678d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7587: 00b3f982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7588: 00b3de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7589: 002a2a75 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7590: 003934ad 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7591: 002c3831 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7592: 00af5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7593: 0046d779 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7601,128 +7601,128 @@ │ │ │ │ 7597: 00466f19 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7598: 004f10b5 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7599: 0042f369 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7600: 00b3da38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7601: 00aebaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7602: 00a32e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7603: 00af3d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7604: 006dc999 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7605: 0063cecd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7604: 006dca01 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7605: 0063cf35 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7606: 00ae9260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7607: 00aedb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7608: 002a63bd 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7609: 00b3f3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7610: 00b3e4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7611: 00b3f410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7612: 006d0e39 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7612: 006d0ea1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7613: 00a32d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7614: 002f06d5 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7615: 006e5029 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7616: 00745871 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7615: 006e5091 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7616: 007458d9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7617: 00af2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7618: 00b3e352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7619: 0091ccb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7620: 00b3e6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7621: 004da369 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7622: 006cb3cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7622: 006cb435 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7623: 00367465 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7624: 0061cb09 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7624: 0061cb71 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7625: 009ceff0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7626: 00b3fb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7627: 005defc5 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7627: 005df02d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7628: 004258ad 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7629: 0063301d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7629: 00633085 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7630: 00ae9410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7631: 00b3ebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7632: 00ae97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7633: 00ae2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7634: 00a32d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7635: 00af1660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7636: 006fd2d1 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7636: 006fd339 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7637: 002db391 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7638: 006cf265 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7638: 006cf2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7639: 003ee921 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7640: 003ceb81 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7641: 00b3f1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7642: 00ae9c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7643: 005e3e61 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7643: 005e3ec9 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7644: 00b40066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7645: 006f25fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7645: 006f2665 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7646: 00af3fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7647: 00b3dfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7648: 00ae75a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7649: 004e24e5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7650: 00694ef1 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7650: 00694f59 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7651: 002f6da9 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7652: 0043bd85 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7653: 00aeb12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7654: 00b3da76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7655: 0041acf1 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7656: 007310ed 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7656: 00731155 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7657: 00ae80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7658: 00aed088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7659: 00b3da42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7660: 00ae91d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7661: 00ae9620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7662: 0026a4d1 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7663: 005e64a1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7663: 005e6509 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7664: 00af1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7665: 004cb181 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7666: 004eca1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7667: 006a0759 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7668: 00723c01 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7667: 006a07c1 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7668: 00723c69 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7669: 00356079 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7670: 00661361 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7671: 006ff399 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7670: 006613c9 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7671: 006ff401 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7672: 00af08c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7673: 006c91c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7673: 006c9231 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7674: 00b3e2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7675: 00461309 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7676: 00614a69 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7677: 006c6759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7678: 005cf4c5 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7676: 00614ad1 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7677: 006c67c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7678: 005cf52d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7679: 0041f85d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7680: 00ae42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7681: 0038afed 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7682: 00b3f040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7683: 00af73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7684: 00b3ee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7685: 00b3ed3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7686: 00ae5c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7687: 00b3f2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7688: 004303ad 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7689: 0063b0dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7690: 007284f1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7691: 006ac2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7689: 0063b145 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7690: 00728559 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7691: 006ac355 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7692: 0042eb75 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7693: 00ae4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7694: 00aebddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7695: 00aeb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7696: 00b3dac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7697: 00b3efd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7698: 00af19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7699: 00af8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7700: 00aeece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7701: 006b755d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7702: 005e61e1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7701: 006b75c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7702: 005e6249 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7703: 00a32f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7704: 00b3fb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7705: 004da3e1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7706: 004923f5 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7707: 004c001d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7708: 003ffab5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7709: 00af3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7710: 006ad1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7710: 006ad219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7711: 00aee4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7712: 005ce129 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7712: 005ce191 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7713: 004a53a5 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7714: 00b3dd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7715: 00398331 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7716: 002fab65 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7717: 0065c84d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7717: 0065c8b5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7718: 00b3e960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7719: 00b3e584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7720: 00b3dcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7721: 002f15b1 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7722: 004d46a5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7723: 0047336d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7724: 00ae91f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ @@ -7730,15 +7730,15 @@ │ │ │ │ 7726: 0039119d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7727: 00449b31 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7728: 004200f9 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7729: 00418f91 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7730: 00af8a48 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7731: 0053fe01 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7732: 00b3eba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7733: 0071e7f9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7733: 0071e861 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7734: 004301a1 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7735: 00a32e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7736: 00af2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7737: 0043f855 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7738: 004ee089 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7739: 004f4ed9 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7740: 0053fd71 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ @@ -7761,105 +7761,105 @@ │ │ │ │ 7757: 00b3eac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7758: 002f7459 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7759: 0026a6a9 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7760: 00aea1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7761: 00af25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7762: 0053fdb9 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7763: 00299799 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7764: 006d9571 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7765: 006dd2d9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7764: 006d95d9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7765: 006dd341 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7766: 00ae3890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7767: 00af3e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7768: 004a05a9 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7769: 00b3d455 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7770: 00ae5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7771: 00af9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7772: 00b3f708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 7773: 002901ed 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7774: 00af758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7775: 00ae6f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7776: 00aef5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7777: 0045c971 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7778: 00aed588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7779: 002c8861 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7780: 005da831 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7781: 006fe329 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7780: 005da899 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7781: 006fe391 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7782: 00af3bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7783: 006fc8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7784: 006db745 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7783: 006fc945 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7784: 006db7ad 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7785: 00b3d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7786: 002f26ad 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7787: 00b3de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7788: 00b3f9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7789: 00b3db62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7790: 00661209 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7790: 00661271 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7791: 00a316dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7792: 00a339ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7793: 00aeec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7794: 0044e9ad 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7795: 006b948d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7795: 006b94f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7796: 00a33af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7797: 005de835 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7797: 005de89d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7798: 002d90b9 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7799: 00a06a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7800: 006b8531 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7801: 0074db7d 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7802: 00700e39 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7800: 006b8599 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7801: 0074dbe5 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7802: 00700ea1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7803: 00ae6c3c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7804: 004a6a49 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7805: 00aeb9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7806: 0055a8bd 52 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7807: 0041decd 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7808: 00b3e076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7809: 00b3e45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7810: 005cb075 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7810: 005cb0dd 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7811: 002d3299 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7812: 002a4f5d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7813: 006feccd 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7813: 006fed35 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7814: 00b3dad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7815: 006cf4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7815: 006cf525 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7816: 00b3d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7817: 0063847d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7817: 006384e5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7818: 00b3f312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7819: 0048b461 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7820: 00a33a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7821: 00aee844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7822: 0071183d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7822: 007118a5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7823: 00b3d467 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7824: 00420e61 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7825: 00b3ed88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7826: 00aecbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7827: 005e6631 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7827: 005e6699 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7828: 0047b8d9 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7829: 0073db65 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7829: 0073dbcd 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7830: 00af33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7831: 00a0cfc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7832: 004322ad 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7833: 00aee3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7834: 00299901 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7835: 00ae56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7836: 0043c00d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7837: 005dba79 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7838: 005dc0f9 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7837: 005dbae1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7838: 005dc161 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7839: 003cc2e5 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7840: 00ae4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7841: 00b3e02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7842: 00b3e518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7843: 00b3f514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7844: 006d8ead 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7844: 006d8f15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7845: 00ae3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7846: 0050e999 68 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7847: 00618a09 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7848: 006a910d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7847: 00618a71 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7848: 006a9175 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7849: 0041d13d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7850: 00b3da66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7851: 002e925d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7852: 00ae4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7853: 00af5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7854: 00720725 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7854: 0072078d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7855: 00aee344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7856: 00ae48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7857: 00ae9170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7858: 004ca8d1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7859: 004f8f45 108 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7860: 00299de1 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7861: 00b3fae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -7869,453 +7869,453 @@ │ │ │ │ 7865: 00b3fab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7866: 004da45d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7867: 004094f1 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7868: 004c4459 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7869: 0051c5f5 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7870: 002f1ab5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7871: 0051c799 156 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7872: 00706db5 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7872: 00706e1d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7873: 00aed4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7874: 0051c681 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ 7875: 003f197d 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7876: 0070840d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7876: 00708475 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7877: 00af8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7878: 00ae28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7879: 00ae25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7880: 004f0109 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7881: 00b3e386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7882: 00a36014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7883: 00b3f472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7884: 0073ab4d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7884: 0073abb5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7885: 00a35e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7886: 00b3e108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7887: 00b3efc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7888: 00b3eb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7889: 00b3f0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7890: 0042e041 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7891: 00a559e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7892: 00a35f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7893: 005db999 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7894: 007243d9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7895: 0074f5a5 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7896: 007261d9 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7893: 005dba01 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7894: 00724441 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7895: 0074f60d 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7896: 00726241 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7897: 00a41384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7898: 00af3d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7899: 00a55af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7900: 002a2cc5 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7901: 005e2745 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7901: 005e27ad 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7902: 00b3e180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7903: 0038a765 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7904: 00af3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7905: 004edcb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7906: 0051c70d 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7907: 00a33230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7908: 00a411f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7909: 00af1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7910: 00aefd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7911: 00299779 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7912: 0041cfa1 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7913: 00ae9f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7914: 005eb6dd 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7914: 005eb745 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7915: 00a33338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7916: 00a069b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7917: 00a41300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7918: 005acbd9 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7918: 005acc41 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7919: 009cce3c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7920: 005f3c21 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7920: 005f3c89 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7921: 0043b2b5 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7922: 00b3e07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7923: 00af7650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7924: 002fc7b1 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7925: 0061ff35 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7925: 0061ff9d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7926: 00a558e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7927: 00a35f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7928: 00464061 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7929: 00af0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7930: 00ae7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7931: 002c49f5 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7932: 00afa464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7933: 00b4013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7934: 0060ee9d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7934: 0060ef05 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7935: 00b40140 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7936: 00633849 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7936: 006338b1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7937: 00a332b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7938: 00af2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7939: 00b3f694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7940: 00a4127c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7941: 0063f165 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7942: 0072e845 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7941: 0063f1cd 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7942: 0072e8ad 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7943: 00af7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7944: 006cb2f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7944: 006cb359 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7945: 00a314cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7946: 0074df4d 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7946: 0074dfb5 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7947: 002d2175 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7948: 007183b5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7949: 006dcba1 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7948: 0071841d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7949: 006dcc09 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7950: 00b3d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7951: 005e08f5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7952: 006426ad 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7951: 005e095d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7952: 00642715 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7953: 0048737d 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7954: 00b3f640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7955: 00ae3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7956: 00b4009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7957: 00aeb49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7958: 00295901 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7959: 003ffc99 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7960: 00af5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7961: 00704481 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7962: 006ed851 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7961: 007044e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7962: 006ed8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7963: 002a01dd 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7964: 004c0b05 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7965: 00b3d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7966: 00a35540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7967: 00b3d4b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7968: 00ae19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7969: 009d0404 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7970: 0063a8bd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7970: 0063a925 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7971: 004db2f5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7972: 0070bbc1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7972: 0070bc29 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7973: 00afa3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7974: 00b3f334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7975: 00ae4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7976: 005f35cd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7976: 005f3635 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7977: 00ae6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7978: 0074828d 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7979: 0069fb91 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7978: 007482f5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7979: 0069fbf9 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7980: 00295989 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7981: 00ae16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7982: 00af8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7983: 00b3dc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7984: 00af68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7985: 00af8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7986: 00b3ef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7987: 0029cbbd 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7988: 00b3ef40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7989: 0065c639 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7989: 0065c6a1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7990: 00ae5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7991: 00b3e1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7992: 00451ddd 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7993: 0043f499 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7994: 004db6a9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7995: 00534599 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7996: 00534671 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7997: 00af30a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7998: 00b3eb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7999: 0041b661 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8000: 00ae37b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8001: 00722d25 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8001: 00722d8d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8002: 004eebb5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8003: 00aeed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8004: 0066ff11 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8004: 0066ff79 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8005: 005345e1 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 8006: 002d5de5 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8007: 00755c4d 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8007: 00755cb5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8008: 00a52c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 8009: 00ae1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8010: 00b3e040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8011: 00ae3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8012: 00aebfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8013: 00aef1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8014: 009cda4c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8015: 00722cc5 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8015: 00722d2d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8016: 00b3ecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8017: 004a5d65 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8018: 00b3e840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 8019: 00a56cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 8020: 006c8d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8020: 006c8dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8021: 00aef704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8022: 00ae8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8023: 006c0329 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8023: 006c0391 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8024: 0045dce9 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8025: 003c77d9 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8026: 00b3e814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8027: 00b3f53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 8028: 00534629 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 8029: 00a52550 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 8030: 006fecd1 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8031: 006f6111 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8030: 006fed39 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8031: 006f6179 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8032: 00b3e20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8033: 006a312d 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8033: 006a3195 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8034: 00b3f65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8035: 00a525d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 8036: 00b3f7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8037: 005f5909 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8037: 005f5971 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8038: 00b3f4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8039: 00554fa1 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 8040: 00b3f9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8041: 005bd721 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8041: 005bd789 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8042: 00b3eba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8043: 00b3eafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8044: 00ae56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8045: 005550b1 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 8046: 006b9b71 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8046: 006b9bd9 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 8047: 0029f0a1 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8048: 006d796d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8048: 006d79d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8049: 00490019 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8050: 0029a761 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8051: 00a0692c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8052: 00b3ecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8053: 00af5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8054: 00b3dd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8055: 00af6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8056: 00390195 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8057: 00b3ec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8058: 00b3efe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8059: 00b3e9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8060: 006ce041 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8060: 006ce0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8061: 00b3ec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8062: 006af295 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 8063: 0061fe85 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8062: 006af2fd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8063: 0061feed 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8064: 00a090e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8065: 00b3d492 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 8066: 005a4519 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 8066: 005a4581 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 8067: 005551c5 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 8068: 00b3d46a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8069: 003cc749 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8070: 007106a5 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8070: 0071070d 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8071: 00a0947c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8072: 005a48d9 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 8073: 006871e9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8072: 005a4941 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 8073: 00687251 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 8074: 00ae7d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8075: 00ae75e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8076: 005a4655 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 8077: 00723529 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8078: 0071fa8d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8076: 005a46bd 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 8077: 00723591 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8078: 0071faf5 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8079: 00a46dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 8080: 004877c5 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8081: 00b3face 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8082: 00aec41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8083: 00b3f39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8084: 00b3d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8085: 00b3efb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8086: 00a46ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 8087: 00aed138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8088: 006ce771 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8089: 0060e081 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8088: 006ce7d9 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8089: 0060e0e9 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8090: 00aef464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8091: 006d2bcd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8091: 006d2c35 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8092: 00b3de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8093: 00b3ecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8094: 0047e1d1 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8095: 00701831 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8095: 00701899 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8096: 00283345 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8097: 00af8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 8098: 005a47a9 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 8099: 00600119 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8098: 005a4811 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 8099: 00600181 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8100: 00b3def2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 8101: 00720771 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8101: 007207d9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8102: 00af4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8103: 00ae18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8104: 00a46e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 8105: 00af0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8106: 009cf43c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 8107: 005f9dbd 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8108: 0072f901 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8107: 005f9e25 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8108: 0072f969 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8109: 0029920d 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8110: 004c4441 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8111: 00aece78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8112: 0029a521 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8113: 006b2b1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8113: 006b2b85 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8114: 00af0620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8115: 00398339 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8116: 00af3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8117: 00af77fc 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8118: 005deb4d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8118: 005debb5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8119: 003930d5 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8120: 00b3dab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8121: 00b3db7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8122: 008d0b68 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8122: 008d0bd0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8123: 002916f1 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8124: 006f34e5 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8125: 0071dc91 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8126: 0074dd81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8124: 006f354d 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8125: 0071dcf9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8126: 0074dde9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8127: 00b3f0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8128: 004ea4c5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8129: 00af1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 8130: 006ce2a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8130: 006ce30d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8131: 00b3fb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8132: 0073a8c9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8132: 0073a931 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8133: 00431f7d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8134: 00b3d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8135: 00b3d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8136: 00aee774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8137: 0029131d 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8138: 00af8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8139: 00b3edd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8140: 004f06dd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8141: 006e3989 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8141: 006e39f1 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8142: 00af81c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8143: 006c2b01 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8144: 0072f975 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8145: 0074f995 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8143: 006c2b69 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8144: 0072f9dd 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8145: 0074f9fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8146: 00b3db14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8147: 0044e951 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8148: 006f81d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8148: 006f8241 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8149: 009cfa34 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8150: 005175e5 52 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8151: 00b3f244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8152: 00af9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8153: 003ce839 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8154: 00b3e308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8155: 006102d5 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8155: 0061033d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8156: 00b3ef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8157: 00af0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8158: 00af6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ - 8159: 0073d7fd 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8160: 0061629d 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8159: 0073d865 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8160: 00616305 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8161: 00af3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8162: 00710725 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8162: 0071078d 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8163: 00ae8404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8164: 00b3f870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8165: 002d005d 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8166: 006ac9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8167: 0066a2cd 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8168: 006c36bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8166: 006aca21 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8167: 0066a335 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8168: 006c3725 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8169: 0053e469 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8170: 00ae2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8171: 0053e541 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8172: 00a48914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8173: 00704e3d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8174: 00741309 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8173: 00704ea5 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8174: 00741371 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8175: 00af6ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8176: 00a48788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8177: 00b3edac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8178: 0053e4b1 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8179: 00b3e10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8180: 00b3d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8181: 00667009 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8181: 00667071 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8182: 0046ccb9 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8183: 00b3e768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8184: 00a48890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8185: 00af1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8186: 00b3f55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8187: 00b1ce5c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8188: 002a30f5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8189: 00b3e3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8190: 00ae4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8191: 00480139 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8192: 003860b9 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8193: 00b3daa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8194: 006fc991 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8194: 006fc9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8195: 004d9a51 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8196: 00299bb9 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8197: 00723331 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8197: 00723399 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8198: 00ae4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8199: 004d1399 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8200: 008e4798 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8200: 008e4800 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8201: 00ae610c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8202: 002d0989 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8203: 0053e4f9 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8204: 00b3e1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8205: 00af1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8206: 00af8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8207: 00356441 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8208: 00af4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8209: 00a4880c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8210: 002997d1 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8211: 0069a0d9 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8211: 0069a141 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8212: 0047df75 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8213: 00b3e2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8214: 004b121d 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 8215: 00487ecd 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8216: 00b3e94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8217: 00aed890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8218: 006ffe25 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8218: 006ffe8d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8219: 00b3f6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8220: 00b1bd70 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8221: 006b1769 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8221: 006b17d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8222: 0046798d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8223: 0038e261 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8224: 00b3d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8225: 00b3d489 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8226: 00b3eaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8227: 004ca781 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8228: 00b3eccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8229: 00ae61fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8230: 004f5311 576 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8231: 00695ef5 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8232: 006b1e75 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8231: 00695f5d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8232: 006b1edd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8233: 004f372d 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8234: 00af8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8235: 0042e709 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8236: 004f2261 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8237: 003f16e9 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8238: 00ae4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8239: 004a3ffd 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8240: 00ae3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8241: 00b3ef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8242: 004ef0f5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8243: 00b3f0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8244: 00519c19 48 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8245: 00b3f3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8246: 0072e00d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8246: 0072e075 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8247: 00ae3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8248: 0045e361 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8249: 004d80b5 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8250: 00ae88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8251: 00b3efe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8252: 00722c09 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8252: 00722c71 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8253: 00b40080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8254: 00ae4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8255: 00af85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8256: 00338661 144 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8257: 005f9e21 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8257: 005f9e89 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8258: 00aebcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8259: 005dc4b1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8259: 005dc519 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8260: 00a0d4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8261: 00328ce9 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8262: 0047ae61 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8263: 003fa0a1 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8264: 0042d7dd 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8265: 00b1b800 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8266: 00aed038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8267: 0051aa05 92 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8268: 002b80ad 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8269: 00291481 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8270: 006ed815 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8271: 007048b9 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8272: 006cbd41 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8270: 006ed87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8271: 00704921 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8272: 006cbda9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8273: 00ae3460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8274: 0071d9b1 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8274: 0071da19 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8275: 00a35aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8276: 00b3e468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8277: 0047db29 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8278: 006f8c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8278: 006f8c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8279: 0029cd35 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8280: 00b1af30 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8281: 00ae9450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8282: 00b3f912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8283: 00b3fa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8284: 009be704 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8285: 00a51f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8286: 00b3faba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8287: 00aefb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8288: 006cf3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8288: 006cf435 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8289: 00ae8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8290: 00aec37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8291: 00a51c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8292: 00641435 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8292: 0064149d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8293: 00a5165c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8294: 00b3e914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8295: 005d1d8d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8295: 005d1df5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8296: 004f2381 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8297: 0047b0e9 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8298: 006297a5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8298: 0062980d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8299: 00ae4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8300: 00545d91 304 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8301: 007065c5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8301: 0070662d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8302: 00b3e024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8303: 002a12ed 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8304: 00af1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8305: 006e3a0d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8305: 006e3a75 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8306: 00551219 496 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8307: 00a515d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8308: 00550e41 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8309: 00b3f93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8310: 005eef09 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8310: 005eef71 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8311: 00a52c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8312: 004a3b6d 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8313: 00b3e7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8314: 00afa2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8315: 00aef434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8316: 00aef0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8317: 003f18a9 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ @@ -8324,258 +8324,258 @@ │ │ │ │ 8320: 00545ec1 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8321: 00b3f760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8322: 00b3ed6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8323: 00b3dc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8324: 00a51554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8325: 003f03f5 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8326: 00b3e048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8327: 00742c61 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8327: 00742cc9 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8328: 00b3e07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8329: 00ae2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8330: 0055102d 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8331: 006204d5 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8331: 0062053d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8332: 002a2f31 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8333: 00b3d442 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8334: 002a2f71 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8335: 0063a2d1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8335: 0063a339 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8336: 00af8358 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8337: 00b3d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8338: 00743a91 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8338: 00743af9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8339: 00b3dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8340: 00631ee1 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8340: 00631f49 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8341: 0042f391 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8342: 0047eb89 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8343: 00af56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8344: 00ae4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8345: 00704661 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8345: 007046c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8346: 00a4e248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8347: 005dd979 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8348: 00710c91 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8347: 005dd9e1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8348: 00710cf9 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8349: 0042eebd 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8350: 00b3dc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8351: 00659049 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8352: 006c621d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8353: 00625b89 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8351: 006590b1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8352: 006c6285 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8353: 00625bf1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8354: 00403945 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8355: 006abdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8355: 006abe2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8356: 00b3ec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8357: 00878e2c 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8357: 00878e94 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8358: 004ecff1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8359: 00733bd9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8359: 00733c41 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8360: 00b3f316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8361: 00b3d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8362: 005c0751 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8362: 005c07b9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8363: 00ae9650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8364: 00b3f672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8365: 00ae8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8366: 00636135 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8367: 0065819d 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8366: 0063619d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8367: 00658205 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8368: 0044473d 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8369: 002c3751 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8370: 00b3d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8371: 00b3f8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8372: 00af1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8373: 007101a1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8373: 00710209 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8374: 00a0aec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8375: 00aef664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8376: 00a4e1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8377: 007263b9 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8378: 0073c375 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8377: 00726421 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8378: 0073c3dd 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8379: 003000d5 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8380: 006a0f31 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8380: 006a0f99 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8381: 00b3ea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8382: 0040b38d 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8383: 00af8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8384: 009d018c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8385: 00299769 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8386: 008f40d8 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8386: 008f4140 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8387: 002d3e31 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8388: 00b3d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8389: 00b400a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8390: 005dba8d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8390: 005dbaf5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8391: 00ae9d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8392: 00b3f964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8393: 0063612d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8393: 00636195 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8394: 0043c6a9 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8395: 00aeef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8396: 00ae8664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8397: 00b3d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8398: 00b3e80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8399: 007073a9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8399: 00707411 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8400: 00b3d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8401: 00b3d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8402: 002d58ed 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8403: 0051b05d 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8404: 00b3e9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8405: 00aecdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8406: 00aeb93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8407: 00af5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8408: 00541b2d 224 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8409: 00b3ee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8410: 00af1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8411: 005dc29d 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8411: 005dc305 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8412: 00af9fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8413: 00519055 42 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8414: 00541dd9 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8415: 00b3f3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8416: 00b3ddcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8417: 00711919 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8418: 005e0171 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8417: 00711981 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8418: 005e01d9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8419: 004da5d9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8420: 00519081 194 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8421: 00541c0d 230 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8422: 00b3ddd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8423: 00616729 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8423: 00616791 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8424: 004c0d1d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8425: 00aeda34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8426: 002851c1 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8427: 00b3df76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8428: 00b3ef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8429: 00411ef9 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8430: 00703c15 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8430: 00703c7d 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8431: 00b3e99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8432: 006e6859 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8432: 006e68c1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8433: 00b3e62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8434: 0070e135 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8434: 0070e19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8435: 00aeb63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8436: 00b3f908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8437: 004e98bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8438: 002f1815 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8439: 00b3f76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8440: 005c5415 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8440: 005c547d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8441: 00518fd5 126 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ 8442: 00aeaf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8443: 006a4305 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8443: 006a436d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8444: 004f25ed 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8445: 00af8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8446: 004dbe69 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8447: 00541cf5 228 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8448: 00b3e0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8449: 00b3db5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8450: 00af9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8451: 00af0890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8452: 0026aa69 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8453: 0060ca59 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8453: 0060cac1 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8454: 009cf758 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8455: 00a49fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8456: 00af2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8457: 00391f01 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8458: 00b3e506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8459: 00b3e542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8460: 00af42c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8461: 00aeac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8462: 00b3e034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8463: 00b3e900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8464: 004dc711 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8465: 00b3e06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8466: 00a49f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8467: 0085a65c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8468: 006f52e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8469: 00661ca1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8470: 006cf0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8467: 0085a6c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8468: 006f5349 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8469: 00661d09 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8470: 006cf165 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8471: 00ae8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8472: 0029e79d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8473: 004ed239 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8474: 00a0ae44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8475: 0072399d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8475: 00723a05 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8476: 00468eb1 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8477: 00695fa5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8477: 0069600d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8478: 00af71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8479: 00a54e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8480: 0032d5b9 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8481: 00a52fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8482: 00b3f236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8483: 00b3ee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8484: 006e5da5 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8484: 006e5e0d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8485: 00af7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8486: 006f1fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8486: 006f2011 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8487: 00a49ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8488: 00b3e938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8489: 00660921 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8489: 00660989 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8490: 00ae4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8491: 00ae6ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8492: 00b3e580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8493: 00a101cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8494: 00b3eecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8495: 00b3fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8496: 004e828d 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8497: 00a530a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8498: 00b3e494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8499: 004f97a1 404 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8500: 006c6e85 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8500: 006c6eed 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8501: 00b3e0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8502: 00723135 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8502: 0072319d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8503: 00ae9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8504: 00af7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8505: 006cadf9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8505: 006cae61 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8506: 00afa594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8507: 00af53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8508: 00b3e394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8509: 00747131 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8509: 00747199 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8510: 00af2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8511: 00b3d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8512: 0034e78d 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8513: 006d3509 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8513: 006d3571 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8514: 0044656d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8515: 00b3da9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8516: 00b3edfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8517: 0091ccd8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8518: 00af5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8519: 00712811 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8520: 00739af9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8519: 00712879 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8520: 00739b61 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8521: 00af1640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8522: 00ae8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8523: 00ae92c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8524: 00470461 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8525: 006d47b1 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8525: 006d4819 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8526: 004f0609 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8527: 00af4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8528: 0061fd1d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8528: 0061fd85 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8529: 00a565c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ 8530: 0043ab31 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8531: 00af6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8532: 00af4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8533: 002d24f1 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8534: 00a4cb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8535: 00367999 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8536: 004e9801 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8537: 0046fcc5 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8538: 00ae5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8539: 006bdd19 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8539: 006bdd81 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8540: 00386e99 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8541: 00a4ca0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8542: 0029f8e9 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8543: 00b3f4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8544: 00a42068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8545: 002a670d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8546: 00a4cb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8547: 006d5005 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8547: 006d506d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8548: 00b3d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8549: 00ae3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8550: 0050d34d 18 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8551: 00b3f076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8552: 00a42170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8553: 00aeacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8554: 00ae2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8555: 00b3e3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8556: 0085a284 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8556: 0085a2ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8557: 00b3f5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8558: 0048baf1 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8559: 00ae9970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8560: 00af8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8561: 00b3f962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8562: 00af6394 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8563: 00705919 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8563: 00705981 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8564: 004da661 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8565: 00659d55 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8565: 00659dbd 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8566: 00ae9610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8567: 004c2df5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8568: 00471315 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8569: 0055e345 384 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8570: 005a22cd 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8570: 005a2335 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8571: 00a4ca90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8572: 0055e4c5 384 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8573: 00af777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8574: 00a420ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8575: 002fa9d5 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8576: 00b3da7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8577: 002997f1 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -8585,170 +8585,170 @@ │ │ │ │ 8581: 00a4df30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ 8582: 00268e31 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8583: 00aeef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8584: 00457cdd 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8585: 00b3d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8586: 002997e1 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8587: 004b1121 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8588: 005e4d59 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8588: 005e4dc1 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8589: 00ae9330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8590: 00b3ea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8591: 00b3e46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8592: 00aeb79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8593: 006364fd 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8593: 00636565 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8594: 00b3eb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8595: 00487e1d 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8596: 002a3031 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8597: 00b3f1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8598: 00b3e5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8599: 00af1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8600: 00ae1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8601: 00ae8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8602: 005e7d31 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8602: 005e7d99 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8603: 004a8071 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8604: 00a4deac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8605: 00b3ea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8606: 00701095 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8607: 006cb129 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8606: 007010fd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8607: 006cb191 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8608: 00af4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8609: 00b3f568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8610: 004caf61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8611: 00aedc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8612: 00b3d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8613: 00460c11 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8614: 00ae2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8615: 00a0adc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8616: 00398dbd 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8617: 00aeee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8618: 00b3e722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8619: 00b3d4a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8620: 0041f93d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8621: 00b3dfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8622: 0087b1c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8623: 005f57e9 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8622: 0087b230 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8623: 005f5851 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8624: 00b3f8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8625: 00af5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8626: 00283195 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8627: 005f9add 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8627: 005f9b45 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8628: 00b3da84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8629: 00ae7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8630: 00b3eb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8631: 00b3deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8632: 00430a4d 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8633: 00b3da9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8634: 00460975 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8635: 00b3eb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8636: 00b3e7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8637: 004d6f39 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8638: 00b3dbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8639: 006a3895 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8639: 006a38fd 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8640: 00b3f1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8641: 0070c811 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8641: 0070c879 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8642: 00b3f5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8643: 00a0cdb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8644: 00a37118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8645: 006942a5 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8645: 0069430d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8646: 00b3d456 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8647: 003906cd 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8648: 00a48d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8649: 00718eed 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8649: 00718f55 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8650: 0041e489 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8651: 002c83bd 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8652: 004474b1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8653: 00aed810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8654: 00a48ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8655: 00b3d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8656: 0054d725 304 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8657: 007050d5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8658: 0066220d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8659: 0062c1dd 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8657: 0070513d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8658: 00662275 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8659: 0062c245 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8660: 00a48cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8661: 0041194d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8662: 0054d4ed 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8663: 00ae4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8664: 00b3da2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8665: 002faa19 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8666: 00344b89 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8667: 00b3df7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8668: 00430155 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8669: 0043c3bd 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8670: 00ae3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8671: 006a08c1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8672: 00614789 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8673: 0071cc9d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8671: 006a0929 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8672: 006147f1 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8673: 0071cd05 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8674: 00b3f852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8675: 00af17b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8676: 00b3d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8677: 00b3ef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8678: 009cd95c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8679: 0070e669 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8679: 0070e6d1 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8680: 002737f9 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8681: 00a48c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8682: 00b3e622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8683: 00b3f5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8684: 0054d609 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ 8685: 004d6e79 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8686: 00ae3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8687: 006a8c05 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8687: 006a8c6d 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8688: 002d14e9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8689: 00298d99 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8690: 00ae47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8691: 0042e971 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8692: 0044ead9 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8693: 00b3dd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8694: 005ffac9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8694: 005ffb31 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8695: 00af665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8696: 00ae81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8697: 006c945d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8697: 006c94c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8698: 00ae7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8699: 005db2b1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8700: 006c76c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8699: 005db319 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8700: 006c7731 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8701: 00af3d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8702: 00af5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8703: 00aee534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8704: 006d4375 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8705: 00624bdd 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8704: 006d43dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8705: 00624c45 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8706: 00494e5d 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8707: 00b34f28 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8708: 00b3ed50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8709: 006c0495 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8710: 0063afd9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8709: 006c04fd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8710: 0063b041 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8711: 00b3f986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8712: 00ae3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8713: 00b3df64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8714: 00b3e0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8715: 002c2e61 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8716: 00b3f3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8717: 00ae3410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8718: 00295579 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8719: 006f9ea1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8720: 00641fc9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8719: 006f9f09 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8720: 00642031 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8721: 00af6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8722: 00b3f468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8723: 00a089a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8724: 00afa6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8725: 00b3f1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8726: 002efdf1 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8727: 005b0d1d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8727: 005b0d85 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8728: 00b3f524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8729: 006b3e99 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8729: 006b3f01 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8730: 00b3ebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8731: 004579e1 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8732: 006b2ffd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8732: 006b3065 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8733: 00b3dc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8734: 00af1510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8735: 005f4fe1 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8735: 005f5049 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8736: 00b3df68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8737: 00b3f6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8738: 002a61d1 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8739: 00aed2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8740: 002ff65d 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8741: 00aee484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8742: 00751791 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8743: 0074c83d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8742: 007517f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8743: 0074c8a5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8744: 002f0e05 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8745: 00b3e632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8746: 00476f01 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8747: 00ae9da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8748: 00b3d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8749: 00ae8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8750: 00b3fa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ @@ -8756,237 +8756,237 @@ │ │ │ │ 8752: 00ae656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8753: 00a08168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8754: 00b3e0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8755: 00af4024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8756: 00b3f01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8757: 00ae5bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8758: 009cd3b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8759: 00718fe5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8759: 0071904d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8760: 00a00d6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8761: 006d3605 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8761: 006d366d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8762: 00b3d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8763: 00a00d8c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8764: 0032219d 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8765: 00a00dcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8766: 00390ffd 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 8767: 00b3e822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8768: 00696369 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8768: 006963d1 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8769: 00af90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8770: 00729f35 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8771: 006cc0fd 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8770: 00729f9d 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8771: 006cc165 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8772: 00ae17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8773: 00b3d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8774: 003309e9 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8775: 00af0520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8776: 0071dfa9 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8776: 0071e011 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8777: 004c5a3d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8778: 00af5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8779: 002f0595 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8780: 00293c41 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8781: 006cd719 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8781: 006cd781 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8782: 00b3d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8783: 00af9318 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8784: 0061db61 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8784: 0061dbc9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8785: 004bf60d 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8786: 00b400fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8787: 003922c5 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8788: 0061f2dd 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8788: 0061f345 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8789: 00a35648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8790: 0074c7a5 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8790: 0074c80d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8791: 00aed598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8792: 006aaff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8792: 006ab059 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8793: 00b3db82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8794: 0046cc05 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8795: 00aee6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8796: 005f5901 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8796: 005f5969 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8797: 00af0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8798: 00aeec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8799: 0039147d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8800: 006abd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8800: 006abdb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8801: 0033367d 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8802: 00af24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8803: 00b3f57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8804: 00b3fa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8805: 0074c6f9 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8806: 007450b1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8805: 0074c761 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8806: 00745119 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8807: 00ae8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8808: 00712c21 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8808: 00712c89 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8809: 00b3e748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8810: 00b3f762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8811: 00ae95b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8812: 00af832c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8813: 00aef1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8814: 00b3da98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8815: 004dc8f9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8816: 00b3e858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8817: 00295629 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8818: 006d79a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8819: 006c954d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8818: 006d7a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8819: 006c95b5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8820: 004a7355 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8821: 0071cfad 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8821: 0071d015 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8822: 002a2035 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8823: 0071ded1 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8824: 0061dba5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8823: 0071df39 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8824: 0061dc0d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8825: 00b3fb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8826: 00b3d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8827: 00b3e14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8828: 00b3deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8829: 00ae7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8830: 00297f09 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8831: 003003fd 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8832: 00b3ef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8833: 002a59c1 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8834: 00b3f1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8835: 006f3155 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8835: 006f31bd 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8836: 002d3139 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8837: 00ae23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8838: 00b1c1e0 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8839: 00af1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8840: 00706009 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8840: 00706071 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8841: 0032d7c5 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8842: 00b3e182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8843: 00aeff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8844: 00af7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8845: 006cf6f1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8846: 006974d1 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8845: 006cf759 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8846: 00697539 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8847: 004321bd 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8848: 00a39c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8849: 00b3e958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8850: 004d33c5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8851: 005c2a9d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8851: 005c2b05 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8852: 00a39adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8853: 0032cfd9 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8854: 0073c14d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8854: 0073c1b5 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8855: 0042e775 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8856: 002c1875 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8857: 0033d401 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8858: 007308c5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8858: 0073092d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8859: 00a39be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8860: 006ed941 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8861: 006a89dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8860: 006ed9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8861: 006a8a45 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8862: 00af3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8863: 006b91f5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8863: 006b925d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8864: 00af8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8865: 009d052c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8866: 004cab81 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8867: 00ae7038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8868: 00af7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8869: 00aefa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8870: 00af5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8871: 004be329 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8872: 00aec3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8873: 00a39b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8874: 006822d5 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8874: 0068233d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8875: 00ae7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8876: 006a41b9 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8876: 006a4221 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8877: 00b3d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8878: 00ae98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8879: 00367939 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8880: 00a0d154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8881: 007045e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8881: 00704651 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8882: 00328c35 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8883: 00b3f77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8884: 004b17f1 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8885: 00b3e324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8886: 00ae2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8887: 002f6715 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8888: 00b3daf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8889: 00530bed 64 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8890: 00b3eef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8891: 00b3f4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8892: 00b3e8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8893: 00aec04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8894: 0042ef11 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8895: 007190d5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8896: 006e6099 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8895: 0071913d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8896: 006e6101 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8897: 002a5b91 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8898: 0071345d 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8898: 007134c5 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8899: 00af7640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8900: 00aeb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8901: 00613a8d 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8901: 00613af5 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8902: 00b3e6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8903: 0036c125 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8904: 00af9438 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8905: 006ae9a9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8905: 006aea11 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8906: 009d0c54 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8907: 00b3e5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8908: 00af9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8909: 00a51a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8910: 00af2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8911: 00a0b36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8912: 002d9291 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8913: 004efe8d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8914: 0063f7d9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8914: 0063f841 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8915: 00a0ca1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8916: 00b3f314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8917: 006edcad 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8917: 006edd15 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8918: 004f0d41 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8919: 00b3d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8920: 006fbef5 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8920: 006fbf5d 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8921: 004f51c1 46 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8922: 00b3e942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8923: 00ae90c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8924: 002f9815 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8925: 0087bb54 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8925: 0087bbbc 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8926: 004c2a1d 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8927: 00ae6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8928: 002d48dd 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8929: 00b3f3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8930: 00750375 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8931: 006f7dc5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8930: 007503dd 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8931: 006f7e2d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8932: 00466535 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8933: 00b3daf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8934: 00aed468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8935: 00a0b57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8936: 008e4768 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8936: 008e47d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8937: 00aecdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8938: 005a6ffd 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8938: 005a7065 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8939: 00b400ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8940: 00aead3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8941: 00b3f94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8942: 00b3d44c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8943: 00b3dcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8944: 00af9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8945: 006ea2f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8946: 005cef81 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8945: 006ea359 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8946: 005cefe9 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8947: 00ae3570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8948: 00ae7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8949: 00403861 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8950: 006cd8d9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8950: 006cd941 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8951: 00af5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8952: 0061f005 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8952: 0061f06d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8953: 00af4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8954: 00b3dc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8955: 0072e721 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8955: 0072e789 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8956: 00ae6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8957: 006e66c9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8958: 006c2d41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8959: 006ddb8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8957: 006e6731 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8958: 006c2da9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8959: 006ddbf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8960: 00aebd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8961: 00ae5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8962: 00af5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8963: 00b3de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8964: 00aee474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8965: 00751755 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8965: 007517bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8966: 002956d5 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8967: 00b3f2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 8968: 004ec409 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8969: 00754a7d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8969: 00754ae5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8970: 00b3e18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8971: 00aef4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8972: 00628545 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8972: 006285ad 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8973: 004c5cd5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8974: 00b3f282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8975: 00b3ea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8976: 004771a9 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8977: 00613a6d 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8977: 00613ad5 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8978: 00b3d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8979: 00b3d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8980: 004d6031 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8981: 006d8129 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8981: 006d8191 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8982: 00af0650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8983: 00af2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8984: 00b3e012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8985: 00ae2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8986: 00b3f772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8987: 00b3e7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8988: 00b3e450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8996,118 +8996,118 @@ │ │ │ │ 8992: 00af1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8993: 00b3df2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8994: 0046d861 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8995: 00af18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8996: 00b3f872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8997: 002a83b5 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8998: 00af69f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8999: 0061e671 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8999: 0061e6d9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9000: 00b3d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9001: 00af0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9002: 0060677d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9002: 006067e5 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9003: 00ae9bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9004: 004d66d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9005: 00ae24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9006: 00b3f714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9007: 00b3db5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9008: 00b3f578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9009: 00af4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9010: 003c7145 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9011: 00659469 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9012: 0061615d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9013: 006d4ced 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9011: 006594d1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9012: 006161c5 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9013: 006d4d55 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9014: 004c12c9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 9015: 006cdd89 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9015: 006cddf1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9016: 00b3d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9017: 007095cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9018: 00746bf9 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9017: 00709635 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9018: 00746c61 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9019: 00492291 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 9020: 006d9f51 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9021: 00704a5d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9020: 006d9fb9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9021: 00704ac5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9022: 00af4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9023: 0073990d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9023: 00739975 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9024: 00af9408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9025: 00b4012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9026: 00b3e29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9027: 00b3e414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9028: 00702c59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9028: 00702cc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9029: 00b3dd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9030: 005d1815 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9030: 005d187d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 9031: 00b3f242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9032: 008dce80 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 9032: 008dcee8 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ 9033: 004d6359 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9034: 00af34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9035: 00b3e54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9036: 0032f245 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 9037: 00af970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9038: 00491f6d 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9039: 002a2d69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9040: 0049191d 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9041: 00ae6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9042: 00ae2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9043: 008e4770 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9043: 008e47d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9044: 00aed860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9045: 00ae9320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9046: 00af7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9047: 00b3f960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9048: 00af4480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9049: 00b3f2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9050: 00b3e51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9051: 00b3e032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9052: 00ae85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9053: 0046b5ad 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9054: 00af0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9055: 004430f9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9056: 005fe495 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9056: 005fe4fd 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9057: 00ae4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9058: 00703275 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 9058: 007032dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 9059: 00b3dc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9060: 00ae4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9061: 00aeaebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 9062: 0029b575 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9063: 002c89d9 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9064: 00b3f0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9065: 004d5d61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9066: 009cf560 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9067: 00b3f9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9068: 0061d40d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9068: 0061d475 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9069: 00ae9b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9070: 00b3dc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9071: 006e25a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9072: 006ff6f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9071: 006e2611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9072: 006ff759 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9073: 002a72dd 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9074: 006b90c5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9074: 006b912d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9075: 002a1f7d 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9076: 006d43ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9077: 006f878d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9078: 0070df55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9076: 006d4455 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9077: 006f87f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9078: 0070dfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9079: 00a43cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 9080: 00a43b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 9081: 00af7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9082: 00ae6f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9083: 002f08b9 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9084: 00af54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9085: 0074ddd5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9085: 0074de3d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9086: 002bd82d 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9087: 00a43c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 9088: 00af0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9089: 003887cd 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9090: 002b51a5 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9091: 007082a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9091: 0070830d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9092: 002a35fd 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9093: 004c0b4d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 9094: 00b3ed06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9095: 00737cd9 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9095: 00737d41 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9096: 004ded15 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9097: 0074cc51 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9097: 0074ccb9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9098: 00540a19 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ 9099: 004379b9 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 9100: 00540af1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 9101: 0062bdc9 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 9102: 007031bd 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 9101: 0062be31 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9102: 00703225 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 9103: 00b3f84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9104: 0052b889 500 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 9105: 00aefc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9106: 002903e1 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9107: 00a43bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 9108: 00540a61 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 9109: 0052e6bd 608 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ @@ -9117,630 +9117,630 @@ │ │ │ │ 9113: 004d3e65 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9114: 00b3f856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9115: 004a75f5 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9116: 004f0139 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9117: 00b3eb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 9118: 00a0a268 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9119: 00af5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9120: 00630e1d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9120: 00630e85 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9121: 00ae5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9122: 0062c275 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9122: 0062c2dd 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9123: 00b3f7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9124: 00b3f838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9125: 00ae2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9126: 00b3e0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9127: 00540aa9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 9128: 00ae3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9129: 00af6fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 9130: 00708881 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9130: 007088e9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9131: 00b3f2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9132: 006dc0b9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9133: 006c66a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9132: 006dc121 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9133: 006c670d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9134: 00af6104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9135: 00b3d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9136: 0038f93d 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 9137: 0062bd85 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9137: 0062bded 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9138: 00af2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9139: 00ae7298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9140: 00a09e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9141: 006c7a25 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9141: 006c7a8d 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9142: 00ae8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 9143: 00ae8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9144: 006ae66d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 9144: 006ae6d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 9145: 00ae7654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9146: 00b3daae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9147: 002f02e9 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9148: 00b3ec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9149: 005fa12d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9149: 005fa195 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9150: 004c4451 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9151: 00719169 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9152: 0071e91d 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9151: 007191d1 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9152: 0071e985 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9153: 00b3e8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9154: 0038a4f5 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9155: 004c5c89 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9156: 006f3969 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9156: 006f39d1 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9157: 00392925 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9158: 005a6de5 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 9159: 008e4734 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9160: 0073da31 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9158: 005a6e4d 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 9159: 008e479c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9160: 0073da99 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 9161: 00ae36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9162: 002846c1 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 9163: 00b3ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9164: 00b3dfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9165: 00ae28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9166: 00293ab9 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9167: 002943c9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9168: 009cfb78 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9169: 005b0d9d 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9169: 005b0e05 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9170: 00b3eb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9171: 006df241 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9172: 006ff029 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9171: 006df2a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9172: 006ff091 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9173: 00b3f3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9174: 00af8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9175: 00aeeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9176: 00a048bc 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9177: 00ae6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9178: 0041e2a1 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9179: 0042e411 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9180: 006da579 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9180: 006da5e1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9181: 00b3deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9182: 00606eed 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9182: 00606f55 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9183: 00b3dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9184: 004eb4a9 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9185: 00711d7d 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9185: 00711de5 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9186: 004ded91 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9187: 00704b19 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9187: 00704b81 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9188: 0091c8f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9189: 002d2411 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 9190: 004ebd95 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9191: 0071e01d 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9191: 0071e085 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9192: 0047a58d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9193: 00aeed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9194: 0072f981 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9194: 0072f9e9 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9195: 00b3e33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9196: 00af2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9197: 0038347d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9198: 00b3e65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9199: 00b3e302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9200: 00b3f00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9201: 00463205 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9202: 002d33c5 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9203: 003eea11 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9204: 004d6b55 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9205: 00ae4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9206: 007075e1 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9206: 00707649 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9207: 00298a1d 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9208: 00498c21 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9209: 005dba71 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9209: 005dbad9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9210: 00b3e15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9211: 00b3db58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9212: 00af09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9213: 00b3f5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9214: 0063200d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9214: 00632075 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9215: 00a0a1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9216: 00ae4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9217: 00afa048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9218: 005da871 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9218: 005da8d9 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9219: 00aead7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9220: 005f9979 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9220: 005f99e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9221: 0041fcfd 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9222: 002d65b5 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9223: 00aef334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9224: 00b3d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9225: 00a51b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9226: 00ae7008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9227: 00b3d4a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9228: 00af23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9229: 0041dc61 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9230: 00a57e74 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9231: 00b3dd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9232: 006fad89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9232: 006fadf1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9233: 002fc5ad 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9234: 00aee394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9235: 00af7218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9236: 00af9d54 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9237: 005dc321 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9238: 006f00a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9237: 005dc389 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9238: 006f010d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9239: 002d0685 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9240: 00a09dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9241: 00ae63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9242: 00b3f0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9243: 004c4449 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9244: 00542e89 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ 9245: 0038d545 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9246: 00542f61 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9247: 00711b5d 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9247: 00711bc5 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9248: 00af2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9249: 009cd364 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9250: 0043afe5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9251: 00b3e7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9252: 00542ed1 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9253: 00af55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9254: 00b3e77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9255: 002d16d9 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9256: 006e7f25 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9257: 005da7dd 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9258: 005e5df1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9256: 006e7f8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9257: 005da845 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9258: 005e5e59 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9259: 009cf640 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9260: 00712435 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9261: 006eaa21 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9262: 00722e95 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9260: 0071249d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9261: 006eaa89 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9262: 00722efd 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9263: 00b3f6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9264: 004d7e41 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9265: 00b3f682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9266: 00b3f0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9267: 006f5abd 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9267: 006f5b25 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9268: 002a2d29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9269: 0066a9b1 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9269: 0066aa19 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9270: 00b3e34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 9271: 00631a31 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9271: 00631a99 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9272: 00283281 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9273: 002a5841 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9274: 00391eb1 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9275: 00b3ebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9276: 00b3f664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9277: 00388dfd 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9278: 00af0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9279: 006efdcd 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9279: 006efe35 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9280: 00b3da80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9281: 004d6225 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9282: 006b8121 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9283: 00699209 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9282: 006b8189 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9283: 00699271 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9284: 00542f19 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9285: 00af9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9286: 006e265d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9286: 006e26c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9287: 00443c45 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9288: 002f2921 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9289: 00b3e778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9290: 00af0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9291: 00752f9d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9291: 00753005 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9292: 004dea95 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9293: 00b3f4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9294: 00ae663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9295: 00aef724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9296: 00ae3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9297: 00b3e08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9298: 00af4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9299: 00b3e7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9300: 00aebe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9301: 005e09a1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9301: 005e0a09 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9302: 00417d9d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9303: 00322b39 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9304: 002a1339 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9305: 00b3e2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9306: 00b3e698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9307: 003835b9 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9308: 00b3f16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9309: 00aeb0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9310: 00b3d9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9311: 00b3dd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9312: 0073c425 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9312: 0073c48d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9313: 00b3d418 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9314: 003338c9 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9315: 00ae98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9316: 005cf075 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9316: 005cf0dd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9317: 00a365c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9318: 004f9d05 40 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9319: 00321e79 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9320: 005c29b1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9320: 005c2a19 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9321: 00b3ed98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9322: 00b3eed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9323: 00af0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9324: 0041b699 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9325: 006e5211 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9326: 006feecd 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9325: 006e5279 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9326: 006fef35 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9327: 009be8d8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9328: 006d7e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9329: 006cf571 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9328: 006d7efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9329: 006cf5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9330: 004d6cd9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9331: 00b3d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9332: 005ccffd 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9333: 0069473d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9332: 005cd065 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9333: 006947a5 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9334: 00b3daf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9335: 00b3db2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9336: 00a4c250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9337: 00a56f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9338: 00b3d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9339: 00af6ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9340: 0047a98d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9341: 00af2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9342: 005f88e5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9343: 0072e7e1 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9342: 005f894d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9343: 0072e849 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9344: 00a56d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9345: 00af3f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9346: 00739d41 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9346: 00739da9 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9347: 00a4c1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9348: 006f2495 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9348: 006f24fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9349: 00ae7c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9350: 00740b41 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9351: 005aaa71 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9350: 00740ba9 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9351: 005aaad9 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9352: 00aebb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9353: 00af9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9354: 004dee11 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9355: 00b3eace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9356: 005e26f9 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9356: 005e2761 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9357: 005529ed 488 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9358: 0047e5cd 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9359: 006cd345 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9360: 0065967d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9359: 006cd3ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9360: 006596e5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9361: 0052b2b1 496 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9362: 005525d1 524 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9363: 00b3e4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9364: 002a1841 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9365: 00a571a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ - 9366: 0075005d 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9366: 007500c5 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9367: 00b3e614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9368: 00b3f4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9369: 00b1c030 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9370: 00af55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9371: 006d0fb9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9371: 006d1021 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9372: 00ae9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9373: 00aed4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9374: 004d9e79 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9375: 006c4fbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9375: 006c5025 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9376: 00b3eb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9377: 006820fd 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9377: 00682165 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9378: 00ae623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9379: 00a4c148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9380: 00ae636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9381: 006bf7e1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9381: 006bf849 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9382: 004a8ed1 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9383: 002a5851 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9384: 0087b1ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9384: 0087b214 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9385: 00298f7d 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9386: 0074dc35 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9386: 0074dc9d 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9387: 0037f36d 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9388: 0070e2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9389: 0074e031 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9388: 0070e341 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9389: 0074e099 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9390: 00336c95 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9391: 005e3b71 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9391: 005e3bd9 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9392: 003903e1 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9393: 006b5f7d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9393: 006b5fe5 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9394: 00b3d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9395: 002bd281 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9396: 0063b2c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9396: 0063b331 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9397: 005527dd 528 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9398: 006d7ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9398: 006d7b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9399: 00a0a160 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9400: 0032c3c9 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9401: 00336b75 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9402: 006a7d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9402: 006a7d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9403: 00437385 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9404: 00ae5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9405: 009d03b8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9406: 005e7959 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9406: 005e79c1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9407: 00b3ee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9408: 002db385 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9409: 00aef3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9410: 0070a0a5 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9410: 0070a10d 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9411: 00366705 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9412: 00ae39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9413: 00b3f1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9414: 00a09d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9415: 003cdfd1 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9416: 00ae2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9417: 0063bdd1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9418: 0061f479 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9417: 0063be39 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9418: 0061f4e1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9419: 00ae25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9420: 00b3d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9421: 004e5e81 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9422: 0040c9b9 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9423: 00aeb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9424: 00af5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9425: 005ed9c5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9425: 005eda2d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9426: 004934d1 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9427: 00b3e7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9428: 004a691d 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9429: 00af9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9430: 00b3fa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9431: 006f561d 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9432: 006b79d5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9433: 00718225 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9434: 006d4465 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9431: 006f5685 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9432: 006b7a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9433: 0071828d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9434: 006d44cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9435: 00aea150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9436: 00ae7be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9437: 00632761 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9437: 006327c9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9438: 0050a7e1 88 FUNC GLOBAL DEFAULT 12 common_semi_arg │ │ │ │ - 9439: 00693781 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9440: 006a0669 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9439: 006937e9 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9440: 006a06d1 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9441: 00b3e978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9442: 00af39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9443: 00af8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9444: 00a4fc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9445: 006ef10d 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9445: 006ef175 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9446: 00b4008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9447: 00a4fb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9448: 007465a9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9448: 00746611 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9449: 00b3e69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9450: 00a4fc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9451: 00b3dc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9452: 004a6379 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9453: 00b3dc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9454: 0072e749 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9455: 00755c45 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9454: 0072e7b1 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9455: 00755cad 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9456: 00529f49 502 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9457: 007201bd 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9457: 00720225 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9458: 004a0905 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9459: 00741331 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9459: 00741399 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9460: 004f2b5d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9461: 0070e6ed 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9461: 0070e755 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9462: 00ae3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9463: 00b3f0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9464: 00ae6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9465: 002fc1d5 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9466: 00b3ed52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9467: 00b3d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9468: 00743e8d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9468: 00743ef5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9469: 004a7a75 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9470: 00b3e2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9471: 00b3e456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9472: 00b3f488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9473: 00af89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9474: 004ee235 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ 9475: 004f8fb1 54 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9476: 006d1245 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9477: 00614eb9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9476: 006d12ad 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9477: 00614f21 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9478: 003836f5 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9479: 00a4fb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9480: 00490821 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9481: 006d70b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9482: 0070db95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9481: 006d711d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9482: 0070dbfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9483: 00af9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9484: 009d0458 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9485: 00ae3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9486: 00afa494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9487: 00ae9c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9488: 00b3fb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9489: 0050f60d 34 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9490: 00b3f736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9491: 00ae9e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9492: 006e2711 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9492: 006e2779 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9493: 00b3f160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9494: 005e73cd 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9494: 005e7435 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9495: 004c0fb1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9496: 00544765 308 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9497: 00b40094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9498: 00b3f6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9499: 006b1115 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9499: 006b117d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9500: 00b3f602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9501: 004c1239 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9502: 00544529 286 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9503: 00b3ebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9504: 00a0d04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9505: 00b1b830 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9506: 0073b7ed 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9506: 0073b855 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9507: 003c7149 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9508: 00b3ea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9509: 00449e21 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9510: 004db0e5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9511: 00a36d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9512: 006d43b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9513: 006d4dad 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9512: 006d4419 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9513: 006d4e15 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9514: 00b3e0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9515: 008e4728 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9515: 008e4790 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9516: 00441849 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9517: 00b3e4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9518: 00b3eee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9519: 002a2be5 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9520: 009d6d90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9521: 00544649 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9522: 00419c09 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9523: 00aef8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9524: 00b3ee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9525: 0036c84d 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9526: 0074f44d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9526: 0074f4b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9527: 00aebebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9528: 00b3de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9529: 00493b7d 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9530: 009d0104 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9531: 004f8045 36 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9532: 00aeb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9533: 004d9e85 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9534: 00b3fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9535: 0050a7d5 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9536: 00b3fb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9537: 004ab8ad 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9538: 006b1e29 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9538: 006b1e91 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9539: 004c0f09 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9540: 00b3faee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9541: 00859fec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9541: 0085a054 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9542: 00aed6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9543: 00a0fd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9544: 007426b9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9545: 005fb9b9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9544: 00742721 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9545: 005fba21 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9546: 00ae2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9547: 0044f875 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9548: 00ae7594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9549: 005e6945 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9550: 0061fd25 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9549: 005e69ad 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9550: 0061fd8d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9551: 00af5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9552: 00ae6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9553: 00b3ee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9554: 005e4ea5 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9554: 005e4f0d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9555: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9556: 00498ccd 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9557: 006bf375 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9557: 006bf3dd 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9558: 00293dd5 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9559: 00b3f56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9560: 006b6d5d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9560: 006b6dc5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9561: 00af6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9562: 006c1ba1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9562: 006c1c09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9563: 00b3dd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9564: 00ae8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9565: 006bbbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9566: 0062ba99 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9565: 006bbc19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9566: 0062bb01 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9567: 004f253d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9568: 00af6a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9569: 00ae3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9570: 00b3ed4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9571: 0074c691 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9571: 0074c6f9 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9572: 00af5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9573: 00b3e5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9574: 00b3fb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9575: 006a4cf5 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9575: 006a4d5d 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9576: 0055a399 386 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9577: 00b3d9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9578: 006be7f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9578: 006be859 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9579: 004ee16d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9580: 00b4011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9581: 00b3e588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9582: 006dc361 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9582: 006dc3c9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9583: 00b3dc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9584: 005def71 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9584: 005defd9 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9585: 004da755 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9586: 00aeb75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9587: 00b3eed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9588: 004d62a1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9589: 002a317d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9590: 00ae84d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9591: 0074fd95 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9591: 0074fdfd 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9592: 0038b381 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9593: 00b3e838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9594: 00ae76b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9595: 00ae3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9596: 007289d5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9596: 00728a3d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9597: 00b400bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9598: 005cf369 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9599: 006aa635 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9598: 005cf3d1 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9599: 006aa69d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9600: 00b3e59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9601: 00af4590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9602: 00535da1 314 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9603: 004a30fd 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9604: 00b3eeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9605: 00aef864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9606: 00af3128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9607: 00536101 328 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9608: 004a41ad 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9609: 00af2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9610: 00b3f37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9611: 00ae28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9612: 0074e461 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9612: 0074e4c9 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9613: 00b3db60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9614: 005a5909 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9614: 005a5971 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9615: 00b3d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9616: 00535edd 270 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9617: 00b3e0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9618: 00b3e432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9619: 005f0a2d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9619: 005f0a95 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9620: 00b3ed04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9621: 00ae3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9622: 00b3d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9623: 00b3e0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9624: 005a5951 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9624: 005a59b9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9625: 00363c4d 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9626: 00b3e428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9627: 00711041 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9627: 007110a9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9628: 004c56a5 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9629: 0038d4c9 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9630: 00a39428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9631: 00a3929c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9632: 0044dabd 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9633: 00a368d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9634: 00b3d45b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9635: 00b3e114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9636: 004c179d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9637: 00ae8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9638: 006a3775 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9638: 006a37dd 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9639: 00a393a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9640: 005a5c55 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9640: 005a5cbd 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9641: 00af7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9642: 00535fed 274 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ 9643: 0047500d 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9644: 002d35b5 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9645: 005dd4ed 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9646: 005e7a19 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9647: 005a5b05 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9645: 005dd555 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9646: 005e7a81 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9647: 005a5b6d 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9648: 00347d61 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9649: 00ae4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9650: 005a5999 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9650: 005a5a01 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9651: 00b3ddee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9652: 00ae6f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9653: 0048d9f9 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9654: 00b3db94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9655: 006bee4d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9655: 006beeb5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9656: 00a3b840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9657: 0087bb4c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9657: 0087bbb4 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9658: 0029f639 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9659: 00a39320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9660: 00ae5b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9661: 00a3b948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9662: 00b3dadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9663: 00448549 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9664: 006b182d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9664: 006b1895 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9665: 00af4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9666: 00b3eae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9667: 004c5639 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9668: 00aee7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9669: 00a0fca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9670: 004da7cd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9671: 00732559 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9671: 007325c1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9672: 00ae67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9673: 00aeacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9674: 00af0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9675: 00af9d60 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9676: 00ae8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9677: 00b3e4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9678: 00a3b8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9679: 00b40134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9680: 00ae4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9681: 00af6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9682: 006ad6b9 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9682: 006ad721 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9683: 0038de99 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9684: 00ae38a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9685: 00b3dd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9686: 00ae6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9687: 00aefa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9688: 004a3071 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9689: 00ae63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9690: 00b3df4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9691: 005dba51 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9691: 005dbab9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9692: 004ef4f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9693: 00712add 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9693: 00712b45 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9694: 004df0a1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9695: 00292d19 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9696: 0053ff69 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9697: 00a36cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9698: 0071eea9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9698: 0071ef11 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9699: 00ae9880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9700: 0028de99 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9701: 00ae4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9702: 00af7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9703: 006b9ced 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9703: 006b9d55 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9704: 00ae5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9705: 0055a091 386 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9706: 0074551d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9706: 00745585 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9707: 00b3f96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9708: 0053ffb1 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9709: 00336c5d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9710: 00af5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9711: 00346499 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9712: 005491a1 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9713: 00531e45 238 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9714: 00af2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9715: 00b3dd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9716: 00532105 256 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9717: 0029a441 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9718: 00548f51 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9719: 00634a21 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9719: 00634a89 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9720: 00af1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9721: 0074cc15 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9721: 0074cc7d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9722: 00531f35 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9723: 00b3e998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9724: 00b3f95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9725: 00457e5d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9726: 002b41fd 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9727: 00b3e2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9728: 0053fff9 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_w │ │ │ │ 9729: 0036679d 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9730: 00b3f7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9731: 00aec948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9732: 00b3ecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9733: 002fb125 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9734: 00493bc5 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9735: 006e4ef9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9735: 006e4f61 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9736: 00549079 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9737: 0053201d 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9738: 00a55e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9739: 00ae7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9740: 00b3dfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9741: 00b3eb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9742: 00aed3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ @@ -9757,19 +9757,19 @@ │ │ │ │ 9753: 00ae7524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9754: 00b3e406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9755: 00b4010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9756: 00b3d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9757: 00af1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9758: 003cf58d 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9759: 00af5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9760: 0065f561 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9761: 00618b6d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9762: 007411fd 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9760: 0065f5c9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9761: 00618bd5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9762: 00741265 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9763: 004b89ed 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9764: 006bd589 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9764: 006bd5f1 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9765: 00b3e566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9766: 0028dca9 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9767: 00af2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9768: 002c0ac5 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9769: 0042e835 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9770: 004f00a1 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9771: 00b3f17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9778,40 +9778,40 @@ │ │ │ │ 9774: 00b3f0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9775: 00af79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9776: 009d025c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9777: 00ae91c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9778: 00b3d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9779: 00af9994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9780: 0044230d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9781: 005f55b5 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9782: 005dba85 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9781: 005f561d 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9782: 005dbaed 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9783: 00af6a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9784: 0042fdad 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9785: 00292dd1 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9786: 006f5235 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9787: 005f9861 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9786: 006f529d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9787: 005f98c9 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9788: 00b3f64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9789: 00a091e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9790: 00704409 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9790: 00704471 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9791: 00b3e194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9792: 00b3fad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9793: 00665b05 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9794: 006b4bc5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9793: 00665b6d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9794: 006b4c2d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9795: 004be741 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9796: 0050f775 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9797: 002e6d85 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9798: 00af936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9799: 00b3df6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9800: 0070478d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9800: 007047f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9801: 00b3fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9802: 00700319 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9802: 00700381 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9803: 00aed5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9804: 0071dc29 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9804: 0071dc91 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9805: 00b3d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9806: 0070f7c9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9806: 0070f831 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9807: 00aeac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9808: 002b2c49 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9809: 00b3d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9810: 00b3d97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9811: 00b3d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9812: 00a08e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9813: 00b3e8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9821,115 +9821,115 @@ │ │ │ │ 9817: 009d0ae0 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9818: 00b3ddc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9819: 00af5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9820: 00a38a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9821: 004da849 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9822: 00b3f320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9823: 00b3f034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9824: 0074d65d 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9824: 0074d6c5 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9825: 00b3f374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9826: 00a38b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9827: 0053ec49 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ 9828: 004e6125 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9829: 00aeb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9830: 007100bd 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9831: 0074f8b5 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9830: 00710125 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9831: 0074f91d 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9832: 0053ed21 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9833: 00b3d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9834: 00b3f14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9835: 004a4f4d 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9836: 006337b1 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9836: 00633819 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9837: 00af50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9838: 004ef289 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9839: 006430a9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9839: 00643111 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9840: 00b3f0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9841: 0053ec91 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9842: 00432145 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9843: 002d4339 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9844: 00b3f1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9845: 00545c49 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9846: 00ae4214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9847: 00b3ec26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9848: 005c4281 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9848: 005c42e9 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9849: 00ae2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9850: 00ae9820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9851: 005dbacd 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9851: 005dbb35 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9852: 004dda19 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9853: 009cd328 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9854: 003fb2b5 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9855: 00a38ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9856: 006f56a9 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9857: 006de1e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9856: 006f5711 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9857: 006de24d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9858: 00ae5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9859: 005e30a5 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9859: 005e310d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9860: 00ae3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9861: 00aea0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9862: 0053ee89 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9863: 0053ecd9 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9864: 00af5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9865: 0053ef61 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9866: 005e414d 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9867: 005d1d2d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9866: 005e41b5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9867: 005d1d95 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9868: 00ae5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9869: 00a3a4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ 9870: 004be869 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9871: 005e40b1 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9871: 005e4119 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9872: 0053eed1 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9873: 00b3e154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9874: 00a47b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9875: 00a3a31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9876: 00b3d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9877: 00b3dfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9878: 00460629 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9879: 00a3a424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9880: 002b8345 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9881: 00ae9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9882: 00af03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9883: 00708359 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9883: 007083c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9884: 00913514 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9885: 006f0415 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9885: 006f047d 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9886: 00b3ec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9887: 00b3d49c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ 9888: 00b3ed20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9889: 0074c96d 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9889: 0074c9d5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9890: 004ed24d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9891: 0060fcf9 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9891: 0060fd61 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9892: 00af5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9893: 00739431 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9893: 00739499 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9894: 0053ef19 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9895: 00a47aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9896: 00af1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9897: 0070d3e5 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9898: 006ac581 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9899: 00714049 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9897: 0070d44d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9898: 006ac5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9899: 007140b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9900: 00af649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9901: 00a3a3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9902: 00af8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9903: 00449b85 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9904: 007417dd 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9904: 00741845 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9905: 00b3e134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9906: 00b3ec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9907: 00b3dd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9908: 007011a9 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9908: 00701211 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9909: 003d090d 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9910: 00b3f69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9911: 0029a11d 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9912: 00399ecd 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9913: 006af52d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9914: 006ef915 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9915: 007453b9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9913: 006af595 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9914: 006ef97d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9915: 00745421 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9916: 00b3e4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9917: 004a98f5 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9918: 00b3d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9919: 007242ed 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9919: 00724355 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9920: 00ae1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9921: 00b3f6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9922: 00af6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9923: 004344d9 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9924: 00636f2d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9924: 00636f95 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9925: 00b3db98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9926: 00af20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9927: 00ae98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9928: 00ae33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9929: 00b3e360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9930: 004d3d5d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9931: 00b3dbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9939,92 +9939,92 @@ │ │ │ │ 9935: 00292e85 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9936: 00b3d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9937: 00ae9bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9938: 004f3e39 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9939: 009cd01c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9940: 00ae7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9941: 00b40072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9942: 006ecb35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9942: 006ecb9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9943: 00aee674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9944: 00476a65 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9945: 008392f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9945: 00839358 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9946: 00ae54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9947: 006ddd99 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9947: 006dde01 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9948: 004c19ed 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9949: 00470349 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9950: 00b3dc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9951: 002a2331 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9952: 004d42cd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9953: 00b3e40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9954: 0038f7c9 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9955: 007461c5 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9955: 0074622d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9956: 00ae2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9957: 004db379 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9958: 00b3eca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9959: 00b3d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9960: 006e3721 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9961: 006d420d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9960: 006e3789 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9961: 006d4275 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9962: 00b3dba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9963: 0087b1e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9963: 0087b24c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9964: 00b3e0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9965: 0036ad09 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9966: 00af27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9967: 00a0d0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9968: 00af0070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9969: 00b3ddc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9970: 00af21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9971: 0044f091 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9972: 00b3dfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9973: 00b3d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9974: 0040cc79 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9975: 00746929 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9975: 00746991 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9976: 0032fa91 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9977: 006ab3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9977: 006ab419 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9978: 00b3f64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9979: 00b3f108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9980: 00b3e004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9981: 0029e715 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9982: 00b3e86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9983: 004a63b1 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9984: 00b3f868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9985: 005ce119 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9985: 005ce181 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9986: 00b3fa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9987: 00aead6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9988: 0070e1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9989: 0070469d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9988: 0070e251 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9989: 00704705 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9990: 00399619 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9991: 002fc729 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9992: 00542d69 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9993: 00b3d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9994: 004f29f5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9995: 006069c1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9995: 00606a29 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9996: 0041b389 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9997: 00542e41 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9998: 00b3e43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9999: 00b3f814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10000: 004f3d71 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10001: 005cdae5 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10001: 005cdb4d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10002: 00af31b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10003: 00ae24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 10004: 00700049 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10004: 007000b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10005: 00af1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10006: 00542db1 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ 10007: 004c1eb1 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10008: 00af05b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 10009: 00707c91 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10009: 00707cf9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10010: 00b3eaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10011: 0073cb9d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10011: 0073cc05 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10012: 00afa704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10013: 00b3ec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10014: 006cdb7d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10014: 006cdbe5 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10015: 00b3e62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10016: 00b3eb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10017: 0066a8e5 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10018: 00754b31 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10019: 00711619 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10017: 0066a94d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10018: 00754b99 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10019: 00711681 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10020: 00296469 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10021: 002c8791 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10022: 00b3dad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10023: 00a594d0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10024: 00b3f3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 10025: 004ec015 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10026: 00b3d46e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ @@ -10032,53 +10032,53 @@ │ │ │ │ 10028: 00af5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10029: 00b3dc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10030: 00443249 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 10031: 00a568dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 10032: 00542df9 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 10033: 00b3e7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 10034: 0055e6d9 88 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 10035: 005ce4f1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10035: 005ce559 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 10036: 00b3e6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10037: 00b3db72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10038: 00aef7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10039: 00b3ea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10040: 004d9885 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10041: 002cf001 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10042: 00b3e7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10043: 003fb6ad 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10044: 006a4275 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10044: 006a42dd 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10045: 004884f9 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10046: 0072f939 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10046: 0072f9a1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10047: 002a0ea9 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10048: 00af9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10049: 006592dd 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10049: 00659345 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10050: 00b3d450 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10051: 00af2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10052: 00ae659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10053: 0073bb15 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10053: 0073bb7d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10054: 00b3dd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10055: 0092051c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10056: 00a3ad6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 10057: 00b3f0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10058: 0074ff85 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 10059: 0068280d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10058: 0074ffed 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10059: 00682875 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10060: 003fb791 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 10061: 00a3ae74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 10062: 006fceb5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10062: 006fcf1d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10063: 0044f7d9 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10064: 00b3dfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10065: 00ae40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 10066: 003f4b91 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10067: 00af2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10068: 006ed13d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10069: 0060e029 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10068: 006ed1a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10069: 0060e091 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10070: 00af62e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 10071: 0038af55 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10072: 00aed438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10073: 007060cd 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10073: 00706135 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10074: 00528da5 1472 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ 10075: 003fb719 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 10076: 00ae4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10077: 00a07694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10078: 004a4711 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10079: 004ddf49 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10080: 004e18c9 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ @@ -10089,223 +10089,223 @@ │ │ │ │ 10085: 0046cc71 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10086: 003b183d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10087: 0043baed 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 10088: 00a47600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 10089: 0045d4d1 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10090: 004bf909 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10091: 00b3f684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10092: 00636305 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10092: 0063636d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10093: 00b3da00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10094: 00b3ef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10095: 00af1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10096: 00b3f1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10097: 007242a9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10097: 00724311 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10098: 002d5ea9 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10099: 00b3e9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10100: 00b3ec4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10101: 003f03b5 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10102: 00b3d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10103: 00b3d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10104: 0074c6f5 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10104: 0074c75d 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10105: 0026a805 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10106: 0043bafd 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 10107: 00a4757c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 10108: 002b2c6d 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10109: 005cf979 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10110: 0070cf21 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10109: 005cf9e1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10110: 0070cf89 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10111: 00367b95 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10112: 00b3d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10113: 004d3dc5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10114: 00af51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10115: 004a7509 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10116: 00af94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10117: 005c6751 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10117: 005c67b9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10118: 00ae2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10119: 00aeda74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10120: 00b3f96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10121: 0072a291 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10122: 00631459 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10121: 0072a2f9 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10122: 006314c1 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10123: 00afa304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10124: 00283ddd 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10125: 0071db9d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10125: 0071dc05 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10126: 0051badd 120 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 10127: 00af9d14 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10128: 00aed618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10129: 0051bcf9 456 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 10130: 00aeae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 10131: 00b400e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10132: 00384671 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10133: 007098f9 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10133: 00709961 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10134: 00283979 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10135: 009d6de0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10136: 00af28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10137: 00b3faf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10138: 00726cfd 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10138: 00726d65 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10139: 0052d8a5 84 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 10140: 0029ede9 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10141: 00a3d28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ 10142: 004c1005 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10143: 003852cd 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10144: 004d4209 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10145: 00a3d100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 10146: 0072d3ad 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10147: 006b53a5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10146: 0072d415 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10147: 006b540d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10148: 00b40098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 10149: 0050f72d 70 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 10150: 00a56750 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 10151: 00630e2d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10151: 00630e95 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10152: 00a3d208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 10153: 00415ba1 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 10154: 00b2d930 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10155: 00af667c 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10156: 0073ab89 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10156: 0073abf1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10157: 00aec0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10158: 00b3f8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10159: 00a58f7c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10160: 00b3fa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10161: 00aeb04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10162: 00af2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10163: 00393e09 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10164: 004126c9 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10165: 00a07610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10166: 006b6389 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10166: 006b63f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10167: 00a3d184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 10168: 0044d995 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10169: 00afa5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10170: 004ee6c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10171: 00b3d45f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10172: 0060d6b1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10173: 006bd809 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10172: 0060d719 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10173: 006bd871 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10174: 00b3e3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10175: 00b3f7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10176: 00b3f418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10177: 004d0fd9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10178: 00614b3d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10178: 00614ba5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10179: 002e069d 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10180: 00b3dcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10181: 007224d5 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10182: 0070e225 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10181: 0072253d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10182: 0070e28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10183: 00b3ff90 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10184: 009cf740 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10185: 00735589 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10185: 007355f1 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10186: 0028aca1 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10187: 00ae2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10188: 00705d11 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10188: 00705d79 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10189: 00a07484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10190: 0070fb69 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10190: 0070fbd1 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10191: 00b3d49f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10192: 00542109 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ 10193: 004e6249 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10194: 007332b9 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10194: 00733321 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10195: 005421e1 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10196: 005f636d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10196: 005f63d5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10197: 00a00000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10198: 00b3db48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10199: 00af0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10200: 00b3f7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10201: 00542151 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10202: 005c4db1 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10203: 006add2d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10202: 005c4e19 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10203: 006add95 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10204: 002835f1 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10205: 006eaad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10205: 006eab3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10206: 00ae2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10207: 004ebaed 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10208: 0073a0e1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10208: 0073a149 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10209: 002a653d 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10210: 0052f6d5 600 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10211: 0041a8d9 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10212: 00aeeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10213: 006e61a1 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10213: 006e6209 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10214: 00b3e726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10215: 005de5d5 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10215: 005de63d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10216: 00af8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10217: 00aee254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10218: 00af41d4 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10219: 00b3fad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10220: 00ae7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10221: 002a56bd 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10222: 003906e9 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10223: 009d01f4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10224: 005dee8d 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10224: 005deef5 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10225: 00b3e002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10226: 004a9545 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10227: 00542199 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10228: 00b3e0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10229: 00b3dcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10230: 00a4250c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ 10231: 00473599 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10232: 006fe2a5 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10232: 006fe30d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10233: 00b3ec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10234: 0038a281 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10235: 00a34e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10236: 0052c275 514 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10237: 00a42614 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10238: 00b3e802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10239: 00a366c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10240: 0063a2c1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10241: 00711771 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10240: 0063a329 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10241: 007117d9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10242: 00ae3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10243: 00b3f886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10244: 00aef344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10245: 006cd9e1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10245: 006cda49 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10246: 00ae63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10247: 00a42cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ 10248: 00b3f0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10249: 004c308d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10250: 006b5f6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10251: 005c9d9d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10250: 006b5fd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10251: 005c9e05 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ 10252: 00a545cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10253: 00a42dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10254: 0060e8d1 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10254: 0060e939 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10255: 00b3f1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10256: 006af469 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10256: 006af4d1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10257: 00b3eca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10258: 00451e19 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10259: 00b3e41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10260: 00aeb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10261: 00a54650 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10262: 00369c25 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10263: 00a42590 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10264: 006f92a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10264: 006f930d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10265: 00b3f15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10266: 00af92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10267: 00b3f10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10268: 003e63f1 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10269: 006a5715 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10269: 006a577d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10270: 004e0719 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10271: 004d9ab9 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10272: 00b3e07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10273: 00a54548 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10274: 00367489 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10275: 00a42d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10276: 006dfc15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10276: 006dfc7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10277: 00af33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10278: 00b3d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10279: 0039a0d1 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10280: 00697cc9 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10280: 00697d31 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10281: 00383849 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10282: 006ef45d 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10282: 006ef4c5 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10283: 00a07400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10284: 00b3dd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10285: 00b3d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10286: 0063ab45 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10287: 007284ed 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10286: 0063abad 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10287: 00728555 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10288: 00b3e172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10289: 004e9f89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10290: 004dc871 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10291: 004c56d9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10292: 0072524d 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10293: 006d5b89 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10292: 007252b5 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10293: 006d5bf1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10294: 00b3edbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10295: 0063aed1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10295: 0063af39 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10296: 004f22c1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10297: 008f2778 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10297: 008f27e0 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10298: 00b3edaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10299: 002e4ae5 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10300: 00721715 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10300: 0072177d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10301: 00af7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10302: 00b3e0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10303: 003d9255 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10304: 00b3e966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10305: 00aefb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10306: 00ae9b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10307: 003677a9 30 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10314,424 +10314,424 @@ │ │ │ │ 10310: 002d35a9 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10311: 00b3ec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10312: 00b3ef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10313: 00a0758c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10314: 00ae6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10315: 00485afd 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10316: 002a2781 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10317: 006cc8c9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10318: 006d8865 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10319: 005f9971 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10320: 006ae345 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10317: 006cc931 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10318: 006d88cd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10319: 005f99d9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10320: 006ae3ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10321: 00aeec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10322: 005db81d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10322: 005db885 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10323: 0038b8ed 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10324: 00afa324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10325: 006d9fb9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10325: 006da021 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10326: 00ae95d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10327: 00b400c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10328: 0061bee5 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10328: 0061bf4d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10329: 00363c15 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10330: 00b3f68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10331: 00710879 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10331: 007108e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10332: 00b3e290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10333: 00384855 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10334: 00b3e1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10335: 00ae3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10336: 00b3f32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10337: 0048bb51 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10338: 006a3881 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10338: 006a38e9 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10339: 004eb885 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10340: 004424bd 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10341: 00b3e9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10342: 00ae90d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10343: 00a07d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10344: 00b3da12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10345: 0042e7cd 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10346: 00aeb1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10347: 00aece68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10348: 00ae3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10349: 006d9921 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10349: 006d9989 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10350: 003cd3ad 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10351: 00ae9d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10352: 00b3d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10353: 00af20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10354: 00af4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10355: 00aef7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10356: 00af39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10357: 00713d59 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10357: 00713dc1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10358: 00aee7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10359: 00ae2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10360: 00b3d2cc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10361: 006137c1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10361: 00613829 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10362: 00af8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10363: 00ae8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10364: 00aec07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10365: 00a00e0c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10366: 00a00e2c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10367: 00a00e9c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10368: 00b3dde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10369: 00a521b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10370: 00b3d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10371: 00493309 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10372: 00660989 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10373: 006ab519 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10374: 006d17b5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10372: 006609f1 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10373: 006ab581 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10374: 006d181d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10375: 00b3f4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10376: 00710991 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10377: 00615299 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10376: 007109f9 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10377: 00615301 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10378: 00b3da9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10379: 00aeff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10380: 0043f7c5 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10381: 00b3fb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10382: 00451f95 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10383: 00b3e9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10384: 006f0169 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10384: 006f01d1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10385: 00b3ddb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10386: 00b3db2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10387: 00b3e752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10388: 00ae8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10389: 00716f4d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10390: 006e6731 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10389: 00716fb5 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10390: 006e6799 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10391: 00b3e776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10392: 00af6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10393: 00268c5d 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10394: 006c9da5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10394: 006c9e0d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10395: 00aee5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10396: 004ea651 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10397: 00671b49 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10397: 00671bb1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10398: 004be7cd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10399: 002a3305 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10400: 0038af11 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10401: 00b3e81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10402: 00631c69 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10402: 00631cd1 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10403: 002a0dbd 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10404: 00ae20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10405: 004eb07d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10406: 0074d115 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10406: 0074d17d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10407: 00b3ef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10408: 00b3d465 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10409: 002e91a1 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10410: 002a1c95 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10411: 00635d7d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10411: 00635de5 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10412: 00b3ed4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10413: 009cf548 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10414: 0053e6a9 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10415: 004d82dd 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10416: 00b3e75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10417: 0053e781 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10418: 0051bc11 134 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10419: 00b3d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10420: 00aebe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10421: 00618c59 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10421: 00618cc1 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10422: 00519cf9 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10423: 00b3e4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10424: 00b3d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10425: 00aec9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10426: 00ae36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ 10427: 0053e6f1 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10428: 006ad2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10428: 006ad345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10429: 00ae7fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10430: 00af5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10431: 0051a4cd 40 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10432: 00747a1d 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10432: 00747a85 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10433: 00aee934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10434: 00b3f5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10435: 00b3e20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10436: 00b1c048 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10437: 00b3d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10438: 00b1c024 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10439: 00a0737c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10440: 006fd449 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10440: 006fd4b1 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10441: 00b3df48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10442: 00a0dcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10443: 004c5959 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10444: 00b3fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10445: 0071184d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10445: 007118b5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10446: 00519855 34 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10447: 00b3d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10448: 00ae2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10449: 0053e739 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10450: 009d6f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10451: 006d6ced 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10451: 006d6d55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10452: 00391e15 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10453: 00af5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10454: 00493dd1 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10455: 00b3e3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10456: 004d4741 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10457: 0072f8f5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10457: 0072f95d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10458: 004d3971 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10459: 006592c9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10459: 00659331 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10460: 004c0535 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10461: 00751449 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10461: 007514b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10462: 00344d61 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10463: 004eafa5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10464: 00b3e654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10465: 006be9e9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10465: 006bea51 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10466: 002af2f9 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10467: 0071929d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10467: 00719305 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10468: 00ae53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10469: 002c17fd 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10470: 0043308d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10471: 004d9e11 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10472: 00b3ea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10473: 0071d7a9 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10473: 0071d811 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10474: 004b8789 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10475: 00b3f5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10476: 004330d5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10477: 00af9c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10478: 005a66a9 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10479: 006d7409 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10480: 008d25b4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10478: 005a6711 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10479: 006d7471 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10480: 008d261c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10481: 00af9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10482: 0060cc11 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10482: 0060cc79 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10483: 00b3f56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10484: 0060d0d5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10484: 0060d13d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10485: 003f7629 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10486: 00a56bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10487: 00a0e3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10488: 00af7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10489: 00b3f03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10490: 005cfa71 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10490: 005cfad9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10491: 00b3efdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10492: 00b3d47d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10493: 00b3d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10494: 00b3ebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10495: 00b3eb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10496: 006ab11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10496: 006ab185 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10497: 00b40074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10498: 004de635 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10499: 00aefbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10500: 006d5b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10501: 006bf4ed 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10502: 008e4760 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10500: 006d5b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10501: 006bf555 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10502: 008e47c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10503: 00b3f390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10504: 00ae3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10505: 006abeb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10505: 006abf1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10506: 00b3d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10507: 00700af1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10507: 00700b59 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10508: 004bee69 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10509: 009b8f3c 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10510: 004eb301 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10511: 00aebd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10512: 006d7715 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10512: 006d777d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10513: 002fb769 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10514: 006202b9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10514: 00620321 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10515: 0034e901 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10516: 00a56e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10517: 005cd321 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10518: 00728e99 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10517: 005cd389 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10518: 00728f01 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10519: 00af5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10520: 00525899 88 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10521: 00aeb33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10522: 004d4141 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10523: 00aeccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10524: 00ae8234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10525: 006faa35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10525: 006faa9d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10526: 009d031c 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10527: 006f5535 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10528: 0070e0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10529: 00725be1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10527: 006f559d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10528: 0070e125 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10529: 00725c49 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10530: 00aefb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10531: 00ae7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10532: 006cbc65 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10533: 006d9411 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10534: 0063a4c1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10532: 006cbccd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10533: 006d9479 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10534: 0063a529 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10535: 00b3e260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10536: 00718511 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10537: 006b1bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10536: 00718579 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10537: 006b1c25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10538: 00aef104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10539: 00a068a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10540: 00ae3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10541: 00b3f580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10542: 00b3f9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10543: 004d1fc9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10544: 00ae2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10545: 003ca775 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10546: 00aea1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10547: 004c3031 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10548: 009cf480 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10549: 00af7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10550: 006c4c1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10551: 006bfe5d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10550: 006c4c85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10551: 006bfec5 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10552: 00af42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10553: 0052d615 488 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10554: 00b3e77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10555: 00b3fb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10556: 003ce789 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10557: 00b3fa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10558: 0074d21d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10558: 0074d285 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10559: 004d9bd5 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10560: 00aebc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10561: 00ae29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10562: 00722fbd 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10563: 00693f59 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10562: 00723025 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10563: 00693fc1 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10564: 002d5189 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10565: 00b3d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10566: 0061bc6d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10566: 0061bcd5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10567: 00b3e660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10568: 0071ef15 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10568: 0071ef7d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10569: 004b94ed 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10570: 0087b1e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10570: 0087b250 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10571: 00af1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10572: 00aead0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10573: 002a3809 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10574: 00b3f368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10575: 006b3209 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10575: 006b3271 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10576: 00af2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10577: 0040cc71 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10578: 003899b9 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10579: 00466cdd 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10580: 00ae8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10581: 00af3d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10582: 00509b81 292 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10583: 00b3eca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10584: 00633891 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10584: 006338f9 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10585: 0041a499 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10586: 0039818d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10587: 00367bbd 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10588: 002a5071 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10589: 00af5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10590: 00b3f526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10591: 005f3e21 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10591: 005f3e89 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10592: 00b3f03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10593: 006d9cc1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10593: 006d9d29 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10594: 0039a261 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10595: 00ae93d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10596: 007082e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10596: 00708349 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10597: 004c503d 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10598: 006c0749 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10598: 006c07b1 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10599: 00aeb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10600: 004eb559 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10601: 0063d171 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10601: 0063d1d9 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10602: 004cb6d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10603: 00388a75 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10604: 004e81cd 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10605: 00b3dd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10606: 004d9e49 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10607: 005cbb85 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10608: 0071f9c5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10609: 00670a71 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10607: 005cbbed 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10608: 0071fa2d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10609: 00670ad9 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10610: 00ae6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10611: 006ac88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10611: 006ac8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10612: 00290efd 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10613: 009cf7f4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10614: 00b3d998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10615: 002936f1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10616: 00af5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10617: 00b3f330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10618: 006af00d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10618: 006af075 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10619: 00b3e64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10620: 00620069 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10620: 006200d1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10621: 00b3f262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10622: 00b3ef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10623: 00b3ed10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10624: 006d620d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10625: 006a92e1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10624: 006d6275 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10625: 006a9349 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10626: 00b3d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10627: 00b3e2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10628: 00aee824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10629: 00b3db4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10630: 00b3fb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10631: 00b3f4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10632: 00aed558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10633: 00ae9d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10634: 0070f169 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10635: 00636571 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10634: 0070f1d1 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10635: 006365d9 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10636: 00346679 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10637: 00af4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10638: 00b3e7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10639: 00ae23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10640: 004c2129 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10641: 004eba05 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10642: 00610649 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10642: 006106b1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10643: 00b3e118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10644: 00737c75 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10644: 00737cdd 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10645: 005406b9 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10646: 00b3d469 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10647: 002a6a81 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10648: 00b3d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10649: 00540791 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10650: 00b3dc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10651: 006ef851 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10651: 006ef8b9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10652: 00ae7288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10653: 00b3f47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10654: 00b3d414 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10655: 00b3e088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10656: 004e8dc9 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10657: 00aeca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10658: 00540701 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10659: 006ce005 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10659: 006ce06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10660: 009d042c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10661: 004476f9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10662: 00b3e5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10663: 00667055 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10663: 006670bd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10664: 00b3e6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10665: 00aeffb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10666: 00af3ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10667: 00b3edb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10668: 009d04d8 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10669: 00714fe1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10669: 00715049 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10670: 00b3f7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10671: 002e4f39 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10672: 00ae5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10673: 00aed008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10674: 006b640d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10675: 006ccf39 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10674: 006b6475 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10675: 006ccfa1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10676: 00aee8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10677: 00b3de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10678: 00ae1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10679: 00b3ee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10680: 00b3f138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10681: 00aecad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10682: 00b3eebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10683: 00af88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10684: 006a9a3d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10684: 006a9aa5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10685: 00417959 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10686: 0029cc15 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10687: 00b3f4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10688: 0048827d 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10689: 004ea219 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10690: 00af7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10691: 00540749 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10692: 006364a1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10692: 00636509 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10693: 00af26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10694: 00aeab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10695: 00b3deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10696: 00448345 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10697: 0047d9a9 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10698: 00aeef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10699: 00b3e99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10700: 004d9cd1 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10701: 00ae2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10702: 006aa465 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10703: 006b9519 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10702: 006aa4cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10703: 006b9581 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10704: 00b3dce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10705: 0072029d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10706: 006ad4f9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10705: 00720305 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10706: 006ad561 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10707: 002c7f05 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10708: 007287a5 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10708: 0072880d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10709: 004b9599 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10710: 00a35750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10711: 00aebd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10712: 0046b975 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10713: 0042e9d5 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10714: 004b9849 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10715: 00b3d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10716: 00707285 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10716: 007072ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10717: 00ae7c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10718: 004d5de9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10719: 002a722d 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10720: 00b3f170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10721: 0070dedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10721: 0070df45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10722: 0042e795 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10723: 008f2878 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10724: 006cb72d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10723: 008f28e0 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10724: 006cb795 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10725: 0047bad9 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10726: 00631b15 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10726: 00631b7d 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10727: 009d02e4 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10728: 00af9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10729: 00b3f28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10730: 00b3fd60 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10731: 00af26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10732: 002f1a55 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10733: 00aed8e0 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10739,550 +10739,550 @@ │ │ │ │ 10735: 00b3fac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10736: 0044fef5 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10737: 00ae32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10738: 00556151 280 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10739: 00492151 22 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10740: 004b917d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10741: 00a0f254 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ - 10742: 005a74f5 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10742: 005a755d 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10743: 002a5235 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10744: 004879bd 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10745: 00b3dc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10746: 0042ff81 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10747: 00b3d9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10748: 006febdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10749: 00631815 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10748: 006fec45 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10749: 0063187d 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10750: 00ae3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10751: 00af3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10752: 008d2f00 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10752: 008d2f68 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10753: 00ae9290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10754: 00af2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10755: 00296149 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10756: 00b3fdb0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10757: 0071ef21 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10757: 0071ef89 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10758: 00367241 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10759: 005dbaad 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10760: 006d75e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10759: 005dbb15 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10760: 006d7651 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10761: 00b3f486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10762: 006bbff9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10762: 006bc061 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10763: 004a8635 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10764: 00a110e4 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10765: 00291021 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10766: 00af32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10767: 00b3deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10768: 00ae3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10769: 006e1f31 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10769: 006e1f99 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10770: 00af6a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10771: 00717bcd 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10771: 00717c35 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10772: 00556269 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10773: 006e5a49 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10773: 006e5ab1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10774: 00b3e85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10775: 006986d9 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10776: 005f40a5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10775: 00698741 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10776: 005f410d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10777: 00b3e8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 10778: 008f1378 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10778: 008f13e0 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10779: 00498fad 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10780: 00b3da04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10781: 00466e81 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10782: 00b1c058 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10783: 00424339 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10784: 00b3d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10785: 002d8ec5 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10786: 00ae96b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10787: 006ba22d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10787: 006ba295 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10788: 00af1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10789: 00b3d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10790: 00aed4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10791: 0041ac21 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10792: 002d33ad 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10793: 0066c715 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10793: 0066c77d 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10794: 004a5149 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10795: 00322b69 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10796: 00a00604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10797: 0073e7b1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10797: 0073e819 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10798: 00af15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10799: 00a54128 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10800: 00b3df5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10801: 00b3d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10802: 006bffa9 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10802: 006c0011 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10803: 00af971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10804: 00a541ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10805: 00b3d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10806: 004db7b1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10807: 00af5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10808: 006a82ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10808: 006a8355 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10809: 00b3d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10810: 009d0b8c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10811: 006f4019 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10811: 006f4081 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10812: 004f62e9 150 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10813: 00b3d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10814: 00af8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10815: 004a40cd 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10816: 00b3d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10817: 00af2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10818: 00a540a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10819: 009cd334 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10820: 00b3de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10821: 00b3f0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10822: 004da4dd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10823: 004dc041 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10824: 00af4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10825: 0047e50d 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10826: 0069fd39 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10826: 0069fda1 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10827: 0055e645 48 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10828: 006ce391 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10828: 006ce3f9 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10829: 00b3f9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10830: 003f4571 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10831: 006ee571 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10831: 006ee5d9 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10832: 00a04900 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10833: 00aeda04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10834: 00457f1d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10835: 004d9d7d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10836: 0054c4c9 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10837: 00af5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10838: 004124b9 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10839: 005c99cd 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10839: 005c9a35 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10840: 00b3dbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10841: 006e5f5d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10841: 006e5fc5 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10842: 00af3760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10843: 002f4cc1 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10844: 005e0d29 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10845: 00712d91 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10844: 005e0d91 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10845: 00712df9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10846: 0055bf61 318 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10847: 00b3ead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10848: 00b3ec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10849: 00a383a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10850: 00a08d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10851: 00af2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10852: 00a3821c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10853: 0055c0a9 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10854: 00ae1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10855: 006b3755 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10855: 006b37bd 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10856: 00af03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10857: 003f043d 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10858: 00aed628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10859: 00ae21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10860: 00b3f82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10861: 005a2589 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10861: 005a25f1 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10862: 003fa475 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10863: 00a38324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10864: 0055c0a1 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ 10865: 00ae1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10866: 0069127d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10867: 007265b1 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10866: 006912e5 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10867: 00726619 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10868: 0054c60d 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10869: 004f2379 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10870: 006c7c29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10871: 006dacb1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10872: 006ed9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10873: 0062021d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10870: 006c7c91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10871: 006dad19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10872: 006eda21 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10873: 00620285 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10874: 00ae3580 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10875: 0041b785 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10876: 00a08504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10877: 00af0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10878: 00461e0d 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10879: 00ae3490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10880: 00b3ea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10881: 00a382a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10882: 0055c0a5 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10883: 00af5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10884: 00b3f6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10885: 00aea280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10886: 0064b5f9 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10886: 0064b661 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10887: 00ae57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10888: 00328815 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10889: 00ae3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10890: 0046b111 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10891: 00b3f73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10892: 006fb57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10892: 006fb5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10893: 00b3ede4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10894: 00b3e8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 10895: 00698c91 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10896: 005e5355 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10897: 0060b265 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10895: 00698cf9 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10896: 005e53bd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10897: 0060b2cd 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10898: 00af0b88 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10899: 00b3f4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10900: 00432109 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10901: 008e4774 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10901: 008e47dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10902: 00a0dd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10903: 004ed6b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10904: 00aef364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10905: 00af3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10906: 00ae83a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10907: 002f9ee1 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10908: 004a6145 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10909: 006f0a45 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10909: 006f0aad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10910: 00b3e35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10911: 0070f941 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10911: 0070f9a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10912: 002a7a75 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10913: 006ce07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10914: 006ad265 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10915: 00616259 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10913: 006ce0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10914: 006ad2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10915: 006162c1 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10916: 00af9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10917: 00386351 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10918: 0073c919 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10918: 0073c981 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10919: 00b3ee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10920: 006ae269 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10920: 006ae2d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10921: 009cda8c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10922: 00ae1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10923: 0071e1d5 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10923: 0071e23d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10924: 00af5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10925: 00721bad 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10925: 00721c15 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10926: 00af1590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10927: 00aeec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10928: 00b3ee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10929: 006be5d9 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10929: 006be641 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10930: 00aee4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10931: 00b3eeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10932: 00a5e708 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10933: 00aeb94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10934: 004d3ef9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10935: 005cdd19 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10935: 005cdd81 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10936: 00494109 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10937: 0043b60d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10938: 00615935 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10938: 0061599d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10939: 005443f9 304 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ 10940: 00a0e468 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10941: 002c2479 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10942: 00b3e188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10943: 002d21e5 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10944: 0044c935 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10945: 006cc215 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10946: 006aba05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10945: 006cc27d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10946: 006aba6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10947: 00aeb70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10948: 004d3ec9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10949: 005441c1 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10950: 007139fd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10950: 00713a65 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10951: 00556cd1 248 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10952: 00ae9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10953: 00690fa1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10953: 00691009 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10954: 0048a7a1 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10955: 0043f751 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10956: 00b3e87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10957: 0046cdb5 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10958: 00556fe1 292 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10959: 00af44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10960: 00af86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10961: 006a39b1 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10961: 006a3a19 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10962: 0040b6a5 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10963: 00b3f270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10964: 00af5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10965: 00556dc9 270 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10966: 005b20c9 424 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10966: 005b2131 424 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10967: 00b3d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10968: 002c8015 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10969: 0074dcf1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10970: 005c0625 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10969: 0074dd59 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10970: 005c068d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10971: 005442dd 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10972: 00725b79 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10973: 005cf37d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10972: 00725be1 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10973: 005cf3e5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10974: 0029f8a1 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10975: 00b3d48d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10976: 006bd09d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10976: 006bd105 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10977: 0032f861 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10978: 004b9d41 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10979: 00af3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10980: 002d301d 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10981: 009cf0a8 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10982: 004123bd 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10983: 00711439 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10983: 007114a1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10984: 00a590a8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10985: 00556ed9 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10986: 005d0a99 1636 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10986: 005d0b01 1636 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10987: 00b3e078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10988: 004f006d 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10989: 00a3a8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10990: 00b3f974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10991: 006cf985 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10991: 006cf9ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10992: 00a3a73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10993: 00aed8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10994: 00a338e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10995: 00b3ecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10996: 0062bc41 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10996: 0062bca9 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10997: 00b3e440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10998: 00aeda54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10999: 006d7a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10999: 006d7ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11000: 00b3f392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11001: 006e8841 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11002: 005e5785 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11001: 006e88a9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11002: 005e57ed 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11003: 00a3a844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 11004: 00b3f7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11005: 0043ac9d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11006: 00ae9300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11007: 00b3ebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 11008: 00b3f4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11009: 00364141 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11010: 00a07064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11011: 002992f9 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11012: 0040b325 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11013: 00aebe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11014: 00b3d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11015: 0063fff5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11016: 005ce479 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11017: 00724fad 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11015: 0064005d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11016: 005ce4e1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11017: 00725015 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11018: 002f70f5 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11019: 00b3d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11020: 004520c9 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 11021: 005a7231 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 11021: 005a7299 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 11022: 00af5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11023: 00b3f6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11024: 00af6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11025: 00aea250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11026: 0072edad 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11026: 0072ee15 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11027: 00a33968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 11028: 00a3a7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 11029: 00af71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11030: 006d8ccd 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11030: 006d8d35 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11031: 00b3e266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11032: 00ae4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 11033: 0060db75 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11034: 00728419 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11033: 0060dbdd 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11034: 00728481 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11035: 004d99fd 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11036: 0043402d 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11037: 00ae18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11038: 0047a311 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11039: 005f8b41 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11039: 005f8ba9 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11040: 00a55c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 11041: 00a554c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 11042: 0034688d 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11043: 00b3d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11044: 00b3db84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11045: 00af4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 11046: 005cefa5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11046: 005cf00d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11047: 00b3d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11048: 002ff6a1 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11049: 00a55754 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 11050: 00ae4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11051: 00386171 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11052: 00b3e8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11053: 005f8065 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11053: 005f80cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11054: 00ae7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11055: 0071f115 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 11056: 006cb9d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11055: 0071f17d 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11056: 006cba39 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11057: 004ed479 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11058: 007514c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11058: 00751529 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11059: 00b3e44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11060: 0046cb75 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11061: 004123dd 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11062: 00af933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11063: 00b3e3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11064: 0046cd49 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11065: 00af2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11066: 00b3e594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11067: 00a5522c 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 11068: 00b3ee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11069: 00b3d486 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ - 11070: 0070147d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11070: 007014e5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11071: 002f606d 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11072: 006c3125 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11072: 006c318d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11073: 004ec4dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11074: 00b3d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11075: 005d287d 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11075: 005d28e5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11076: 003a2c01 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11077: 00b3e6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11078: 00ae2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11079: 0042e0b5 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11080: 00b3e61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11081: 006d80b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11082: 005ce1a5 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11081: 006d8119 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11082: 005ce20d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11083: 00af54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11084: 00af35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11085: 002cfb3d 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11086: 005f9749 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11087: 007114fd 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11086: 005f97b1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11087: 00711565 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11088: 00aec25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11089: 004ea6f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11090: 00b3eeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11091: 00b3f5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11092: 00af4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11093: 00b3f10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11094: 00b3d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11095: 0074f2b1 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11095: 0074f319 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11096: 00b3d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11097: 006c4ded 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11097: 006c4e55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11098: 00b3f866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11099: 00af5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11100: 00738665 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11100: 007386cd 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11101: 002d0375 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11102: 007384a9 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11103: 006aebd1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11104: 006d7c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11102: 00738511 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11103: 006aec39 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11104: 006d7ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11105: 00a06fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11106: 00ae2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11107: 002f4ea1 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11108: 005106f5 116 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 11109: 00b3e4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11110: 00b3e014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 11111: 0074d0c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11111: 0074d131 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11112: 00b3da3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11113: 004c1089 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11114: 006c0085 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11114: 006c00ed 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11115: 00b3f38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11116: 00af2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11117: 00aefc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11118: 008e4738 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11119: 0073b0dd 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11118: 008e47a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11119: 0073b145 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11120: 00b3d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11121: 00a312bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 11122: 00af96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 11123: 002ae1a5 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11124: 00b3e854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 11125: 00b3dfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11126: 00ae6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11127: 0061399d 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11127: 00613a05 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11128: 00af57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11129: 00ae19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 11130: 006d99a5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11130: 006d9a0d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11131: 0034232d 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11132: 00ae9730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11133: 006d0485 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11133: 006d04ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11134: 0043b301 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11135: 00b3f372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11136: 0073a445 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11136: 0073a4ad 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11137: 00b3ea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11138: 006f4141 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11138: 006f41a9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11139: 00b3e8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 11140: 005f87c1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11140: 005f8829 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11141: 00b3db64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11142: 005f31d5 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11143: 007079a1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11142: 005f323d 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11143: 00707a09 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11144: 00b3e070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11145: 00384b7d 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11146: 00ae8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11147: 009cd3e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11148: 0043badd 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11149: 00b3f10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11150: 009ccfa4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11151: 00389f51 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11152: 00af6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11153: 00710a5d 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11153: 00710ac5 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11154: 00b3def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11155: 005eee45 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11155: 005eeead 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11156: 00b3f1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11157: 00aec3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11158: 00aed578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11159: 00af947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11160: 002d9761 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11161: 006184b5 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11161: 0061851d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11162: 002f0745 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11163: 004a9009 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11164: 00269e9d 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11165: 006cd855 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11165: 006cd8bd 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11166: 00b3d378 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11167: 00aea9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11168: 00b3e8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11169: 006bf905 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11169: 006bf96d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11170: 0044f919 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11171: 00af39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11172: 00af9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11173: 003568c9 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 11174: 007009b1 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11175: 006a53dd 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11174: 00700a19 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11175: 006a5445 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11176: 00b3ebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11177: 00b3f2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11178: 005c2a95 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11179: 007549fd 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11178: 005c2afd 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11179: 00754a65 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11180: 00ae2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11181: 00b3dce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11182: 0042e725 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 11183: 006d0079 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11183: 006d00e1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11184: 005348f9 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 11185: 00548e05 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 11186: 00b3d404 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11187: 00743ed1 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 11188: 005a6429 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 11187: 00743f39 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11188: 005a6491 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 11189: 00b3dd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11190: 00b3d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11191: 005349d1 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 11192: 00300b49 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11193: 005a62d9 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 11194: 00632ef1 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11193: 005a6341 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 11194: 00632f59 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11195: 003bb2a5 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11196: 00af5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11197: 00548bb9 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 11198: 004f10f9 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11199: 00b3e3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11200: 00b3f9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11201: 00534941 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 11202: 00ae36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11203: 006e5139 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11203: 006e51a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11204: 00aee494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11205: 00ae96c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11206: 00b3df1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11207: 00b3def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 11208: 00743291 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11208: 007432f9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11209: 004800c9 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11210: 002d0bed 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11211: 00493019 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11212: 00af3d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11213: 00381a7d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11214: 00b3ed90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11215: 0091cbc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11216: 00aeb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11217: 00a06454 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11218: 00ae97d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11219: 006fcdad 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11219: 006fce15 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11220: 002a7855 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11221: 002c2a79 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11222: 005f595d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11222: 005f59c5 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11223: 00548cdd 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11224: 00534989 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11225: 005e5f91 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11225: 005e5ff9 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11226: 00ae661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11227: 007112b9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11227: 00711321 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11228: 004efd85 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11229: 00490af9 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11230: 006bf5b1 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11230: 006bf619 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11231: 0050e469 468 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11232: 002c8c75 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11233: 00af3c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11234: 00b3e4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11235: 00b3e996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11236: 00af8270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11237: 00a0f2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11238: 0066c7a1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11239: 005ce425 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11238: 0066c809 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11239: 005ce48d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11240: 00af9f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11241: 004bf2bd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11242: 00614bf9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11242: 00614c61 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11243: 0044ac9d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11244: 00b3e224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11245: 00631ddd 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11246: 005dba9d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11245: 00631e45 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11246: 005dbb05 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11247: 00af4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11248: 00268c91 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11249: 0072d0e5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11250: 0073d9b9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11249: 0072d14d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11250: 0073da21 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11251: 00a06f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11252: 00aebb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11253: 00b400f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11254: 00b3da0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11255: 00af2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11256: 00b3ed1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11257: 002c23f9 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11258: 0032fbd9 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11259: 005d3195 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11259: 005d31fd 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11260: 00ae603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11261: 0065e64d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11261: 0065e6b5 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11262: 00ae7e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11263: 00b3f5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11264: 00b3e1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11265: 00af2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11266: 00607069 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11266: 006070d1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11267: 004c1459 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11268: 00b3d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11269: 006a8c95 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11269: 006a8cfd 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11270: 00aef274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11271: 002f6f61 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11272: 00aeae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11273: 00af2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11274: 003f353d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11275: 005e0921 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11275: 005e0989 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11276: 00b3db7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11277: 006a15d1 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11277: 006a1639 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11278: 004cba01 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11279: 00aec54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11280: 00b3f4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11281: 00b3e6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11282: 00471a5d 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 11283: 00ae6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11284: 00430e5d 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ @@ -11297,78 +11297,78 @@ │ │ │ │ 11293: 00a36a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11294: 00556385 274 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11295: 00b3e880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11296: 0029aab9 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11297: 00a093f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11298: 009ccf54 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11299: 00b3ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11300: 00669a49 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11300: 00669ab1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11301: 00b1ae44 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11302: 009ccf2c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11303: 00b3f844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11304: 00aee314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11305: 00ae90a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11306: 00b3f2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11307: 0063d845 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11307: 0063d8ad 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11308: 00b3e3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11309: 00b3ecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11310: 00af5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11311: 003854c1 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11312: 00aefbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11313: 0070e56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11313: 0070e5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11314: 00ae2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11315: 00b3d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11316: 00b3f34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11317: 00669f71 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11317: 00669fd9 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11318: 00ae3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11319: 00429ce1 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11320: 00b3fab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11321: 0047ec99 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11322: 005c2a99 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11322: 005c2b01 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11323: 004a2c39 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11324: 00b3e932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11325: 00b3f8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11326: 00af0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11327: 00b3e51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11328: 00af1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11329: 00b3ed1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11330: 006d1b2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11331: 006bcf3d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11330: 006d1b95 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11331: 006bcfa5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11332: 00b3f8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11333: 006abf2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11333: 006abf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11334: 00b3f0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11335: 00aea2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11336: 002c9cc9 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11337: 0071d819 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11337: 0071d881 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11338: 00af9fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11339: 00aec42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11340: 00b3d49d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11341: 00b3f2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11342: 005c8c75 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11343: 007515b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11342: 005c8cdd 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11343: 00751619 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11344: 00aeffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11345: 006d8231 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11345: 006d8299 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11346: 00b3efba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11347: 00af58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11348: 0040a335 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11349: 00b3dff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11350: 00af1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11351: 006f2e11 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11352: 006b5061 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11351: 006f2e79 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11352: 006b50c9 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11353: 002b4401 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11354: 00ae2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11355: 003855a1 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11356: 00712931 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11356: 00712999 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11357: 002a5b99 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11358: 002da18d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11359: 00ae37a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11360: 00b3d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11361: 00346675 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11362: 0042ebed 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11363: 0061f2fd 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11363: 0061f365 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11364: 00ae4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11365: 00b3eb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11366: 00a3e288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11367: 0052fe2d 520 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11368: 00ae2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11369: 00aec19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11370: 00af4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ @@ -11385,81 +11385,81 @@ │ │ │ │ 11381: 0053e9c1 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11382: 00a4316c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11383: 00a4eea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ 11384: 004c25e1 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11385: 00ae4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11386: 00b3e7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11387: 0053e931 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11388: 005e3ab5 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11388: 005e3b1d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11389: 00b3f094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11390: 004a8d71 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11391: 00a43274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11392: 00330ddd 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11393: 00509ae5 154 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11394: 00a4efb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11395: 00620ac5 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11395: 00620b2d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11396: 004eaded 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11397: 00ae8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11398: 004eca09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11399: 004f5119 136 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11400: 00ae1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11401: 00aed788 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11402: 004920b9 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11403: 006c93e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11404: 006acc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11403: 006c944d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11404: 006accb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11405: 00b3f31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11406: 006d94ed 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11406: 006d9555 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11407: 00b3e9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11408: 004f8e91 180 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11409: 006fa345 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11409: 006fa3ad 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11410: 004a5b61 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11411: 003cf30d 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11412: 00af2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11413: 00710599 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11413: 00710601 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11414: 00b3e390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11415: 0053e979 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11416: 00aee764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11417: 0044d8b1 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11418: 00b3f906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11419: 006c774d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11419: 006c77b5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11420: 00b3d9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11421: 00a431f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11422: 00a4ef2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11423: 00540479 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11424: 00b3f72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11425: 009cf890 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11426: 00b3f68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11427: 00aebd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11428: 00540551 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11429: 003666b5 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11430: 00724715 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11430: 0072477d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11431: 004d9f79 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11432: 00ae4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11433: 005404c1 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11434: 006fc1fd 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11434: 006fc265 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11435: 00268ce1 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11436: 00740c6d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11436: 00740cd5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11437: 00b3d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11438: 00b3de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11439: 00aec59c 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11440: 00ae1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11441: 00631965 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11442: 0071f9f5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11441: 006319cd 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11442: 0071fa5d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11443: 00b3fac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11444: 00a3ca4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11445: 006cdae9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11446: 006cf409 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11445: 006cdb51 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11446: 006cf471 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11447: 002a2861 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11448: 006fbc51 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11448: 006fbcb9 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11449: 00aeafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11450: 00b3e400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11451: 00b3eb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11452: 005e2cd5 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11452: 005e2d3d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11453: 00a3c8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11454: 0062aecd 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11454: 0062af35 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11455: 00384f5d 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11456: 00ae9f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11457: 00af55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11458: 00a55a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11459: 00b1b860 20 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11460: 00540509 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11461: 00b1b878 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11468,34 +11468,34 @@ │ │ │ │ 11464: 0091ce28 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11465: 00ae9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11466: 00a55b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11467: 00aebc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11468: 00b3f97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11469: 00ae7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11470: 00a58ff4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11471: 00704751 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11471: 007047b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11472: 00aece48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11473: 00af2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11474: 004a673d 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11475: 0051b8f9 128 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11476: 00471329 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11477: 00b3e98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11478: 006a1565 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11478: 006a15cd 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11479: 00b3ed02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11480: 00a55964 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11481: 0051b979 72 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11482: 003927f9 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11483: 0074d395 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11483: 0074d3fd 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11484: 00b3d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11485: 00ae4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11486: 00a3c944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11487: 00ae8514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11488: 00b3f398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11489: 00ae5ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11490: 006b9441 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11490: 006b94a9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11491: 00ae8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11492: 002cff4d 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11493: 00aebcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11494: 00b3d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11495: 0046d701 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11496: 004db5a1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11497: 00af9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11505,199 +11505,199 @@ │ │ │ │ 11501: 00b1b824 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11502: 00b3f564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11503: 00453311 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11504: 00299781 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11505: 004a44cd 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11506: 0091cb98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ 11507: 005596b9 242 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11508: 007455f5 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11508: 0074565d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11509: 00b3f032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11510: 00ae3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11511: 0071ed85 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11511: 0071eded 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11512: 00444b45 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11513: 0041b62d 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11514: 00b3de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11515: 00b3eebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11516: 005c072d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11516: 005c0795 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11517: 00b3ee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11518: 002d3f91 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11519: 002a0491 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11520: 0063b2e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11520: 0063b349 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11521: 00af8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11522: 00b3df7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11523: 004921a1 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11524: 006cf66d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11524: 006cf6d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11525: 00b3d449 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11526: 005597ad 248 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11527: 00ae4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11528: 00728889 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11528: 007288f1 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11529: 00ae6838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11530: 00b3d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11531: 006b2f39 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11531: 006b2fa1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11532: 00b3f8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11533: 0041084d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11534: 004d9ff1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11535: 00b40090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11536: 00af3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11537: 00ae5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11538: 0073ca81 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11538: 0073cae9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11539: 00455a9d 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11540: 004eab8d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11541: 004436ad 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11542: 00b3e844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11543: 0046d64d 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11544: 00322a4d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11545: 005de8e9 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11545: 005de951 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11546: 003d077d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11547: 006049d1 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11547: 00604a39 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11548: 00ae6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11549: 00b3e6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11550: 00ae8324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11551: 00af6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11552: 009cf1a4 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11553: 00af7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11554: 003cd8e9 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11555: 005f9fed 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11555: 005fa055 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11556: 00b3d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11557: 006b11a5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11557: 006b120d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11558: 00ae631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11559: 00aece88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11560: 005dea35 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11560: 005dea9d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11561: 00b3da88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11562: 00af5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11563: 004ec709 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11564: 00b3d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11565: 00665665 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11566: 00748151 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11565: 006656cd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11566: 007481b9 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11567: 00b3fa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11568: 006ba159 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11568: 006ba1c1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11569: 00ae1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11570: 002fc499 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11571: 002cf8d9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11572: 0055c245 400 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11573: 0055c63d 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11574: 00ae4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11575: 0063ce6d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11575: 0063ced5 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11576: 00b3dbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11577: 005f8be9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11577: 005f8c51 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11578: 00b3d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11579: 00b3f9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11580: 0055c3d5 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11581: 00aeed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11582: 00aebadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11583: 00aef314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11584: 00a319f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11585: 005db7cd 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11585: 005db835 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11586: 00b3dbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11587: 00b3f6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11588: 00ae9b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11589: 0047bd5d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11590: 004e0029 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11591: 00a00008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11592: 004e0085 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11593: 00b3d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11594: 002f729d 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11595: 0044f151 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11596: 00b3dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11597: 0036ace1 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11598: 006d2ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11599: 006d8979 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11598: 006d3065 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11599: 006d89e1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11600: 00b3f044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11601: 0055c509 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11602: 0046742d 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11603: 00b3dc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11604: 00ae60cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11605: 00af98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11606: 006bdc95 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11606: 006bdcfd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11607: 00aeb03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11608: 00b3e2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11609: 002bea39 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11610: 00b3da4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11611: 00b3eca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11612: 006a8f5d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11613: 008d0aa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11612: 006a8fc5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11613: 008d0b10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11614: 00b3f1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11615: 00b3fb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11616: 005f30d1 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11616: 005f3139 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11617: 00446a5d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11618: 00620d9d 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11618: 00620e05 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11619: 00b3d996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11620: 00664c75 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11620: 00664cdd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11621: 005427c9 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11622: 00ae4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11623: 005428a1 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11624: 00af0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11625: 005f5379 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11626: 006e292d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11625: 005f53e1 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11626: 006e2995 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11627: 00542811 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ - 11628: 0061dc2d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11628: 0061dc95 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11629: 00b3e38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11630: 006acaa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11631: 006d29fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11630: 006acb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11631: 006d2a65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11632: 0029ce99 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11633: 0073dbb1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11634: 006faf95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11633: 0073dc19 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11634: 006faffd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11635: 0046ce45 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11636: 006b098d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11636: 006b09f5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11637: 002984f5 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11638: 0032886d 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11639: 008cedf0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11639: 008cee58 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11640: 005585b9 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11641: 005e4add 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11641: 005e4b45 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11642: 00ae37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11643: 0047f1a1 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11644: 00aefa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11645: 005eee25 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11646: 006efbd9 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11645: 005eee8d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11646: 006efc41 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11647: 00af944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11648: 00b3d441 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11649: 006acae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11649: 006acb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11650: 005586bd 250 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11651: 006d5dd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11651: 006d5e3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11652: 00ae8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11653: 00af95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11654: 00615809 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11654: 00615871 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11655: 00afa0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11656: 00b3d466 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11657: 00ae4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11658: 0048844d 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11659: 00542859 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11660: 0046ab29 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11661: 006a8e9d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11662: 00731681 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11663: 005bf861 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11664: 006b3d5d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11661: 006a8f05 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11662: 007316e9 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11663: 005bf8c9 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11664: 006b3dc5 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11665: 00af1480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11666: 00aeb4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11667: 00af7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11668: 002f7339 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11669: 00b3ea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11670: 00a32af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11671: 00aed830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11672: 00a35bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11673: 00745001 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11673: 00745069 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11674: 009d6e58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11675: 002b80c9 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11676: 002bd249 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11677: 00b3dca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11678: 005587b9 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11679: 00af09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11680: 0061c8d1 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11680: 0061c939 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11681: 0034ea81 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11682: 00730781 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11682: 007307e9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11683: 00b3e9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11684: 0029e18d 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11685: 006d5c91 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11685: 006d5cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11686: 00af8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11687: 00ae65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11688: 0045d9d1 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11689: 00b3ee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11690: 0073b0ed 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11690: 0073b155 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11691: 00af1770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11692: 0072a281 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11692: 0072a2e9 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11693: 0048d501 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11694: 00a0ddb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11695: 00b3f088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11696: 00b40142 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11697: 00af6b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11698: 004f2d0d 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11699: 00a506e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ @@ -11711,530 +11711,530 @@ │ │ │ │ 11707: 00b3f676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11708: 00a50660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11709: 00291a9d 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11710: 00ae64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11711: 00b400b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11712: 00b3e2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11713: 00b3e61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11714: 006ed88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11714: 006ed8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11715: 003f19c9 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11716: 00614fcd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11717: 006c8f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11716: 00615035 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11717: 006c8fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11718: 00a0b894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11719: 004d3b1d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11720: 00b3f8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11721: 009cfb38 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11722: 0071edc9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11723: 0063b1c9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11722: 0071ee31 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11723: 0063b231 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11724: 00a505dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11725: 004e1545 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11726: 003f3049 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11727: 00b3db6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11728: 00a0e4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11729: 00298add 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11730: 00b3fd70 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11731: 00b3f944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11732: 00661af1 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11732: 00661b59 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11733: 004e8bfd 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11734: 005bad4d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11735: 007105fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11734: 005badb5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11735: 00710665 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11736: 00a3b6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ 11737: 00441b85 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11738: 00620d29 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11738: 00620d91 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11739: 00b3d98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11740: 00ae7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11741: 00aeb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11742: 00a3b7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11743: 00530df1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11744: 00b3f110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11745: 00af0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11746: 005e2fcd 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11746: 005e3035 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11747: 003fb805 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11748: 004477f9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11749: 00530e39 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11750: 0038f069 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11751: 009cf808 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11752: 00b3e096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11753: 004c3d01 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11754: 005e6449 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11754: 005e64b1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11755: 00ae21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11756: 00336c99 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11757: 009c28dc 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11758: 00b3f11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11759: 00b3ea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11760: 00b3ec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11761: 00aeac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11762: 003fb905 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11763: 00447281 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11764: 00a3b738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ - 11765: 007500b1 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11765: 00750119 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11766: 00ae617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11767: 009c8c68 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11768: 00af94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11769: 00af7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11770: 00530e81 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ - 11771: 005c2a21 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11771: 005c2a89 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11772: 00b3f41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11773: 00b3f6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11774: 00b3db8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11775: 00b3f482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11776: 0046d755 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11777: 003fb879 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11778: 0044d79d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11779: 002a6e45 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11780: 004e5db5 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11781: 00af948c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11782: 004eaacd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11783: 0039596d 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11784: 0073dad5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11784: 0073db3d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11785: 00ae645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11786: 00b3efbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11787: 00b40110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11788: 0074bd05 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11788: 0074bd6d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11789: 00aecf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11790: 0043a2ed 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11791: 00a49e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11792: 00730959 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11793: 00698b39 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11792: 007309c1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11793: 00698ba1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11794: 00b3f086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11795: 004f12ad 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11796: 00af86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11797: 005dbab5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11798: 006eb92d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11797: 005dbb1d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11798: 006eb995 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11799: 00aee6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11800: 00a49db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11801: 007477e9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11801: 00747851 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11802: 00b3dd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11803: 00b3d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11804: 00ae51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11805: 009cf62c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11806: 0044e1d1 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11807: 00af1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11808: 0053f669 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11809: 00b3ef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11810: 006da7c5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11810: 006da82d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11811: 00af1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11812: 0053f741 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11813: 00b3f534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11814: 00af93e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11815: 006cb499 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11815: 006cb501 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11816: 00b3e7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11817: 00aed1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11818: 0053f6b1 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11819: 00a49d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11820: 00af7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11821: 00740f85 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11821: 00740fed 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11822: 00ae7c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11823: 00504ddd 288 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11824: 006d3039 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11825: 006c7b6d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11824: 006d30a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11825: 006c7bd5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11826: 00a01100 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11827: 0045e0cd 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11828: 00b3e906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11829: 0053f6f9 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11830: 00b3d49a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11831: 0070e009 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11831: 0070e071 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11832: 00ae52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11833: 002a078d 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11834: 004dc981 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11835: 00492b09 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11836: 0054b625 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11837: 00ae7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11838: 00ae4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11839: 00b3f6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11840: 00ae4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11841: 0042f405 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11842: 004e07ad 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11843: 005e3df1 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11843: 005e3e59 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11844: 00b3f7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11845: 00aeb3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11846: 00ae3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11847: 00b400a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11848: 003a2855 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11849: 00b3e36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11850: 00ae43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11851: 00ae3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11852: 00295781 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11853: 0054b4e5 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11854: 00af85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11855: 004ead0d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11856: 00ae4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11857: 0074def9 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11857: 0074df61 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11858: 00af14c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11859: 00b3d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11860: 00859df4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11860: 00859e5c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11861: 00ae7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11862: 00299045 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11863: 004d4929 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11864: 00ae16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11865: 00ae3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11866: 00aedc94 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11867: 005a3e35 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11868: 005e0f15 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11867: 005a3e9d 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11868: 005e0f7d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11869: 0050d261 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11870: 00b3e582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11871: 00738a65 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11872: 005a41b9 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11871: 00738acd 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11872: 005a4221 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11873: 00aed458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11874: 00a4f454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11875: 00a4f2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11876: 00b3ee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11877: 0029c999 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11878: 009d04a4 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11879: 00aec1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11880: 005a3f71 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11880: 005a3fd9 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11881: 00b3f5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11882: 00af28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11883: 0087b210 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11883: 0087b278 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11884: 00b3f80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11885: 00a4f3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11886: 00391f31 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11887: 004c5be1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11888: 006fc8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11888: 006fc909 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11889: 00b3f11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11890: 0087b208 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11891: 006f5815 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11890: 0087b270 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11891: 006f587d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11892: 004c3de5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11893: 00aec22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11894: 0048d551 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11895: 0044f5e5 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11896: 005a4095 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11896: 005a40fd 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11897: 0041620d 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11898: 00b3d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11899: 00631afd 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11899: 00631b65 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11900: 00b3f212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11901: 00af1720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11902: 00b3ea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11903: 00aeab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11904: 00491f51 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11905: 00527349 1520 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11906: 00b3d1d0 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11907: 00a4f34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11908: 006b81e5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11908: 006b824d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11909: 004f8751 128 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11910: 002f3469 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11911: 00afa4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11912: 00b3eff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11913: 00b3ee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11914: 005f98cd 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11914: 005f9935 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11915: 0043b711 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11916: 007188d1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11917: 0074bad9 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11916: 00718939 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11917: 0074bb41 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11918: 00af41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11919: 00ae8394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11920: 0061cf65 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11921: 006d9421 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11920: 0061cfcd 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11921: 006d9489 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11922: 00b3e7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11923: 00b3e1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11924: 00ae602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11925: 00638391 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11925: 006383f9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11926: 00b3e6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11927: 00b3d9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11928: 00af2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11929: 00b3ddc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11930: 006b45fd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11930: 006b4665 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11931: 002a106d 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11932: 00aeffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11933: 0063aa31 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11933: 0063aa99 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11934: 00b3d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11935: 004e041d 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11936: 00b3d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11937: 00af1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11938: 0026a855 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11939: 00b3ebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11940: 0064c06d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11940: 0064c0d5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11941: 00ae5d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11942: 00af95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11943: 006b39f5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11943: 006b3a5d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11944: 0053064d 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11945: 00af4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11946: 00af4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11947: 00aec16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11948: 00ae4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11949: 00aedbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11950: 006d7625 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11950: 006d768d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11951: 00530725 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11952: 006ba9a9 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11952: 006baa11 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11953: 00b3cf89 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11954: 00b3ebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11955: 00af658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11956: 005d34fd 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11956: 005d3565 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11957: 00b3f37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11958: 00530695 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ - 11959: 0074d269 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11959: 0074d2d1 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11960: 00518a25 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11961: 00af4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11962: 00af0770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11963: 00b3e1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11964: 00a0eeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11965: 0036a719 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11966: 006c42f9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11966: 006c4361 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11967: 009efe68 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11968: 006b2a4d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11968: 006b2ab5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11969: 00b3e8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11970: 00a00edc 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11971: 00a00f3c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11972: 005306dd 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11973: 00a00f4c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11974: 004e0259 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11975: 004f1245 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11976: 005f5355 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11976: 005f53bd 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11977: 005598a5 242 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11978: 00ae9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11979: 00272729 444 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11980: 00b3df8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11981: 00b3ec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11982: 00af5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11983: 00af5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11984: 00aeb2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11985: 0045dbbd 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11986: 00b3dcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11987: 00aed5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11988: 00a0f35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11989: 0074f351 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11990: 0074cfc9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11991: 006ab9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11992: 005ce13d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11993: 007153a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11994: 006b5469 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11989: 0074f3b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11990: 0074d031 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11991: 006aba31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11992: 005ce1a5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11993: 00715411 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11994: 006b54d1 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11995: 00ae44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11996: 00b3e8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11997: 00559999 248 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11998: 005a33d9 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11999: 00631c8d 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11998: 005a3441 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11999: 00631cf5 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12000: 00aeff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12001: 00b3d9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12002: 006b6a91 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12003: 00682241 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 12004: 006d4f75 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12002: 006b6af9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12003: 006822a9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12004: 006d4fdd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12005: 00ae4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 12006: 005a3421 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 12006: 005a3489 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 12007: 00ae7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12008: 0073c419 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12008: 0073c481 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12009: 00295841 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12010: 00ae3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12011: 00b3dd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12012: 002a158d 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12013: 00385bbd 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12014: 00b3f6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12015: 009c568c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12016: 002f9ed9 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12017: 00b3d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12018: 00b3f30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12019: 00b3d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12020: 00ae4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 12021: 00721b4d 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12021: 00721bb5 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12022: 00af6fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12023: 00b3fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12024: 00ae3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12025: 00381b85 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 12026: 00b3db70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12027: 00b3eb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12028: 00755c2d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12028: 00755c95 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12029: 00af3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12030: 00a08ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12031: 00ae5ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12032: 00af25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12033: 009cf388 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12034: 00a51e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 12035: 006eb981 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12036: 00698759 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12035: 006eb9e9 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12036: 006987c1 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12037: 00ae67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12038: 00b3dd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12039: 00838970 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 12040: 005f9a15 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12039: 008389d8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12040: 005f9a7d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12041: 0044154d 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 12042: 00b3f29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12043: 008e4794 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12044: 006cf775 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12043: 008e47fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12044: 006cf7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12045: 00b3dd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12046: 00afa554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12047: 005eb4a1 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12047: 005eb509 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12048: 00af44e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 12049: 00b3d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12050: 00af0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12051: 003003c1 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12052: 006eb5b9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12052: 006eb621 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12053: 00388f35 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12054: 00a3fac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ 12055: 004e251d 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12056: 00a3f938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 12057: 00af9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12058: 006d411d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12058: 006d4185 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12059: 0046fcdd 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12060: 00ae9510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12061: 005df535 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12061: 005df59d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12062: 00b3e5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12063: 00b3ef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12064: 006f2675 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12064: 006f26dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12065: 00466f55 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12066: 00b34f20 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12067: 00a3fa40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 12068: 00b3d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12069: 004d6389 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12070: 00b3f288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12071: 00415985 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 12072: 00b3f156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12073: 00b3f6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12074: 00af748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12075: 0061dc9d 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12075: 0061dd05 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12076: 00b3e3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 12077: 00ae7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12078: 00b3ebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12079: 006c909d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12079: 006c9105 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12080: 00af1610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12081: 00af9c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12082: 004d38e1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12083: 00633b61 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12083: 00633bc9 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12084: 00af8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12085: 0026a989 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 12086: 00a3f9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 12087: 00367109 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12088: 006c71a5 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12088: 006c720d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12089: 0051c835 108 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ 12090: 004c5b39 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12091: 00b3d3fd 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 12092: 0074f45d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12092: 0074f4c5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12093: 00ae4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12094: 00af950c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12095: 00aecb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12096: 00b3e554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 12097: 00a3dff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 12098: 00713885 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12098: 007138ed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12099: 00a3de68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 12100: 00b3e3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12101: 009cd3a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12102: 00aeb9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12103: 00aecef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12104: 00492109 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 12105: 00a3df70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 12106: 0072d639 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12106: 0072d6a1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12107: 0052b4a1 494 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 12108: 00331139 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12109: 006cf0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12109: 006cf129 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12110: 00b3daba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12111: 00af1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12112: 00b3f71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12113: 006eabf9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12113: 006eac61 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12114: 004b8fdd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12115: 00b3e4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12116: 004bbbc1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 12117: 00b3dcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12118: 00af5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12119: 00b3dff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12120: 00462f7d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12121: 00b3ec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12122: 0034440d 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12123: 006ac059 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12123: 006ac0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12124: 00457c79 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12125: 00aef3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12126: 0069550d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12126: 00695575 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12127: 00b3d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12128: 00a3deec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 12129: 004f2be5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12130: 00ae86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12131: 00450049 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12132: 00b3f0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12133: 00af0780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12134: 002ef20d 376 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 12135: 0045578d 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12136: 00b3f594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 12137: 00ae9600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12138: 00449bc1 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12139: 00b3d4a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 12140: 00af7660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 12141: 006935e1 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12141: 00693649 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12142: 00b3ee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12143: 00b3e45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12144: 003673cd 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12145: 00b3eed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12146: 00af30f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12147: 00af745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12148: 0072dcc1 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12148: 0072dd29 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12149: 00b3ee2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12150: 00a0de38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12151: 007310c5 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12151: 0073112d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12152: 002d8159 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12153: 00295381 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12154: 00af9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12155: 00b3eff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12156: 00b3f49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12157: 00b3d48b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12158: 00b3d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12159: 002ff3ed 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12160: 00388979 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12161: 00aed1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12162: 00a4da08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 12163: 0043f779 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 12164: 00b3efa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12165: 006f01ed 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12166: 0072d6e5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12165: 006f0255 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12166: 0072d74d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 12167: 00a4db10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 12168: 006d2645 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12168: 006d26ad 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12169: 00af01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12170: 00b3dcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12171: 004035e1 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12172: 00b3d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12173: 00b3e0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12174: 004c57a5 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12175: 0070cbe5 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12175: 0070cc4d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12176: 00af0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12177: 004d45fd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12178: 00419fcd 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12179: 0029e825 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12180: 00ae51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12181: 005dba75 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12182: 006d107d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12181: 005dbadd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12182: 006d10e5 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12183: 00b3ec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12184: 00b3d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12185: 005ced75 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12185: 005ceddd 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12186: 004a5e81 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12187: 00af3ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12188: 00aeeff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12189: 00a0b918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12190: 00aef504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12191: 004d4a81 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 12192: 0046b625 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12193: 0062c0c1 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12194: 006ce0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12193: 0062c129 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12194: 006ce121 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12195: 00a4da8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 12196: 00ae6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12197: 0029f121 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12198: 00633e59 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12198: 00633ec1 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12199: 00b3f85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12200: 00af5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12201: 006fb5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12201: 006fb65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12202: 00b3f014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12203: 00a0e570 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12204: 002ae325 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12205: 00708941 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12205: 007089a9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12206: 00af0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12207: 00aea1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12208: 00af8250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12209: 004d4a25 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12210: 00467521 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12211: 006beb8d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12211: 006bebf5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12212: 00b3ec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12213: 00aeb0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12214: 002f12a1 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12215: 00467311 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12216: 00b3e530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12217: 00b3ec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12218: 00aeb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 12219: 00aeba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12220: 00ae6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12221: 00b3e986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12222: 00ae3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12223: 00b3e4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12224: 00b3ef52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12225: 0046d8d5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12226: 006f28d5 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 12227: 00730c85 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12226: 006f293d 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12227: 00730ced 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12228: 00b4010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12229: 006c9151 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12229: 006c91b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12230: 00af6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12231: 002b80b9 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12232: 004c59c1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12233: 00ae90f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12234: 005588bd 254 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 12235: 00b3f652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12236: 00333bf1 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ @@ -12243,135 +12243,135 @@ │ │ │ │ 12239: 00ae4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12240: 004a5679 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12241: 00b3ede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12242: 005589bd 248 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 12243: 00b400b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12244: 003881a5 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12245: 00b3ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12246: 005e7f79 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12246: 005e7fe1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12247: 00af71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12248: 00af1a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12249: 0074e2e5 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12249: 0074e34d 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12250: 0041245d 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12251: 00612a19 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12251: 00612a81 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12252: 00295429 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12253: 0046af7d 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12254: 005e7be5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12254: 005e7c4d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12255: 00b3d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12256: 004422dd 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12257: 00558ab5 276 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12258: 002cfe99 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12259: 0073c211 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12260: 006ab7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12259: 0073c279 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12260: 006ab815 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12261: 00ae7624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12262: 00ae3500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12263: 00ae9550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12264: 0029ccc5 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12265: 00af2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12266: 006efe5d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12266: 006efec5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12267: 00ae8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12268: 00aebfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12269: 00aed498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12270: 004b9045 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12271: 00af2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12272: 00728361 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12272: 007283c9 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12273: 00b3ede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12274: 00283039 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12275: 00b3d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12276: 00ae4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12277: 00b3ee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12278: 00ae85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12279: 004b9fe5 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12280: 00a42fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12281: 003466b9 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12282: 009cf4c8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12283: 00af9984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12284: 00b3f3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12285: 00a430e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12286: 0073ab8d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12286: 0073abf5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12287: 00af7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12288: 00ae9d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12289: 0034f391 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12290: 00b3d482 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12291: 002a7c35 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12292: 006d63dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12292: 006d6445 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12293: 00b3e5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12294: 00b3de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12295: 00b3e990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 12296: 004870c1 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12297: 006d3e6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12298: 007203ad 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12297: 006d3ed5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12298: 00720415 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12299: 003bb691 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12300: 00548a75 322 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12301: 00b3ef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12302: 00ae4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12303: 00a43064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12304: 00548825 296 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12305: 006d4249 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12305: 006d42b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 12306: 00b3d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12307: 006adc6d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12308: 005e4e61 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12307: 006adcd5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12308: 005e4ec9 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12309: 00ae65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12310: 0041b721 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12311: 00ae8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12312: 0072f325 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12313: 00631875 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12312: 0072f38d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12313: 006318dd 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 12314: 004a9495 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12315: 00b3ec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ 12316: 004bfe21 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12317: 00535471 284 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12318: 00b3e4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12319: 00b3dab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12320: 00b3edf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12321: 005357ad 332 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12322: 0073eb15 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12322: 0073eb7d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12323: 0091ce70 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12324: 00aef844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12325: 0054894d 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ 12326: 004c33b9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12327: 003b1861 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12328: 00af57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12329: 0053558d 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12330: 00510da5 4096 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ - 12331: 006e2145 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12331: 006e21ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 12332: 00b3d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12333: 00a36f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12334: 00aeea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12335: 005c4579 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12335: 005c45e1 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12336: 00b3e688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12337: 00af99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12338: 00ae3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12339: 00a3c62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12340: 00aebb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12341: 006cb3bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12341: 006cb425 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12342: 0054c221 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12343: 00299791 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12344: 004b8215 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12345: 00a3c4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12346: 006f8925 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12347: 006b95d9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12348: 006cf1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12346: 006f898d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12347: 006b9641 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12348: 006cf255 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12349: 00a3c5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12350: 00b3e55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12351: 006fec91 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12351: 006fecf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 12352: 00473b41 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12353: 00af20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12354: 00b3e21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12355: 00b3d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12356: 0053569d 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12357: 002d977d 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12358: 009c98b4 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12359: 006b8c95 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12359: 006b8cfd 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12360: 00aeac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12361: 00af19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12362: 0054c365 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12363: 00b3fa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12364: 00ae89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12365: 003918f9 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12366: 005e2795 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12366: 005e27fd 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12367: 00b3f252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12368: 0043b699 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12369: 00a3c524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12370: 002d1345 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12371: 00ae42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12372: 00444db5 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12373: 002e0755 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ @@ -12383,198 +12383,198 @@ │ │ │ │ 12379: 00a10568 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12380: 002f1409 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12381: 00b3f2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12382: 00af3c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12383: 00b3dc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12384: 002954d1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12385: 0029abc1 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12386: 006a7bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12387: 006f3775 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12386: 006a7c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12387: 006f37dd 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12388: 00af8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12389: 00aeb44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12390: 00b3e126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12391: 0074c8e1 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12391: 0074c949 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12392: 009f1f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12393: 00698b91 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12393: 00698bf9 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12394: 00b3f7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12395: 006bd3f1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12395: 006bd459 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12396: 0046bed5 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12397: 006584f5 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12397: 0065855d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12398: 002925d1 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12399: 00aec4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12400: 00af4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12401: 0072e6b1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12401: 0072e719 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12402: 00b3e7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12403: 0071d969 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12404: 006f4fc9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12403: 0071d9d1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12404: 006f5031 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12405: 00495d3d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12406: 00b3f162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12407: 00b3f748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12408: 00b3e1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12409: 0040ada5 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12410: 005f2d29 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12411: 00718689 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12412: 006ac7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12413: 006157dd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12410: 005f2d91 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12411: 007186f1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12412: 006ac841 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12413: 00615845 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12414: 004edcc5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12415: 00ae4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12416: 0043b5e1 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12417: 004c5cad 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12418: 006f70b1 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12418: 006f7119 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12419: 00a4547c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12420: 004ee0a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12421: 00b3e694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12422: 00b3d1ca 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12423: 00a452f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12424: 00ae4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12425: 00a0ef3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12426: 00b3f054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12427: 00a4ac24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12428: 00af60f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12429: 00b3ee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12430: 00a453f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12431: 00af9a64 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12432: 00b3ef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12433: 006f3e59 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12433: 006f3ec1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12434: 00b3e288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12435: 00487c9d 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12436: 006aedbd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12437: 005f5cd5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12436: 006aee25 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12437: 005f5d3d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12438: 00a4aba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12439: 00632845 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12439: 006328ad 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12440: 00293631 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12441: 00331061 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12442: 0073dc09 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12442: 0073dc71 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12443: 00b3f890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12444: 00b3f174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12445: 00b3e3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12446: 00542fa9 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12447: 003910b9 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12448: 00702f19 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12449: 00612721 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12448: 00702f81 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12449: 00612789 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12450: 00a45374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12451: 006b7ee9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12451: 006b7f51 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12452: 00543081 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12453: 00af34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12454: 00af7e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12455: 00af0740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12456: 005e3e91 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12457: 00726ffd 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12456: 005e3ef9 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12457: 00727065 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12458: 00ae9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12459: 002d371d 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12460: 004d3a4d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12461: 00542ff1 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12462: 00b3d488 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12463: 00a4ab1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12464: 004322a1 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12465: 00554c4d 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12466: 00b3e7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12467: 00b3f45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12468: 00a0f3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12469: 004c48e5 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12470: 00b3d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12471: 006961f1 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12471: 00696259 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12472: 00b3f220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12473: 00af22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12474: 002dbea9 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12475: 00b400ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12476: 006364b1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12476: 00636519 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12477: 00554d5d 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12478: 00af60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12479: 00aeae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12480: 004c34c1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12481: 00b3d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12482: 004c0691 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12483: 00269b95 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12484: 00336b9d 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12485: 0047242d 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12486: 004d72b5 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12487: 003ef3e9 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12488: 00ae9850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12489: 007046d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12490: 0062000d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12489: 00704741 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12490: 00620075 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12491: 00b3d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12492: 00af6fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12493: 00b3f5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12494: 0052e285 480 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12495: 00543039 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12496: 0042629d 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12497: 00397fed 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12498: 00b3d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12499: 00747655 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12500: 00636575 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12499: 007476bd 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12500: 006365dd 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12501: 00af1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12502: 00554e71 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12503: 00af5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12504: 00a373ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12505: 00b3f544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12506: 00aef544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12507: 00aeb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12508: 002d2dd1 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12509: 00397e49 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12510: 004d4015 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12511: 00b3e742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12512: 00328e89 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12513: 0072df71 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12513: 0072dfd9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12514: 00b3fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12515: 00b3f6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12516: 0074b0d9 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12516: 0074b141 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12517: 00293931 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12518: 00b3fba4 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12519: 00b3e65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12520: 00af9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12521: 009cf76c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12522: 00283ccd 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12523: 0063af4d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12523: 0063afb5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12524: 00af650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12525: 00b3f918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12526: 00af2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12527: 00b3d453 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12528: 005f9895 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12529: 006ab89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12528: 005f98fd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12529: 006ab905 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12530: 00b3f8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12531: 00aee2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12532: 009d0c2c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12533: 00a10358 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12534: 004cb539 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12535: 006c7061 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12536: 0062c189 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12535: 006c70c9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12536: 0062c1f1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12537: 00b3f792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12538: 002997c1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12539: 00b3f2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12540: 004f8211 456 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12541: 002e6bd9 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12542: 0046d91d 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12543: 00aeab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12544: 005f91dd 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12544: 005f9245 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12545: 00af6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12546: 00af4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12547: 005254f5 314 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12548: 00b3eac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12549: 006ced1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12549: 006ced85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12550: 00296f91 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12551: 00b3fb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12552: 003f0ad1 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12553: 003b47ed 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12554: 0038a481 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12555: 006bd8f1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12555: 006bd959 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12556: 0047f679 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12557: 00b3ecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12558: 006eda85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12558: 006edaed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12559: 00ae7018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12560: 006e002d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12561: 006d44a1 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12560: 006e0095 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12561: 006d4509 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12562: 00455a79 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12563: 00af8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12564: 00341f31 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12565: 0073e2cd 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12565: 0073e335 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12566: 00b3df9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12567: 00b3e3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12568: 00b3d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12569: 007458ed 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12569: 00745955 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12570: 00527fc9 80 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12571: 00af6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12572: 00aeb95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12573: 00ae4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12574: 00b3d40c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12575: 00af8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12576: 00273515 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12582,168 +12582,168 @@ │ │ │ │ 12578: 00af5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12579: 00af3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12580: 00b3e2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12581: 00aeb35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12582: 00b3da5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12583: 00af6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12584: 00b3ea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12585: 006a9b9d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12586: 00727c29 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12585: 006a9c05 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12586: 00727c91 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12587: 00af5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12588: 005dba7d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12588: 005dbae5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12589: 00b3e186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12590: 00b3d46d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12591: 00ae83c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12592: 00ae93e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12593: 004e03d5 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 12594: 00ae39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12595: 00b3e3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12596: 00b3ed60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12597: 0029f759 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12598: 003f47b9 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12599: 0073fc6d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12600: 006cf139 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12599: 0073fcd5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12600: 006cf1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12601: 00aeb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12602: 00aed698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12603: 00b3f898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12604: 00b3dcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12605: 00aebdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12606: 0034f385 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12607: 00b3fb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12608: 00b3eec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12609: 00b3fd64 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12610: 00a4d564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ 12611: 004ccd11 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12612: 006314c1 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12612: 00631529 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12613: 00b3e60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12614: 006ad085 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12615: 006b5bcd 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12614: 006ad0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12615: 006b5c35 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12616: 00a4d66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12617: 00b3f102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12618: 00b3e66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12619: 006156ed 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12619: 00615755 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12620: 00ae8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12621: 00659e15 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12621: 00659e7d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12622: 00af9700 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12623: 005f8b01 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12623: 005f8b69 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12624: 00af3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12625: 004c51a1 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12626: 00b3e8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12627: 00b3d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12628: 004c1611 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12629: 003ca841 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12630: 00b3f1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12631: 00b3dbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12632: 003823f5 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12633: 00b3fa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12634: 00af8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12635: 00367985 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12636: 00b3e928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12637: 00b3eb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12638: 006b163d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12638: 006b16a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12639: 00a4d5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12640: 00b3f42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12641: 00610371 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12642: 00734321 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12641: 006103d9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12642: 00734389 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12643: 00b3f8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12644: 0040ccf1 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12645: 00b3dab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12646: 002c1701 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12647: 00ae7098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12648: 00b3ea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12649: 0073c0b9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12649: 0073c121 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12650: 004e9bbd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12651: 00b3f0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12652: 00708e5d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12653: 005df73d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12652: 00708ec5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12653: 005df7a5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12654: 00ae9f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12655: 00a56858 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12656: 00b3d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12657: 0074723d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12657: 007472a5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12658: 00b3e782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12659: 00b3e164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12660: 0044ca51 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12661: 00698a01 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12661: 00698a69 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12662: 00b3ecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12663: 0073e73d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12663: 0073e7a5 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12664: 00af0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12665: 006c388d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12665: 006c38f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12666: 00287325 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12667: 00af2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12668: 00ae2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12669: 00b3f9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12670: 00b3f712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12671: 00aeb76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12672: 006dd4c1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12673: 0074001d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12672: 006dd529 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12673: 00740085 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12674: 00ae24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12675: 00606985 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12675: 006069ed 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12676: 00af3f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12677: 00b3ec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12678: 002a4ac1 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12679: 006c1151 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12680: 0073705d 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12679: 006c11b9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12680: 007370c5 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12681: 004be2fd 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12682: 00443635 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12683: 00719379 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12683: 007193e1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12684: 00af45d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12685: 00b3f81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12686: 006ac095 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12686: 006ac0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12687: 00a53c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12688: 006acf1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12688: 006acf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12689: 0029f7d5 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12690: 00ae3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12691: 0038f695 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12692: 00b3d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12693: 00706961 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12693: 007069c9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12694: 00ae601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12695: 004f331d 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12696: 006e6225 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12696: 006e628d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12697: 00b3d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12698: 00b3ebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12699: 00ae7f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12700: 00af3218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12701: 0072a971 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12702: 005bd389 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12701: 0072a9d9 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12702: 005bd3f1 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12703: 00b400ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12704: 005eb241 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12704: 005eb2a9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12705: 00b3f6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12706: 00b3e502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12707: 00445c49 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12708: 00703959 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12708: 007039c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12709: 003cce11 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12710: 0073b5b9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12710: 0073b621 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12711: 00aeb7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12712: 006ca19d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12712: 006ca205 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12713: 00b3f5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12714: 00a53f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12715: 00a58fc4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12716: 00af831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12717: 006d4429 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12717: 006d4491 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12718: 002997b1 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12719: 0071db39 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12719: 0071dba1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12720: 00b3edc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12721: 00b3d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12722: 00b3df20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12723: 003673ad 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12724: 00b3e396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12725: 005cf3dd 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12725: 005cf445 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12726: 009d04bc 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12727: 00af70d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12728: 004d1219 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12729: 00474e55 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12730: 007013c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12730: 00701429 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12731: 00b3f1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12732: 003cc815 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12733: 00559d91 378 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12734: 0073de09 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12735: 00701e79 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12734: 0073de71 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12735: 00701ee1 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12736: 00492121 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12737: 00ae6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12738: 00699bd5 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12738: 00699c3d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12739: 00ae9570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12740: 003a0c55 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12741: 00ae22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12742: 00b3e540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12743: 00b3d44a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12744: 004e040d 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12745: 00ae5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12757,672 +12757,672 @@ │ │ │ │ 12753: 00ae7248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12754: 00b3f984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12755: 00b3e704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12756: 00aeef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12757: 00b3e086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12758: 00b3f3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12759: 00546ff5 308 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12760: 00859ff4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12760: 0085a05c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12761: 00b1bd98 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12762: 009cf850 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12763: 00b3ed3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12764: 00b3fad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12765: 004db72d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12766: 00546db9 286 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12767: 00aeb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12768: 00b3ec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12769: 00b3da4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12770: 005fbb51 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12771: 00719209 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12770: 005fbbb9 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12771: 00719271 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12772: 00ae7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12773: 004a56a1 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12774: 00701415 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12774: 0070147d 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12775: 0040ab85 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12776: 004da8d9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12777: 006b9f01 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12778: 0072e38d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12777: 006b9f69 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12778: 0072e3f5 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12779: 00ae93b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12780: 00b3e2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12781: 00345ebd 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12782: 004dbfb5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12783: 00546ed9 284 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12784: 00b3dacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12785: 00709465 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12785: 007094cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12786: 00b3d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12787: 006c6be9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12787: 006c6c51 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12788: 00af8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12789: 00af7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12790: 0073e335 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12791: 005a59e1 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12790: 0073e39d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12791: 005a5a49 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12792: 009d0240 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12793: 00aeb72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12794: 00448495 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12795: 004ec95d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12796: 0051c8a1 106 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12797: 00af8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12798: 00aecb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12799: 003f1101 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12800: 00744c4d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12801: 005a5a29 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12800: 00744cb5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12801: 005a5a91 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12802: 00b40124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12803: 00aec988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12804: 00b3e112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12805: 0070e47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12805: 0070e4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12806: 00a00488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12807: 0063e869 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12807: 0063e8d1 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12808: 00af00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12809: 003290f5 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12810: 00ae7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12811: 007326f1 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12811: 00732759 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12812: 004d9c1d 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12813: 003d0e55 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12814: 00b400f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12815: 0050e731 36 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12816: 006db599 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12817: 005a5a71 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12818: 00859bf8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12819: 00730d55 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12816: 006db601 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12817: 005a5ad9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12818: 00859c60 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12819: 00730dbd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12820: 00a53b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12821: 00af6b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12822: 009cf158 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12823: 00b3f23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12824: 00b3e15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12825: 00ae2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12826: 009d0bd4 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12827: 00717b05 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12827: 00717b6d 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12828: 00aecd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12829: 005e5515 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12829: 005e557d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12830: 00aec30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12831: 006c6ac9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12831: 006c6b31 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12832: 00b3eb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12833: 00b3f286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12834: 006dbddd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12835: 005f9c65 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12836: 0062aca1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12834: 006dbe45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12835: 005f9ccd 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12836: 0062ad09 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12837: 00b3f2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 12838: 004bfdd9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12839: 0048b2d9 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12840: 00aedc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12841: 00731101 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12841: 00731169 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12842: 002997b9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12843: 004d4af9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12844: 00a3bffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12845: 00a0bf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12846: 00afa2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12847: 00af830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12848: 00b3e178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12849: 00b3fe70 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12850: 00a3c104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12851: 006f919d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12851: 006f9205 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12852: 00ae7684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12853: 002be581 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12854: 00b3eea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12855: 00b3d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12856: 00aec1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12857: 006ab98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12857: 006ab9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12858: 005401f1 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12859: 00b3eea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12860: 00b3d992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12861: 00af0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12862: 0070dcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12862: 0070dd29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12863: 0042e3d1 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12864: 00ae88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12865: 00ae36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12866: 0070de29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12867: 0074f861 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12866: 0070de91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12867: 0074f8c9 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12868: 00b3f90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12869: 00533025 430 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12870: 006fe269 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12870: 006fe2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12871: 00540239 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12872: 00b3edc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12873: 00b3e52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12874: 0061e861 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12875: 00702e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12876: 00726421 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12874: 0061e8c9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12875: 00702ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12876: 00726489 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12877: 0053352d 456 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12878: 00b3f6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12879: 00518d75 42 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12880: 00afa018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12881: 00b3f448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12882: 00a3c080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12883: 005331d5 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12884: 00634311 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12884: 00634379 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12885: 00af5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12886: 00b3e87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12887: 00aee354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12888: 00518da1 194 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ 12889: 004e9ae9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12890: 0054bf6d 322 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ 12891: 004c58f1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12892: 00af5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12893: 00a58f94 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12894: 00b3f7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12895: 00af6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12896: 007000fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12896: 00700165 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12897: 00af6ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12898: 00a0b99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12899: 00540281 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12900: 00b3e7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12901: 00b3e936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12902: 00727365 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12902: 007273cd 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12903: 00488111 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12904: 00443b7d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12905: 00af774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12906: 00518cf5 126 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12907: 0070cb61 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12907: 0070cbc9 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12908: 00af9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12909: 006aafb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12909: 006ab01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12910: 00533381 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12911: 00669b31 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12911: 00669b99 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12912: 00aed954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12913: 00a389d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ 12914: 00473469 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12915: 0090d914 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12916: 00aef4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12917: 00632959 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12917: 006329c1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12918: 00af0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12919: 00ae7644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12920: 00a3884c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12921: 0054c0b1 366 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12922: 00a0a478 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12923: 00298655 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12924: 00b3fb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12925: 00ae43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12926: 0072ca85 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12926: 0072caed 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12927: 00ae2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12928: 00a56a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12929: 00a38954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ 12930: 004e2555 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12931: 00aedb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ 12932: 004e0179 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12933: 00292511 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12934: 00913fb4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12935: 0070fa01 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12935: 0070fa69 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12936: 00b3e5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12937: 00b3f9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12938: 005fbad5 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12938: 005fbb3d 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12939: 00aed018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12940: 00ae9d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12941: 00b3e4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12942: 006c9511 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12942: 006c9579 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12943: 00486419 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12944: 00aea240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12945: 00a388d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12946: 0052f92d 608 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12947: 00aed638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12948: 0029a009 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12949: 00af2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12950: 00b3e546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12951: 005dd3d1 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12951: 005dd439 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12952: 00a33d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12953: 0046cdd9 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12954: 00704571 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12954: 007045d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12955: 00a31d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12956: 00b3de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12957: 00a33e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12958: 00af9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12959: 00b3ec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12960: 00629995 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12960: 006299fd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12961: 0052c479 524 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12962: 0045e9c1 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12963: 004627dd 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12964: 0026a039 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12965: 00b3f78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12966: 00712255 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12966: 007122bd 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12967: 00af92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12968: 00af75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12969: 006ec049 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12970: 005d2009 1816 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12969: 006ec0b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12970: 005d2071 1816 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12971: 00b3f0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12972: 00b3eeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12973: 00493b29 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12974: 00b3eb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12975: 007527c1 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12975: 00752829 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12976: 0046752d 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12977: 00a33d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12978: 0074ec21 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12978: 0074ec89 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12979: 004f51f1 220 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12980: 00b3f022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12981: 00b3e5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12982: 006c7121 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12983: 00614e3d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12982: 006c7189 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12983: 00614ea5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12984: 00b3dc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12985: 005a4a65 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12986: 006e0a69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12985: 005a4acd 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12986: 006e0ad1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12987: 004d9b91 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12988: 004f0791 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12989: 005a4e19 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12989: 005a4e81 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12990: 00b3d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12991: 00a3ec54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12992: 00af25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12993: 0063644d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12993: 006364b5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12994: 00b3d98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12995: 00a3eac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12996: 006f8b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12997: 005a4bdd 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12996: 006f8ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12997: 005a4c45 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12998: 00ae6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12999: 0074fa6d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12999: 0074fad5 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 13000: 00b3f49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 13001: 00a3ebd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 13002: 00b3e570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13003: 004c427d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13004: 0060f9b1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13004: 0060fa19 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13005: 004f4755 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13006: 003c7ee1 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 13007: 007471a9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13007: 00747211 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13008: 004d0859 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13009: 006d7751 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13009: 006d77b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 13010: 00a3a088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 13011: 006f3f1d 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13012: 006f8d6d 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13011: 006f3f85 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13012: 006f8dd5 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13013: 00a39efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 13014: 00a0a3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13015: 00b3fb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 13016: 00aee2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13017: 003c2ddd 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13018: 00ae613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13019: 006f24d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13019: 006f2539 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 13020: 00a3a004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ 13021: 004eb9f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13022: 002d9769 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13023: 00b3ed82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13024: 004dcfd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13025: 00742d21 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13025: 00742d89 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13026: 00386d5d 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13027: 00b3f1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13028: 00af8240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 13029: 005a4cf1 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 13029: 005a4d59 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 13030: 00ae1c30 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13031: 00b3fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 13032: 00a3eb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 13033: 006b7499 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13033: 006b7501 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13034: 00b3fb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 13035: 00a4a5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 13036: 006c927d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13036: 006c92e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13037: 002fc219 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13038: 002d5b1d 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13039: 006b9c29 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13039: 006b9c91 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13040: 00b4010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13041: 00297555 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13042: 004e01d5 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 13043: 0053f309 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 13044: 006fac19 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13044: 006fac81 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13045: 00af8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 13046: 00a4a570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 13047: 0053f3e1 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 13048: 00b3f5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13049: 00af96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13050: 00ae2aec 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 13051: 00a39f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 13052: 00a400f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 13053: 006ab3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13053: 006ab455 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13054: 0053f351 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 13055: 00b3d9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 13056: 005c9739 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 13056: 005c97a1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 13057: 00ae1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13058: 00a3ff68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 13059: 00b3f98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13060: 00b3f83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13061: 005286a1 80 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 13062: 00ae5bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13063: 006d7841 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13063: 006d78a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13064: 00a40070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 13065: 00aeee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13066: 00b3dfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13067: 00b3e45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13068: 0074436d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13068: 007443d5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 13069: 00a4a4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 13070: 0072e2a9 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13070: 0072e311 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13071: 00af0350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13072: 00ae92a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13073: 00aef374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13074: 0053f399 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 13075: 00b3e0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13076: 0029a889 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13077: 00af0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13078: 00b3fb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13079: 0046da19 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13080: 00b3f41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13081: 004a3bfd 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13082: 00a3ffec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 13083: 00b3d9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 13084: 005cf555 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13085: 006cda65 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13084: 005cf5bd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13085: 006cdacd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13086: 002f72e9 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13087: 00af8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13088: 004da6dd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13089: 00b3f880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13090: 002d8115 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13091: 00711e0d 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13091: 00711e75 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13092: 002d348d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13093: 00ae96d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13094: 00b3dc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13095: 00b3e7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13096: 0070d741 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13097: 0070dd75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13098: 0074d161 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13096: 0070d7a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13097: 0070dddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13098: 0074d1c9 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13099: 00a3485c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 13100: 00b3f2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13101: 00a346d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 13102: 00b3f550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13103: 005da795 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13103: 005da7fd 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13104: 00af5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13105: 002af27d 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13106: 00a347d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 13107: 00527939 80 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 13108: 00ae46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 13109: 00afa4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13110: 00b3f20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13111: 004d432d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13112: 007251b5 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13112: 0072521d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13113: 00384e1d 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13114: 004dd2e1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13115: 00295da9 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13116: 006a0619 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13117: 006e5e79 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13118: 0070c979 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13116: 006a0681 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13117: 006e5ee1 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13118: 0070c9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13119: 00ae6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13120: 00606da5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13120: 00606e0d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13121: 00b3f3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13122: 00a31340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 13123: 00af0530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13124: 005f3789 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13124: 005f37f1 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13125: 00aeebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13126: 009cf088 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13127: 00aebc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13128: 00510055 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 13129: 002ff251 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13130: 00a34754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 13131: 00b3eea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13132: 003453d5 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13133: 006ab645 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13133: 006ab6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13134: 0043c0f5 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13135: 00ae4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13136: 00b3e0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13137: 00b2db90 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13138: 0066ff51 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13138: 0066ffb9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13139: 00a37f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 13140: 00ae43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13141: 005407d9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 13142: 00b3ed38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13143: 00a417a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 13144: 00b3ef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13145: 0073d099 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13145: 0073d101 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13146: 00a37dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 13147: 00425de1 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13148: 005408b1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 13149: 00a41618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 13150: 00b3f52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 13151: 006d6f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13151: 006d6f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13152: 0045d845 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13153: 00b3de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13154: 00709e59 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13155: 006c5e69 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13154: 00709ec1 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13155: 006c5ed1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13156: 00b3dc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13157: 00a0f56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 13158: 00a41720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 13159: 006c97d5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13159: 006c983d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13160: 002d5259 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13161: 004d9c8d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13162: 00a37f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 13163: 00540821 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 13164: 004918d5 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13165: 00b3dc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13166: 00b3de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13167: 006d19e5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13167: 006d1a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13168: 003cee99 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13169: 00429e29 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13170: 00b3e75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13171: 00b3e746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13172: 00297b35 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13173: 006f97e5 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13173: 006f984d 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13174: 003f9c61 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13175: 00a0efc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13176: 004eff79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13177: 00a4e140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 13178: 00af4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 13179: 006d4961 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13179: 006d49c9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13180: 004eb7b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13181: 00ae4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13182: 00a0a370 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13183: 00a4169c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 13184: 00ae2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13185: 00a37e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 13186: 00540869 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 13187: 00b3f916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13188: 00af5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13189: 00ae25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13190: 00b3e982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13191: 005dea29 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13191: 005dea91 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13192: 00af07c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13193: 0048deb1 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 13194: 005dba6d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13194: 005dbad5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13195: 00b3e796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13196: 00ae57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13197: 00a4e0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 13198: 0039a3cd 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13199: 00715955 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13200: 0074eca5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13199: 007159bd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13200: 0074ed0d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13201: 0036a399 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13202: 004a59d9 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13203: 003666f5 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13204: 00b3f1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13205: 004d3b59 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 13206: 004a5d1d 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13207: 00aeafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13208: 00744e65 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13209: 005eb13d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13210: 0072dd11 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13211: 005fa179 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13208: 00744ecd 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13209: 005eb1a5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13210: 0072dd79 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13211: 005fa1e1 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 13212: 00ae37c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13213: 002a1275 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 13214: 0087b1c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13214: 0087b22c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 13215: 003c72a1 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13216: 00744009 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13216: 00744071 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13217: 003c39a9 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13218: 003f55d9 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13219: 006c6f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13219: 006c6f75 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13220: 00ae63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13221: 00430b35 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13222: 009cf6fc 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 13223: 00731815 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13223: 0073187d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13224: 00530acd 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 13225: 0046dd2d 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13226: 00aeac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 13227: 00530ba5 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 13228: 00b3e948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13229: 00b3e422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13230: 006e2405 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13230: 006e246d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13231: 002a3205 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13232: 0071e86d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13232: 0071e8d5 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13233: 0045582d 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13234: 00530b15 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 13235: 00336c35 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13236: 0041b3dd 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13237: 0063e64d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13237: 0063e6b5 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13238: 009cd3dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13239: 0046ad8d 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13240: 00b3f0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13241: 00b3fb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13242: 00b3e0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13243: 00af3d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13244: 004f4175 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 13245: 009d03f0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 13246: 00b40122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13247: 0063a989 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13247: 0063a9f1 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13248: 0046a34d 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13249: 002f18dd 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13250: 00b3e4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13251: 0074af59 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13252: 00711761 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13251: 0074afc1 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13252: 007117c9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13253: 004e7f95 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13254: 006d7331 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13254: 006d7399 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13255: 00a10040 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13256: 002835f9 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13257: 00530b5d 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 13258: 007430c5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13258: 0074312d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13259: 00b3e3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13260: 00b3de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13261: 00ae7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13262: 00aecac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13263: 00af7038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13264: 00ae97a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13265: 00b3fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13266: 00b3f1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13267: 006dcd61 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13267: 006dcdc9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13268: 00b3e608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13269: 00b400ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13270: 00af1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13271: 006a2c19 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13271: 006a2c81 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13272: 00467271 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13273: 00693c39 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13273: 00693ca1 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13274: 00af76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13275: 006dc641 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13275: 006dc6a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13276: 009cf194 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13277: 006f3bbd 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13277: 006f3c25 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13278: 00a49cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13279: 00af9bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13280: 00709875 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13281: 005e43b5 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13280: 007098dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13281: 005e441d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13282: 00b3df2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13283: 00ae29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13284: 00390be5 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13285: 006fb3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13286: 00745821 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13285: 006fb441 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13286: 00745889 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13287: 00a49c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13288: 004dd60d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13289: 00a06cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13290: 002904c1 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13291: 00b3e70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13292: 0060b08d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13292: 0060b0f5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 13293: 002c4a8d 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13294: 00b3dfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13295: 00284a09 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13296: 006ebaf1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13297: 005a6e99 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13298: 00631f75 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13299: 006989e5 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13296: 006ebb59 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13297: 005a6f01 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13298: 00631fdd 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13299: 00698a4d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13300: 003f0d29 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 13301: 00af5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13302: 002d51e5 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13303: 0034e719 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13304: 00b3f88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13305: 006f30b5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13305: 006f311d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13306: 00aedb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13307: 00495ea9 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 13308: 00af60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13309: 00aebd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13310: 006fec55 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13310: 006fecbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13311: 00aecf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13312: 00ae2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ 13313: 00a49ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13314: 00631571 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13314: 006315d9 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13315: 0043eec5 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13316: 00b3e5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13317: 003857dd 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13318: 004da161 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13319: 00b3f558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13320: 00510089 68 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13321: 00aecf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13322: 00aeb78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13323: 00b3f402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13324: 00448de1 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13325: 00709519 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13325: 00709581 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13326: 00aeb7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13327: 004dce55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13328: 00b3f33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13329: 00463191 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13330: 009cd3d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13331: 00b3e28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13332: 002afa49 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 13333: 002c40f1 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13334: 0071df69 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13335: 0070bda9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 13336: 006dc295 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13334: 0071dfd1 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13335: 0070be11 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 13336: 006dc2fd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13337: 00ae85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13338: 006c518d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13338: 006c51f5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13339: 0053f789 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13340: 005fa0bd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13340: 005fa125 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13341: 00ae8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13342: 003b184d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13343: 005cf445 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13343: 005cf4ad 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13344: 0053f861 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13345: 00b3d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13346: 00b3e52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13347: 0072aa39 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13347: 0072aaa1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13348: 00ae4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13349: 006f40dd 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13350: 005f4315 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13349: 006f4145 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13350: 005f437d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13351: 009d0808 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13352: 0072ca05 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13352: 0072ca6d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13353: 0053f7d1 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13354: 00b3f1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13355: 0061efe9 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13355: 0061f051 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13356: 0044d245 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13357: 005f0751 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13358: 005f3da5 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13357: 005f07b9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13358: 005f3e0d 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13359: 002da145 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13360: 004a4781 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13361: 006adef1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13361: 006adf59 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13362: 004dbee5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13363: 002a0445 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13364: 006e4d55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13364: 006e4dbd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13365: 00aecfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13366: 00af1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13367: 00299801 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13368: 0032bc55 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13369: 00ae7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 13370: 00a0b2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13371: 007047c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13372: 00703fa5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13371: 00704831 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13372: 0070400d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13373: 0053f819 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13374: 00b3dd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13375: 00b3e24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13376: 00733939 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13376: 007339a1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13377: 002a1e49 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13378: 004f7be1 104 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13379: 004dc78d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13380: 002ff349 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13381: 002f22a1 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13382: 006a876d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13382: 006a87d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13383: 002f6ff9 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13384: 00420d65 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13385: 005ba3ed 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13385: 005ba455 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13386: 00a072f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13387: 00af8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13388: 00a105ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13389: 00b3d471 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13390: 00b3fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13391: 00aee3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13392: 002f55d1 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13393: 006a3c95 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13393: 006a3cfd 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13394: 00b3f596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13395: 0043a879 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13396: 005e7855 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13396: 005e78bd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13397: 00ae1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13398: 00431709 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13399: 00af0360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13400: 002f2c81 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13401: 0029cb6d 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13402: 005dd839 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13402: 005dd8a1 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13403: 00ae51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13404: 00a06ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13405: 00542229 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13406: 00a0ff38 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13407: 0046d989 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13408: 00b3d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13409: 00542301 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13410: 00b3d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13411: 00a0bc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13412: 003eed81 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13413: 00aee4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13414: 006cc4b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13415: 0070e405 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13414: 006cc519 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13415: 0070e46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13416: 00542271 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13417: 006321e5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13417: 0063224d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13418: 00a564bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13419: 004da1e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13420: 00a0ba20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13421: 00b3dcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13422: 00af03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13423: 00b3f7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13424: 00ae8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13432,63 +13432,63 @@ │ │ │ │ 13428: 00ae2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13429: 00a32c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13430: 00ae29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13431: 00367949 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13432: 00aeaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13433: 00a32c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13434: 00b3e738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13435: 00748bb1 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13435: 00748c19 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13436: 005422b9 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13437: 00aebaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13438: 00b3f93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13439: 00b3d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13440: 002dbf11 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13441: 0043b7a9 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13442: 006e62b5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13442: 006e631d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13443: 00aec2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13444: 00aebcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13445: 004874d5 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13446: 00b3f200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13447: 0036b485 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13448: 004a6869 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13449: 008d09d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13449: 008d0a38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13450: 00298b9d 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13451: 009cf798 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13452: 0041b351 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13453: 0029ca79 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13454: 00b3d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13455: 00aeea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13456: 004a3a89 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13457: 00ae55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13458: 00b3e9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13459: 006cdf49 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13459: 006cdfb1 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13460: 00ae25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13461: 00b3f4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13462: 00a32b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13463: 00af2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13464: 00ae82e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13465: 00b3d4ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13466: 00b400e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13467: 00aecda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13468: 006cbe0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13468: 006cbe75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13469: 00b3db34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13470: 00af6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13471: 00ae2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13472: 00a0b264 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13473: 007180dd 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13473: 00718145 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13474: 00b3e7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13475: 00b3f0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13476: 00b3fb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13477: 00ae642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13478: 0044ddf5 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13479: 00aeb7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13480: 0075477d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13480: 007547e5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13481: 00aec01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13482: 00b3e98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13483: 0070e261 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13483: 0070e2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13484: 00aeb7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13485: 00af0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13486: 00af2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13487: 00b3daa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13488: 00aed708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13489: 00ae8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13490: 00b3fa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13497,795 +13497,795 @@ │ │ │ │ 13493: 00af8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13494: 004578f1 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13495: 004ae5d5 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13496: 00272521 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13497: 00291fcd 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13498: 0037fd81 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13499: 004a0ae1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13500: 007426b5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13500: 0074271d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13501: 00268f39 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13502: 00af6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13503: 00b3df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13504: 00b3e524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13505: 00a070e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13506: 00af93f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13507: 006d7661 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13507: 006d76c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13508: 00aec53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13509: 0069fb29 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13509: 0069fb91 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13510: 00af1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13511: 00b3fb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13512: 002980c5 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13513: 006a86dd 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13513: 006a8745 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13514: 00446bfd 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13515: 00b3e9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13516: 00b3d982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13517: 0071e1a1 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13517: 0071e209 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13518: 00ae76c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13519: 00aeb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13520: 00b3e00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13521: 00aed258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13522: 00b3edf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13523: 00afa684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13524: 00b3ea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13525: 0061bc29 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13525: 0061bc91 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13526: 00af97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13527: 002f34a5 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13528: 002a2855 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13529: 00740f15 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13529: 00740f7d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13530: 0038da89 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13531: 00ae4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13532: 00424615 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13533: 00415af9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13534: 004eacf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13535: 002f148d 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13536: 00ae2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13537: 004dda9d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13538: 0073e2e5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13538: 0073e34d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13539: 00b3dfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13540: 006ce87d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13541: 008dd104 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13540: 006ce8e5 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13541: 008dd16c 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13542: 00a103dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13543: 006e3669 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13544: 006f2f45 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13545: 006dd6b9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13543: 006e36d1 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13544: 006f2fad 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13545: 006dd721 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13546: 00ae9bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13547: 006c7525 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13547: 006c758d 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13548: 00391475 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13549: 002f52e1 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13550: 006c9b41 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13551: 006ac10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13550: 006c9ba9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13551: 006ac175 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13552: 00af0380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13553: 0072ec11 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13553: 0072ec79 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13554: 00aea0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13555: 00b3f9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13556: 0038aaa9 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13557: 00b3d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13558: 007070c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13558: 00707131 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13559: 004b9a79 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13560: 00554699 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13561: 0071e521 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13561: 0071e589 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13562: 00434551 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13563: 004da271 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13564: 00ae3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13565: 00af1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13566: 00ae1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13567: 00712ed9 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13567: 00712f41 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13568: 00b3d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13569: 00554471 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13570: 00b3ef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13571: 004dd479 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13572: 00a3d6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13573: 006ba2f1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13573: 006ba359 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13574: 00a3d520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13575: 002feae1 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13576: 00a0a688 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13577: 00aee364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13578: 00a3d628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13579: 00af17a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13580: 00b3e446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13581: 006d7f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13582: 006f5d45 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13581: 006d7f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13582: 006f5dad 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13583: 003c7639 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 13584: 0061db05 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13584: 0061db6d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13585: 00b3f4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13586: 00554585 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13587: 005a697d 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13587: 005a69e5 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13588: 00398e85 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13589: 00a05ba4 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13590: 00ae3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13591: 00b3e866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13592: 006acb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13592: 006acb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13593: 0047f4bd 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13594: 00af5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13595: 00b3df88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13596: 00af5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13597: 006b6649 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13597: 006b66b1 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13598: 00492579 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13599: 00a3d5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13600: 0073c2b1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13600: 0073c319 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13601: 00ae82d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13602: 00a0b1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13603: 00430be5 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13604: 00af5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13605: 006d0b75 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13605: 006d0bdd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13606: 00afa424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13607: 00b3f0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13608: 00af16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13609: 003a2a01 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13610: 00ae1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13611: 00b3eb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13612: 00b3d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13613: 0061563d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13613: 006156a5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13614: 002a0581 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13615: 00b3e84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13616: 0053eb29 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13617: 006b7b25 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13617: 006b7b8d 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13618: 00b3ddaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13619: 0053ec01 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13620: 0054c9a5 300 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13621: 00b3db32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13622: 00b3d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13623: 004ed005 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13624: 0053eb71 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13625: 0054c77d 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13626: 004ddd29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13627: 00394e15 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13628: 0071ad75 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13628: 0071addd 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13629: 00a4e7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13630: 002a37cd 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13631: 006fc9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13631: 006fca35 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13632: 00b3fd5c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13633: 00617679 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13633: 006176e1 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13634: 00af8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13635: 006e24b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13635: 006e2521 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13636: 002da17d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13637: 004f23c1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13638: 00af6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13639: 00aec27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13640: 00b3f8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13641: 006f214d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13641: 006f21b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13642: 004e862d 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13643: 003cc4dd 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13644: 0054c891 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13645: 0053ebb9 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13646: 0038e2b9 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13647: 00a4e770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13648: 00b3ed2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13649: 00a470d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ 13650: 0041b2ad 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 13651: 006af949 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13652: 006fca45 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13651: 006af9b1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13652: 006fcaad 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13653: 00384b79 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13654: 002a7b39 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13655: 00417095 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13656: 00a471e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13657: 00b3f770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13658: 00af5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13659: 00386fd9 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13660: 003679e9 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13661: 002d6d09 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13662: 00b3dcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13663: 00470a31 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13664: 0069766d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13665: 006f2189 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13664: 006976d5 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13665: 006f21f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13666: 004a0da9 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13667: 0062a2f1 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13667: 0062a359 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13668: 00ae9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13669: 00a0f044 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13670: 002c24e1 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13671: 00a0a604 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13672: 004ee471 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13673: 004ea9f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13674: 00498cf9 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13675: 006b791d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13676: 006945c1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13677: 006f9975 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13675: 006b7985 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13676: 00694629 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13677: 006f99dd 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13678: 003910e5 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13679: 00af4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13680: 00b3e1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13681: 00af35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13682: 00aefa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13683: 00464989 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13684: 006c96fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13684: 006c9765 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13685: 00a4715c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13686: 0070ed95 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13687: 006f8c65 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13686: 0070edfd 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13687: 006f8ccd 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13688: 00ae8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13689: 005a9421 4012 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13689: 005a9489 4012 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ 13690: 00b3e8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13691: 00af6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13692: 008dd128 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13692: 008dd190 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ 13693: 00b3fb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13694: 006b32e9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13694: 006b3351 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13695: 00b3e4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13696: 00ae6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13697: 00642935 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13697: 0064299d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13698: 0026989d 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13699: 0029a241 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13700: 002f1049 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13701: 006b0c09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13701: 006b0c71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13702: 00af0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13703: 00b3efe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13704: 00b3e2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13705: 004d438d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13706: 005e6f11 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13706: 005e6f79 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13707: 00b3e82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13708: 00b3f68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13709: 007185a9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13709: 00718611 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13710: 00ae7e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13711: 00b3df66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13712: 00b40112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13713: 00b3e474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13714: 00733955 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13714: 007339bd 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13715: 00af8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13716: 00b3f61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13717: 0051c18d 54 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13718: 006d1ee9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13719: 006e5f3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13720: 0061dced 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13718: 006d1f51 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13719: 006e5fa5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13720: 0061dd55 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13721: 00b3eb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13722: 0042012d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13723: 006abba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13723: 006abc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13724: 009ccbc4 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13725: 00af50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13726: 00707ec9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13727: 005e0e15 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13726: 00707f31 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13727: 005e0e7d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13728: 00af8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13729: 00b3fb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13730: 00299761 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13731: 005a80e5 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13731: 005a814d 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13732: 00ae9430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13733: 00613265 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13733: 006132cd 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13734: 009cf228 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13735: 00b3e628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13736: 009cf03c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13737: 00af0180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13738: 005e3171 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13739: 005a7f61 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13738: 005e31d9 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13739: 005a7fc9 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13740: 00ae67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13741: 00af9fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13742: 00b3f29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13743: 00ae2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13744: 005f949d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13745: 005fdbc9 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13744: 005f9505 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13745: 005fdc31 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13746: 00af4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13747: 006400ed 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13748: 0071ef09 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13747: 00640155 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13748: 0071ef71 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13749: 00afa0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13750: 0053d451 526 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ 13751: 00b3f6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13752: 00709259 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13752: 007092c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13753: 00b3de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13754: 0053da75 488 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13755: 00ae48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13756: 00af7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13757: 00b3fb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13758: 002ff2a1 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13759: 0053d661 522 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13760: 005067b5 220 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13761: 00728ec5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13761: 00728f2d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13762: 004434d1 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13763: 00b3f808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13764: 00af77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13765: 00b3e714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13766: 009cd34c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13767: 004ca0c5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13768: 0033461d 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13769: 00af9fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13770: 0061f3e5 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13770: 0061f44d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13771: 00b3f87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13772: 00b3d9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13773: 00a3be70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ 13774: 00447d8d 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13775: 00af664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13776: 00b3f6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13777: 004ddfe9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13778: 007503f9 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13778: 00750461 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ 13779: 0053d86d 518 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13780: 00731325 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13780: 0073138d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13781: 00a3bf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13782: 0071e659 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13782: 0071e6c1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13783: 00b3ef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13784: 00b3ed2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13785: 006656e5 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13785: 0066574d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13786: 00af1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13787: 00b3e202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13788: 005dee29 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13788: 005dee91 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13789: 00b3f148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13790: 0073b12d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13791: 0074ce0d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13792: 006b6b79 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13793: 00718ba5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13794: 0063b2d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13790: 0073b195 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13791: 0074ce75 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13792: 006b6be1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13793: 00718c0d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13794: 0063b339 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13795: 00b3f17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13796: 00aedc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13797: 00af2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13798: 00a0debc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13799: 00ae24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13800: 00aecb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13801: 002a1601 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13802: 00b3d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13803: 005486e5 318 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13804: 002d9f21 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13805: 0055ae39 286 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13806: 00a3bef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13807: 00b3d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13808: 00548499 290 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13809: 006b1f05 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13809: 006b1f6d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13810: 0055b169 302 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ 13811: 00443fb1 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ - 13812: 0074ec11 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13812: 0074ec79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13813: 004886e1 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13814: 002a14c5 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13815: 006d4339 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13815: 006d43a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13816: 0055af59 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13817: 00aead2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13818: 00b3e1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13819: 006a8f6d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13819: 006a8fd5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13820: 00af0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13821: 00af8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13822: 006e5b25 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13822: 006e5b8d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13823: 00aee524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13824: 005a5451 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13825: 0062c1a1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13824: 005a54b9 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13825: 0062c209 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13826: 009cf000 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13827: 00b3e664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13828: 00a0a580 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13829: 005a57e9 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13830: 006fd4b1 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13829: 005a5851 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13830: 006fd519 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13831: 0050e90d 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13832: 006d42fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13832: 006d4365 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13833: 00b3e8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13834: 0046b9dd 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13835: 00711a05 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13835: 00711a6d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13836: 005485bd 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ 13837: 0042ead9 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ - 13838: 005a5599 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13838: 005a5601 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13839: 00ae5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13840: 0085a138 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13840: 0085a1a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13841: 00ae4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13842: 00ae3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13843: 00ae3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13844: 005f89b9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13844: 005f8a21 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13845: 00aec28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13846: 0055b061 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ - 13847: 005c7ce5 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13847: 005c7d4d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13848: 002a1735 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13849: 00af22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13850: 004db831 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13851: 00af1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13852: 00a0e5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13853: 00b3f876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13854: 006e3525 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13854: 006e358d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13855: 00ae9760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13856: 00ae8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13857: 004d3c41 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13858: 006156b5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13859: 006ca361 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13858: 0061571d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13859: 006ca3c9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13860: 002da189 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13861: 0044f419 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13862: 005a56c1 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13862: 005a5729 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13863: 00b3d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13864: 00559a91 378 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13865: 003343ed 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13866: 00b3e6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13867: 00b3dc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13868: 00b3d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13869: 004dc0bd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13870: 0071d7dd 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13870: 0071d845 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13871: 00b3efc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13872: 0038a215 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13873: 003c7111 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13874: 006b0729 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13874: 006b0791 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13875: 00ae68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13876: 00664195 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13876: 006641fd 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13877: 0044d5ad 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13878: 00b3deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13879: 00670e55 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13879: 00670ebd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13880: 00b3dcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13881: 00aeb1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13882: 00540b39 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13883: 00ae8224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13884: 00ae7028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13885: 00b3e1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13886: 008dd6b8 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13886: 008dd720 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13887: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13888: 006fa05d 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13889: 00718c85 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13888: 006fa0c5 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13889: 00718ced 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13890: 00540c11 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13891: 00529b51 508 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13892: 00aef214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13893: 00af20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13894: 00af1cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13895: 00a08cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13896: 007066ed 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13896: 00706755 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13897: 00aebeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13898: 006a3b75 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13898: 006a3bdd 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13899: 00afa264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13900: 00540b81 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13901: 00af1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13902: 00ae60bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13903: 00ae5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13904: 00492929 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13905: 00b3e1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13906: 00ae65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13907: 00af8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13908: 004be28d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13909: 00a0bcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ - 13910: 005a2225 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13910: 005a228d 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13911: 00391219 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13912: 00b3efa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13913: 00a08480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13914: 005a200d 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13914: 005a2075 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13915: 00ae2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13916: 0060e649 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13916: 0060e6b1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13917: 00540bc9 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13918: 00ae2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13919: 00737c99 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13919: 00737d01 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13920: 00af5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13921: 00b3de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13922: 00aed428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13923: 00633ae9 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13923: 00633b51 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13924: 00ae8354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13925: 00393335 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13926: 00b3de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13927: 00a4379c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13928: 00aec48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13929: 00af2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13930: 00ae3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13931: 0071eb89 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13932: 006a7e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13931: 0071ebf1 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13932: 006a7eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13933: 003f1ad5 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13934: 00ae2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13935: 00a438a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13936: 00b3e636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13937: 00b3e318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13938: 0073a7a1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13938: 0073a809 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13939: 002f188d 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13940: 00730985 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13941: 006c0811 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13940: 007309ed 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13941: 006c0879 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13942: 002f27b9 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13943: 00ae2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13944: 00af99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13945: 006e14a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13946: 006a9035 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13945: 006e1509 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13946: 006a909d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13947: 00b3f744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13948: 00a36e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13949: 00b3f428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13950: 00b3d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13951: 00ae87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13952: 00b3fa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13953: 00631bc5 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13953: 00631c2d 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13954: 00b3f13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13955: 005ebce9 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13956: 0073cfb1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13957: 0063ecb5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13955: 005ebd51 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13956: 0073d019 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13957: 0063ed1d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13958: 00a43820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13959: 004f34e9 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13960: 00aef0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13961: 00369db9 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13962: 003dc1a1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13963: 00b3eb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13964: 0047d49d 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13965: 009d0894 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13966: 00a36b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13967: 0063abb1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13967: 0063ac19 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13968: 00b3e1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13969: 00b400ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13970: 00aed508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13971: 00af64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13972: 006acc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13972: 006acc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13973: 004f87d1 1032 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13974: 00b3e756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13975: 00614a09 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13975: 00614a71 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13976: 00af1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13977: 00ae3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13978: 007564f5 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13979: 0074e9ed 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13980: 008d0ad8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13978: 0075655d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13979: 0074ea55 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13980: 008d0b40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13981: 00b40141 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13982: 00733a25 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13982: 00733a8d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13983: 00aef534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13984: 00af2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13985: 00b3de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13986: 00af5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13987: 00af8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13988: 00b3eba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13989: 0070000d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13989: 00700075 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13990: 00425b6d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13991: 00b3df38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13992: 005eb6a1 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13992: 005eb709 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13993: 00392261 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13994: 0048b229 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13995: 00328a91 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13996: 005e0155 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13996: 005e01bd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13997: 0050f8cd 142 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13998: 0041b109 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13999: 00b3fa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14000: 00b3e98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 14001: 006d8325 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14001: 006d838d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14002: 00ae3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14003: 00b3d44e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14004: 009d01d8 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14005: 00ae4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14006: 00b3e424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14007: 00aeb61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14008: 00b3f730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 14009: 004d60d9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14010: 00b3e6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14011: 00388f49 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14012: 00b3f046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14013: 00b3d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14014: 00af9f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14015: 006e57cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14015: 006e5835 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14016: 00b3da16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 14017: 00739641 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14018: 006dfa09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14017: 007396a9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14018: 006dfa71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14019: 00af71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14020: 00ae4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14021: 00ae2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14022: 00b3e6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14023: 00b3e846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14024: 00b3dfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14025: 00b3e042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14026: 00af7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14027: 00b3e5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14028: 00392505 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14029: 004cb429 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14030: 00b3e73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 14031: 00ae75d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14032: 00718d65 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14032: 00718dcd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14033: 00b3fd75 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14034: 0062a5c5 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14034: 0062a62d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14035: 004f2625 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14036: 00b3e6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14037: 00ae1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14038: 00aee724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 14039: 00487ea9 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14040: 00af20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14041: 00b3f2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14042: 00b3ef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14043: 00754439 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14043: 007544a1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14044: 002a03a5 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14045: 0066fdd1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14045: 0066fe39 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 14046: 00ae4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14047: 00b3ed1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14048: 00411dc5 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14049: 00b3d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14050: 005e81c5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14050: 005e822d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14051: 0050fd8d 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 14052: 00aea9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14053: 00af3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14054: 007377d5 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14054: 0073783d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14055: 00af3098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14056: 0047e7e9 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14057: 00ae44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14058: 0074ea71 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14059: 0071e311 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14058: 0074ead9 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14059: 0071e379 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14060: 004eb56d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14061: 00aeaf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14062: 0036c3b9 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14063: 00b3de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14064: 00464821 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14065: 00b3da36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14066: 00b3e0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14067: 00b3f442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14068: 0070831d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14068: 00708385 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14069: 00b3efbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14070: 00aeaf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 14071: 00af5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14072: 00b3dc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14073: 00aebfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14074: 00a369e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 14075: 00a41174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 14076: 00b3efe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 14077: 00a40fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 14078: 0061d4a9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14078: 0061d511 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 14079: 00b3e810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14080: 00b3dcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14081: 005e025d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14081: 005e02c5 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14082: 00b3e2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14083: 00aea0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14084: 00a410f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 14085: 00b3ee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14086: 004926c1 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14087: 00701d91 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14087: 00701df9 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14088: 004444e1 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14089: 005e6d9d 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14089: 005e6e05 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14090: 00a0fb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14091: 009fa830 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 14092: 0063a811 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14093: 006aeef9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14092: 0063a879 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14093: 006aef61 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 14094: 00b3d485 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14095: 00ae9ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14096: 00af5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14097: 00b3f424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14098: 00af77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14099: 00493f2d 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14100: 006155cd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14101: 006ed6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14102: 007516a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14100: 00615635 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14101: 006ed715 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14102: 00751709 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14103: 00b3f308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14104: 00aecc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14105: 00750225 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14105: 0075028d 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14106: 00540119 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 14107: 00a4106c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 14108: 00a46c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 14109: 00705551 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14110: 006b2be1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14109: 007055b9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14110: 006b2c49 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14111: 00540161 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 14112: 00a0f464 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14113: 005f3811 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14113: 005f3879 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14114: 00aea060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14115: 00aeeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14116: 00ae3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14117: 00a46d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 14118: 004d8341 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 14119: 00aeee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14120: 006c93a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14121: 005f3641 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14122: 006e8fd1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 14123: 0070304d 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 14120: 006c9411 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14121: 005f36a9 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14122: 006e9039 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14123: 007030b5 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 14124: 00ae34b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14125: 00b3f62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14126: 0063365d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14126: 006336c5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14127: 003c1f7d 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14128: 0091ddbc 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14129: 006c7809 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14129: 006c7871 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14130: 00b3d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 14131: 005552f5 280 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 14132: 005e4de5 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14132: 005e4e4d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14133: 00af0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14134: 004ca0e5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14135: 005dba49 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14135: 005dbab1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14136: 00b3f128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14137: 005ef869 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14137: 005ef8d1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14138: 005401a9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 14139: 00b3eb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14140: 006322a5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14141: 00717d95 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14140: 0063230d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14141: 00717dfd 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14142: 00a46cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 14143: 00742e9d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14143: 00742f05 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 14144: 00478741 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14145: 00ae7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14146: 0072d925 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14146: 0072d98d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14147: 00b3ec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 14148: 00492679 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14149: 00b3e16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14150: 0026a7d1 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14151: 002fc9e9 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14152: 003343c9 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14153: 00b3f698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14154: 0055540d 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 14155: 0046ac01 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 14156: 008e4750 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14156: 008e47b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14157: 00b3da64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14158: 00464315 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14159: 00aed758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 14160: 00389a79 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14161: 006b2965 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14162: 0061dfdd 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14161: 006b29cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14162: 0061e045 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14163: 0046c9c1 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14164: 00aef394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 14165: 0071e79d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14165: 0071e805 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14166: 00b3dd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14167: 00b3d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14168: 00b3d94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14169: 0060ad29 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14169: 0060ad91 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14170: 004460cd 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14171: 00b3dbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14172: 007016b9 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14172: 00701721 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14173: 00ae9a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14174: 00b3e97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14175: 00aeab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14176: 004cb7e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14177: 00af5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14178: 00af7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14179: 006f4d91 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14179: 006f4df9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14180: 00ae8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14181: 0062059d 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14181: 00620605 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14182: 00ae8314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14183: 00aee834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14184: 00a59618 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14185: 00b3f930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14186: 00b3d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14187: 006fe3c9 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14187: 006fe431 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14188: 003f97d5 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14189: 00af9f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14190: 00ae8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14191: 004db9c1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14192: 00705495 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14192: 007054fd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14193: 00ae3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14194: 00709681 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14195: 006ffb19 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14196: 005cde65 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14197: 006596f1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14194: 007096e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14195: 006ffb81 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14196: 005cdecd 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14197: 00659759 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14198: 00356af9 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14199: 00b3e01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14200: 00726f8d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14200: 00726ff5 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14201: 00ae190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14202: 006984e9 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14202: 00698551 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14203: 002a0cd9 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 14204: 005f3d71 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14205: 006e9375 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14204: 005f3dd9 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14205: 006e93dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14206: 00af2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14207: 005ce171 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14207: 005ce1d9 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14208: 00b400cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 14209: 00613911 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14209: 00613979 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 14210: 00530fa1 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 14211: 005a6575 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 14211: 005a65dd 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 14212: 004dc259 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14213: 006b7815 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14214: 00633951 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14213: 006b787d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14214: 006339b9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14215: 00b3ec18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14216: 00aed028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14217: 004a7809 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14218: 00630b95 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14218: 00630bfd 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 14219: 00530fe9 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 14220: 00aee284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14221: 00aed238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14222: 00b3f642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14223: 00b3edc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14224: 00aeebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14225: 00ae8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14226: 0042ebc1 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14227: 002f5951 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14228: 00af95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 14229: 00a41fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 14230: 005c45e9 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14230: 005c4651 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14231: 00a41e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 14232: 006b4335 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14232: 006b439d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14233: 00531031 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 14234: 00a41f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 14235: 00a08b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14236: 00af3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14237: 00b3d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 14238: 00299ccd 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14239: 00af40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14240: 0045d855 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14241: 006bb7e1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14241: 006bb849 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 14242: 00a06698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14243: 00b3f050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14244: 0044e629 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14245: 00af99a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14246: 006d5f49 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14246: 006d5fb1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14247: 00af6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14248: 00b3f08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14249: 00afa008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14250: 005f2e6d 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14250: 005f2ed5 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14251: 00ae47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14252: 00b3f4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14253: 00ae8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14254: 00a5609c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 14255: 00b3ebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14256: 00b3df46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14257: 00af7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14258: 00a082f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14259: 005c4661 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14259: 005c46c9 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14260: 009d6e08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14261: 00a41edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 14262: 00b3f854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14263: 00b3ea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14264: 0044d2b5 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 14265: 0074cc4d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14265: 0074ccb5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14266: 00af5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14267: 00b3fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14268: 00ae5e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14269: 00aead1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14270: 0032bdc9 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 14271: 00af1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14272: 00afa254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14273: 00b3f8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14274: 00740db5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 14275: 007562c5 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14274: 00740e1d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14275: 0075632d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14276: 00ae3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14277: 0029fab1 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14278: 00b3edd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14279: 00af0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14280: 0070c93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14280: 0070c9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14281: 00b3d1db 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 14282: 00b3e074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 14283: 004d5fdd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 14284: 002a55e9 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14285: 00af2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14286: 0047ab71 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14287: 00af3238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ @@ -14298,22 +14298,22 @@ │ │ │ │ 14294: 00b2db08 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14295: 00b3f28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14296: 00ae3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14297: 00b40064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14298: 00af8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14299: 00aef884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14300: 00af08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14301: 007252c9 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14301: 00725331 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14302: 00aef744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14303: 00aee7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14304: 00b3ef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14305: 00b3d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 14306: 00701cad 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 14306: 00701d15 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 14307: 00b3e8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14308: 00732651 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14308: 007326b9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14309: 002ca24d 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14310: 00b3fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14311: 00b3dd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14312: 00af7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14313: 00b400b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14314: 00aee2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14315: 00b3f370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ @@ -14326,333 +14326,333 @@ │ │ │ │ 14322: 00af5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14323: 0046d4c1 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14324: 00ae4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14325: 00a0e678 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14326: 00ae6fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14327: 00ae8294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14328: 00b40120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14329: 00734719 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14329: 00734781 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14330: 00b3e690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14331: 00b3d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 14332: 00445ecd 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 14333: 0029db55 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14334: 00b3d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14335: 00af642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 14336: 004908ed 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14337: 0046b83d 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14338: 00a39008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14339: 0068264d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14339: 006826b5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14340: 00b3d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14341: 00a38e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14342: 00af3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14343: 00ae1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14344: 00af1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14345: 006cf1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14345: 006cf219 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14346: 00af8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14347: 00291ec9 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14348: 006c0391 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14348: 006c03f9 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14349: 00a38f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ - 14350: 0074fccd 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 14350: 0074fd35 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 14351: 0041df11 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14352: 00b3f204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14353: 00293871 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14354: 00b3d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14355: 00b3de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14356: 00b3ea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14357: 00742b79 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14357: 00742be1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14358: 00398411 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14359: 00af4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14360: 009cf138 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14361: 002d3b05 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14362: 00b3d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14363: 00b3eac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14364: 00b3ebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14365: 00b3e24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14366: 00ae9c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14367: 00703995 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14368: 0074d2fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 14369: 00697e41 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14370: 0060d679 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14367: 007039fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14368: 0074d365 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 14369: 00697ea9 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14370: 0060d6e1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14371: 00b3dd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14372: 00b3ef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14373: 00b3f2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14374: 00ae9490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14375: 007328c1 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14375: 00732929 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14376: 002950e1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14377: 00625f05 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14377: 00625f6d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14378: 00b3fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14379: 00a38f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14380: 00aef604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14381: 00b3ec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14382: 004a0a81 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14383: 00ae5b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14384: 00af3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14385: 005e0e99 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14385: 005e0f01 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14386: 00af93d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14387: 00af26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14388: 00738049 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14388: 007380b1 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14389: 00b3f136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14390: 00b3ef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14391: 00b3f5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14392: 00b3f23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14393: 00b3ed78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 14394: 004b99a5 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14395: 00b3f720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 14396: 0037ed1d 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14397: 006fbab1 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14397: 006fbb19 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14398: 00b3ddf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14399: 005bd839 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14399: 005bd8a1 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14400: 003847ad 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14401: 00aee2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14402: 0026a91d 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14403: 00b3f140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14404: 00430acd 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14405: 00b3eb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14406: 0073cdd1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14406: 0073ce39 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14407: 009cfc7c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14408: 0070f045 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14408: 0070f0ad 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14409: 0044e1cd 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14410: 0047f45d 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14411: 00742dc1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14411: 00742e29 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14412: 00afa078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14413: 009c6ee4 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14414: 0073162d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14414: 00731695 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14415: 00ae5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14416: 004a7ab1 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14417: 0066c4c1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14417: 0066c529 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14418: 00b3f092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14419: 00af8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14420: 004be2f1 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14421: 00af75ec 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14422: 002a07a9 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14423: 00b3f8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14424: 00af2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14425: 00a57014 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14426: 004f263d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14427: 004edf29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14428: 0054bcc1 324 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14429: 00afa444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14430: 00b3f88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14431: 006f2765 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14431: 006f27cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14432: 00a56e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14433: 004d9c41 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14434: 00b3fa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14435: 0070a879 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14435: 0070a8e1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14436: 00ae85a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14437: 00aeef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14438: 00526c15 80 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14439: 009cd2f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14440: 0040c905 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14441: 00632d01 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14441: 00632d69 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14442: 004b9079 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14443: 00ae4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14444: 00b3d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14445: 006c9ec9 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14445: 006c9f31 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14446: 00a57224 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14447: 005a36a9 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14447: 005a3711 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14448: 00b3f532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14449: 00b3f73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14450: 0054be05 358 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14451: 005a3781 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14451: 005a37e9 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14452: 009bdee4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14453: 00b3fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14454: 005a36f1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14455: 006d1da5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14454: 005a3759 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14455: 006d1e0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14456: 00b3f946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14457: 00b40008 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14458: 006b2091 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14458: 006b20f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14459: 00b3f696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14460: 006ce4a1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14460: 006ce509 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14461: 00ae6fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14462: 00720501 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14462: 00720569 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14463: 00b3e48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14464: 0045cc7d 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14465: 004dbb51 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14466: 00af5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14467: 00af3da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14468: 0026a8fd 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14469: 0046a84d 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14470: 00b3eeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14471: 00b3f61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14472: 00af8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14473: 0074f9a5 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14473: 0074fa0d 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14474: 00aec21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14475: 00af7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14476: 004d081d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14477: 006ab159 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14477: 006ab1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14478: 00b3dc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14479: 00b3df6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14480: 00b3ea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14481: 00386851 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14482: 00ae4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14483: 002b3399 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14484: 00b3e6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14485: 005a3739 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14485: 005a37a1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14486: 00b3d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14487: 004a0c19 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14488: 00b3dc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14489: 0070f2cd 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14490: 00710ecd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14489: 0070f335 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14490: 00710f35 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14491: 00af4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14492: 00b3e9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14493: 00b3ea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14494: 00385519 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14495: 0044e579 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14496: 004dc3e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14497: 00b3e8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14498: 00aefdd0 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14499: 002a2e71 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14500: 004f7d6d 368 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14501: 005f0b2d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14501: 005f0b95 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14502: 00af3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14503: 006cd175 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14504: 005e008d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14503: 006cd1dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14504: 005e00f5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14505: 00b3d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14506: 00b3d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14507: 0072f571 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14508: 006d9061 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14507: 0072f5d9 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14508: 006d90c9 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14509: 00b3e5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14510: 00364135 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14511: 00b3d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14512: 0029910d 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14513: 002d8951 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14514: 00b3ef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14515: 00333565 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14516: 00af1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14517: 004cace9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14518: 00630d25 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14519: 00709091 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14518: 00630d8d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14519: 007090f9 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14520: 00aee8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14521: 004604b5 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14522: 00b3d2f4 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14523: 00751485 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14524: 00724415 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14523: 007514ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14524: 0072447d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14525: 00b3f3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14526: 00b1bd60 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14527: 004f6e0d 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14528: 004804e5 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14529: 00b3f1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14530: 00b3d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14531: 004ef819 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14532: 00aec15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14533: 00b3d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14534: 006d282d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14534: 006d2895 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14535: 00af7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14536: 00635dc1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14536: 00635e29 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14537: 00b3d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14538: 006d8f39 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14538: 006d8fa1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14539: 00b3f76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14540: 00af5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14541: 00495da5 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14542: 00af2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14543: 006b6241 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14544: 0072a201 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14545: 006b2641 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14543: 006b62a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14544: 0072a269 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14545: 006b26a9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14546: 00b3f440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14547: 004f0699 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14548: 0071ddb1 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14548: 0071de19 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14549: 00b3eed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14550: 002d5895 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14551: 004f4a3d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14552: 006d5e05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14552: 006d5e6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14553: 004b99d9 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14554: 0043b229 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14555: 00b3f57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14556: 00ae5cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14557: 00a317e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ - 14558: 00703541 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14558: 007035a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14559: 003862dd 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14560: 004f3521 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14561: 004d0921 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14562: 00b3eea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14563: 00ae9280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14564: 006e6a75 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14565: 006acdf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14564: 006e6add 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14565: 006ace59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14566: 004d9a3d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14567: 00af40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14568: 00ae6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14569: 00a38df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ 14570: 004e9101 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14571: 00b3e19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14572: 0045e51d 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14573: 006d526d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14573: 006d52d5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14574: 00aefd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14575: 00aef4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14576: 00a38c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14577: 00af5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14578: 004ef609 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14579: 00b3ed72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14580: 00a0d1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14581: 00b3fa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14582: 00a38d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14583: 00af6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14584: 00b3ecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14585: 00693921 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14586: 005fa515 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14585: 00693989 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14586: 005fa57d 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14587: 0044f239 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14588: 004e5d69 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14589: 00ae6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14590: 00b3f096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14591: 00467225 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14592: 00af6b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14593: 009d6ea8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14594: 009b9d48 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14595: 0091fcc0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14596: 00af96d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ 14597: 00a38cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14598: 0073db31 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14599: 0074397d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14598: 0073db99 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14599: 007439e5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14600: 00ae7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14601: 004cbb11 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14602: 00525791 88 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14603: 00b3ef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14604: 0074feed 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14605: 00705195 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14606: 0060c971 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14604: 0074ff55 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14605: 007051fd 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14606: 0060c9d9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14607: 00af4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14608: 00b3ecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14609: 00af2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14610: 005c0305 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14610: 005c036d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14611: 004b1895 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14612: 00b3eb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14613: 00af2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14614: 006b8b35 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14614: 006b8b9d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14615: 004d1435 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14616: 0066b08d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14617: 006f23a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14616: 0066b0f5 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14617: 006f240d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14618: 00b3d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14619: 004d6365 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14620: 00a0f4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14621: 006e2801 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14622: 00641f8d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14621: 006e2869 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14622: 00641ff5 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14623: 00a318ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14624: 00b3dca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14625: 00b3db30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14626: 004e8b7d 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14627: 002afbc1 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14628: 00ae99e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14629: 00b3ecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14630: 005dc569 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14631: 006b8ab1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14630: 005dc5d1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14631: 006b8b19 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14632: 0047b25d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14633: 003679e5 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14634: 00b3df94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14635: 00b3f460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14636: 00b3f55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14637: 00709acd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14637: 00709b35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14638: 009cf8bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14639: 00af3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14640: 006924a5 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14641: 00714dd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14640: 0069250d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14641: 00714e3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14642: 00ae9740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14643: 00ae2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14644: 003b1841 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14645: 00af5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14646: 00a04af4 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14647: 005ff4cd 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14647: 005ff535 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14648: 00b3e292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14649: 00af65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14650: 0038ac41 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14651: 00b3dca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14652: 00ae609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14653: 003b1855 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14654: 009d0440 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14660,150 +14660,150 @@ │ │ │ │ 14656: 0052be89 502 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ 14657: 0043eef5 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14658: 00ae3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14659: 00aecd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14660: 00aef094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14661: 00ae2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14662: 00b3f4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14663: 006af141 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14663: 006af1a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14664: 002d25a9 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14665: 005408f9 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14666: 0046cf0d 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14667: 0043bc99 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14668: 005409d1 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14669: 00a0bd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14670: 00ae5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14671: 007284f9 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14672: 006a07d1 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14673: 005deb85 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14671: 00728561 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14672: 006a0839 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14673: 005debed 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14674: 00af89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14675: 00540941 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14676: 0073c1b1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14677: 0063b2b1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14676: 0073c219 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14677: 0063b319 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14678: 004da0ed 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14679: 00706629 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14680: 008e4788 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14681: 006fa8bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14679: 00706691 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14680: 008e47f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14681: 006fa925 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14682: 00b3e2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14683: 00b3f3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14684: 00b3f706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14685: 00aed718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14686: 002c37e5 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14687: 00a0d910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14688: 00b3eb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14689: 00af16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14690: 00b3d9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14691: 002d5bc9 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14692: 005e482d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14693: 008d09b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14692: 005e4895 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14693: 008d0a20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14694: 00540989 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14695: 00b3e88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14696: 0047f321 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14697: 00a377cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14698: 005dd655 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14698: 005dd6bd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14699: 00aee244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14700: 00b3eb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14701: 006eead1 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14701: 006eeb39 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14702: 0045e9d1 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14703: 00ae2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14704: 009d012c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14705: 006e2fd1 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14705: 006e3039 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14706: 00af89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14707: 00a47a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14708: 004f0755 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14709: 00af0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14710: 00b3ec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14711: 005ebb5d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14711: 005ebbc5 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14712: 00420159 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14713: 0070db59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14713: 0070dbc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14714: 00b3ddda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14715: 00a048f0 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14716: 00b3e9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14717: 00628555 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14717: 006285bd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14718: 00b3e1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14719: 00af24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14720: 00b3e85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14721: 00b400b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14722: 00b3d45e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14723: 00af0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14724: 006a08f9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14724: 006a0961 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14725: 00b3e274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14726: 00395c89 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14727: 00aeb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14728: 007346f1 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14728: 00734759 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14729: 002db011 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14730: 00b3fa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14731: 00a4799c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14732: 00b3fb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14733: 00430a69 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14734: 007465e1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14734: 00746649 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14735: 00b3e666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14736: 00a0e048 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14737: 00b3e1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14738: 00b3f124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14739: 00af7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14740: 007461b1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14740: 00746219 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14741: 0031f10d 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14742: 0038453d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14743: 00746329 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14744: 005ec1b9 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14743: 00746391 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14744: 005ec221 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14745: 00ae4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14746: 0062a365 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14746: 0062a3cd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14747: 00aeba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14748: 00b3e2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14749: 00af1710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14750: 0042ee8d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14751: 00afa284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14752: 00ae2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14753: 006ec3ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14753: 006ec455 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14754: 002a32b1 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14755: 00aee274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14756: 00ae5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14757: 004a6791 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14758: 00b3e30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14759: 0073a8a5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14760: 006d6fad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14761: 006b838d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14759: 0073a90d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14760: 006d7015 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14761: 006b83f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14762: 00af7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14763: 003f0b35 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14764: 0044d4d9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14765: 0071f871 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14766: 006aef89 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14765: 0071f8d9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14766: 006aeff1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14767: 00af2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14768: 0032e141 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14769: 005c7cad 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14769: 005c7d15 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14770: 00af4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14771: 00b3f152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14772: 00b3e590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14773: 0042ef4d 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14774: 00af7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14775: 0044d3dd 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14776: 00af0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 14777: 005c8f8d 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14777: 005c8ff5 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14778: 0042ece1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14779: 0055dec9 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14780: 00ae9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14781: 00b3e558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14782: 00ae5efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14783: 007233ad 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14783: 00723415 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14784: 0055dc91 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14785: 008397c4 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14785: 0083982c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14786: 00af3f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14787: 004d68b5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14788: 009d0b48 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14789: 00b3d9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14790: 00b3f7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14791: 00492459 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14792: 00b3eaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14793: 00b3e0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14794: 003a27cd 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14795: 00b3dc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14796: 00afa3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14797: 00b3d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14798: 005dd695 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14798: 005dd6fd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14799: 0055cce9 384 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14800: 002adfa9 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14801: 002997a1 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14802: 004f4df1 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14803: 00b3de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14804: 0055d115 324 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14805: 004f2f35 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ @@ -14816,326 +14816,326 @@ │ │ │ │ 14812: 00b3f56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14813: 0038a591 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14814: 0055ce69 342 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14815: 00b3d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14816: 00b3e67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14817: 00af58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14818: 00446d8d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14819: 0074ec01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14819: 0074ec69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14820: 00af8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14821: 003cf6a1 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14822: 009cf7ac 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14823: 0045e9ad 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14824: 00ae81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14825: 00b3f8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14826: 00af2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14827: 002bfa4d 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14828: 00b3ec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14829: 0070053d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14829: 007005a5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14830: 00299809 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14831: 0074cfd5 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14831: 0074d03d 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14832: 00b3f1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14833: 00b3f920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14834: 00b3e816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14835: 0044e2d9 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14836: 006d7b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14836: 006d7bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14837: 00b3d495 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14838: 00b3d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14839: 0072f3a5 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14839: 0072f40d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14840: 00b400d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14841: 0055cfc1 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14842: 00af6aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14843: 00b3e58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14844: 00b1bd54 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14845: 0029a239 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14846: 00af22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14847: 006c99bd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14848: 007056fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14847: 006c9a25 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14848: 00705765 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14849: 00aee374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14850: 00b3f4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14851: 005ec235 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14852: 00692381 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14851: 005ec29d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14852: 006923e9 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14853: 00b3de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14854: 00614d11 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14854: 00614d79 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14855: 00b40088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14856: 005428e9 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14857: 00af2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14858: 005429c1 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14859: 00b3ea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14860: 00b3f006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14861: 0029114d 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14862: 006c5705 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14862: 006c576d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14863: 00af6a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14864: 00b3db6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14865: 00723cad 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14865: 00723d15 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14866: 00b3f376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14867: 00b3cf54 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14868: 0070e941 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14868: 0070e9a9 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14869: 00542931 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14870: 0031fdd5 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14871: 008397c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14871: 00839828 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14872: 004bfa65 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14873: 00af04f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14874: 00ae71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14875: 00af8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14876: 002f1259 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14877: 00b3ea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14878: 0032232d 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14879: 00b3f9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14880: 002a49c1 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14881: 004ab9e5 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14882: 00460f6d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14883: 00af1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14884: 00a3464c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14885: 006fb631 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14885: 006fb699 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14886: 00a344c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14887: 00ae5c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14888: 00542979 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14889: 0074cfe1 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14890: 0065b299 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14891: 006e6b81 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14889: 0074d049 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14890: 0065b301 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14891: 006e6be9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14892: 00a345c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14893: 00aeb10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14894: 00367749 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14895: 00700265 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14896: 00718619 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14895: 007002cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14896: 00718681 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14897: 00b3e572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14898: 00af4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14899: 00b3e504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14900: 004d7511 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14901: 006db211 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14901: 006db279 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14902: 004f3f51 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14903: 00af3138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14904: 00af1570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14905: 0074c62d 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14905: 0074c695 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14906: 00b3e834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14907: 00b3de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14908: 00325a19 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14909: 004a5165 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14910: 00a34544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14911: 00ae9230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14912: 00b3e658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14913: 00b3f266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14914: 0041f545 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14915: 005e2cf9 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14915: 005e2d61 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14916: 00b3ed8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14917: 00ae18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14918: 00af64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14919: 00aed528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14920: 00b3f6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14921: 00af7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14922: 006b6979 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14922: 006b69e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14923: 00b3e12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14924: 00ae8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14925: 0073a39d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14926: 005d2809 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14925: 0073a405 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14926: 005d2871 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14927: 00297af1 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14928: 0047f785 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14929: 004ec7c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14930: 00b3f726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14931: 00a5501c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14932: 00ae2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14933: 006feaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14933: 006feb55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14934: 00b3e3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14935: 00a550a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14936: 00a3ce6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14937: 00b3e2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14938: 0049378d 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14939: 002a51fd 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14940: 00a3cce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14941: 005dd715 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14941: 005dd77d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14942: 00b3e4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14943: 005e2dad 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14943: 005e2e15 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14944: 00a3cde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14945: 006be25d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14945: 006be2c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14946: 002b35f5 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14947: 002ae1b1 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14948: 00aeb45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14949: 004c2b15 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14950: 00b3f4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14951: 0070a80d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14951: 0070a875 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14952: 00b3f50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14953: 00b3e804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14954: 00b3d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14955: 005dba39 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14955: 005dbaa1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14956: 00ae8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14957: 00a54f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14958: 006aa285 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14959: 005f5ce9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14958: 006aa2ed 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14959: 005f5d51 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14960: 00ae3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14961: 004f9235 72 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ 14962: 00437af9 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14963: 003f1429 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14964: 002f5f05 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14965: 002f0a8d 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14966: 00b3d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14967: 005aaaad 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14967: 005aab15 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14968: 005314b1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14969: 00733b71 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14969: 00733bd9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14970: 00b3f7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14971: 00a3cd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14972: 00af4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14973: 00613639 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14973: 006136a1 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14974: 00ae74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14975: 00af2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14976: 00af65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14977: 00af2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14978: 005f51c9 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14978: 005f5231 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14979: 005314f9 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14980: 00b3ed36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14981: 00af2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14982: 005ebd91 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14982: 005ebdf9 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14983: 00af56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14984: 002aef61 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14985: 00b3d330 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14986: 00a358dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14987: 003c2de1 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14988: 005ec275 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14988: 005ec2dd 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14989: 005257e9 88 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14990: 004a0b7d 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14991: 00aeeec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14992: 00b3f5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14993: 0072d00d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14994: 006ab339 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14993: 0072d075 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14994: 006ab3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14995: 00431299 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14996: 00b3dd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14997: 002f1375 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14998: 00b3e0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14999: 00531541 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 15000: 00658415 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 15001: 00614f25 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15000: 0065847d 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15001: 00614f8d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 15002: 00b3f31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15003: 004c311d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15004: 0038f8c5 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15005: 00367941 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15006: 0046d9d1 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15007: 006c8fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15007: 006c9015 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 15008: 00b3db5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15009: 00aebd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 15010: 00ae2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 15011: 00541361 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 15012: 00a50558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ - 15013: 00702edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 15013: 00702f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 15014: 00ae4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15015: 00b3f024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15016: 0043cc51 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15017: 00541515 140 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 15018: 0060fb71 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15018: 0060fbd9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 15019: 0052d225 504 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 15020: 005413ed 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 15021: 004ee9a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 15022: 00a504d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 15023: 005f9475 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15023: 005f94dd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15024: 00af8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15025: 00aea040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15026: 006d5dc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15027: 005f9b65 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15026: 006d5e2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15027: 005f9bcd 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15028: 004a0ab1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15029: 00b3db9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15030: 0040cd51 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 15031: 00af04a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 15032: 0053fae9 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 15033: 0063a2c5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15034: 00733f15 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15033: 0063a32d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15034: 00733f7d 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15035: 0053fbc1 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 15036: 009cf694 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15037: 009d0980 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15038: 00ae9ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15039: 00ae4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15040: 0087b1d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15040: 0087b238 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15041: 0053fb31 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 15042: 00aef654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 15043: 00541481 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 15044: 00a50450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 15045: 0065f6f1 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15045: 0065f759 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15046: 00b3eab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15047: 006ea8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15047: 006ea921 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 15048: 00a53af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 15049: 008e4724 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15050: 0087b1cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15049: 008e478c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15050: 0087b234 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15051: 00aed800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15052: 005dc299 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15053: 00731f9d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15054: 006ab4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15052: 005dc301 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15053: 00732005 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15054: 006ab545 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15055: 00b3e350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15056: 00634881 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15056: 006348e9 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15057: 00b3fae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15058: 00b3d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15059: 00722c0d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15059: 00722c75 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15060: 004f5b75 224 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 15061: 004f628d 60 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 15062: 00b3d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15063: 00a09374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15064: 00af9ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15065: 00b2dae8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 15066: 00b3e800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15067: 0042f149 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15068: 0060e371 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15068: 0060e3d9 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15069: 00b3edd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15070: 0053fb79 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 15071: 004ee7c5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15072: 0041b431 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15073: 00ae44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15074: 00b3f824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15075: 00a0d25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 15076: 00ae1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15077: 00ae9710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15078: 00aeba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15079: 004c03c9 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15080: 00ae17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15081: 005eb1e5 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15081: 005eb24d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15082: 004f1db1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15083: 00b3dc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15084: 00ae8254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 15085: 00272511 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 15086: 00b3dbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15087: 004437c1 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15088: 00b3e2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15089: 00aecb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15090: 006d7d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15090: 006d7d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15091: 00aeb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15092: 006ff955 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15092: 006ff9bd 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15093: 00a0baa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15094: 00ae68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15095: 00af3f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15096: 00aecd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15097: 0072e30d 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15097: 0072e375 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15098: 00b3eabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 15099: 005a67e1 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 15099: 005a6849 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 15100: 00b3d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15101: 00b3e498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15102: 00b3f98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15103: 00333ad5 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15104: 00b3f60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 15105: 004e98a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15106: 00af69d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 15107: 00859ff0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15107: 0085a058 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15108: 003000cd 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15109: 00b3d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15110: 004a09cd 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15111: 00707b19 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15111: 00707b81 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15112: 00aeea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15113: 006fd571 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15113: 006fd5d9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15114: 004a4fb5 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15115: 00a5b4fc 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15116: 00af7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15117: 00b3d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 15118: 00b3e902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 15119: 00af51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15120: 00aed368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15121: 00b3ed44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 15122: 004be64d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 15123: 00b3ec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15124: 006a891d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15124: 006a8985 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 15125: 00269f4d 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15126: 00299961 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15127: 006da9ed 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 15128: 006fb9f1 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15129: 0073aa99 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15130: 005ec3b1 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15127: 006daa55 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15128: 006fba59 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15129: 0073ab01 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15130: 005ec419 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15131: 00af17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 15132: 0045e511 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 15133: 004cbcc1 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 15134: 004f25b1 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15135: 00b3e8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15136: 00af72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 15137: 004ba2e1 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -15149,20 +15149,20 @@ │ │ │ │ 15145: 00af3c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15146: 00aeef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15147: 00aeea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15148: 00a0bdbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15149: 00afa718 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15150: 00b3f146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15151: 00af4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 15152: 006ff9f1 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15152: 006ffa59 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15153: 00369bd5 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15154: 0066ff91 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15155: 005d78a5 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15156: 005eda99 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15157: 005f3039 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15154: 0066fff9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15155: 005d790d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15156: 005edb01 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15157: 005f30a1 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15158: 00ae9f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 15159: 00a419b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 15160: 00a48050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 15161: 0032290d 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15162: 0091e3b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15163: 003843d1 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15164: 0053088d 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ @@ -15172,219 +15172,219 @@ │ │ │ │ 15168: 00530965 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 15169: 00391235 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15170: 00a0d994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 15171: 009cf16c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 15172: 004c0149 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15173: 00b3e9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 15174: 00a41930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 15175: 007307e1 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15175: 00730849 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15176: 005308d5 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 15177: 009cf6d8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15178: 006d8da5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15178: 006d8e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15179: 00b3f068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15180: 00b3e9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15181: 00af0060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15182: 00b3d9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15183: 00b3e9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15184: 00b3f4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15185: 00620edd 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15185: 00620f45 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15186: 00b3e248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15187: 00b3d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15188: 006dc10d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15189: 005ccfc5 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15188: 006dc175 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15189: 005cd02d 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 15190: 004cb071 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15191: 00b3da34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15192: 00aedab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15193: 00730a25 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15193: 00730a8d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15194: 00b3d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15195: 00b400be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15196: 004a4259 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 15197: 00a418ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 15198: 0073749d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15198: 00737505 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 15199: 002c2a45 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15200: 00ae615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 15201: 0053091d 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ 15202: 0041a949 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 15203: 006e7bf5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15203: 006e7c5d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15204: 00af14d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15205: 0066ca8d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15205: 0066caf5 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15206: 00ae8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15207: 005debe9 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15207: 005dec51 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15208: 00af6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15209: 00af8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15210: 0038a99d 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15211: 003f7775 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 15212: 00a0c704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 15213: 00ae3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15214: 00b3f79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15215: 004ec2b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15216: 00b3ddae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15217: 00aeee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15218: 00af7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 15219: 004f3ed5 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 15220: 0074c761 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15220: 0074c7c9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 15221: 00ae2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15222: 005f9a75 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15223: 0063d1a5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15222: 005f9add 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15223: 0063d20d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15224: 004c4d35 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 15225: 00b3db78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15226: 00a0e0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 15227: 0034ee8d 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15228: 00b3df26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15229: 00721be5 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15229: 00721c4d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15230: 00b3f336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15231: 00aeabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15232: 00aed488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 15233: 0043ab9d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15234: 00af07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15235: 006f94f9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15235: 006f9561 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 15236: 00272519 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 15237: 007461a1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15238: 007119f5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15237: 00746209 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15238: 00711a5d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 15239: 0043a5a5 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 15240: 005dc521 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15240: 005dc589 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 15241: 00ae5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15242: 0091f8a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 15243: 00b3f6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15244: 00aebb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15245: 00aed880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 15246: 00ae6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15247: 0028fae5 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15248: 00ae3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15249: 006b5b09 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15249: 006b5b71 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15250: 00b3f478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15251: 006d33a1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15251: 006d3409 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15252: 00466fa9 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15253: 00b3e7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 15254: 00b3e37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15255: 00ae54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15256: 006b9189 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15256: 006b91f1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15257: 00388f39 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15258: 004a4cd1 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15259: 00ae2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15260: 00293165 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15261: 009b91f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15262: 00ae4908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15263: 00ae20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15264: 00610581 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15264: 006105e9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15265: 00b3f394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15266: 00ae61ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 15267: 002a2da9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 15268: 004c197d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 15269: 002a2439 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15270: 00af6ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 15271: 002a08f5 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15272: 00b3fb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15273: 004f1619 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15274: 00ae97b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15275: 00af70b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15276: 00b3e59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15277: 00b3f768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15278: 006e3bf9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15279: 0066a50d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15278: 006e3c61 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15279: 0066a575 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15280: 00ae94e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 15281: 004ea4b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 15282: 004ca78d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15283: 006911cd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15283: 00691235 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 15284: 004677f1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15285: 00629e35 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15285: 00629e9d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15286: 002ff1f1 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15287: 00388d4d 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15288: 00b3e786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15289: 0038f70d 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15290: 004ea7cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15291: 00ae32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15292: 005aaab1 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15292: 005aab19 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15293: 009d0418 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15294: 00af3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15295: 006af405 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15295: 006af46d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15296: 004c0261 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15297: 00b3e8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15298: 00b3e158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15299: 00b3fb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15300: 003d61e1 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 15301: 00afa604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 15302: 0063d1e9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15303: 0068212d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15304: 006dcf55 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15302: 0063d251 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15303: 00682195 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15304: 006dcfbd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15305: 00a593e8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15306: 00b3ebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15307: 00ae99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15308: 00b3e680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15309: 00b3edd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15310: 0040a06d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15311: 00af51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15312: 005f9489 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15312: 005f94f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15313: 00ae16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15314: 0044e325 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15315: 00b3d9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15316: 00ae27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15317: 002f98c9 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15318: 006c8ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15318: 006c8f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15319: 00af59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15320: 00b3d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15321: 00af1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15322: 0039088d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 15323: 0051bc99 46 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ 15324: 004c47c9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 15325: 00a42824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 15326: 00711929 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15326: 00711991 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15327: 00ae641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15328: 00ae621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 15329: 004edb0d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15330: 00b3f8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15331: 00a4292c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 15332: 00a0f0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15333: 005df785 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15333: 005df7ed 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15334: 00ae33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15335: 005559a1 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 15336: 0048046d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15337: 002fc55d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15338: 00633add 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15338: 00633b45 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15339: 00b4005e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15340: 0034ef65 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15341: 00555ac1 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 15342: 0061ce69 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15342: 0061ced1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15343: 00b3d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15344: 00ae27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15345: 00b3e21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15346: 00af7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15347: 002f6341 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15348: 0038b989 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 15349: 00a428a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15350: 00b3f360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15351: 00b3f4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15352: 006fc0a5 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15352: 006fc10d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15353: 00ae85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15354: 006d75ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15354: 006d7615 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15355: 00b3d4a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15356: 004f3a85 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15357: 002aa32d 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15358: 005dfc81 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15358: 005dfce9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15359: 00b3f8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15360: 00b3f82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15361: 00af4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15362: 00b3e448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15363: 00b3db04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 15364: 00555bd5 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15365: 00ae1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15366: 00b3eae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15367: 00698e59 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15367: 00698ec1 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15368: 00b3effe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15369: 00af9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15370: 00aeb37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15371: 00af88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15372: 00b3e3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15373: 00b3fb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15374: 00ae8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15375: 00af22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15376: 00aec9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15377: 00391dfd 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15378: 00294609 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15379: 0070e4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15379: 0070e55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15380: 00b3eaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15381: 00b3f9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15382: 002becb9 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15383: 00293231 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15384: 00b3f80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15385: 00a4e4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15386: 00b3f166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -15396,209 +15396,209 @@ │ │ │ │ 15392: 004cbc45 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15393: 00aeeed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15394: 00af3208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15395: 00aef244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15396: 00b3eb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15397: 00b3d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15398: 002a3291 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 15399: 00701b41 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 15399: 00701ba9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 15400: 00a0fe30 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15401: 00a4e458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15402: 00b3d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15403: 00ae8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15404: 00425951 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15405: 006bb961 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15405: 006bb9c9 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15406: 00aebabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15407: 00b3d9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15408: 00afa4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15409: 003456a9 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15410: 002c37d1 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15411: 00aeaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15412: 002f5fcd 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15413: 006a9a91 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15414: 0073cd5d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15413: 006a9af9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15414: 0073cdc5 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 15415: 004beb25 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15416: 0034546d 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15417: 00b3e516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15418: 00aeb02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 15419: 004c4bcd 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15420: 00ae5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15421: 00b3da06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15422: 00af3ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15423: 00b3e22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15424: 002a54d5 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15425: 00b3e4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15426: 006bbac5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15426: 006bbb2d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15427: 00b3f1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15428: 00711ad1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15429: 005ef315 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15428: 00711b39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15429: 005ef37d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15430: 00af7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15431: 004f3e6d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15432: 00af2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15433: 006ac3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15433: 006ac445 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15434: 00aec2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15435: 00b3e686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15436: 00aea190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15437: 005ded6d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15438: 006f48d5 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15437: 005dedd5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15438: 006f493d 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15439: 00ae6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15440: 00b3f056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15441: 00b1bf9c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15442: 00af3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15443: 0072eac9 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15444: 006a4615 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15445: 0063b241 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15443: 0072eb31 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15444: 006a467d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15445: 0063b2a9 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15446: 00437525 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15447: 006d0629 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15447: 006d0691 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15448: 00295cf9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15449: 00b34f41 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15450: 00b3ec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15451: 007424e5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 15452: 007030d1 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15451: 0074254d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15452: 00703139 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15453: 00af6f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15454: 00af4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15455: 0040a96d 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15456: 004dcdd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15457: 00727249 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15457: 007272b1 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15458: 00b3f956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15459: 00b3e176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15460: 002d6f85 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15461: 0091ef88 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15462: 00723125 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15462: 0072318d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15463: 00b3d4af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15464: 0048b8b9 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15465: 00384fa1 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15466: 00af2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15467: 005a1e51 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15468: 006f3651 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15467: 005a1eb9 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15468: 006f36b9 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15469: 00ae22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15470: 004716cd 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15471: 0041a9bd 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15472: 00af3994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15473: 00b3f42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15474: 00af4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15475: 00aef0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15476: 00723381 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15476: 007233e9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15477: 00b3d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15478: 00b3e306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15479: 006ac9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15479: 006aca5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15480: 0048861d 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15481: 00a37d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15482: 00a37bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15483: 006a8a61 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15483: 006a8ac9 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15484: 0038352d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15485: 00a36f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15486: 00a37cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ 15487: 004c580d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15488: 0060fdbd 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15488: 0060fe25 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15489: 00b3f9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15490: 00292afd 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15491: 00b3d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15492: 005d0a71 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15493: 005eb5cd 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15492: 005d0ad9 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15493: 005eb635 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15494: 003cf7b5 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15495: 003cf659 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15496: 006e2789 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15497: 0061e081 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15498: 0072cad1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15496: 006e27f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15497: 0061e0e9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15498: 0072cb39 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15499: 00ae4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15500: 00aeaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15501: 00606e01 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15502: 006d345d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15503: 006340b9 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15501: 00606e69 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15502: 006d34c5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15503: 00634121 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15504: 00af8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15505: 00426089 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15506: 004095a1 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15507: 00af5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15508: 005fa509 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15508: 005fa571 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15509: 004851f1 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15510: 00a106f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15511: 00b3e492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15512: 00ae90e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15513: 00a37c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15514: 00b3ee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15515: 00b3e14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15516: 007449e9 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15516: 00744a51 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15517: 00297d4d 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15518: 009cf92c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15519: 00b3f6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15520: 00aef164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15521: 00b3eff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15522: 007505e9 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15522: 00750651 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15523: 004bff51 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15524: 0063ae29 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15524: 0063ae91 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15525: 00b1bd58 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15526: 00af5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15527: 00af6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15528: 00b3e40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15529: 006c966d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15530: 0064c401 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15529: 006c96d5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15530: 0064c469 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15531: 00536249 314 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15532: 0073e6a9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15532: 0073e711 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15533: 00af54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15534: 00ae2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15535: 005365a9 318 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15536: 006e3f85 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15537: 0070e045 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15536: 006e3fed 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15537: 0070e0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15538: 00a0bb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15539: 00b3edb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15540: 00544e8d 314 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15541: 0063d88d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15542: 0072d9d1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15541: 0063d8f5 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15542: 0072da39 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15543: 00aef1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15544: 00536385 270 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15545: 00afa504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15546: 0044ec69 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15547: 00b3e6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15548: 00a0fdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15549: 00b3ea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15550: 004dd0d5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15551: 007089e1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15552: 006e5bb1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15551: 00708a49 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15552: 006e5c19 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15553: 00a539f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15554: 002f2b89 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15555: 00b3e89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15556: 006fcd29 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15556: 006fcd91 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15557: 00a5396c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15558: 00a09c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15559: 00ae8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15560: 0042e849 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15561: 002d529d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15562: 00544fc9 336 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ 15563: 004c1f91 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15564: 006ec965 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15564: 006ec9cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15565: 0050d33d 14 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15566: 00536495 274 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ 15567: 002c46c9 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15568: 00b3f3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15569: 00a4505c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15570: 0070d535 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15570: 0070d59d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15571: 00b3e41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15572: 00a44ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15573: 00b3f082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15574: 003562a1 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15575: 0071e6f9 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15576: 00631261 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15577: 006a40f9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15575: 0071e761 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15576: 006312c9 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15577: 006a4161 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15578: 0042ed05 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15579: 00b3d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15580: 002d2e29 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15581: 00a44fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15582: 00b3e10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15583: 00aeca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15584: 0032d50d 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15585: 00b3d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15586: 006d8989 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15586: 006d89f1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15587: 00383669 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15588: 00b3d48e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15589: 00aec55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15590: 00af4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15591: 00ae7514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15592: 00631e95 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15593: 005c4e49 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15592: 00631efd 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15593: 005c4eb1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15594: 00b3d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15595: 004f24d5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15596: 002d4845 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15597: 004be37d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15598: 00537ca5 482 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15599: 00292bb5 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15600: 00388285 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15610,61 +15610,61 @@ │ │ │ │ 15606: 00537e89 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15607: 00b3e27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15608: 00af6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15609: 00ae89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15610: 00af9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15611: 009bac08 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15612: 002c4575 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15613: 007234a9 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15613: 00723511 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15614: 00a44f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15615: 006fb745 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15616: 006ba3ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15615: 006fb7ad 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15616: 006ba455 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15617: 00b3eee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15618: 00af3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15619: 00af8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15620: 002d4ef9 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15621: 00442041 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15622: 00b3dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15623: 0052593d 1468 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15624: 00aef294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15625: 004cad71 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15626: 00538081 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15627: 00ae3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15628: 00726ccd 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15628: 00726d35 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15629: 00b3d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15630: 00b3f92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15631: 00af5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15632: 00af1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15633: 005c430d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15633: 005c4375 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15634: 00b3ec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15635: 00b3ede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15636: 0041b7f9 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15637: 006b38ad 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15637: 006b3915 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15638: 00ae5f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15639: 00b3e80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15640: 00272ab9 102 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15641: 00b3f36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15642: 00a4b77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15643: 0047ac79 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15644: 0071421d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15644: 00714285 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15645: 00a4b5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15646: 009b9688 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15647: 00ae6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15648: 006cdcc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15649: 007513d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15650: 0070ed09 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15651: 006bc375 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15648: 006cdd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15649: 00751439 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15650: 0070ed71 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15651: 006bc3dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15652: 00a51344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15653: 00b3f928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15654: 00af7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15655: 00a4b6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15656: 00af3e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15657: 00691351 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15657: 006913b9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15658: 00a09bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15659: 006ac419 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15659: 006ac481 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15660: 00a00010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15661: 00aefb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15662: 00b3ed76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15663: 00a512c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15664: 00283e69 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15665: 009cd3c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15666: 00b3e806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15673,819 +15673,819 @@ │ │ │ │ 15669: 00af7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15670: 0043bee1 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15671: 00a104e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15672: 00b3f03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15673: 00ae6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15674: 0043cd31 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15675: 00a0c788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15676: 007096bd 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15676: 00709725 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15677: 00b3fb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15678: 00437961 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15679: 00a4b674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15680: 00a3e0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15681: 00488951 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15682: 00b3e882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15683: 00542349 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15684: 0049909d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15685: 00b3d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15686: 00616359 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15686: 006163c1 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15687: 004f2a61 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15688: 00b3e39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15689: 00af9aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15690: 00542421 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15691: 00620ebd 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15691: 00620f25 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15692: 00aeb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15693: 00b3e1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15694: 00704bd5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15694: 00704c3d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15695: 00a5123c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15696: 00b3d9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15697: 004c1dc9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15698: 008390f0 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15698: 00839158 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15699: 009cd31c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15700: 00542391 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15701: 002902e5 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15702: 005cefd1 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15702: 005cf039 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15703: 00aef154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15704: 00ae9e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 15705: 006e96dd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15705: 006e9745 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15706: 00449fb9 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15707: 00af65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15708: 005fb9cd 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15708: 005fba35 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15709: 00b3dc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15710: 00431351 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15711: 0043f1b1 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15712: 006ca6c9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15713: 006d9245 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15712: 006ca731 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15713: 006d92ad 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15714: 00af7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15715: 0040a451 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15716: 0061c6a5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15716: 0061c70d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15717: 00b400a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15718: 004dd3e9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15719: 00b3f822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15720: 00b3ee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15721: 006af5bd 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15722: 006e98d9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15721: 006af625 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15722: 006e9941 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15723: 00b3f5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15724: 005423d9 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15725: 00af92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15726: 003c3909 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15727: 00b3fada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15728: 006ce595 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15729: 006d4159 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15728: 006ce5fd 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15729: 006d41c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15730: 0048be09 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15731: 00b3d1da 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15732: 003f0f45 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15733: 00733b69 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15734: 00682869 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15733: 00733bd1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15734: 006828d1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15735: 00ae2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15736: 0066c471 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15737: 00620eed 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15736: 0066c4d9 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15737: 00620f55 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15738: 003af1a9 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15739: 00aed0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15740: 00709591 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15741: 006f469d 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15740: 007095f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15741: 006f4705 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15742: 009cfcf0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15743: 00b3f4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15744: 004906c1 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15745: 0072a039 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15745: 0072a0a1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15746: 00a44c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15747: 0073ffb9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15748: 006d677d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15747: 00740021 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15748: 006d67e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15749: 00a44ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15750: 00b3ed30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15751: 00b3f66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15752: 003cc3ad 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15753: 00b3f610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15754: 005f0995 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15755: 0072ed79 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15754: 005f09fd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15755: 0072ede1 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15756: 00aeb91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15757: 003837b5 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15758: 00a44bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15759: 00ae4fd0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15760: 0042ec05 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15761: 00b3dbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15762: 00b3eb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15763: 004c13e1 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15764: 00b3db66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15765: 00b3f4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15766: 00292c69 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15767: 005f38a5 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15767: 005f390d 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15768: 004ed941 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15769: 00af27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15770: 004882fd 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15771: 00ae2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15772: 006cb8f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15772: 006cb95d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15773: 00af3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15774: 00aeeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15775: 003cc675 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15776: 006a5081 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15777: 0087b1b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15778: 0061314d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15779: 005eb371 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15776: 006a50e9 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15777: 0087b218 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15778: 006131b5 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15779: 005eb3d9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15780: 00ae1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15781: 0072004d 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15782: 0072466d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15783: 006e5891 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15781: 007200b5 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15782: 007246d5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15783: 006e58f9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15784: 00b3e640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15785: 00a44b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15786: 002d4205 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15787: 006b7be5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15788: 006ab825 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15787: 006b7c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15788: 006ab88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15789: 00b3e2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15790: 005ef005 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15791: 005eb6c1 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15790: 005ef06d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15791: 005eb729 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15792: 00aefc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15793: 00b3e706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15794: 00626015 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15794: 0062607d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15795: 002fea4d 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15796: 005e7099 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15796: 005e7101 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15797: 00aebdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15798: 00b3e3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15799: 00af58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15800: 00b3d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15801: 00b3ed8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15802: 00b3edec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15803: 00ae7c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15804: 00b3e964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15805: 00b3f8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15806: 00498f09 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15807: 00ae89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15808: 0061f59d 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15808: 0061f605 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15809: 00b3f65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15810: 00af45f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15811: 00ae622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15812: 004f9615 396 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15813: 0073eb79 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15813: 0073ebe1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15814: 004ed791 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15815: 00b3ef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15816: 00b3ec50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15817: 00aefaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15818: 00a0d2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15819: 00b3f848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15820: 00b3ed6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15821: 00af6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15822: 004d7fb9 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15823: 00660d01 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15823: 00660d69 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15824: 00af4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15825: 00afa5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15826: 00487d41 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15827: 008d09e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15827: 008d0a50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15828: 00a0f14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15829: 00b3ec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15830: 0046cd6d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15831: 00a09b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15832: 0073e695 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15832: 0073e6fd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15833: 00b3f44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15834: 004eb945 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15835: 00aeaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15836: 00b3dda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15837: 00b400fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15838: 00ae34e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15839: 004a7c85 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15840: 00a54a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15841: 00ae56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15842: 00af56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15843: 00467281 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15844: 00af6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15845: 0072e1c5 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15845: 0072e22d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15846: 00b3df56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15847: 00a54c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15848: 007397ed 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15849: 006d81ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15848: 00739855 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15849: 006d8215 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15850: 004300c1 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15851: 006cde0d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15851: 006cde75 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15852: 003fac21 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15853: 00af813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15854: 006cef29 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15854: 006cef91 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15855: 003678d5 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15856: 00af84a0 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15857: 009f2348 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15858: 00b3e532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15859: 00a004c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15860: 00ae8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15861: 00b3ee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15862: 00ae53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15863: 00af5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15864: 00b40136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15865: 0061d379 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15865: 0061d3e1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15866: 00b3e8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15867: 00a54968 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15868: 00aea1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15869: 0051a7e9 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15870: 00631b69 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15870: 00631bd1 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15871: 00b3fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15872: 0029da6d 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15873: 00aecfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15874: 00af7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15875: 00b3e090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15876: 00269ce9 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15877: 0073ea1d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15878: 007284f5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15877: 0073ea85 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15878: 0072855d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15879: 00b3ddb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15880: 006b42e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15880: 006b4349 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15881: 00ae3170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15882: 00aec4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15883: 00ae2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15884: 00b3fa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15885: 006afe4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15885: 006afeb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15886: 00269b61 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15887: 007105a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15887: 00710611 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15888: 00b3d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15889: 006cbb79 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15889: 006cbbe1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15890: 0039636d 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15891: 00492181 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15892: 00b3d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15893: 009be254 64 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 15894: 004cb209 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15895: 0037e78d 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15896: 006f20d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15896: 006f213d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15897: 0036a799 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15898: 003b185d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15899: 0042dad1 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15900: 00b3de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15901: 00367789 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15902: 004470e1 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15903: 00b3d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15904: 00b3d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15905: 00af5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15906: 00ae6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15907: 00488579 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15908: 00492a89 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15909: 006f85b5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15909: 006f861d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15910: 00ae9c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15911: 00ae7c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15912: 002af6dd 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15913: 00b4013e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15914: 00af8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15915: 00ae8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15916: 00726659 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15916: 007266c1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15917: 00ae9d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15918: 00aeaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15919: 00a0da18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15920: 00b1bd68 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15921: 005d7859 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15921: 005d78c1 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15922: 00ae27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15923: 009ccedc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15924: 006bce41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15924: 006bcea9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15925: 00af2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15926: 004d81d9 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15927: 0043bee9 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15928: 00ae72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15929: 006ab195 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15930: 006e3d49 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15931: 006a87f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15932: 006a97b1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15929: 006ab1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15930: 006e3db1 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15931: 006a8859 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15932: 006a9819 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15933: 00b3e53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15934: 006c9061 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15934: 006c90c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15935: 0043a8dd 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15936: 00b3dc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15937: 004f4775 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15938: 00b3d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15939: 006e5f4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15939: 006e5fb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15940: 00af8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15941: 005ce0c9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15941: 005ce131 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15942: 00296b65 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15943: 0042ea49 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15944: 004b68d1 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15945: 00a04960 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15946: 00b3db40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15947: 006e8a15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15947: 006e8a7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15948: 0055a215 388 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15949: 003641c1 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15950: 00b3dc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15951: 00b3ecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15952: 007023c5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15953: 00709fe5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15954: 005f992d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15952: 0070242d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15953: 0070a04d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15954: 005f9995 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15955: 00b3e7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15956: 00b3df60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15957: 00b3d480 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15958: 00ae4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15959: 00af7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15960: 003862fd 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15961: 002d5f81 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15962: 0063a4b5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15963: 006826d1 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15964: 00715785 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15962: 0063a51d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15963: 00682739 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15964: 007157ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15965: 003360cd 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15966: 00430fe5 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15967: 00a0e150 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15968: 006d56d5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15968: 006d573d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15969: 00aecdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15970: 0063b131 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15970: 0063b199 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15971: 00af8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15972: 00b3eb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15973: 002fca29 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15974: 00b3efa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15975: 00b3db88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15976: 002f7085 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15977: 00af779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15978: 00b3e3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15979: 00519b51 60 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15980: 006f0b0d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15980: 006f0b75 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15981: 00b3f130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15982: 006f23e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15982: 006f2449 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15983: 004f3e05 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 15984: 0051a379 110 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15985: 00b3d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15986: 0072d831 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15986: 0072d899 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15987: 0054e169 308 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15988: 005f4029 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15988: 005f4091 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15989: 004daae1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15990: 00347c91 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15991: 004ea3d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15992: 002f4bcd 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15993: 00af95d8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15994: 0054df2d 286 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ 15995: 004d5c85 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15996: 00b3e7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15997: 00b3f048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15998: 00b3f6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15999: 00519591 86 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 16000: 006fa531 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16000: 006fa599 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16001: 00b3e4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16002: 004422bd 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16003: 0046a8a5 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16004: 005cef9d 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16004: 005cf005 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 16005: 00476881 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16006: 00530035 520 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 16007: 00b3f3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16008: 00494021 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16009: 00a48704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 16010: 004da2f1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16011: 006e2351 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16011: 006e23b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 16012: 00a48578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 16013: 0060acc1 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16014: 007001ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16013: 0060ad29 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16014: 00700255 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16015: 00ae2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16016: 00a3d07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 16017: 004dcad5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16018: 00a48680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 16019: 0054e04d 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 16020: 00b3f556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16021: 00729229 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16022: 00744f2d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16021: 00729291 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16022: 00744f95 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16023: 00b3dddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16024: 00a09164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16025: 00a3cef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 16026: 00aecf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16027: 00ae7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16028: 00af0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16029: 006c2349 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16029: 006c23b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16030: 00af6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16031: 0063b0c5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16031: 0063b12d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16032: 00b3dc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 16033: 00a3cff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 16034: 00633819 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16035: 005cda25 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16036: 006e9cfd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16037: 006b0585 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16034: 00633881 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16035: 005cda8d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16036: 006e9d65 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16037: 006b05ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16038: 00ae22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16039: 002970b5 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16040: 00b3df7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16041: 0044d3f9 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16042: 00a485fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 16043: 002bdaad 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16044: 004e307d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16045: 005f892d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16046: 008d0a48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16045: 005f8995 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16046: 008d0ab0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16047: 00ae18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16048: 00a31afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 16049: 00431671 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 16050: 004e8711 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16051: 00af0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16052: 00b3e824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 16053: 00a593b8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16054: 00b3ddea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16055: 0065fa75 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16055: 0065fadd 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 16056: 00a3cf74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 16057: 0066fe11 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16057: 0066fe79 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 16058: 004a6225 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16059: 006ac761 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16059: 006ac7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 16060: 00b3f8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16061: 005ff539 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16061: 005ff5a1 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16062: 00aeee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16063: 00b3d499 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 16064: 00ae18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 16065: 00b3f8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16066: 0047c0a9 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16067: 0070eb99 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16068: 0062a991 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16067: 0070ec01 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16068: 0062a9f9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16069: 00ae3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16070: 0043b7e9 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 16071: 00468035 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16072: 00ae8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16073: 00b3e734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16074: 00aeff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 16075: 00b3e04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16076: 00b3f1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16077: 00728cc1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16078: 006f2991 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 16079: 0063d5c1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 16080: 005c8bf1 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 16077: 00728d29 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16078: 006f29f9 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 16079: 0063d629 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16080: 005c8c59 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 16081: 00b1b82c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16082: 0038cf75 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16083: 005e01f9 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16084: 00612809 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16083: 005e0261 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16084: 00612871 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16085: 00af651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16086: 00af2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 16087: 00457fb5 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16088: 00a49b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 16089: 00b3ed7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16090: 00b3d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16091: 00b3dac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16092: 00b3ece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16093: 00af14b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16094: 00ae2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16095: 00519ac9 66 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 16096: 00b3dc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16097: 00296679 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16098: 006f71ed 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16098: 006f7255 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16099: 00af3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16100: 00a49a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 16101: 002be4a1 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16102: 0051a291 116 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 16103: 0038cfe5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 16104: 005dee65 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16104: 005deecd 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16105: 0047ece1 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16106: 00af0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16107: 00704841 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16108: 006f1b79 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16107: 007048a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16108: 006f1be1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16109: 00b3ec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16110: 00b3f926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16111: 00720159 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16111: 007201c1 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16112: 004db491 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16113: 00ae47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16114: 006fd049 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16114: 006fd0b1 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16115: 00a048e0 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16116: 005194d9 92 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 16117: 00ae2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16118: 00a3dd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 16119: 00aee574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 16120: 00a49a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 16121: 00b3ecc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16122: 005d1e4d 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16123: 005ec4a9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16122: 005d1eb5 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16123: 005ec511 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16124: 00af6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16125: 002f12c9 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16126: 003678ad 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16127: 00af5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16128: 007120b1 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16128: 00712119 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 16129: 00a44168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 16130: 006154b5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16130: 0061551d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16131: 004f07e1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16132: 00af83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16133: 00742071 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16133: 007420d9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16134: 00af2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16135: 00b3e974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 16136: 00af5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16137: 00ae9be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16138: 00b3ef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16139: 0048ff91 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16140: 00639e5d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16140: 00639ec5 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16141: 00b40114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16142: 006bcf05 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16143: 006df831 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16144: 006ab02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16142: 006bcf6d 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16143: 006df899 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16144: 006ab095 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 16145: 00a53f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 16146: 006d4a69 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16147: 006d1c35 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16146: 006d4ad1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16147: 006d1c9d 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16148: 00a54020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 16149: 00a4589c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 16150: 00ae5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16151: 00b3daac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16152: 00b3dcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16153: 00ae7068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 16154: 0043b7f9 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16155: 002da181 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16156: 00af0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16157: 00af5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16158: 0038d33d 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16159: 00630d65 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16159: 00630dcd 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 16160: 00a1118c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 16161: 00a45710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 16162: 006a9185 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16162: 006a91ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16163: 00ae4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16164: 006ea9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16164: 006eaa11 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 16165: 00b3de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16166: 00af4570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 16167: 00a45818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 16168: 007234d5 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16168: 0072353d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16169: 00ae21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16170: 005e0da9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16170: 005e0e11 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16171: 00aed8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 16172: 00ae68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 16173: 00af9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 16174: 0061cac1 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16174: 0061cb29 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16175: 003f1a29 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 16176: 002e4c11 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16177: 009cf978 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16178: 00b3f008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 16179: 00b3e896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16180: 00b3d45c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16181: 006a801d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16181: 006a8085 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16182: 00aeff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16183: 002e5199 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16184: 00419fc5 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16185: 00b3e1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16186: 0072043d 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16186: 007204a5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16187: 00b3eae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16188: 00aec8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16189: 00af1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 16190: 00a364b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 16191: 002bd2b9 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16192: 006d1e31 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16192: 006d1e99 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16193: 00b3d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16194: 006cd611 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16194: 006cd679 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16195: 00a45794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 16196: 00ae1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16197: 00af4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16198: 00a48f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 16199: 00b3ec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16200: 002f9fd9 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16201: 00457d59 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 16202: 00a48db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 16203: 00af4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16204: 006f22f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16204: 006f2359 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16205: 00b3d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 16206: 005c2afd 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 16206: 005c2b65 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 16207: 00b4012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16208: 00b3dfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16209: 00a48ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 16210: 00aeb52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16211: 00af4014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16212: 002977b1 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16213: 00af2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16214: 00aebbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16215: 00a3ea44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 16216: 0026a5d5 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16217: 006addc9 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16217: 006ade31 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16218: 00b3dfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16219: 00af70a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16220: 00a3e8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 16221: 00b3db76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16222: 00b3e674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16223: 00525631 88 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 16224: 00b3f7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 16225: 00a0ea98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16226: 00633de5 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16226: 00633e4d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16227: 0029ca01 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16228: 00a3e9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 16229: 00b3d1e5 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16230: 00a59034 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16231: 00b3f8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16232: 00745945 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16232: 007459ad 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16233: 00b3e31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16234: 005dba35 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16234: 005dba9d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16235: 00b3e70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 16236: 003cc6e1 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16237: 00a48e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 16238: 00ae3810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16239: 00b3ea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 16240: 004d0369 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16241: 00aee6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 16242: 00af19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16243: 00b3f4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16244: 00b3d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16245: 006b6de1 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16245: 006b6e49 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16246: 00328a7d 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16247: 0061e771 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16247: 0061e7d9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16248: 00366855 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16249: 00708631 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16249: 00708699 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16250: 00ae6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16251: 0071da41 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16251: 0071daa9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16252: 00b3d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 16253: 00457da1 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 16254: 00a51c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 16255: 006ab069 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16255: 006ab0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16256: 00b3e3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16257: 00498ae9 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16258: 00a3e93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 16259: 00b3d45a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 16260: 006c9205 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16260: 006c926d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16261: 00af3d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16262: 00b3d99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 16263: 00b3ec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 16264: 009cff20 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16265: 006a3cfd 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16266: 0074efa1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16265: 006a3d65 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16266: 0074f009 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16267: 00b3e7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16268: 00a33bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 16269: 00ae4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16270: 00b3da1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16271: 006dab5d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16271: 006dabc5 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16272: 009cf59c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16273: 00aee784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16274: 00726ee1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16274: 00726f49 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16275: 009cf9cc 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16276: 00712545 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16277: 006149b9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16276: 007125ad 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16277: 00614a21 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16278: 00ae6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16279: 0070dc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16280: 0074e145 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16279: 0070dc75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16280: 0074e1ad 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16281: 00b3efde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16282: 0073cacd 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16282: 0073cb35 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16283: 00aef064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16284: 00af3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 16285: 00b3f3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16286: 006f31a9 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16286: 006f3211 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16287: 00b3d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16288: 00447f19 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 16289: 00b3f89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16290: 00b3e16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 16291: 00a33c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 16292: 00b3d497 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 16293: 004f6559 1884 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ 16294: 004ecc91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16295: 0032bd79 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 16296: 004d15c1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16297: 006d0139 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16298: 005fabb9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16297: 006d01a1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16298: 005fac21 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 16299: 00a321b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 16300: 00615b2d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16300: 00615b95 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16301: 00b3f99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16302: 00af7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16303: 00b3e8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 16304: 00af8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16305: 00b3d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16306: 00a322b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 16307: 00af776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16308: 00aeadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16309: 006ac1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16309: 006ac229 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 16310: 00448245 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16311: 004f83d9 208 FUNC GLOBAL DEFAULT 12 riscv_timer_stce_changed │ │ │ │ 16312: 004ff7dd 16 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ - 16313: 006dd231 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 16313: 006dd299 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 16314: 00491fb5 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16315: 009d0868 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16316: 00390801 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16317: 002d4551 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16318: 00b3da58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16319: 0073930d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16319: 00739375 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16320: 004713cd 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16321: 00b3d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16322: 00aeb2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16323: 0063b0d5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16323: 0063b13d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16324: 00ae3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16325: 00367585 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16326: 00b3d474 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16327: 00af8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16328: 00b3d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16329: 009cce14 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16330: 00aebb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16331: 004f21b5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 16332: 00a32234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 16333: 007189e5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16333: 00718a4d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16334: 002d4bb9 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16335: 00aed6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16336: 005dd4f9 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16336: 005dd561 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16337: 0038a531 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16338: 00ae9350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16339: 004dd895 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16340: 0065cfa5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16341: 007351bd 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16340: 0065d00d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16341: 00735225 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16342: 00a50d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 16343: 00ae2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16344: 006ce131 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16345: 0061a329 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16346: 0063ac6d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16344: 006ce199 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16345: 0061a391 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16346: 0063acd5 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 16347: 004ecae1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16348: 00a0d364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16349: 00ae4768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16350: 00af3780 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 16351: 00a50c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 16352: 00700085 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16352: 007000ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16353: 00425ab9 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16354: 006d1421 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16354: 006d1489 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16355: 00aee4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16356: 00b3f4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16357: 00b3e106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16358: 006de5fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16358: 006de665 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16359: 00af6a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 16360: 00ae1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16361: 009cf46c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16362: 00ae2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16363: 004718ad 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16364: 00b3ebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16365: 0066a5ed 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16365: 0066a655 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16366: 00b3ee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16367: 0046c3a9 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16368: 00a53654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ 16369: 004a8a31 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16370: 00b3f92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16371: 00a53444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16372: 003a0d01 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16373: 00aeacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16374: 00a50c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16375: 006fbd45 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16375: 006fbdad 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16376: 00b3e93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16377: 005cf351 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16377: 005cf3b9 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16378: 00aeb4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16379: 003ce641 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16380: 00b3ee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 16381: 004bfaf9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16382: 00af7238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16383: 00af3be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16384: 006d79e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16385: 0073ba59 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16384: 006d7a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16385: 0073bac1 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16386: 00b3d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16387: 00b3de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16388: 00aea200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16389: 00af8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16390: 00a09cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16391: 00ae6f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16392: 00531151 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16393: 00b3d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 16394: 004cb0f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16395: 00ae7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16396: 00b3fa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16397: 008d0b20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16397: 008d0b88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16398: 00b3f406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16399: 0044d639 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16400: 00b3f43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16401: 00b3e37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16402: 0050e881 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16403: 00531199 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16404: 0060dcd1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16404: 0060dd39 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16405: 00b3dcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16406: 009cb0a8 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16407: 00460d65 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16408: 004d7cbd 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 16409: 0042581d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16410: 003f3519 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 16411: 00b3d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16412: 006c1961 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16412: 006c19c9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16413: 00b3eb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16414: 00a3233c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16415: 005f4361 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16415: 005f43c9 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16416: 00ae9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16417: 00b3e280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16418: 00af6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16419: 00b3d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16420: 0042dc61 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16421: 00aed9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16422: 00a32444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16423: 00b3f8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16424: 00b3f2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16425: 005311e1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ 16426: 0043a815 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16427: 00ae6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16428: 003359fd 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16429: 006338ad 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16429: 00633915 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 16430: 00444dd9 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16431: 0061f441 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16431: 0061f4a9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16432: 00afa274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 16433: 00aeed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16434: 00480b59 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16435: 00b3f254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16436: 006b19e5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16436: 006b1a4d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 16437: 00445009 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16438: 006eab11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16438: 006eab79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16439: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16440: 003fa53d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 16441: 00ae6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16442: 0070afb9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16442: 0070b021 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16443: 00b3f9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16444: 00a323c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16445: 002bd9a5 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16446: 00a4a468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16447: 00540c59 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16448: 005e02f5 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16448: 005e035d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16449: 002a6b01 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16450: 00a40d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16451: 0051a741 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16452: 00540d31 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16453: 00b3ef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16454: 00464d49 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16455: 00a40bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16456: 00a4a3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16457: 00490411 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16458: 00a555c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16459: 00a40cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16460: 00b3f234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16461: 00540ca1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16462: 00aeb3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16463: 006d4611 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16464: 006be40d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16463: 006d4679 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16464: 006be475 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16465: 00a5585c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16466: 00754545 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16466: 007545ad 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16467: 00a0da9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 16468: 0043c9c5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16469: 0073c205 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16469: 0073c26d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16470: 002f3561 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16471: 00b3d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16472: 00aed5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16473: 00b3ebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16474: 00ae4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16475: 00b3da44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16476: 00b3db90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 16477: 00447529 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16478: 00a55334 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16479: 00a4a360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ - 16480: 006f65c9 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 16480: 006f6631 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 16481: 00a40c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16482: 00540ce9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16483: 00af0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ 16484: 00474bc1 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16485: 004f2715 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16486: 00b3da02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16487: 00af39a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ @@ -16517,188 +16517,188 @@ │ │ │ │ 16513: 004f1129 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16514: 00ae7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16515: 00af06e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16516: 003cdfd9 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16517: 00aecc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16518: 00ae6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16519: 00b3e9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16520: 006d16ed 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16520: 006d1755 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16521: 00b3f206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16522: 006f98b5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16522: 006f991d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16523: 004718d5 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16524: 007263bd 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16524: 00726425 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16525: 00b3f306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16526: 009cf11c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16527: 00b3d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16528: 00384c99 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16529: 006cb73d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16530: 006ab7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16531: 005f91ad 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16529: 006cb7a5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16530: 006ab851 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16531: 005f9215 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16532: 00b3d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16533: 006c34ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16533: 006c3555 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16534: 00b3f104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16535: 004bbda9 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16536: 00b3f846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16537: 00aec11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16538: 004c3f4d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16539: 0061e289 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16539: 0061e2f1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16540: 00af6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16541: 0062a201 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16541: 0062a269 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16542: 002afb21 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16543: 00b3e3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16544: 00b3f14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16545: 00afa514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16546: 006a567d 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16546: 006a56e5 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16547: 002a2b2d 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16548: 00b3e56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16549: 00aedb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16550: 005ff669 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16550: 005ff6d1 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16551: 00b3fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16552: 008d0940 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16552: 008d09a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16553: 00ae5c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16554: 00b3d479 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16555: 006aea6d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16556: 005f9a61 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16555: 006aead5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16556: 005f9ac9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16557: 00a4e350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16558: 00b3f010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16559: 00ae95a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16560: 0044db25 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16561: 0049fd5d 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16562: 00b3ee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16563: 00b3ea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16564: 00af4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16565: 003916a1 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16566: 00aef524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16567: 00b3da56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16568: 00493021 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16569: 006c7fe9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16569: 006c8051 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16570: 00af9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16571: 00b3dc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16572: 00b3e476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16573: 00af6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16574: 00b3f298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16575: 006d6f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16575: 006d6fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16576: 00b3f6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16577: 00af771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16578: 00b3dda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16579: 00af812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16580: 00ae3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16581: 004345dd 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16582: 006b6c99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16582: 006b6d01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16583: 00b3de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16584: 00b3fb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16585: 00a4e2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16586: 00a503cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16587: 00b3d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16588: 00699289 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16588: 006992f1 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16589: 00b3f190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16590: 00b3f992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16591: 00ae660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16592: 00aeea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16593: 00a50348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16594: 00a429b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16595: 00af17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16596: 00659559 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16596: 006595c1 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16597: 004ece55 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16598: 00aecfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16599: 00b3f9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16600: 00a42ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16601: 00ae71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16602: 00ae3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16603: 006e5ce1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16603: 006e5d49 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16604: 00543939 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16605: 00b3d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16606: 0072fe45 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16607: 006c04e9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16606: 0072fead 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16607: 006c0551 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16608: 00b3dbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16609: 002e4a01 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16610: 00b3e1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16611: 00a39218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16612: 00543981 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16613: 005dbaa5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16613: 005dbb0d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16614: 00a3908c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16615: 00a502c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16616: 00b3dbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16617: 007242e1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16617: 00724349 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16618: 00a39194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16619: 005e9891 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16619: 005e98f9 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16620: 00a45c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16621: 00b3eeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16622: 00a42a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16623: 00393425 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16624: 002f4c7d 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16625: 00aeaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16626: 00b3d440 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16627: 004f9ec9 128 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16628: 00b3e212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16629: 00ae5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16630: 00634159 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16630: 006341c1 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16631: 00a45bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16632: 00af96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16633: 003cce95 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16634: 005e3845 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16634: 005e38ad 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16635: 005439c9 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16636: 0061fe3d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16636: 0061fea5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16637: 00b3f22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16638: 006ca7a9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16638: 006ca811 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16639: 00af1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16640: 0040ac85 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16641: 004ec2a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16642: 0042e4f1 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16643: 004f21a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16644: 002afab5 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16645: 004a640d 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16646: 004a81d5 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16647: 002fca61 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16648: 002a18d9 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16649: 00a39110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16650: 00559c0d 388 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16651: 00b1d15c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16652: 006abb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16653: 00859bf4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16652: 006abbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16653: 00859c5c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16654: 0053fc09 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16655: 004229e1 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16656: 00b3d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16657: 00a45b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16658: 00b3d47c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16659: 00457be9 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16660: 0053fce1 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16661: 00b3da6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16662: 009cd2d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16663: 0053fc51 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16664: 00b3f780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16665: 00aef784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16666: 0060b129 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16666: 0060b191 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16667: 00af04e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16668: 0052b0cd 484 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16669: 00afa2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16670: 003467b9 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16671: 00363c75 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16672: 00af9800 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16673: 00b3efd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16674: 00af6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16675: 007310f9 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16675: 00731161 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16676: 00b3d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16677: 00ae8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16678: 00aeda44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16679: 00b3e4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16680: 00af5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16681: 0029a495 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16682: 008e4730 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16682: 008e4798 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16683: 00b3d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16684: 0053fc99 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16685: 00b3f832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16686: 0073f689 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16686: 0073f6f1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16687: 00af34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16688: 00af4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16689: 00b3f666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16690: 006b2125 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16690: 006b218d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16691: 00b3e9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16692: 002739c5 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16693: 007300d9 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16693: 00730141 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16694: 00b3e57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16695: 00b3ec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16696: 00449e91 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16697: 00b3f2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16698: 00b3e3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16699: 00af5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16700: 00b3f17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ @@ -16713,77 +16713,77 @@ │ │ │ │ 16709: 00a0a2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16710: 00a3aad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16711: 00b3e72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16712: 00b3e7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16713: 00b3eaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16714: 00a3a94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ 16715: 00443555 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16716: 00696af1 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16716: 00696b59 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16717: 00444d61 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16718: 00b3eeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16719: 00704535 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16719: 0070459d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16720: 00a3aa54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16721: 00b3d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16722: 00b3f12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16723: 0043c1f1 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16724: 008e4754 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16724: 008e47bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16725: 004b87ed 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16726: 00b3fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16727: 00b3f59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16728: 006bc071 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16728: 006bc0d9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16729: 0052a141 490 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16730: 00529d4d 506 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16731: 00af655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16732: 00af92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16733: 00ae1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16734: 00702f6d 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16735: 006e67f5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16734: 00702fd5 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16735: 006e685d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16736: 00ae3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16737: 00470b3d 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16738: 00b3f4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16739: 00b3defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16740: 005c9e9d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16741: 0069665d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16740: 005c9f05 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16741: 006966c5 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16742: 00ae1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16743: 002a7715 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16744: 00a3a9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16745: 006feb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16745: 006febcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16746: 00b3e276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16747: 00b3d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16748: 00434671 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16749: 00b3f552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16750: 00af6c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16751: 002c2871 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16752: 00af3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16753: 00698ae1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16754: 0072e8c1 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16753: 00698b49 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16754: 0072e929 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16755: 00af3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16756: 0062be71 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16756: 0062bed9 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16757: 00b3f3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16758: 006d13dd 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16758: 006d1445 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16759: 009f64e8 100 OBJECT GLOBAL DEFAULT 21 riscv_tcg_ops │ │ │ │ - 16760: 00616a05 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16760: 00616a6d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16761: 004e8b29 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16762: 0042457d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16763: 006324d9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16763: 00632541 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16764: 00ae61cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16765: 00a08bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16766: 0032c999 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16767: 00b3e052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16768: 00540f29 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16769: 00451e59 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16770: 00aeb2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16771: 00af0550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16772: 00a36e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ 16773: 004e9c7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16774: 006bd12d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16774: 006bd195 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16775: 0046723d 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16776: 007204a5 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16776: 0072050d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16777: 00540f71 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16778: 006f2c8d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16778: 006f2cf5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16779: 00a08378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16780: 004f2495 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16781: 00ae2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16782: 00b3df9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16783: 00af0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16784: 009cf4b4 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16785: 00490621 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16801,75 +16801,75 @@ │ │ │ │ 16797: 00b3e036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16798: 00ae7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16799: 00af03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16800: 00540fb9 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16801: 00af27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16802: 00ae4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16803: 00ae2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16804: 006eab4d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16804: 006eabb5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16805: 0038b19d 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16806: 006f1dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16806: 006f1e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16807: 00ae7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16808: 006f5951 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16808: 006f59b9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16809: 00aed4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16810: 00af1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16811: 006ff2c1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16811: 006ff329 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16812: 00aea070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16813: 00b3e9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16814: 00b3d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16815: 00518c05 42 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16816: 00a40934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16817: 0060fabd 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16817: 0060fb25 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16818: 00538c4d 488 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16819: 00a407a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16820: 0046a249 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16821: 002d577d 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16822: 00539229 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16823: 00518c31 194 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16824: 00ae41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16825: 0038f87d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16826: 00a408b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16827: 002a5369 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16828: 00ae4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16829: 00538e35 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16830: 004dc9f9 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16831: 006cdc45 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16832: 0063af5d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16831: 006cdcad 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16832: 0063afc5 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16833: 004dd055 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16834: 00af7098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16835: 00aeaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16836: 006d7ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16836: 006d8065 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16837: 00b3f722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16838: 00ae657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16839: 00518b85 126 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16840: 006e085d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16840: 006e08c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16841: 003faf65 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16842: 0050d361 216 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16843: 0032fb51 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16844: 00aeb6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16845: 00a4082c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16846: 00539031 504 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16847: 00460ae1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16848: 00b3dcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16849: 00ae3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16850: 004904f5 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16851: 00a0be40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16852: 00af9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16853: 005fde91 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16853: 005fdef9 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16854: 00af7f84 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16855: 00431ead 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16856: 00b3dae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16857: 006d74bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16858: 005e2891 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16857: 006d7525 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16858: 005e28f9 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16859: 00af0190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16860: 00612ab5 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16860: 00612b1d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16861: 00af1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16862: 00b3d498 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16863: 002b8299 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16864: 006ac5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16864: 006ac661 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16865: 00a37094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16866: 00a43ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ 16867: 004be349 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16868: 00a43928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16869: 00ae5f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16870: 00af95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16871: 004d4555 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ @@ -16885,73 +16885,73 @@ │ │ │ │ 16881: 004d48e1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16882: 00a3bc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16883: 00b3e5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16884: 00af3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16885: 00ae3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16886: 004befa5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16887: 00b3eaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16888: 0071e431 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16888: 0071e499 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16889: 00434395 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16890: 00af9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16891: 00ae56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16892: 00ae9e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16893: 00b3fba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16894: 00b3e9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16895: 00ae8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16896: 00b3f5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 16897: 004d4885 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16898: 00a439ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16899: 00af2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16900: 0039345d 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16901: 00b4011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16902: 005ec5a9 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16902: 005ec611 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16903: 00ae616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16904: 004cafe9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16905: 00ae2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16906: 00a3bbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16907: 003647cd 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16908: 00b3e462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16909: 005f2fd5 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16910: 005c2995 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16911: 006ae0a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16909: 005f303d 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16910: 005c29fd 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16911: 006ae109 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16912: 00af8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16913: 00519a59 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16914: 004d8061 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16915: 002f34e5 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16916: 0048770d 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16917: 00720235 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16917: 0072029d 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16918: 0051a8ad 94 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16919: 004dd365 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16920: 005c05c1 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16920: 005c0629 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16921: 00a44e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16922: 006b8d01 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16922: 006b8d69 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16923: 00341fb9 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16924: 00aeb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16925: 00b3f74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16926: 00a44cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16927: 005197d5 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16928: 00ae8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16929: 00ae4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16930: 00a44dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ 16931: 00b3e8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16932: 005f4185 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16932: 005f41ed 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16933: 00b3e006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16934: 00b1c034 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16935: 00b3ec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16936: 00b3eada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16937: 0038aa35 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16938: 00ae9660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16939: 0051975d 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16940: 00aefae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16941: 00b3ddb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16942: 00b3f2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16943: 00701a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16943: 00701ae5 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16944: 0038a71d 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16945: 004a68b1 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16946: 005e52bd 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16946: 005e5325 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16947: 00a44d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16948: 00a47dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16949: 0026a075 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16950: 00ae1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16951: 00af4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16952: 002d0d51 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16953: 004d51e1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ @@ -16961,38 +16961,38 @@ │ │ │ │ 16957: 00b3e3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16958: 00b3dc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16959: 00b3e508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16960: 00b3eaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16961: 004d6955 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16962: 00437b85 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16963: 00a47d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16964: 005db0c1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16964: 005db129 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16965: 00a10148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16966: 00b3e7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16967: 00ae87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16968: 003f033d 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16969: 00b3eade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16970: 00a0c890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16971: 00af2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16972: 0073d53d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16972: 0073d5a5 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16973: 00b3e2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16974: 00b3d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16975: 00643009 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16975: 00643071 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16976: 00aeb54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16977: 00ae1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16978: 00b3f94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16979: 002e91b1 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16980: 00aedbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16981: 004d6f99 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16982: 009c9e60 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16983: 006a9045 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16983: 006a90ad 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16984: 004d27cd 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16985: 00b3f7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 16986: 004a7fc5 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16987: 006a478d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16987: 006a47f5 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16988: 0040967d 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16989: 00a327e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16990: 00ae5b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16991: 0049274d 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16992: 00b3d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16993: 00aedb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16994: 00ae3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ @@ -17004,457 +17004,457 @@ │ │ │ │ 17000: 00b3e50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17001: 00b3f490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17002: 0038bc71 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17003: 00356391 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17004: 004c1311 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17005: 00b3e3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17006: 00ae9540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17007: 006b82c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17008: 006989f1 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17009: 00743119 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17007: 006b8331 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17008: 00698a59 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17009: 00743181 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17010: 00ae4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17011: 00ae6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17012: 0087b1f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17012: 0087b25c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17013: 00ae9b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17014: 006c2751 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17014: 006c27b9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17015: 00b3d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17016: 00419029 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 17017: 00696075 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17018: 0087b1ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17017: 006960dd 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17018: 0087b254 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 17019: 0051a965 50 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 17020: 00a374b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 17021: 00a326d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 17022: 003ca835 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17023: 00b3eeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17024: 00a590b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 17025: 006f0971 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17025: 006f09d9 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17026: 00519cd9 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 17027: 00af56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17028: 00ae5f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17029: 00ae2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17030: 00b3f5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 17031: 004c2295 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 17032: 0052d7fd 84 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 17033: 006b36c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17033: 006b372d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17034: 002e91c5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17035: 00b3ec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17036: 00b3eb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 17037: 00a4cc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 17038: 006b2911 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17038: 006b2979 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 17039: 00519a99 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 17040: 00718a1d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17040: 00718a85 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 17041: 00af18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17042: 006b1701 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17042: 006b1769 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17043: 00b3e646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17044: 0054ae41 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 17045: 00b3ecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17046: 00af32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17047: 00b3de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17048: 00a4cd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 17049: 00519cb9 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ 17050: 00b3df50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17051: 0041f9e9 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17052: 0054abf1 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 17053: 00b4005f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 17054: 00b3dcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 17055: 007502b5 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 17055: 0075031d 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 17056: 00b3f6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17057: 0041b4a5 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 17058: 00af8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17059: 00b3f84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17060: 00ae1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17061: 00a590c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 17062: 00442301 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17063: 00b4009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17064: 00af9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17065: 004dd691 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17066: 00b3d478 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17067: 006f8e0d 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17068: 0074ed59 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17067: 006f8e75 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17068: 0074edc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17069: 00a4cca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 17070: 006f96a1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17070: 006f9709 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17071: 00b3f214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17072: 00af9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17073: 00b3f35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17074: 0054ad19 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 17075: 00b3ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17076: 00ae4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 17077: 00b3f950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 17078: 006dcfe9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 17078: 006dd051 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 17079: 003000d1 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17080: 004a9189 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 17081: 004eac4d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17082: 00b3f590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17083: 00af3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17084: 00ae6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17085: 00ae7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17086: 00491a01 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17087: 00b3d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17088: 003f54f9 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17089: 00704391 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17090: 0063d6d1 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17089: 007043f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17090: 0063d739 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17091: 00a102d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 17092: 00af0640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 17093: 00ae44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17094: 00b3d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17095: 002961c9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17096: 00af6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 17097: 00b3edca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 17098: 00b3e1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17099: 00af1580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17100: 00b3d45d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17101: 00b3d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17102: 00b3d491 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 17103: 004eaab9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17104: 005e52c1 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17104: 005e5329 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 17105: 00a519f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 17106: 005db231 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17106: 005db299 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17107: 009cf0dc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17108: 002c8c49 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 17109: 00af6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17110: 006ea8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17111: 008e47a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17110: 006ea95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17111: 008e480c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 17112: 00544c09 316 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 17113: 0073a305 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17113: 0073a36d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 17114: 00ae8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17115: 006f13c5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17116: 005f997d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17115: 006f142d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17116: 005f99e5 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17117: 00b3e11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17118: 00af3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17119: 00b3dc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17120: 00aea080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17121: 00b3dd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 17122: 00518aa9 220 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 17123: 00272919 188 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 17124: 006c6b0d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17124: 006c6b75 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17125: 00af24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17126: 0064c689 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17126: 0064c6f1 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17127: 00aee744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17128: 0046cf39 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 17129: 00b3dc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17130: 0038cf85 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17131: 0074f341 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17132: 0070487d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17131: 0074f3a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17132: 007048e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17133: 00544d45 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 17134: 00b3d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17135: 006fec19 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17136: 006ff615 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17137: 006b8f8d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17135: 006fec81 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17136: 006ff67d 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17137: 006b8ff5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17138: 00ae6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 17139: 00ae2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17140: 0048bccd 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17141: 00b3f4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17142: 00af5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 17143: 00af80fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17144: 00367469 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 17145: 0047388d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17146: 00ae16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 17147: 00b3ebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17148: 0044f675 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17149: 00711fed 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17149: 00712055 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17150: 00b3d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 17151: 00b3e6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17152: 00b3da1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17153: 00b3f7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17154: 004d5f31 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17155: 00730dc9 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17156: 0073bcbd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17157: 00695b2d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17155: 00730e31 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17156: 0073bd25 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17157: 00695b95 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17158: 0045e1ed 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 17159: 00b3f4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17160: 00aeeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 17161: 0070d311 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17161: 0070d379 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17162: 0046d8b1 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17163: 002d974d 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17164: 008d0b38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17164: 008d0ba0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17165: 009d02fc 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17166: 004f9a5d 24 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 17167: 00af0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17168: 006e5921 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17168: 006e5989 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17169: 00aef6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17170: 00ae7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17171: 00aefb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 17172: 00444565 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17173: 00b3ee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17174: 00716ea5 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17174: 00716f0d 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17175: 00ae95c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 17176: 004c09a1 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17177: 00b3e472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17178: 00ae9790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17179: 00b3e3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17180: 008392f4 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 17181: 00700175 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17180: 0083935c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17181: 007001dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17182: 002a30b5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 17183: 005cfabd 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 17183: 005cfb25 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 17184: 00ae1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17185: 004a7365 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 17186: 0047e081 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17187: 00b3f76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17188: 002a2eb1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17189: 004ee3c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 17190: 00559f0d 386 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 17191: 00b3eb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17192: 00aeb96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17193: 00aeeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 17194: 00b3d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 17195: 00a0d88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17196: 00af0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17197: 00af7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17198: 006b1f89 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17199: 006ef569 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17198: 006b1ff1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17199: 006ef5d1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17200: 00b3eb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 17201: 005523e9 486 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 17202: 004f224d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17203: 00b3ea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17204: 00b3eb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17205: 003cc489 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17206: 005c81d9 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 17206: 005c8241 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ 17207: 00551fcd 522 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 17208: 0063b7e1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17208: 0063b849 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17209: 00af1560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17210: 00b3db4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 17211: 00b3d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17212: 005dba3d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17212: 005dbaa5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17213: 00af3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17214: 00af94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17215: 00ae9890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17216: 00af4560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17217: 00722f65 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17217: 00722fcd 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17218: 00b3e246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17219: 00b3dc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17220: 00b3f810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17221: 00642a2d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17221: 00642a95 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17222: 0029af25 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 17223: 005521d9 526 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 17224: 006a4405 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17224: 006a446d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17225: 00b3d3f8 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 17226: 00476ba1 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17227: 006ac275 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17227: 006ac2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17228: 00b3db74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17229: 0063ebf9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17229: 0063ec61 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 17230: 00b3db24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17231: 0047b6e5 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17232: 00b3e638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 17233: 003f0835 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 17234: 006e3881 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17235: 007285f1 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17234: 006e38e9 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17235: 00728659 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17236: 00b3d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17237: 00a5901c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 17238: 005cd1d1 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17239: 006ef629 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17240: 0071d71d 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17238: 005cd239 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17239: 006ef691 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17240: 0071d785 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 17241: 00aed448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17242: 00aeccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17243: 00ae8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17244: 006dcd51 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 17245: 006e2d25 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17246: 005c4f0d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17244: 006dcdb9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 17245: 006e2d8d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17246: 005c4f75 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17247: 00b3f51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17248: 00b3d446 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17249: 00492169 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17250: 0060efcd 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17250: 0060f035 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17251: 00af4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17252: 004dba41 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17253: 00af5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17254: 00af8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17255: 00b3f4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 17256: 00ae2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17257: 00b3f91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17258: 00aed128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17259: 00aea230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17260: 00709645 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17260: 007096ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17261: 00b3f464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17262: 003cd935 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17263: 00aee694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 17264: 00b3e220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 17265: 00b3ed7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17266: 004dc2d5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17267: 00b3d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17268: 00af6f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 17269: 00b3e606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17270: 0063b2bd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17270: 0063b325 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17271: 00458361 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17272: 00b3d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17273: 00afa404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17274: 00b3eafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17275: 006f2bb5 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 17276: 006dd749 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17275: 006f2c1d 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 17276: 006dd7b1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17277: 00ae3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17278: 00aef8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17279: 00ae64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17280: 00b3f1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17281: 00b3e018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17282: 00b3df22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17283: 004039dd 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17284: 00273869 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17285: 00ae8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17286: 003b1865 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17287: 003921d1 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17288: 00344db1 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17289: 00738889 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17289: 007388f1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17290: 009d00e8 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 17291: 00415939 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17292: 00b3e0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17293: 00b3ddb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 17294: 00473831 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17295: 00b3d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17296: 005fe689 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17297: 006a434d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17298: 006c9de9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17299: 006ebc51 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17296: 005fe6f1 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17297: 006a43b5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17298: 006c9e51 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17299: 006ebcb9 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17300: 00a08ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17301: 00b3e06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17302: 006d3a55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17302: 006d3abd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17303: 00ae4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17304: 00aee6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 17305: 00b3ef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17306: 00ae2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17307: 00376fa9 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 17308: 00b3f914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17309: 00aecd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 17310: 004c5505 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17311: 00b3f9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17312: 00b3d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17313: 00625f8d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17313: 00625ff5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17314: 00367a2d 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17315: 00b3d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 17316: 00a0bec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17317: 0052aee1 492 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 17318: 00673e21 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17318: 00673e89 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17319: 0041661d 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17320: 00ae4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17321: 00af2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17322: 00397fe1 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17323: 00aeb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17324: 00a08270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17325: 00b3f462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17326: 00af0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17327: 00b3d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17328: 006b728d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17328: 006b72f5 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17329: 00af5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17330: 00295c49 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 17331: 004caed9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17332: 00b3eb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17333: 005ddb7d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17334: 005d1ded 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17335: 006ace2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17336: 006d7a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17337: 00673d81 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17333: 005ddbe5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17334: 005d1e55 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17335: 006ace95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17336: 006d7b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17337: 00673de9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17338: 00af0610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17339: 00b3ef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17340: 00295189 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17341: 006abf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17341: 006abfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17342: 00b3d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 17343: 00b3e9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 17344: 00af64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 17345: 0069fea5 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 17346: 006abd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 17345: 0069ff0d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 17346: 006abdf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 17347: 0051c90d 60 FUNC GLOBAL DEFAULT 12 helper_ssamoswap_disabled │ │ │ │ 17348: 00b3f436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 17349: 00ae2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 17350: 00b3ecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 17351: 008d0a90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 17352: 007331ed 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 17351: 008d0af8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 17352: 00733255 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 17353: 002c9d7d 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 17354: 00331565 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 17355: 002733d9 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 17356: 0046fcb5 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 17357: 00b3db28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 17358: 006e9169 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 17358: 006e91d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 17359: 00af73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 17360: 006acea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 17360: 006acf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 17361: 00b3df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 17362: 00b3e242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 17363: 002f1795 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 17364: 0087b218 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 17364: 0087b280 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 17365: 0038230d 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 17366: 002f9ee9 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 17367: 0044368d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 17368: 00aee7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 17369: 00af9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 17370: 00b3eda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 17371: 00296e41 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 17372: 002f9f49 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 17373: 009d0560 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 17374: 006fd991 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 17374: 006fd9f9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 17375: 005403a1 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 17376: 003f3565 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 17377: 00b3e91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 17378: 003853a1 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 17379: 002be299 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 17380: 00ae2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 17381: 00b3f3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 17382: 00ae3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 17383: 005403e9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 17384: 00b3f80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 17385: 00af05f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 17386: 004f6ed9 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 17387: 006f5091 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 17388: 008e4720 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 17387: 006f50f9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 17388: 008e4788 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 17389: 003f14a5 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 17390: 00615a09 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 17390: 00615a71 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 17391: 00aee984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 17392: 006d7571 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 17392: 006d75d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 17393: 00b3eaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 17394: 00b3f292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 17395: 0070686d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 17395: 007068d5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17396: 00492491 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17397: 00af72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 17398: 00b3d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17399: 00b3e234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17400: 00ae56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17401: 00aeb2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17402: 004a769d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17403: 00af5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17404: 00af60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17405: 00540431 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17406: 00625ddd 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17406: 00625e45 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17407: 00b3ea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17408: 00b3e5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17409: 00ae72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17410: 006caac9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17411: 0072d9dd 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17412: 006a7b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17410: 006cab31 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17411: 0072da45 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17412: 006a7be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17413: 0047f715 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17414: 005aaaa5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17415: 00701301 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17414: 005aab0d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17415: 00701369 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17416: 00b3e326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17417: 00af27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17418: 00aea2c0 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17419: 009cba70 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17420: 00af9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17421: 00b3eeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17422: 006af86d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17422: 006af8d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17423: 00aed820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17424: 00b3f91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17425: 0063bca9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17425: 0063bd11 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17426: 00a547dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ - 17427: 006f2d71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 17427: 006f2dd9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 17428: 00ae6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17429: 006d5905 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17429: 006d596d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17430: 00af9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17431: 00a52868 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17432: 00432181 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17433: 00b3dba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17434: 00295231 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17435: 00af7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17436: 002b3569 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17437: 006c2179 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17437: 006c21e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17438: 00a01080 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 17439: 00369c6d 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17440: 00b3e2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17441: 0072f481 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17441: 0072f4e9 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17442: 00b3f248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17443: 00ae6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17444: 005e2a7d 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17445: 00710fbd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17446: 006deb39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17444: 005e2ae5 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17445: 00711025 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17446: 006deba1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17447: 00ae5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17448: 003ce401 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17449: 008e474c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17449: 008e47b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17450: 00afa098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17451: 00b3f2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17452: 00a529f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17453: 00af42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17454: 00283cbd 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17455: 0091cc38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17456: 00b3f7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ @@ -17462,78 +17462,78 @@ │ │ │ │ 17458: 003c1e8d 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 17459: 0043bcf1 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17460: 00a0a898 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17461: 00ae9ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17462: 00b3e370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17463: 00aeac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17464: 00af1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17465: 0060fa55 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17465: 0060fabd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17466: 00531661 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17467: 0042e825 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17468: 004df2a5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17469: 00656ad5 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17469: 00656b3d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17470: 0038baa9 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17471: 00afa2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17472: 009cf5c8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17473: 006d65ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17473: 006d6615 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17474: 00ae3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17475: 005316a9 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17476: 00af15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17477: 00a112bc 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17478: 00b3d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17479: 00ae8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17480: 0070d009 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17480: 0070d071 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17481: 00398f55 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17482: 00698335 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17483: 006fdff1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17482: 0069839d 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17483: 006fe059 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17484: 00ae7534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17485: 0041d909 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17486: 00b1ae50 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17487: 00a33860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17488: 00b3f4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17489: 007017a1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17489: 00701809 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17490: 00b3e54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17491: 0072811d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17491: 00728185 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17492: 00451d65 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17493: 00b40070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17494: 005316f1 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ 17495: 004ede6d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17496: 00af7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17497: 006e1ae9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17497: 006e1b51 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 17498: 004e974d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17499: 00b3d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 17500: 004735c1 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17501: 00b3defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17502: 00734749 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17502: 007347b1 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17503: 00b3f338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17504: 00665e19 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17505: 00684f71 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17504: 00665e81 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17505: 00684fd9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17506: 00af64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 17507: 006ad00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17508: 005fa819 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17507: 006ad075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17508: 005fa881 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17509: 00af9ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17510: 00b3dc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17511: 005e6161 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17511: 005e61c9 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17512: 00ae3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17513: 0054ddfd 304 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17514: 005e6011 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17514: 005e6079 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17515: 00b3e6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17516: 00a06488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17517: 006b71c9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17517: 006b7231 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17518: 004cb8f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17519: 0054dbc5 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17520: 005f5d31 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17520: 005f5d99 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17521: 004f28d5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17522: 00af9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17523: 003bb591 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17524: 004463d5 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17525: 00ae9c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17526: 00356b65 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17527: 002f741d 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17528: 006a9669 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17528: 006a96d1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17529: 002f7511 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17530: 00b3fb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17531: 00b3e6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17532: 004e20f5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17533: 00a35b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17534: 00b3fadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17535: 00aef794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17543,238 +17543,238 @@ │ │ │ │ 17539: 00437bb1 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17540: 004f9a75 110 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17541: 00b3ece0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17542: 0054dce1 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17543: 00af1700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17544: 00af2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17545: 00b3eb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17546: 005edef5 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17546: 005edf5d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17547: 00385da9 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17548: 00434539 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17549: 004efd69 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17550: 00ae9bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17551: 0071274d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17551: 007127b5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17552: 00b3fb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17553: 00af4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17554: 00a0a814 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17555: 00b3e30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17556: 00aeae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17557: 00b3e278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17558: 00b3e4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17559: 005286f1 1716 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17560: 006fc419 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17561: 00732d5d 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17560: 006fc481 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17561: 00732dc5 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17562: 009d0154 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17563: 00b3dc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17564: 00269d51 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17565: 005a1ee1 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17565: 005a1f49 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17566: 00b3e478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17567: 006b1895 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17568: 006d74f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17567: 006b18fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17568: 006d7561 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17569: 003f412d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17570: 00ae3480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17571: 002a555d 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17572: 004a3189 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17573: 005dc2c5 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17573: 005dc32d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17574: 00b3e92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17575: 0038b461 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17576: 00af5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17577: 00aeec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17578: 00ae21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17579: 00ae8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17580: 00af24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17581: 00610489 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17581: 006104f1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17582: 00b3e5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17583: 0061de15 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17583: 0061de7d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17584: 00af7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17585: 004caaf9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17586: 00746201 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17587: 006fffd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17586: 00746269 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17587: 00700039 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17588: 00b3ebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17589: 00af6c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17590: 00b3f1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17591: 00727ca9 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17591: 00727d11 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17592: 00ae9cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17593: 0045e1c1 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17594: 00ae56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17595: 006ff1d9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17595: 006ff241 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17596: 002952d9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17597: 00afa314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17598: 007084fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17598: 00708565 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17599: 00af9ae0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17600: 00aedc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17601: 00b3fb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17602: 002d82f1 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17603: 00b3e3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17604: 004a5f15 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17605: 00b3d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17606: 00afa524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17607: 0073c159 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17607: 0073c1c1 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17608: 00518a61 72 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17609: 00ae4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17610: 00b3e29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17611: 00aeaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17612: 006364d9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17613: 007083d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17612: 00636541 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17613: 00708439 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17614: 00b3ef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17615: 0072d645 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17616: 0070a1c9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17615: 0072d6ad 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17616: 0070a231 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17617: 00a3f074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ - 17618: 0063b0cd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17618: 0063b135 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17619: 00a3eee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17620: 00b3e790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17621: 00b3e79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17622: 00af6b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17623: 00b3f40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17624: 00a3eff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17625: 006c8fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17625: 006c9051 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17626: 00b4008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17627: 006ec585 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17627: 006ec5ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17628: 00b3f364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17629: 007149f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17629: 00714a61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17630: 00b3e3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17631: 00af3db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17632: 006f38e5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17632: 006f394d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17633: 004e8fc1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17634: 00b3e44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17635: 0051b189 232 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17636: 0074497d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17636: 007449e5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17637: 00b3e272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17638: 00b3f4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17639: 00aef7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17640: 0039248d 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17641: 00b3f662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17642: 00ae20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17643: 006d7535 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17644: 005f5951 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17643: 006d759d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17644: 005f59b9 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17645: 0041e0bd 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17646: 002f103d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17647: 00703a0d 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17647: 00703a75 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17648: 003bbb05 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17649: 00a3ef6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17650: 00b3e60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17651: 00b3f7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17652: 00afa574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17653: 00b3ea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17654: 006c970d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17655: 006315cd 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17654: 006c9775 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17655: 00631635 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17656: 004645f9 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17657: 005a618d 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17657: 005a61f5 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17658: 00ae4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17659: 00673e65 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17659: 00673ecd 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17660: 004d6635 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17661: 005a603d 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17662: 005e4cd1 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17661: 005a60a5 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17662: 005e4d39 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17663: 003221a9 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17664: 005e104d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17664: 005e10b5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17665: 00af757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17666: 002c8bcd 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17667: 00b3e602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17668: 004f2251 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17669: 0072cb79 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17669: 0072cbe1 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17670: 00a31448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17671: 005f90dd 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17671: 005f9145 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17672: 00294c19 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17673: 00b3d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17674: 003cf719 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17675: 002af1dd 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17676: 00b3ee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17677: 00af9b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17678: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17679: 00b3e1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17680: 00af60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17681: 0028e9e5 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17682: 005ce12d 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17683: 0071d89d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17684: 006b8bc9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17682: 005ce195 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17683: 0071d905 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17684: 006b8c31 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17685: 00ae3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17686: 00ae29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17687: 002f4c21 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17688: 00616f89 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17689: 006b6a3d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17688: 00616ff1 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17689: 006b6aa5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17690: 00aeba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17691: 00682725 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17691: 0068278d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17692: 00b3d464 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17693: 00aeaf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17694: 00b3df4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17695: 00ae1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17696: 004d4b31 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17697: 00a0a790 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17698: 0029cac5 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17699: 00ae7674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17700: 00b3f5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17701: 0063a32d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17701: 0063a395 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17702: 00b3e96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17703: 00b3ef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17704: 00b3f6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17705: 00b3ecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 17706: 00442641 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17707: 00b3dc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17708: 00ae3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17709: 00ae9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17710: 00b3e000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17711: 005a37c9 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17711: 005a3831 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ 17712: 004d4e79 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17713: 005a38a1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17713: 005a3909 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17714: 00b3e642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17715: 00b3f716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17716: 004d4fed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17717: 00ae4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17718: 00697335 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17718: 0069739d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17719: 004f3ea1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17720: 005a3811 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17720: 005a3879 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17721: 00af3038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17722: 00aebc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17723: 00af3088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17724: 00ae31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17725: 0032bbd1 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17726: 00b3fb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17727: 00b3e250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17728: 00b3e310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17729: 00b3ed94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17730: 00632611 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17730: 00632679 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17731: 00af9b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17732: 00298755 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17733: 00af83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17734: 00aee8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17735: 00b3e7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17736: 005a3859 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17736: 005a38c1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17737: 00a0e6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17738: 005e0a9d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17738: 005e0b05 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17739: 00ae4564 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17740: 009d6ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17741: 00b3efaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17742: 00af1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17743: 00b3f07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17744: 00b3ee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17745: 009cfcc0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17746: 00b3dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17747: 00b3db7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17748: 00b3e84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ 17749: 004a9941 5912 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17750: 00aefb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17751: 00af41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17752: 0073a401 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17752: 0073a469 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17753: 00aec31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17754: 00aef1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17755: 00ae3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17756: 00b3da92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17757: 0047a2b5 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17758: 004d7c59 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17759: 002e91d9 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17760: 00ae2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17761: 0029c765 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17762: 00473441 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17763: 002e91f1 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17764: 006c0739 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17764: 006c07a1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17765: 00b3f604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17766: 00b3dc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17767: 00b3dbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17768: 00b3eba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17769: 0071de8d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17769: 0071def5 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17770: 00b3d4b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17771: 00ae6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17772: 00aec938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17773: 004520d1 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17774: 00b3e9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17775: 00b3d468 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17776: 00525841 88 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17783,35 +17783,35 @@ │ │ │ │ 17779: 00a04aa0 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17780: 00ae71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17781: 00ae7fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17782: 00ae93c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17783: 00b3d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17784: 00aecd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17785: 00b3fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17786: 0060dea5 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17786: 0060df0d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17787: 002f9ef1 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17788: 005ebadd 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17789: 005e2a39 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17788: 005ebb45 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17789: 005e2aa1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17790: 0026a95d 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17791: 006bc995 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17792: 006310a5 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17791: 006bc9fd 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17792: 0063110d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17793: 00ae8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17794: 00af9d4c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17795: 00a3e390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17796: 00b3d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17797: 005cf56d 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17797: 005cf5d5 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17798: 00b3f860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17799: 0052d41d 504 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17800: 00a3ee64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17801: 00a3ecd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17802: 002d0581 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17803: 006c8dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17803: 006c8e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17804: 00a3ede0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ 17805: 0044d78d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17806: 0070e38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17806: 0070e3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17807: 00b3faf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17808: 002d083d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17809: 004de1c9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17810: 00b3effc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17811: 00b3fa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17812: 00b3df10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17813: 00ae2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17825,108 +17825,108 @@ │ │ │ │ 17821: 00390521 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17822: 004a4a6d 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17823: 00af5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17824: 00af4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17825: 00b40100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17826: 00b3d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17827: 0042d825 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17828: 0073e3a1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17828: 0073e409 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17829: 002939f1 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17830: 006eb6cd 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17830: 006eb735 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17831: 00437801 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17832: 00af753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17833: 00af750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17834: 002d5461 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17835: 00aebc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17836: 00b3f9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17837: 002972cd 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17838: 009d6f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17839: 00695821 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17840: 006126e5 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17841: 006c1f89 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17842: 006d97d1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17839: 00695889 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17840: 0061274d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17841: 006c1ff1 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17842: 006d9839 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17843: 00b3e5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17844: 00af6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17845: 004eb315 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17846: 00b3d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17847: 00a07b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17848: 00aedc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17849: 006acc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17849: 006accf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17850: 00af1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17851: 0072efb5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17851: 0072f01d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17852: 00b3eb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17853: 006c9421 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17853: 006c9489 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17854: 00b3eb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17855: 00444811 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17856: 00a006a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17857: 004efb5d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17858: 009cfd44 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17859: 006c6dc5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17859: 006c6e2d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17860: 00a0a91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17861: 00b3e1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17862: 00ae22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17863: 004f279d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17864: 00b3dc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17865: 00b3fb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17866: 00b3e6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17867: 0071da91 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17867: 0071daf9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17868: 00432081 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17869: 002d16d5 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17870: 00322ad9 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17871: 004d7bf5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17872: 002c456d 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17873: 006aca31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17874: 00745935 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17873: 006aca99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17874: 0074599d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17875: 00aeb01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17876: 00737a39 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17876: 00737aa1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17877: 00af7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17878: 005e5229 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17878: 005e5291 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17879: 00b3ee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17880: 003cdbd5 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17881: 002fe805 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17882: 0033d5cd 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17883: 006eaf99 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17883: 006eb001 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17884: 00aec4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17885: 00aeb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17886: 005e5119 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17886: 005e5181 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17887: 00aeaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17888: 004a841d 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17889: 00afa644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17890: 0043b789 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17891: 00b3dc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17892: 004f5a1d 224 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17893: 00619c85 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17894: 006f9f79 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17893: 00619ced 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17894: 006f9fe1 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17895: 00356631 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17896: 00aeb40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17897: 002d9771 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17898: 00b3f408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17899: 00296729 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17900: 00b3e908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17901: 004735a9 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17902: 004ebca1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17903: 00ae3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17904: 005f3505 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17904: 005f356d 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17905: 00a4a2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17906: 00af32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17907: 00ae5e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17908: 00723075 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17908: 007230dd 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17909: 004e21d5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17910: 006427c5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17910: 0064282d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17911: 00b4006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17912: 00703e55 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17912: 00703ebd 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17913: 00b3e436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17914: 00ae33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17915: 00b3df54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17916: 00a4a258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17917: 00af59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17918: 00b3f864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17919: 0063111d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17919: 00631185 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17920: 00af57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17921: 006ab20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17921: 006ab275 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17922: 00b3fad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17923: 004dbbd1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17924: 00b3e8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17925: 00b3df34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17926: 00afac60 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17927: 00b3f4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ 17928: 002c2299 92 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ @@ -17935,110 +17935,110 @@ │ │ │ │ 17931: 00ae27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17932: 0050d439 164 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17933: 00b3e130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17934: 00af34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17935: 00a0905c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17936: 00480389 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17937: 00b3de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17938: 0071d8a1 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17939: 006ed671 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17938: 0071d909 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17939: 006ed6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17940: 00a4a1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17941: 00aed358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17942: 00af4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17943: 00b3dd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17944: 00b3d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17945: 004dc471 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17946: 004ebad9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17947: 00b3d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17948: 002ef115 248 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17949: 00a0d3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17950: 00af8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17951: 0060f179 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17951: 0060f1e1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17952: 004436f1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17953: 00af33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17954: 00aef2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17955: 005cf8ed 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17955: 005cf955 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17956: 00b3dcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17957: 002fc735 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17958: 00ae7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17959: 004d4bfd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17960: 00b3dcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17961: 0060bd21 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17961: 0060bd89 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17962: 00b3e416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17963: 00705e49 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17963: 00705eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17964: 004d92d1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17965: 00b3ebfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17966: 00ae5fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17967: 00a08924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17968: 00ae4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17969: 00aef854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17970: 00b3ed28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17971: 00a31760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ 17972: 004d4ebd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17973: 00b3d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17974: 004f2785 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17975: 004d5051 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17976: 00aea020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17977: 0073e18d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17977: 0073e1f5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17978: 00af9974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17979: 00ae60ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17980: 00b3fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17981: 00b3f22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17982: 00b3efee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17983: 006bffad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17983: 006c0015 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17984: 00ae42b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17985: 00705371 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17985: 007053d9 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17986: 00aeab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17987: 0055e0f9 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ 17988: 0044463d 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17989: 004e2b39 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17990: 00a080e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17991: 00b3dc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17992: 00ae63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17993: 00af8f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17994: 00a47c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ 17995: 004ec59d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17996: 00af0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17997: 00af89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17998: 006e3099 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17998: 006e3101 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17999: 003f95dd 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 18000: 0074405d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 18000: 007440c5 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18001: 00af3fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18002: 006f5b81 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18002: 006f5be9 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18003: 00519815 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 18004: 006ac6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18004: 006ac751 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18005: 009cebf4 1020 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18006: 00aef584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18007: 00b3e7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18008: 00ae8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18009: 0029f95d 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18010: 0071308d 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18010: 007130f5 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18011: 004eee71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 18012: 00af7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18013: 00af0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18014: 006acd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18014: 006acda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18015: 00b3e596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18016: 002d3781 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18017: 004f2371 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18018: 00ae9590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18019: 002da171 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18020: 00b3eb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18021: 00a32654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 18022: 00b3f904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18023: 00b3f97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18024: 00ae7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18025: 0063389d 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18025: 00633905 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18026: 00a47bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 18027: 0055dfdd 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 18028: 00aed7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18029: 006a849d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18029: 006a8505 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18030: 00b3f850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18031: 006ed349 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18031: 006ed3b1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18032: 0042f0d5 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18033: 005f9925 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18033: 005f998d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18034: 0051b74d 132 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 18035: 00a3bce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 18036: 00af0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18037: 00b3e8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18038: 00ae647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18039: 00a3bdec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 18040: 00b3f98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -18047,83 +18047,83 @@ │ │ │ │ 18043: 00af50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18044: 00345c21 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18045: 00b3e5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18046: 00b3d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18047: 00550091 484 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 18048: 00347afd 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18049: 00ae64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 18050: 007039d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18050: 00703a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18051: 0054fc7d 520 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 18052: 002f0855 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18053: 00aea130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18054: 0029efa9 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18055: 00a3bd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 18056: 00a0db20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18057: 00529365 1536 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 18058: 004d7e81 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 18059: 004430c5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 18060: 0042df0d 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18061: 00af1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18062: 00722bd1 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18062: 00722c39 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18063: 00b3de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18064: 00af2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18065: 0041d141 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18066: 00b3efb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18067: 006e4f7d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18067: 006e4fe5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 18068: 0054fe85 524 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ 18069: 004d4079 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18070: 006ac3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18071: 0061d481 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18070: 006ac409 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18071: 0061d4e9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18072: 00b3f9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 18073: 00344951 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18074: 00b3ee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 18075: 0052f4f5 480 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 18076: 006e2441 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18077: 006b3971 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18076: 006e24a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18077: 006b39d9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18078: 00af55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18079: 00b3f7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18080: 00ae2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18081: 00632b61 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18081: 00632bc9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18082: 00283d55 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18083: 00aeedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 18084: 00af08f0 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18085: 003f525d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18086: 006a837d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18086: 006a83e5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18087: 00ae1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18088: 00af3e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 18089: 00b3e358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 18090: 006c7d25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18090: 006c7d8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18091: 00af4f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18092: 00b3d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18093: 005f5cfd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18093: 005f5d65 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18094: 00b3dd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18095: 00a3c83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 18096: 0046dc95 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18097: 00a0e258 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 18098: 005430c9 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 18099: 00a3c6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 18100: 006e2531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18100: 006e2599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18101: 00b3d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18102: 00b3d9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18103: 005431a1 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 18104: 00b3e892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18105: 0046c1f5 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18106: 00a3c7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 18107: 00543111 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 18108: 005a5ab9 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 18108: 005a5b21 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 18109: 002a66b1 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18110: 00aeea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18111: 002ff715 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18112: 00b3ed40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18113: 00ae42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18114: 00a0dc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 18115: 002c270d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 18116: 00628bf1 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18116: 00628c59 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18117: 00af74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18118: 00756409 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18118: 00756471 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18119: 00af25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18120: 0038a5d9 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18121: 00b3e300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18122: 00b3e968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18123: 00b3d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18124: 00a3c734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 18125: 00b3e110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18133,193 +18133,193 @@ │ │ │ │ 18129: 00ae6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18130: 0044916d 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18131: 0034eba5 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18132: 004e805d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18133: 00b3d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18134: 00af3c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 18135: 00b3eee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18136: 0070dea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 18137: 006c8cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18138: 00727c71 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18139: 006ea87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18136: 0070df09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18137: 006c8d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18138: 00727cd9 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18139: 006ea8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18140: 00af5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 18141: 00388a7d 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18142: 00b3e918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18143: 006b0939 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18144: 006acb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18143: 006b09a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18144: 006acc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18145: 00aeb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18146: 00b3e256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 18147: 006da701 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18148: 006ce329 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18147: 006da769 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18148: 006ce391 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18149: 00b3ed0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18150: 002f1b15 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18151: 00b3e560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18152: 00b3f9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18153: 005cf0f1 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18153: 005cf159 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18154: 004ab141 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18155: 00b3f6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 18156: 00b3d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18157: 00b3e196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18158: 00af4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18159: 00392109 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18160: 0063ba59 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 18161: 006cbc55 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18160: 0063bac1 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 18161: 006cbcbd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 18162: 004b9fe9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18163: 00b3d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 18164: 004b9ff1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18165: 00b3e828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18166: 00aef284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18167: 00397f09 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 18168: 004ba01d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18169: 002940e9 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18170: 00b3ede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 18171: 004ba089 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 18172: 004ba0f9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18173: 006d7f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18173: 006d7fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18174: 00b3f230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18175: 009be294 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 18176: 004ba16d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18177: 00b3e4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 18178: 004ba1e5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 18179: 004be281 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18180: 006d5db5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18180: 006d5e1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 18181: 004ba261 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18182: 00392f61 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 18183: 004bbd3d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18184: 00ae7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18185: 00470ca9 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18186: 0046bfb1 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18187: 00aed278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18188: 00298ca1 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 18189: 0047bf95 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 18190: 004eb3ed 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18191: 006f069d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18191: 006f0705 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18192: 00b3f8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 18193: 004d4b91 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 18194: 00b3d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18195: 00615bed 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18195: 00615c55 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18196: 00b3da72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 18197: 004ca0d1 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18198: 00b3da78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18199: 004640c1 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18200: 00425341 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18201: 00b3dfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18202: 00b3f2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18203: 003286d1 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18204: 00af52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18205: 00b3dd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18206: 006ab0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18206: 006ab10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18207: 00411999 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18208: 00b3d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18209: 00af54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18210: 00ae3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18211: 00af6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18212: 007005dd 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18213: 005ec465 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 18214: 00710d79 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18215: 00723b69 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18212: 00700645 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18213: 005ec4cd 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18214: 00710de1 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18215: 00723bd1 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18216: 00b3d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18217: 00633d6d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18217: 00633dd5 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18218: 005415a1 152 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 18219: 00b3f782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18220: 006f21c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18220: 006f222d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18221: 0038b01d 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18222: 00a4d87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 18223: 00541741 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 18224: 00ae3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18225: 006a2f35 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18226: 0072a185 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18227: 007235cd 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18225: 006a2f9d 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18226: 0072a1ed 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18227: 00723635 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18228: 00af4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18229: 00ae7228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18230: 007237f9 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18230: 00723861 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 18231: 00a4d984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 18232: 00541639 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 18233: 00a05604 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18234: 005547c5 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 18235: 00af1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18236: 006d4c01 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18236: 006d4c69 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 18237: 004c17e5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18238: 004ddb21 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18239: 00ae6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18240: 003676f9 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 18241: 00634a95 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18241: 00634afd 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18242: 00ae7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18243: 006abcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18243: 006abd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 18244: 002c2961 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18245: 00af91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18246: 00b3e0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18247: 00b3d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18248: 00af55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 18249: 00ae5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 18250: 002b3261 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18251: 002f1b75 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18252: 006c5535 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18252: 006c559d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18253: 00ae9220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18254: 00336c85 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18255: 00af5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18256: 00b3da2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 18257: 005548d9 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 18258: 006a85bd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18258: 006a8625 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18259: 005416bd 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 18260: 00a4d900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 18261: 002981b9 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18262: 003cc285 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18263: 005ea265 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18263: 005ea2cd 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 18264: 00b3e17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18265: 006cf4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18265: 006cf561 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18266: 00a56648 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 18267: 00b3de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 18268: 004d3475 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18269: 00a06e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18270: 00ae9e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 18271: 00b1b838 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18272: 00b3f46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18273: 003678a9 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18274: 0048055d 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 18275: 002941a1 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18276: 00aef754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18277: 005bd625 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18278: 006333e9 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18277: 005bd68d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18278: 00633451 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18279: 00af962c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 18280: 00b3e38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 18281: 00b3e184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18282: 0071e33d 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18282: 0071e3a5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18283: 00b3f52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18284: 00af9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18285: 00af6314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 18286: 00b3df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18287: 00a06824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18288: 00a33548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 18289: 004f2325 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18290: 005f5515 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18290: 005f557d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 18291: 004b9645 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18292: 00751845 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 18293: 0087b214 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18292: 007518ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 18293: 0087b27c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18294: 00a33650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 18295: 002c8ac5 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 18296: 00b3d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18297: 00ae358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18298: 006dced1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18298: 006dcf39 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18299: 00af7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18300: 00739411 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18301: 0073aced 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18300: 00739479 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18301: 0073ad55 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 18302: 00b3ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 18303: 00af87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 18304: 00721bed 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 18304: 00721c55 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 18305: 00b3f0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 18306: 00a36ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 18307: 0070e9cd 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 18307: 0070ea35 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 18308: 00b3d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 18309: 00b3dade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 18310: 006ac185 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 18310: 006ac1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 18311: 009d0468 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 18312: 00aef7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 18313: 005f33cd 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 18314: 0063ad05 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 18313: 005f3435 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 18314: 0063ad6d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 18315: 00a335cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 18316: 00af659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 18317: 00a566cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 18318: 00ae9210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 18319: 00aea9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 18320: 0038807d 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 18321: 00445f79 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ @@ -18330,82 +18330,82 @@ │ │ │ │ 18326: 00ae73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 18327: 0047aec1 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 18328: 00aef224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 18329: 00b3d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 18330: 005175b1 52 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 18331: 00284929 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 18332: 004ddda9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 18333: 0074eb45 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 18334: 006eaa99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 18333: 0074ebad 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 18334: 006eab01 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 18335: 003c37ad 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 18336: 00b3e228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 18337: 00718a2d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 18337: 00718a95 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 18338: 00af7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 18339: 00b3e3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 18340: 00b3eb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 18341: 009cfa80 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 18342: 006ba6a1 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 18343: 00625e51 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 18344: 0064bf79 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 18342: 006ba709 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 18343: 00625eb9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 18344: 0064bfe1 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 18345: 00ae3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 18346: 00296271 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 18347: 004d0601 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 18348: 00659c75 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 18348: 00659cdd 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 18349: 004f8e31 96 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 18350: 006ef39d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 18350: 006ef405 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 18351: 00ae7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 18352: 009cfacc 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 18353: 004f3c75 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 18354: 00681e29 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 18355: 005e7841 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 18356: 005ce0d9 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 18354: 00681e91 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 18355: 005e78a9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 18356: 005ce141 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 18357: 00aed178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 18358: 0055553d 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 18359: 00a06dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 18360: 00b3e482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 18361: 00b3d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 18362: 00af3158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 18363: 00b3dfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 18364: 00ae2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 18365: 00af8220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 18366: 003e3291 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 18367: 00ae4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 18368: 004421bd 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 18369: 003f1115 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 18370: 005db32d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 18370: 005db395 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 18371: 00b3e044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 18372: 00b3e97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 18373: 00b3f9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 18374: 0066fe91 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 18374: 0066fef9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 18375: 00af1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 18376: 00425c6d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 18377: 00aed388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 18378: 00aef144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 18379: 00b3dd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 18380: 0028dd99 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 18381: 0065f825 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 18382: 0073b9c5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 18381: 0065f88d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 18382: 0073ba2d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 18383: 00a067a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 18384: 00ae9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 18385: 0046c305 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 18386: 0072d791 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 18386: 0072d7f9 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 18387: 002d2f1d 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 18388: 0062a665 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 18389: 006f668d 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 18388: 0062a6cd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 18389: 006f66f5 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 18390: 00386055 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 18391: 004eaf91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 18392: 00b3f196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 18393: 002c40e1 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 18394: 00b3d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 18395: 00b3f3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 18396: 00b3db3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 18397: 00b3f6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 18398: 00ae74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 18399: 00af3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 18400: 006cfb25 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 18400: 006cfb8d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 18401: 0038f4b1 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 18402: 00336b71 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 18403: 00a4568c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 18404: 00b3dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 18405: 00af87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 18406: 00b3e976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 18407: 00a45500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ @@ -18414,569 +18414,569 @@ │ │ │ │ 18410: 00b3e294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 18411: 00b4007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 18412: 00ae54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 18413: 00a45608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 18414: 00af644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 18415: 00ae2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 18416: 00ae7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 18417: 006d7c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18417: 006d7c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 18418: 004d34d9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18419: 00b3e25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18420: 002a6b8d 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18421: 00b3d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18422: 00b3e226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18423: 00ae8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18424: 00a36c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18425: 005c0429 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18425: 005c0491 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18426: 00a4d3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18427: 006d8595 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18427: 006d85fd 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18428: 00294255 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 18429: 002c2ec9 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18430: 00af72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 18431: 004eadd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18432: 006bf239 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18433: 006ff389 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18432: 006bf2a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18433: 006ff3f1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18434: 00391375 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18435: 00af7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18436: 00a4d4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18437: 00a0d46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18438: 00557d81 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18439: 00af06c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18440: 00a45584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18441: 004a98f9 72 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 18442: 00558085 278 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18443: 00b3dd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18444: 0074f361 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18444: 0074f3c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18445: 00b3d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18446: 006a7ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18446: 006a7d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18447: 00296c59 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18448: 006f250d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18448: 006f2575 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18449: 00557e89 256 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18450: 00af4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18451: 00296319 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18452: 00b3fb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18453: 006cfcc5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18453: 006cfd2d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18454: 00b3e010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18455: 00af8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18456: 00a4d45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18457: 00b3e0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18458: 004f39e5 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18459: 006d778d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18459: 006d77f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18460: 00384e3d 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18461: 003dbef1 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18462: 00b3eaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18463: 006be8b1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18463: 006be919 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18464: 00b3f386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18465: 00b3d9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18466: 00aec32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18467: 00ae4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18468: 00557f89 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18469: 0055397d 246 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ 18470: 00b3dc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18471: 00b3e160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18472: 006daf59 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18472: 006dafc1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18473: 00b3e028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18474: 00b3d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18475: 003f4c59 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18476: 00b3da54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18477: 00553745 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18478: 00b3e7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18479: 00321ce1 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18480: 00b3f9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18481: 006d50d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18481: 006d513d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18482: 00aeb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18483: 00b3ddce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18484: 006ce6ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18485: 006ef6e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18484: 006ce755 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18485: 006ef74d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18486: 00aeabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18487: 00ae2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18488: 0038338d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18489: 006f8afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18490: 00721e11 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18489: 006f8b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18490: 00721e79 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18491: 004de089 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18492: 005de7e5 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18492: 005de84d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18493: 00aecba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18494: 00731f5d 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18494: 00731fc5 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18495: 00a46604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18496: 004624d9 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18497: 002d15a9 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18498: 00553861 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18499: 00b3eed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18500: 00af2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18501: 0054aaa5 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18502: 00af6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18503: 00af666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18504: 00a4670c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18505: 005b4061 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18505: 005b40c9 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18506: 00b3eee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18507: 00b3f9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18508: 0054a85d 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18509: 00b3e046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18510: 00aed148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18511: 00a56438 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18512: 00af5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18513: 006a7c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18513: 006a7cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18514: 004a0ed9 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18515: 00367305 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18516: 00691755 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18517: 006c7e79 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18516: 006917bd 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18517: 006c7ee1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18518: 00a06d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18519: 00af7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18520: 00af7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18521: 00aea0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18522: 00ae8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18523: 00a46688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18524: 00b3e18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18525: 0054a981 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18526: 005e0c09 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18527: 0074fbfd 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 18526: 005e0c71 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18527: 0074fc65 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 18528: 004d7021 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18529: 0039fcad 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18530: 00b3e050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18531: 002a5b41 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18532: 00af36d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18533: 00a0671c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18534: 003f6079 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18535: 006abe3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18535: 006abea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18536: 00369bfd 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18537: 0060fb15 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18537: 0060fb7d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18538: 00af9954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18539: 002971c1 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18540: 00b3dd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18541: 00519799 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18542: 0071e4d1 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18543: 0073a011 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18542: 0071e539 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18543: 0073a079 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18544: 003b1849 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18545: 00aebe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18546: 00af1a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18547: 002d4721 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18548: 00aedc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18549: 00a0dba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18550: 0083949c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18551: 00733995 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18550: 00839504 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18551: 007339fd 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18552: 00af00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18553: 003673b1 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18554: 00af1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18555: 00ae5cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18556: 003c7aa5 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18557: 00ae4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18558: 00aefbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18559: 0051c059 308 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18560: 00ae651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18561: 00af4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18562: 00aefc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18563: 00756359 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18563: 007563c1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18564: 00af8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18565: 0070e351 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18565: 0070e3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18566: 00417119 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18567: 00af3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18568: 00aeefd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18569: 00b3f25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18570: 00b3d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18571: 00b3d9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18572: 00a0c914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18573: 006ed8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18574: 006b0e19 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18573: 006ed931 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18574: 006b0e81 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18575: 00af7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18576: 009cf7bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18577: 00ae8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18578: 00913eec 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18579: 00532939 438 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18580: 006d7cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18580: 006d7d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18581: 00510601 244 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18582: 00a0e2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18583: 003286ad 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18584: 00532e45 480 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18585: 00707309 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18585: 00707371 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18586: 00b3e316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18587: 00aecbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18588: 00532af1 436 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18589: 002963c1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18590: 00a05b5c 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18591: 00b3e708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18592: 00b3d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18593: 006cb819 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18593: 006cb881 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18594: 004a3c01 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18595: 00ae3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18596: 00b3eb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18597: 006a974d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18597: 006a97b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18598: 00b3e88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18599: 0061f8f1 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18600: 00709add 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18599: 0061f959 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18600: 00709b45 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18601: 00ae5c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18602: 006cd551 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18602: 006cd5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18603: 002c259d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18604: 00ae608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18605: 00af5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18606: 00434751 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18607: 00ae54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18608: 00532ca5 416 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18609: 003c1f05 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18610: 00b3d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18611: 00b3df98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18612: 00a57444 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18613: 00b3d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18614: 00344809 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18615: 00b3e61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18616: 007471f1 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18616: 00747259 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18617: 00aef454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18618: 004d4bc9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18619: 0063bdd5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18619: 0063be3d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18620: 00b3e020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18621: 002d9401 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18622: 005e62b9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18623: 006acd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18622: 005e6321 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18623: 006acd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18624: 00b3ecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18625: 00a39638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18626: 00aeefa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18627: 00a394ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18628: 006167a5 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18628: 0061680d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18629: 00b3ed54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18630: 00ae7e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18631: 00a351a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18632: 0074486d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18632: 007448d5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18633: 00aef674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18634: 0072f999 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18634: 0072fa01 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18635: 004b9ab9 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18636: 00afa584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18637: 00a395b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18638: 00b3f272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18639: 00aebfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18640: 00712a59 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18640: 00712ac1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18641: 0046b87d 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18642: 006cae9d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18642: 006caf05 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18643: 009c8f38 1704 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ 18644: 0029da05 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18645: 00b3f090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18646: 00b3e1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18647: 00b3f06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18648: 006c7285 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18648: 006c72ed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18649: 0041f725 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18650: 00ae1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18651: 00af5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18652: 004422f1 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18653: 00551dd5 502 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18654: 00ae31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18655: 005519f5 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18656: 00b3f9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18657: 005dec65 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18657: 005deccd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18658: 0046be89 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18659: 00b3e75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18660: 004ec71d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18661: 00b3e146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18662: 00af97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18663: 00a39530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18664: 00b3f626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18665: 00ae1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18666: 00754d75 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18667: 006c15d1 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18666: 00754ddd 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18667: 006c1639 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18668: 00ae6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18669: 00af21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18670: 00b3dccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18671: 00ae60fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18672: 00733b4d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18673: 00633355 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18672: 00733bb5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18673: 006333bd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18674: 00551be5 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18675: 00b3f3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18676: 002978c5 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18677: 0045875d 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18678: 00366a99 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18679: 00b3d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18680: 00b3eda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18681: 0047da75 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18682: 008e479c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18682: 008e4804 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18683: 00af6a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18684: 00af3008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18685: 004c3c9d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18686: 00460391 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18687: 00b400c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18688: 00630b45 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18688: 00630bad 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18689: 00b3da14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18690: 0055c0ad 372 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18691: 00ae7c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18692: 006a9149 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18692: 006a91b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18693: 00aed870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18694: 0055c229 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18695: 006dbff5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18695: 006dc05d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18696: 00ae84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18697: 005e5b65 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18697: 005e5bcd 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18698: 00aec958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18699: 00b3e49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18700: 004ff7ed 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18701: 0055c221 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18702: 0047c00d 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18703: 00746465 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18703: 007464cd 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18704: 00af648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18705: 00af61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18706: 00b1bfa0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18707: 00aee464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18708: 004dd715 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18709: 005e65d9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18710: 006d9c3d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18709: 005e6641 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18710: 006d9ca5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18711: 00b3e06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18712: 003cdaf5 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18713: 0038eac9 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18714: 00701155 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18714: 007011bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18715: 00b3e120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18716: 005fefc1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18716: 005ff029 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18717: 00af5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18718: 009cfdf0 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18719: 0073e2fd 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18720: 0070b59d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18721: 006adbed 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18719: 0073e365 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18720: 0070b605 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18721: 006adc55 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18722: 009d0574 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18723: 00aebfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18724: 00b3d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18725: 004f8069 208 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18726: 00713be1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18726: 00713c49 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18727: 0055c225 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18728: 00417d29 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18729: 00aed268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18730: 00634065 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18731: 006ac79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18730: 006340cd 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18731: 006ac805 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18732: 002d3671 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18733: 00ae5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18734: 00b3f05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18735: 006f3005 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18735: 006f306d 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18736: 00b3e0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18737: 00b3e4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18738: 00a40b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18739: 00aeb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18740: 00a409b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18741: 00b3eab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18742: 00ae9e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18743: 00b3e4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18744: 00347f09 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18745: 00a53e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18746: 00754e5d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18747: 006349a9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18748: 0069569d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18746: 00754ec5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18747: 00634a11 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18748: 00695705 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18749: 00a3674c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18750: 00af22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18751: 00ae650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18752: 00a40ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ - 18753: 007145e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18753: 00714649 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18754: 004d64f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18755: 00b3e08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18756: 00b40086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18757: 006e611d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18757: 006e6185 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18758: 004edd89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18759: 00aeebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18760: 00af0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18761: 00b3d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18762: 005eb939 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18762: 005eb9a1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18763: 00af92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18764: 00ae7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18765: 00af1650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18766: 00615339 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18766: 006153a1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18767: 0026a271 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18768: 00aed478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18769: 00b3d9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18770: 00a40a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18771: 005f9129 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18772: 006aada9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18771: 005f9191 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18772: 006aae11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18773: 00b3dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18774: 002d9f59 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 18775: 004caa71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18776: 007423dd 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18776: 00742445 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18777: 00b3e3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18778: 002f14d9 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18779: 00b3e148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18780: 00b3d9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18781: 004d0641 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18782: 004ef919 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18783: 00613be1 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18783: 00613c49 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18784: 00af0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18785: 00ae630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18786: 004d3e01 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18787: 00b3df3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18788: 004db8a9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18789: 00b3e81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18790: 00750529 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18791: 0060f8ad 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18790: 00750591 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18791: 0060f915 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18792: 00b3e7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18793: 00af6ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18794: 00af6f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18795: 0043a6b5 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18796: 003cd4d5 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18797: 00b3e3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18798: 00b3ec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18799: 00ae22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18800: 00b3dd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18801: 00ae2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18802: 00b3e7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18803: 00b3e59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18804: 004dc135 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18805: 00294305 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18806: 006b4f9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18807: 00750891 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18806: 006b5005 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18807: 007508f9 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18808: 00b3e01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18809: 006f4fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18809: 006f5035 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18810: 009d0c14 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18811: 00a31a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18812: 006b9aed 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18813: 006b5f5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18812: 006b9b55 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18813: 006b5fc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18814: 00b3e166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18815: 00b3f05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18816: 002c4121 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18817: 00a31970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18818: 0091cd00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18819: 002d93c1 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18820: 004bf109 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18821: 0039292d 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18822: 00b3ed12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 18823: 004ef709 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18824: 002c46f9 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18825: 0070bfe1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18825: 0070c049 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ 18826: 00a4b56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18827: 00720111 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18827: 00720179 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18828: 00531301 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18829: 00728299 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18829: 00728301 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18830: 00a4b3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18831: 002836f9 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18832: 00aeaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18833: 006f9331 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18833: 006f9399 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18834: 004ea3e5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18835: 00af4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18836: 00a4b4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18837: 00531349 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18838: 00b3e29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18839: 00a08c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18840: 004b9a11 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18841: 00b3db6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18842: 00b3dde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18843: 0074e8d9 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18843: 0074e941 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18844: 0053ac05 524 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18845: 00af7288 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18846: 00b3e31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18847: 0053b21d 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ 18848: 004c3885 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18849: 0070c9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18849: 0070ca59 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18850: 00a3f6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18851: 00b3e3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18852: 00b3ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18853: 00a3f518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18854: 00b3ea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18855: 002cf849 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18856: 00af6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18857: 0073f749 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18857: 0073f7b1 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18858: 0053ae11 520 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18859: 00725a81 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18860: 0072e46d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18859: 00725ae9 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18860: 0072e4d5 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18861: 002d8de1 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18862: 00746511 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18862: 00746579 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18863: 00b3f742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18864: 00347bad 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18865: 00a359e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18866: 00aefef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18867: 00a3f620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18868: 006acf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18868: 006acfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18869: 00ae7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18870: 00a4b464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18871: 00a083fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18872: 006be4d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18873: 0074eedd 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18872: 006be539 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18873: 0074ef45 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18874: 00531391 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18875: 00b3f40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18876: 006e8be5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18877: 0072e04d 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18876: 006e8c4d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18877: 0072e0b5 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18878: 00ae69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18879: 003f978d 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18880: 00b3dd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18881: 00b3dfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18882: 006be905 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18883: 00666679 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18882: 006be96d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18883: 006666e1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18884: 00af6304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18885: 00b3e8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18886: 00af0670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18887: 00b3f2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18888: 00469c99 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18889: 00af1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18890: 003bb82d 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18891: 0053b019 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18892: 00a3f59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18893: 006467f9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18893: 00646861 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18894: 00ae7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18895: 00b3faa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18896: 0046807d 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18897: 00b3f506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18898: 0074a33d 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18899: 006cf229 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18900: 006418f1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18898: 0074a3a5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18899: 006cf291 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18900: 00641959 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18901: 00af5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18902: 00ae2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18903: 00b3fb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18904: 003f480d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18905: 00afac7c 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18906: 00af0720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18907: 00b3ebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18908: 00b3f3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18909: 00b3e76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18910: 007059dd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18911: 006da265 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18910: 00705a45 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18911: 006da2cd 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18912: 00b3dc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18913: 002f2219 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18914: 006aecf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18914: 006aed61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18915: 002d4771 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18916: 00292a49 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18917: 00b3d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18918: 009d6d40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18919: 00b3e89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18920: 00367a29 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18921: 0046cdfd 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18922: 00ae2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18923: 00aedba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18924: 00b3ec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18925: 006ab0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18925: 006ab149 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18926: 00b3fb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18927: 0066a459 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18928: 006e698d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18927: 0066a4c1 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18928: 006e69f5 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18929: 004e838d 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18930: 004b1005 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18931: 00732f05 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18931: 00732f6d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18932: 003c3905 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18933: 00b3f516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18934: 00b3db50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18935: 00749669 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18935: 007496d1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18936: 00b3d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18937: 00542469 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18938: 00542541 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18939: 00ae9f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18940: 005e6381 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18940: 005e63e9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18941: 00532599 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18942: 00532845 242 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18943: 005424b1 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18944: 00b3eb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18945: 0062bdcd 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18945: 0062be35 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18946: 0053267d 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18947: 00ae9ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18948: 00aeb3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18949: 00b3f894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18950: 003c7745 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18951: 00ae65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18952: 006ad049 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18952: 006ad0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18953: 00399e75 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18954: 00ae7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18955: 00ae8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18956: 00b3dcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18957: 00b3faf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18958: 002a2025 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18959: 00ae3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18960: 00af15b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18961: 002a2e31 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18962: 004a3e75 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18963: 004d5e91 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18964: 005424f9 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18965: 007293dd 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18965: 00729445 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18966: 00aec0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18967: 0044369d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18968: 00b3d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18969: 00af3c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18970: 00532761 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18971: 0070e315 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18971: 0070e37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18972: 00af0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18973: 002dbcad 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18974: 00b3ecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18975: 00af6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18976: 002ff949 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18977: 00af9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18978: 0048c415 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ @@ -18988,258 +18988,258 @@ │ │ │ │ 18984: 00b3e8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18985: 00aee594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18986: 00b3d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18987: 00a4c778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18988: 00aef8f4 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18989: 00a4c5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18990: 00b3d9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18991: 006dc3f1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18991: 006dc459 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18992: 00b3f226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18993: 006aee11 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18993: 006aee79 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18994: 002a5b9d 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18995: 00a4c6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18996: 00afa058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18997: 006b89ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18997: 006b8a55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18998: 00398851 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18999: 00493fb5 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 19000: 00b3de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19001: 006e1051 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19001: 006e10b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19002: 00b2d978 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19003: 004f4431 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19004: 00b3ea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19005: 00aee614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 19006: 00b3df52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19007: 00b3dbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19008: 0040b2dd 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 19009: 00294f81 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19010: 00af0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19011: 006700d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19011: 00670139 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19012: 002a0241 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19013: 00af1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19014: 0072ac2d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19015: 00838d8c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 19016: 0072cd19 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19017: 00615c0d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19014: 0072ac95 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19015: 00838df4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19016: 0072cd81 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19017: 00615c75 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19018: 00292151 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19019: 00b3e73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19020: 004716f1 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19021: 0073ea0d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19021: 0073ea75 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19022: 00aefb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19023: 00aed9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19024: 00299aa5 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19025: 00294749 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19026: 0036cbd9 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19027: 00a4c670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 19028: 00aeb53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 19029: 00b3ecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 19030: 00b1bf98 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 19031: 005c7db1 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 19031: 005c7e19 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 19032: 00b3f2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19033: 00b3ecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19034: 00af5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19035: 00b3d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19036: 002a1419 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19037: 0042da21 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19038: 00ae98a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19039: 0072abd1 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19040: 005d2721 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19039: 0072ac39 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19040: 005d2789 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19041: 00aefd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19042: 00b3ef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19043: 00af5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19044: 003fae59 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19045: 00ae4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 19046: 00af1740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19047: 00450255 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19048: 00455e15 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19049: 0063ff59 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19049: 0063ffc1 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19050: 00b3d4a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 19051: 00b3dbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19052: 00aef5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 19053: 004038a1 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 19054: 00425475 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19055: 0060fa29 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19055: 0060fa91 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19056: 00b3f322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19057: 00ae9b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19058: 00ae48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 19059: 0044232d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19060: 00699cad 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19060: 00699d15 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19061: 002f6259 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19062: 0060c8d5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19062: 0060c93d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19063: 0032d69d 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19064: 00b3e7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19065: 00423801 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19066: 004520bd 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19067: 00af23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19068: 006e70b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 19069: 005c29e9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19070: 00700355 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19068: 006e7121 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19069: 005c2a51 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 19070: 007003bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19071: 00ae3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 19072: 00a0c368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ 19073: 00530ec9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 19074: 006feab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19075: 007515ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 19076: 006bcb5d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19074: 006feb19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19075: 00751655 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 19076: 006bcbc5 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19077: 00af44f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19078: 003228a1 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19079: 004db271 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19080: 0055b299 340 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 19081: 00ae80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19082: 006fc529 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19082: 006fc591 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19083: 00b3fa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19084: 003ce96d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19085: 0032d97d 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19086: 00530f11 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 19087: 0055b635 290 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 19088: 009cf900 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19089: 006ed635 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 19089: 006ed69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 19090: 009c8478 80 OBJECT GLOBAL DEFAULT 21 th_csr_list │ │ │ │ - 19091: 005bd265 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19091: 005bd2cd 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19092: 00b3e02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19093: 00b3f616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19094: 00af54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19095: 0055b3ed 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 19096: 00b3dfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19097: 00aef4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19098: 00ae6fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19099: 00a0c998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19100: 00386aa9 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19101: 00b3f06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19102: 00367929 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19103: 002a3075 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19104: 006ad2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19104: 006ad309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19105: 00b3dafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19106: 00af2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19107: 00af6b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19108: 006f1f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19108: 006f1f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19109: 00b3d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19110: 004db51d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 19111: 00706c19 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19112: 006927c5 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19111: 00706c81 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19112: 0069282d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19113: 00ae65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19114: 00af7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 19115: 00530f59 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 19116: 0071ecc9 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19116: 0071ed31 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19117: 002e9235 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19118: 00aef2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19119: 00ae9b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19120: 0070dc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19120: 0070dced 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19121: 0041e3a1 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19122: 0055b511 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 19123: 0072f629 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19123: 0072f691 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 19124: 00b3d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 19125: 004e8b45 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19126: 0074f079 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19127: 006b24dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19126: 0074f0e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19127: 006b2545 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19128: 002d2565 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19129: 00b3ea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19130: 00399d29 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19131: 00b3ee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 19132: 00ae1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 19133: 004a8231 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 19134: 00af2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19135: 00624c71 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19135: 00624cd9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19136: 009cfba4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19137: 0052ba7d 512 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 19138: 00b3ecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 19139: 0066cc31 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19139: 0066cc99 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19140: 004f44a5 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19141: 0072cc6d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19141: 0072ccd5 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19142: 00a09a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19143: 00526c65 1688 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 19144: 00b3f892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19145: 00356b01 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19146: 00aeaf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 19147: 002d234d 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19148: 00ae9990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19149: 005f46a1 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19149: 005f4709 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19150: 00b3f65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19151: 00b3dbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19152: 002cf9e1 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19153: 005f9c3d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19154: 00631a85 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19155: 005e4be1 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19156: 006ca0dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19157: 005f32e5 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19153: 005f9ca5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19154: 00631aed 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19155: 005e4c49 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19156: 006ca145 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19157: 005f334d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19158: 002fe6f1 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19159: 00b3d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19160: 00273265 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19161: 00b3da5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19162: 00b3e616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19163: 00ae33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19164: 006ca9f1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19165: 00631d75 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19164: 006caa59 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19165: 00631ddd 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19166: 00ae2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19167: 006d0511 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19167: 006d0579 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19168: 00aeb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19169: 00af90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19170: 006ff111 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19170: 006ff179 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19171: 0041f7a1 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19172: 00af652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19173: 00b3f072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 19174: 005c0a41 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 19174: 005c0aa9 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19175: 00af9c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 19176: 005ce069 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19176: 005ce0d1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19177: 00af89f4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 19178: 00b3dbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19179: 005c4345 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 19180: 006cb0a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19179: 005c43ad 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19180: 006cb10d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19181: 00aed3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19182: 00af5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19183: 00713ed1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19183: 00713f39 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19184: 00af74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19185: 00ae4224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19186: 00b3d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19187: 0036415d 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 19188: 00a378d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 19189: 00af7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 19190: 004d12c9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19191: 00b3f586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19192: 00ae2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19193: 002997e9 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19194: 002cfc3d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19195: 003c3951 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19196: 006ea931 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19196: 006ea999 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19197: 003ce849 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19198: 00af9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19199: 0073a451 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19200: 006c6d09 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19201: 006df659 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19199: 0073a4b9 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19200: 006c6d71 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19201: 006df6c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19202: 00b3dbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19203: 0072ca45 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19203: 0072caad 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19204: 00b3da28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19205: 00b3ecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19206: 00af946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19207: 006bc751 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19207: 006bc7b9 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19208: 0055e6a9 48 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 19209: 006ac455 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19210: 005c9cad 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 19211: 006e2e7d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19209: 006ac4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19210: 005c9d15 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 19211: 006e2ee5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19212: 003984a1 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19213: 004f5afd 120 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 19214: 009d0b34 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19215: 005eb299 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19215: 005eb301 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19216: 00aef2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19217: 004672a9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19218: 00a0ad3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19219: 003bf441 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 19220: 00af92b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 19221: 00b3de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 19222: 004e891d 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 19223: 00aee684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 19224: 00ae8944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19225: 0044f741 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19226: 0050f7b9 96 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 19227: 005cf189 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19227: 005cf1f1 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19228: 002aa105 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 19229: 00b3deea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 19230: 0041a431 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19231: 002b824d 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19232: 00ae4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19233: 005e47a9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19234: 006b86f5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19233: 005e4811 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19234: 006b875d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19235: 00af4370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19236: 00b3f674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19237: 00a099a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19238: 00af27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19239: 002d4501 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19240: 009cfc90 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19241: 003f9989 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -19254,309 +19254,309 @@ │ │ │ │ 19250: 00b3e5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19251: 00ae4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19252: 00b3ef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19253: 00b3dabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 19254: 00a4ee24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 19255: 00a4ec98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 19256: 00b3dcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19257: 006a1285 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19258: 0063af55 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19257: 006a12ed 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19258: 0063afbd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19259: 00b3f888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19260: 00aec49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19261: 00b3f1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19262: 00b3f540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19263: 00a4eda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 19264: 00b3df04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19265: 003dc0b5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19266: 003931a5 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19267: 00af60e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19268: 006fbee5 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19268: 006fbf4d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 19269: 004ed0c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19270: 00ae4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19271: 00b3f70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 19272: 0039fedd 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19273: 0044c7c1 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19274: 00ae5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19275: 00ae7088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19276: 00aed168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 19277: 00b3f02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 19278: 006f3145 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19278: 006f31ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19279: 00a4ed1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 19280: 00b3f20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19281: 00629ed1 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19281: 00629f39 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 19282: 0043c879 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19283: 00b3e346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 19284: 00ae6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19285: 00af6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 19286: 004eea91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 19287: 0072635d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19287: 007263c5 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19288: 0044cc49 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19289: 00363c45 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19290: 00701665 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19290: 007016cd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19291: 00a08714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19292: 00a53c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 19293: 00aed658 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 19294: 00a55d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 19295: 00630ecd 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19296: 006820ed 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19297: 006c58d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19295: 00630f35 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19296: 00682155 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19297: 006c5941 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19298: 002f6149 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19299: 00af8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19300: 008d0a78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19300: 008d0ae0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19301: 00aecee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19302: 00a55e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 19303: 00aed218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19304: 0041a6bd 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 19305: 00b3e1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19306: 00aef004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19307: 005f5d3d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19307: 005f5da5 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19308: 00455b65 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19309: 00b3df3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19310: 00aee664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 19311: 004ddba5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19312: 00ae2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19313: 00b3fb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19314: 00a07ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19315: 0074de59 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19316: 006316e1 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19315: 0074dec1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19316: 00631749 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 19317: 004cb649 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19318: 00a59090 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19319: 004efa2d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 19320: 00a55d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 19321: 00397d7d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19322: 00ae7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19323: 006f2279 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19324: 006cba9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19323: 006f22e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19324: 006cbb05 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 19325: 0040cc45 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 19326: 0043af39 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 19327: 00b3e152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 19328: 00b3ebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 19329: 00878ed8 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 19329: 00878f40 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 19330: 00aeffe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 19331: 00aeb07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 19332: 00a50240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 19333: 00af3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 19334: 00aec24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 19335: 00b3fb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 19336: 00692289 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 19336: 006922f1 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 19337: 00aeca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 19338: 004ee8ad 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 19339: 00afa4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 19340: 00a501bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 19341: 006d0cbd 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 19342: 006fa74d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 19341: 006d0d25 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 19342: 006fa7b5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 19343: 00aed7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 19344: 00731111 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 19344: 00731179 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 19345: 0040b3ed 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 19346: 00b2db88 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 19347: 002d522d 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 19348: 00b3e140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 19349: 00ae3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 19350: 0060f059 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 19350: 0060f0c1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 19351: 00aeac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 19352: 00b3dbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 19353: 00b3d461 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 19354: 005e2ce5 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 19355: 006c0141 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 19354: 005e2d4d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 19355: 006c01a9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 19356: 009cf330 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 19357: 004261e5 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 19358: 006d1bb1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 19359: 00718849 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 19358: 006d1c19 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 19359: 007188b1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 19360: 00af647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 19361: 00a50138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ 19362: 00b3fb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 19363: 0062a44d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 19364: 00718df9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 19365: 00734df5 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 19363: 0062a4b5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 19364: 00718e61 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 19365: 00734e5d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 19366: 0045e8a1 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 19367: 00b3dbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 19368: 002e6d95 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 19369: 00b3eac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 19370: 006c0b59 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 19370: 006c0bc1 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 19371: 00386111 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 19372: 00aeb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 19373: 003cda71 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 19374: 006ce16d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 19374: 006ce1d5 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 19375: 00a06614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 19376: 00ae3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 19377: 005e09cd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 19377: 005e0a35 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 19378: 00b3efa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 19379: 00746ad5 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 19380: 006edd75 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 19379: 00746b3d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 19380: 006edddd 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 19381: 00b3e37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 19382: 00af0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 19383: 00b3ebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 19384: 00a09920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 19385: 00b3e13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 19386: 00b3e83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 19387: 00643151 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 19387: 006431b9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 19388: 00b3f4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 19389: 00a4bb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 19390: 00aead5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 19391: 0063b2c1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 19392: 006b45b5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 19391: 0063b329 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 19392: 006b461d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 19393: 00af3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 19394: 00a4ba10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 19395: 003226c9 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 19396: 00a54860 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 19397: 00a54af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ 19398: 004442b1 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 19399: 005f3c81 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 19400: 00697189 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 19399: 005f3ce9 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 19400: 006971f1 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 19401: 00b3e878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 19402: 0072a0fd 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 19402: 0072a165 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 19403: 00afa068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 19404: 00ae5e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 19405: 004a4d7d 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 19406: 00a528ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 19407: 004d9e21 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 19408: 00a4bb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 19409: 00a54d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 19410: 00aea260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 19411: 009cfe3c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 19412: 00b3f7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 19413: 003640cd 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 19414: 00530445 520 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 19415: 0041d889 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 19416: 00b3e1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 19417: 005c97e5 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 19417: 005c984d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 19418: 00b3eaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 19419: 0053f9c9 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 19420: 00b3e56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 19421: 006cf2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 19421: 006cf345 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 19422: 00b3eb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 19423: 0053faa1 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 19424: 00612d0d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 19424: 00612d75 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 19425: 00b3f618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 19426: 00472535 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 19427: 00b3d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 19428: 00b40054 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 19429: 00b3e93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 19430: 00388f59 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 19431: 004dde29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 19432: 0053fa11 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 19433: 00af9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 19434: 00a55f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 19435: 00a52a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 19436: 00a549ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 19437: 00b2db14 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 19438: 00aef0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 19439: 007272c9 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 19439: 00727331 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 19440: 00ae5cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 19441: 005ae021 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 19441: 005ae089 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 19442: 00a4ba94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 19443: 00a4f664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 19444: 00aecf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 19445: 00a4f4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 19446: 00b3e72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 19447: 004ab991 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 19448: 00b3e856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 19449: 00b3e940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 19450: 00a4f5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 19451: 0053fa59 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 19452: 00b3ecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 19453: 006b6305 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 19453: 006b636d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 19454: 00b3e9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 19455: 00b3f1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 19456: 003f4699 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 19457: 004ea59d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 19458: 005f0b81 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 19458: 005f0be9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19459: 003910a9 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19460: 0041a621 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19461: 004170ed 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 19462: 00a078a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 19463: 005aa3cd 1568 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 19464: 007446b5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19465: 00631e45 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19463: 005aa435 1568 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 19464: 0074471d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19465: 00631ead 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 19466: 00442f7d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19467: 00af3740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 19468: 00b1bd90 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19469: 00b3e988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19470: 00af6134 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19471: 00b3e1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19472: 004f9f49 192 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19473: 008d09a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19474: 006f9221 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19473: 008d0a08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19474: 006f9289 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19475: 00ae9cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19476: 00ae8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 19477: 004c0a75 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19478: 0072dbed 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19478: 0072dc55 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19479: 00a4f55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19480: 00b3f95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19481: 007002dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19481: 00700345 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19482: 00470379 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19483: 00af2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19484: 00af91d4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19485: 00b3eb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19486: 00a06590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19487: 00af2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19488: 00613899 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19488: 00613901 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19489: 003286b9 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19490: 00af22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19491: 00a354bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19492: 00ae8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19493: 003cdb4d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19494: 00727b2d 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19494: 00727b95 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19495: 00aea1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19496: 0060f909 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19496: 0060f971 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19497: 0044dbd1 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19498: 00b3f990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19499: 00af7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19500: 00b3e5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19501: 00b3f0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19502: 00b3dd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19503: 002fe7c1 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19504: 00af5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19505: 008d57f0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19505: 008d5858 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19506: 00382051 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19507: 00aeae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19508: 00aebc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19509: 003448b1 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19510: 00b3eb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 19511: 004d6775 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19512: 00369d01 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19513: 002998a1 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19514: 00b3da32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19515: 00a0562c 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19516: 00b3dfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19517: 005ebb45 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19517: 005ebbad 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19518: 00b3edbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19519: 00b3e5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19520: 0070f871 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19520: 0070f8d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 19521: 00ae1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 19522: 005f0635 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19523: 006fe525 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19522: 005f069d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19523: 006fe58d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19524: 00388c49 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19525: 00b3f9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19526: 00af3678 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 19527: 0055a8f1 348 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19528: 00b3f120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19529: 004f3805 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19530: 00741325 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19530: 0074138d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19531: 0055ace5 340 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19532: 005e60f9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19532: 005e6161 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19533: 002b8195 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19534: 005ff365 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19535: 006ce44d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19534: 005ff3cd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19535: 006ce4b5 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19536: 00af8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 19537: 004e9d3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19538: 008396b4 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19539: 00734621 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19538: 0083971c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19539: 00734689 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19540: 0055aa4d 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19541: 00b3e4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19542: 00aef6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19543: 006a7dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19543: 006a7e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19544: 004f9c61 110 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19545: 00ae4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19546: 00a52238 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19547: 00af6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19548: 006d6095 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19548: 006d60fd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19549: 00afa534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19550: 004630f5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19551: 006c5365 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19551: 006c53cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19552: 00b3d986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19553: 00b3e28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19554: 00aedc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19555: 00292211 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19556: 00aef304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19557: 0055ab99 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19558: 00af4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19565,40 +19565,40 @@ │ │ │ │ 19561: 00b3dfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19562: 00416071 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19563: 0029afc9 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19564: 00a4aeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19565: 00b3e66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19566: 004577e9 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19567: 00ae4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19568: 006e37e1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19568: 006e3849 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19569: 00aecf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19570: 00af8944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19571: 006cf2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19571: 006cf309 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19572: 00b3dede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19573: 00b3f2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19574: 00b3e304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19575: 006bdb4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19575: 006bdbb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19576: 00ae99f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 19577: 002c4479 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19578: 00ae5f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 19579: 004ebe71 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19580: 0064cdc5 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19581: 006b72d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19580: 0064ce2d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19581: 006b7339 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19582: 00af9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 19583: 00ae2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19584: 003861fd 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19585: 00ae16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19586: 004de129 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19587: 00b3e66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19588: 00a4ae34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19589: 00af0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19590: 00a0c3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 19591: 00af2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19592: 006e466d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19593: 005c2aa1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19592: 006e46d5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19593: 005c2b09 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19594: 0054fa89 500 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19595: 00b3f7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19596: 004e1859 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19597: 00af2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19598: 00af2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19599: 00ae41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19600: 00490441 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19607,26 +19607,26 @@ │ │ │ │ 19603: 00a52d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19604: 0054f6a9 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19605: 00aebb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19606: 00b3f654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19607: 002d9781 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19608: 00af8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19609: 00294ed1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19610: 006a7d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19610: 006a7dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19611: 004d7d9d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19612: 00b3d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19613: 0042ece5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19614: 0060ff4d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19614: 0060ffb5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19615: 00b40060 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19616: 004f84a9 168 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19617: 00b3e232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19618: 00356a8d 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19619: 00292091 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19620: 00b4005d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19621: 00729e25 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19621: 00729e8d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19622: 00af3f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19623: 00ae51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19624: 0042eb41 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19625: 00ae4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19626: 00b3dd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19627: 004de8f1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19628: 0029dac1 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19636,175 +19636,175 @@ │ │ │ │ 19632: 004be491 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19633: 00293f45 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19634: 00b3f5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19635: 00531811 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ 19636: 004c2c5d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19637: 0054f899 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19638: 00aef8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19639: 006cf481 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19639: 006cf4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19640: 00af4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19641: 00b400dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19642: 00531859 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19643: 00b3d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19644: 00734329 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19644: 00734391 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19645: 00a0650c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19646: 009d0c00 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19647: 00af5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19648: 00b3e22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19649: 004884b1 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19650: 00a37010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19651: 00ae61ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19652: 004f3025 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19653: 00722e1d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19653: 00722e85 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19654: 004e9509 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19655: 00384eb9 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19656: 00ae2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19657: 003872f9 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19658: 00290d35 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19659: 00300db5 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19660: 00b3d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19661: 00734d11 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19661: 00734d79 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19662: 00b3e31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19663: 00ae88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19664: 00b3e876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19665: 0073ba01 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19665: 0073ba69 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19666: 00b3ed22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19667: 00b3fb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19668: 006b48b1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19668: 006b4919 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19669: 00af3ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19670: 005318a1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19671: 0054a719 322 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19672: 0063baa9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19672: 0063bb11 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19673: 00388b15 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19674: 00656325 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19674: 0065638d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19675: 00aec08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19676: 004f278d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19677: 006ac815 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19677: 006ac87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19678: 004c1119 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19679: 0054a4c9 296 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19680: 00a34f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ 19681: 004e24f5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19682: 00a50b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19683: 009cf0c0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19684: 00b3d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19685: 009cfcd4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19686: 00b3db12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19687: 00b3d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19688: 006a0d31 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19689: 006d09f5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19688: 006a0d99 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19689: 006d0a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19690: 00ae6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19691: 00a50b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19692: 0050d2a5 18 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19693: 00b3f6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19694: 006979a5 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19694: 00697a0d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19695: 00b3f592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19696: 00409a6d 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19697: 00a375bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19698: 00b3d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19699: 00b3eaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19700: 00b3fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19701: 00af0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19702: 0054a5f1 294 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19703: 006ef7a5 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19703: 006ef80d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19704: 002f74b5 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19705: 00b3f1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19706: 00b3ddbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19707: 0061cee1 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19707: 0061cf49 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19708: 00b3e624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19709: 004379f9 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19710: 00ae1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19711: 00b3f61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19712: 00aed068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19713: 00464ac5 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19714: 00b3d481 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19715: 006e7811 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19715: 006e7879 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19716: 00a548e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19717: 006bba01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19717: 006bba69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19718: 00a50a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19719: 004ef1cd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19720: 00a0779c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19721: 0045dbe5 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19722: 00b3dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19723: 00a52970 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19724: 004de96d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19725: 0045cb85 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19726: 005fe775 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19726: 005fe7dd 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19727: 0050e9dd 272 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19728: 00af2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19729: 00b3f328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19730: 00aee9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19731: 00b3f800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19732: 00423599 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19733: 002f2539 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19734: 00b3e9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19735: 004302f5 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19736: 005f8881 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19736: 005f88e9 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19737: 002d3619 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19738: 00b3f144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19739: 0052d94d 480 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19740: 00b3e550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19741: 00a52afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19742: 00aeecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19743: 00b3eb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19744: 004629a1 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19745: 00a3e414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19746: 0041cd1d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19747: 004eff95 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19748: 00af0590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19749: 0061f535 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19750: 006f7b85 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19749: 0061f59d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19750: 006f7bed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19751: 003cfe21 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19752: 006d8bf5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19752: 006d8c5d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19753: 00552ff1 486 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19754: 0050f95d 214 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19755: 009d0b64 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19756: 00aeab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19757: 00369a09 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19758: 004f13f9 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19759: 00af1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19760: 00474fa1 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19761: 00af7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19762: 00388369 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19763: 00a590d8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19764: 00552bd5 522 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19765: 00ae604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19766: 00a387c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19767: 006ff549 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19767: 006ff5b1 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19768: 00a3863c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19769: 009cf780 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19770: 00af6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19771: 008e4784 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19771: 008e47ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19772: 00b3f63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19773: 00b3e376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19774: 00aeadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19775: 00a38744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19776: 00af2fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19777: 0070df19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19777: 0070df81 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19778: 004b0f6d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19779: 00af79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19780: 00af5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19781: 00af7630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19782: 00aef564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19783: 0074f371 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19784: 0065b399 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19783: 0074f3d9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19784: 0065b401 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19785: 00a3cc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19786: 00b3f5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19787: 002c49cd 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19788: 00a3cad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19789: 00b3ece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19790: 00552de1 526 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19791: 00af2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19792: 00b3f34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19793: 004c18d1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19794: 00a3cbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19795: 00af15c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19796: 00af5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19797: 00b3eb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19798: 003f0479 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19799: 0070e441 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19799: 0070e4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19800: 00b3ee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19801: 00af7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19802: 00ae3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19803: 00a386c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19804: 00af18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19805: 0040aa35 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19806: 00aeda94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ @@ -19815,283 +19815,283 @@ │ │ │ │ 19811: 0047bdc1 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19812: 0049023d 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19813: 00330b71 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19814: 00b3da70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19815: 00a46f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19816: 00a56540 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19817: 0049c9d1 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19818: 0074e0b5 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19818: 0074e11d 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19819: 00af69b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19820: 00b3f4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19821: 006e283d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19822: 00738795 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19821: 006e28a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19822: 007387fd 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19823: 00a47054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19824: 00a3cb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19825: 00af5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19826: 0062a3b1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19826: 0062a419 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19827: 00b3d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19828: 00b3ea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19829: 00ae3f98 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19830: 005fde85 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19830: 005fdeed 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19831: 00a58fdc 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19832: 00b3f184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19833: 0051a999 106 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19834: 009cf348 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19835: 00af30d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19836: 00a37430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19837: 00423d1d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19838: 00345fed 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19839: 00aeeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19840: 00af03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19841: 004c1535 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19842: 005b3529 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19842: 005b3591 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ 19843: 00473e15 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19844: 00af0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19845: 006d97c1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19845: 006d9829 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19846: 00543a11 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19847: 00a46fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19848: 00b3d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19849: 0061c9b5 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19850: 006c3c31 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19849: 0061ca1d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19850: 006c3c99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19851: 0046cfb1 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19852: 002a2ef1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19853: 006b7899 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19853: 006b7901 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19854: 0048d82d 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19855: 00543a59 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19856: 0052dfe5 672 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ 19857: 004c11a9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19858: 00af0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19859: 00b3ee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19860: 00710c05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19860: 00710c6d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19861: 00488421 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19862: 00a4bf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19863: 00a522bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19864: 00af2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19865: 00b3de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19866: 002832d1 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19867: 00b3f562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19868: 00afa474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19869: 00b3e1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19870: 004eeb99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19871: 0074a4f9 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19871: 0074a561 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19872: 00ae2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19873: 004edd9d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19874: 00a4beb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19875: 00b3deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19876: 00ae6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19877: 00543aa1 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19878: 00af74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19879: 0032ccf1 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19880: 0047e4c5 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19881: 00af69e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19882: 00749d9d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19882: 00749e05 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19883: 003cd781 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19884: 00ae5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19885: 00af6c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19886: 00af23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19887: 00751539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19887: 007515a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19888: 00aed0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19889: 00aec45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19890: 00af81e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19891: 004e29e5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19892: 006ed5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19892: 006ed625 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19893: 004de9ed 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19894: 0044de21 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19895: 00b3ec58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19896: 00aee7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19897: 005a2371 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19898: 0072b95d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19899: 00634b7d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19897: 005a23d9 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19898: 0072b9c5 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19899: 00634be5 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19900: 00a4be30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19901: 0073a6c9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19901: 0073a731 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19902: 00aebefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19903: 00b3d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19904: 0042e625 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19905: 006f22b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19905: 006f231d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19906: 0042d7bd 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19907: 003673b5 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19908: 00aefec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19909: 00af5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19910: 0072f969 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19910: 0072f9d1 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19911: 00b3ed84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19912: 002f5879 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19913: 002a6981 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19914: 0071137d 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19915: 008e473c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19914: 007113e5 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19915: 008e47a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19916: 00b3e334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19917: 00ae4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19918: 00ae5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19919: 004d6af5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19920: 006e2621 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19921: 006abd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19922: 006fbfcd 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19920: 006e2689 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19921: 006abd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19922: 006fc035 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19923: 00417171 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19924: 00ae1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19925: 00ae4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19926: 00af2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19927: 00b3f95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19928: 004647fd 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19929: 00aeb27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19930: 0053ed69 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19931: 00af65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19932: 002db389 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19933: 0053ee41 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19934: 0073244d 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19934: 007324b5 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19935: 00b3f228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19936: 00ae2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19937: 009d0838 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19938: 00430c0d 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19939: 0055d259 204 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19940: 0053edb1 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19941: 002ff5fd 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19942: 0055d4d5 234 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19943: 00aebf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19944: 0044341d 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19945: 00618641 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19945: 006186a9 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19946: 00b3d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19947: 00b3ea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19948: 0055d325 218 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19949: 00ae7634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19950: 00ae93f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19951: 00aeea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19952: 0048006d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19953: 00290991 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19954: 00af6b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19955: 00a40304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19956: 00b3e8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19957: 00a40178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19958: 0072ab4d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19958: 0072abb5 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19959: 0053edf9 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ 19960: 004e5d75 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19961: 0044a059 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19962: 00a40280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19963: 00aeb06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19964: 006a825d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19964: 006a82c5 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19965: 0045d581 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19966: 0055d401 212 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19967: 00b3dab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19968: 00b3da7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19969: 00ae359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19970: 00ae628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19971: 0091cbe8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19972: 00af00d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19973: 00af5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19974: 00ae6fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19975: 00af3ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19976: 0066a78d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19976: 0066a7f5 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19977: 00ae8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19978: 00b3ea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19979: 00446225 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19980: 0048bc15 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19981: 006b1959 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19982: 0064b5bd 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19981: 006b19c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19982: 0064b625 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19983: 002f679d 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19984: 009cbe1c 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19985: 00a401fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19986: 00718a0d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19987: 0073566d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19986: 00718a75 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19987: 007356d5 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19988: 00509ca5 288 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19989: 003b1831 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19990: 006f2639 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19990: 006f26a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19991: 004e0f3d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19992: 00a592f4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19993: 00ae5cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19994: 0026903d 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19995: 00b3ee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19996: 009d04f8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19997: 00b3e258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19998: 00ae5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19999: 00432ed9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 20000: 006abfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 20000: 006ac049 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20001: 00ae70a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 20002: 002c49bd 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20003: 0042e741 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20004: 00aed3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20005: 0072d079 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20005: 0072d0e1 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20006: 00af1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20007: 009b8efc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 20008: 00b3ead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20009: 00af6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20010: 00ae8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20011: 005dc771 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20011: 005dc7d9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 20012: 004c16ed 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20013: 00732769 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20014: 006ce0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20013: 007327d1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20014: 006ce15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20015: 00af1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20016: 004201e1 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20017: 00aed208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20018: 00b3e3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20019: 00ae5c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 20020: 00a46aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 20021: 006d7b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20021: 006d7b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20022: 00b3d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 20023: 00b3dc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20024: 00b3ea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20025: 00a46bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 20026: 00b3d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20027: 006acdb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20028: 005c0075 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 20027: 006ace1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20028: 005c00dd 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 20029: 005411b1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 20030: 00ae2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20031: 00b3de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20032: 00292691 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20033: 00b3e1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20034: 003f9e51 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 20035: 00af7008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 20036: 00aeba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20037: 005411f9 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 20038: 004a6d35 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20039: 00b3f0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20040: 0074ade9 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20040: 0074ae51 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 20041: 002cef15 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20042: 009d027c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20043: 0063d135 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20043: 0063d19d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 20044: 00ae18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20045: 00af71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 20046: 00a46b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 20047: 006a813d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20047: 006a81a5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20048: 0042f555 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20049: 0069506d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20050: 00755f55 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20049: 006950d5 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20050: 00755fbd 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20051: 00af14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20052: 006071cd 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20052: 00607235 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 20053: 004c01b5 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20054: 00b3f700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 20055: 00290a8d 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 20056: 00b3d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 20057: 00632771 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20057: 006327d9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20058: 00541241 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 20059: 00ae6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20060: 0047b469 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20061: 00a59040 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20062: 005272fd 76 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 20063: 0055d845 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 20064: 005b1e31 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 20064: 005b1e99 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 20065: 00aed328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20066: 00666f69 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20066: 00666fd1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20067: 00ae92b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20068: 00708f1d 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20068: 00708f85 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 20069: 002f122d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20070: 00aefca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20071: 00b3d463 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20072: 0055d60d 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 20073: 00b3db52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 20074: 004cb979 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20075: 00741ea5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20075: 00741f0d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 20076: 004e9029 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 20077: 00a56960 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ 20078: 004ca0e9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20079: 0053bc2d 526 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 20080: 00af9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20081: 00b3f38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 20082: 00448445 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20083: 0053c251 486 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 20084: 00af4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20085: 00b3fb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20086: 00749ca1 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20086: 00749d09 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20087: 00b3e2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 20088: 0053be3d 522 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ 20089: 004e9d29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20090: 00af0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20091: 00ae9420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20092: 003cef5d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20093: 00af9f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ @@ -20102,637 +20102,637 @@ │ │ │ │ 20098: 009cf7e4 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20099: 00aed5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 20100: 0055d729 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 20101: 004dd915 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20102: 00af6e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20103: 00b3ec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20104: 00367759 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20105: 00704445 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20105: 007044ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20106: 00ae9b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20107: 004a3085 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20108: 008d0a30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20108: 008d0a98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 20109: 004eda19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20110: 0085a664 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20110: 0085a6cc 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20111: 0053c049 518 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 20112: 00b3d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20113: 00612d21 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20114: 006ac5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20113: 00612d89 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20114: 006ac625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20115: 00ae7664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20116: 002f5461 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20117: 0085a660 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20117: 0085a6c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20118: 00b3e48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20119: 00af4600 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20120: 006d4285 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20120: 006d42ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20121: 003707c1 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20122: 00b3ea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20123: 0063f0e5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20123: 0063f14d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20124: 00b3fb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20125: 0050f85d 32 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 20126: 0047e581 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20127: 006c06a9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20128: 00732c31 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20127: 006c0711 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20128: 00732c99 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20129: 00aeb42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20130: 00b3f07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20131: 00754f15 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20131: 00754f7d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20132: 002cef1d 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20133: 006f2d1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20133: 006f2d85 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20134: 00af44b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 20135: 005a3469 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 20135: 005a34d1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 20136: 00b3d1cf 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20137: 00af9e48 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20138: 0085a514 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20138: 0085a57c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20139: 00a4481c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 20140: 005a3541 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 20140: 005a35a9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 20141: 0047bcf9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20142: 00b3f012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20143: 00ae5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 20144: 00a44690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ 20145: 004e8e35 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20146: 0046d9ad 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20147: 00b3fb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ - 20148: 005a34b1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 20148: 005a3519 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 20149: 00b3e4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20150: 005ce8f1 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20150: 005ce959 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 20151: 00a44798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 20152: 0073423d 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20153: 006e247d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20152: 007342a5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20153: 006e24e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20154: 002a28f9 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20155: 00afa434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20156: 004ed869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20157: 00b3f598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20158: 00693dad 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20158: 00693e15 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20159: 0050a839 84 FUNC GLOBAL DEFAULT 12 common_semi_set_ret │ │ │ │ 20160: 00342235 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20161: 00af4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20162: 00ae6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20163: 005a34f9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 20164: 00754775 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20163: 005a3561 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 20164: 007547dd 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20165: 00afa294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20166: 00b3e5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 20167: 006ab915 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20167: 006ab97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 20168: 00a44714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ 20169: 00af2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 20170: 004e95d1 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 20171: 00722395 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20171: 007223fd 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 20172: 004e917d 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 20173: 0043771d 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 20174: 00aedc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 20175: 006cc269 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20175: 006cc2d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20176: 00b3f87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20177: 00af9d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20178: 003420a5 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20179: 006c918d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20179: 006c91f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 20180: 00473739 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20181: 00ae2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20182: 0046ce21 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20183: 00b3db8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20184: 0073c15d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20185: 007087d1 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20184: 0073c1c5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20185: 00708839 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20186: 009cd044 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 20187: 006e45a9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20187: 006e4611 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 20188: 0038b851 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 20189: 00708099 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20190: 00698f09 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20189: 00708101 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20190: 00698f71 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20191: 00a4c988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 20192: 00a4c7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 20193: 00ae606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 20194: 00af7680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 20195: 00a460dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 20196: 006323c5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20196: 0063242d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20197: 00b3ef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20198: 006d1859 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20198: 006d18c1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20199: 00b3d4a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20200: 004f2ecd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20201: 00a4c904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 20202: 00b3ff18 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20203: 002f2d59 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 20204: 002c4a41 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20205: 00a46058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 20206: 00af8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20207: 00b3e826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20208: 006c9115 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20208: 006c917d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20209: 00b3e6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 20210: 004c4ba5 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20211: 00aeaf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20212: 005e38bd 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20212: 005e3925 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20213: 00a55544 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 20214: 00b3f168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20215: 00b3ec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20216: 00650e3d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20216: 00650ea5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20217: 00b3edba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20218: 00b3f934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 20219: 00a557d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 20220: 005f9f65 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20220: 005f9fcd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 20221: 004f5005 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ 20222: 004e9ebd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 20223: 00a4c880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 20224: 006f5ca1 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20224: 006f5d09 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20225: 00af76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20226: 006c4a4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20226: 006c4ab5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20227: 00aeccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20228: 00b3f412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20229: 00292391 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20230: 002cf4f9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20231: 00b3e016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20232: 00a45fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 20233: 00ae5c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20234: 005eb485 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20234: 005eb4ed 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 20235: 00aea090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20236: 00b3e1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20237: 00b3ec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20238: 00aeee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20239: 003d0305 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 20240: 004ca455 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20241: 00b3ed5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20242: 00a552b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 20243: 00ae1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20244: 006ac0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20244: 006ac139 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20245: 00b3d994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20246: 006ec71d 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20246: 006ec785 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20247: 00490751 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20248: 00b3d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20249: 00730709 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20249: 00730771 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20250: 00b3f7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20251: 00aee8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20252: 00b3d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20253: 006e8dc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20253: 006e8e2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20254: 00af7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20255: 00af7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20256: 005f9871 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20256: 005f98d9 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20257: 002a4901 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20258: 0069fce9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20259: 00703d55 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20258: 0069fd51 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20259: 00703dbd 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 20260: 004cae51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20261: 00af3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20262: 00aeb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20263: 0060e245 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20264: 006e28f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20263: 0060e2ad 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20264: 006e2959 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20265: 00b3da08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20266: 009d0084 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20267: 00705615 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20267: 0070567d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20268: 004a0b11 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 20269: 00aeca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20270: 00aee514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20271: 006f5095 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20272: 0072b759 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20273: 006cfbb1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20271: 006f50fd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20272: 0072b7c1 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20273: 006cfc19 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20274: 00b3ea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20275: 00af0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 20276: 00436b09 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20277: 00b3dd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20278: 00af5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ 20279: 005458a1 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 20280: 006ab4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20281: 005e73e9 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20280: 006ab509 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20281: 005e7451 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20282: 00b3f79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20283: 00afa614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20284: 00510815 1424 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 20285: 00ae9d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20286: 00b3d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20287: 004f5551 452 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 20288: 009cf0f4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20289: 00755ed1 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20289: 00755f39 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20290: 0050f631 252 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 20291: 00b3dd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 20292: 0043f77d 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 20293: 00b3e0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20294: 00296089 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20295: 00af7690 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20296: 00aec3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20297: 005e0af9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20297: 005e0b61 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20298: 0042f921 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 20299: 0040ca49 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20300: 0066cbb9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20300: 0066cc21 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20301: 00b3fad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 20302: 004738d9 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20303: 00af1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20304: 00af754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 20305: 005459d1 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 20306: 005ef4d5 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 20307: 006613fd 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20306: 005ef53d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20307: 00661465 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20308: 0032e1c5 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20309: 00717ca5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20309: 00717d0d 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20310: 0029ccf9 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20311: 006edbe1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20311: 006edc49 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20312: 00af2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20313: 006b4711 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20313: 006b4779 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20314: 00b3ea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20315: 0064287d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20315: 006428e5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20316: 00b3f344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 20317: 00ae57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20318: 007008f1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20319: 0070ccd1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20320: 00659f15 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20318: 00700959 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20319: 0070cd39 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20320: 00659f7d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 20321: 00b3d9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20322: 00aee324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 20323: 00ae64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 20324: 0069fdc5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20324: 0069fe2d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 20325: 004e3111 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20326: 00aed6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 20327: 00aedac4 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 20328: 007110c5 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20328: 0071112d 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20329: 00af4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20330: 00afa6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 20331: 00491d49 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20332: 00af53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20333: 006ad919 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20334: 006fb825 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20333: 006ad981 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20334: 006fb88d 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20335: 00aeffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 20336: 00b3d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20337: 005f8a39 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20338: 0073af81 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20337: 005f8aa1 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20338: 0073afe9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20339: 00ae5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20340: 00b3eb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20341: 00b3db22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20342: 00aeea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20343: 00751809 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 20343: 00751871 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 20344: 0043be8d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20345: 006d16f1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20345: 006d1759 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 20346: 00af3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 20347: 005dbab9 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 20347: 005dbb21 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 20348: 00af752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 20349: 006feb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 20349: 006feb91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 20350: 00ae5f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 20351: 00272b71 64 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 20352: 00b3d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 20353: 0048ba49 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 20354: 006b87fd 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 20355: 007370b1 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 20354: 006b8865 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 20355: 00737119 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 20356: 00b3f606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 20357: 005cedcd 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 20358: 0073df91 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 20357: 005cee35 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 20358: 0073dff9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 20359: 00a33128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 20360: 0055334d 192 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 20361: 0046d79d 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 20362: 00b3d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 20363: 00ae94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 20364: 005531d9 188 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 20365: 006fd825 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 20365: 006fd88d 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 20366: 00b3f2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 20367: 00367aa9 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 20368: 00b3dd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 20369: 007179b1 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 20369: 00717a19 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 20370: 00af0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 20371: 0046ff71 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 20372: 007517cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 20372: 00751835 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 20373: 00b3ea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 20374: 006d0efd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 20374: 006d0f65 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 20375: 00a0c470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 20376: 0044fb79 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 20377: 00aed298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 20378: 00ae2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 20379: 002a3759 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 20380: 0063f1e5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 20380: 0063f24d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 20381: 00af7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 20382: 002a7609 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 20383: 00ae1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 20384: 00ae5eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 20385: 00a330a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 20386: 00553295 184 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 20387: 00b3df92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 20388: 00af6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 20389: 00af2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 20390: 00b3dda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 20391: 00297b15 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 20392: 00aed108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 20393: 00725375 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 20394: 00707141 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 20393: 007253dd 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 20394: 007071a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 20395: 00ae7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 20396: 00437b9d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 20397: 00755c35 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 20397: 00755c9d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 20398: 004579d9 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 20399: 00b3d448 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 20400: 005cf561 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 20400: 005cf5c9 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 20401: 00af2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 20402: 00af97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 20403: 00af8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 20404: 00b3e3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 20405: 00631f2d 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 20406: 006ac4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 20405: 00631f95 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 20406: 006ac535 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 20407: 00aebf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 20408: 004a7db5 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 20409: 0046cc4d 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 20410: 006cbf49 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 20410: 006cbfb1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 20411: 004e5d05 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 20412: 00aeb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 20413: 0048d6c9 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 20414: 00493e1d 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 20415: 005e596d 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 20415: 005e59d5 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 20416: 004d6455 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 20417: 00734fad 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 20417: 00735015 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 20418: 00b3e8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 20419: 00720315 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 20420: 00625e79 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 20419: 0072037d 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 20420: 00625ee1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 20421: 004d47dd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 20422: 0070a321 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 20422: 0070a389 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 20423: 00ae2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 20424: 00ae4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 20425: 00aeb41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 20426: 0029e321 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 20427: 006abc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 20427: 006abc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 20428: 00aeec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 20429: 006cc2bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 20430: 005ced7d 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 20429: 006cc325 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 20430: 005cede5 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 20431: 002f1671 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 20432: 00710265 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 20432: 007102cd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 20433: 00342199 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 20434: 00af4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 20435: 004a502d 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 20436: 00b3e830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 20437: 00af28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 20438: 004f3099 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 20439: 00aea000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 20440: 00620f4d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 20440: 00620fb5 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 20441: 00342029 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 20442: 0040ae19 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 20443: 00aeccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 20444: 00ae8274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 20445: 00a54bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 20446: 00ae2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 20447: 00b3e0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 20448: 00b3dc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 20449: 006ff625 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 20449: 006ff68d 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 20450: 00a53234 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 20451: 006d5461 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 20452: 005dc291 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 20453: 006efb15 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 20451: 006d54c9 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 20452: 005dc2f9 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 20453: 006efb7d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 20454: 00b3f5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 20455: 003a1ff5 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 20456: 006b6501 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 20456: 006b6569 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 20457: 00a5333c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ 20458: 004b90e1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 20459: 002c9d1d 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 20460: 00b3ee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 20461: 0046268d 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 20462: 0062a299 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 20462: 0062a301 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 20463: 00b3f24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 20464: 00a36224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 20465: 00a313c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 20466: 003415cd 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 20467: 00b3eb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 20468: 004db055 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 20469: 004a3d5d 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 20470: 00b3dd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 20471: 00b1c694 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 20472: 00aef4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 20473: 00299225 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 20474: 0073285d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 20474: 007328c5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 20475: 00b3f77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 20476: 00aebcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 20477: 00b3fb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20478: 004bdf29 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 20479: 00ae8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 20480: 004bdf5d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 20481: 002d7fcd 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 20482: 00708711 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 20482: 00708779 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 20483: 00b3f33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 20484: 004bdf95 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 20485: 004be059 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 20486: 004be099 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20487: 00af2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20488: 00af5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 20489: 004be0dd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20490: 006d8075 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20490: 006d80dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20491: 00b3f54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20492: 00af56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 20493: 00437b89 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20494: 00b3ef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20495: 005fa511 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20495: 005fa579 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20496: 00af2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20497: 00b3e6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20498: 00af5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20499: 00aef4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20500: 00706cf1 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 20501: 00751629 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 20500: 00706d59 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20501: 00751691 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 20502: 00b3dcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20503: 002d1279 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20504: 006d30f9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20504: 006d3161 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20505: 00ae9310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20506: 00b3f9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 20507: 004e5d91 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20508: 00aed850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 20509: 00af0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20510: 006951e5 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20510: 0069524d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 20511: 00476ce1 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20512: 00b3d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20513: 006d5c0d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20514: 006151fd 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20513: 006d5c75 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20514: 00615265 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20515: 00aef414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20516: 00ae7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20517: 0055e675 52 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20518: 00af2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20519: 006f07b9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20519: 006f0821 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20520: 00aec35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20521: 00af6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20522: 004672d1 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20523: 00b3f8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20524: 002ff54d 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20525: 002f6bc5 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 20526: 00ae4928 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20527: 006fc095 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20528: 005f091d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20527: 006fc0fd 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20528: 005f0985 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20529: 00aeff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20530: 00af2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20531: 0046d809 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20532: 006fcb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20533: 00634b09 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20532: 006fcb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20533: 00634b71 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20534: 00af6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20535: 00aebedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20536: 009cfe24 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20537: 00418fa9 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 20538: 004b9d89 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20539: 004f51b5 10 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20540: 00b3e02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20541: 00aed2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20542: 00aef554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20543: 0074a6a9 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20544: 005c64f5 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20543: 0074a711 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20544: 005c655d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20545: 00b3d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 20546: 00447475 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20547: 00b3e286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20548: 0050d2e9 84 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ 20549: 00b3f6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 20550: 004d033d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20551: 00b3e0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20552: 0049fda5 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20553: 0046be25 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20554: 00393e79 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20555: 0046ceb1 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20556: 006f1f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20556: 006f1fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20557: 00b3e39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20558: 00555cf1 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20559: 00b3e21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 20560: 00b3d475 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20561: 00b3eca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20562: 00b3dcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20563: 005f9829 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20564: 0060ab11 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20565: 007090e5 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20566: 00615031 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20563: 005f9891 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20564: 0060ab79 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20565: 0070914d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20566: 00615099 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20567: 00ae7e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 20568: 004ecd69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20569: 005dc331 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20569: 005dc399 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20570: 00517875 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20571: 00720471 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20571: 007204d9 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20572: 00b40059 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20573: 002b33ed 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20574: 00af9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20575: 00ae37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20576: 00a52340 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20577: 00555e05 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20578: 00af6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20579: 00ae4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20580: 006d7805 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20580: 006d786d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20581: 00b3f3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20582: 0063f011 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20582: 0063f079 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 20583: 00b3e36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20584: 006c5aa9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20584: 006c5b11 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20585: 00519c89 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20586: 002d68a1 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20587: 0072d921 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20588: 007247fd 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20587: 0072d989 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20588: 00724865 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20589: 00b3ee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20590: 00aea050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20591: 0051a6a5 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ 20592: 004edaf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20593: 00b3e6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20594: 00b3e3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20595: 00491851 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20596: 00b3ed00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20597: 0045d459 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20598: 005fa50d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20599: 006049b1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20598: 005fa575 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20599: 00604a19 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20600: 00af57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 20601: 004ecbb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20602: 003b4cf1 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20603: 0051971d 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20604: 00af2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20605: 00af0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20606: 00afa454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20607: 00af74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20608: 0073b0e9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20609: 005def51 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20608: 0073b151 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20609: 005defb9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20610: 00af3e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20611: 002a286d 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20612: 00ae19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20613: 00b3f670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20614: 0063ee01 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20614: 0063ee69 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20615: 00b3eb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20616: 00b3eeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20617: 00498ae5 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20618: 00542a09 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ 20619: 004373f1 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20620: 006f58fd 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20620: 006f5965 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20621: 00ae1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 20622: 00542ae1 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20623: 00af0730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20624: 00b3e26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20625: 00b3d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20626: 00b3f51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 20627: 004c0abd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20628: 00ae2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20629: 004f9b5d 124 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20630: 00471911 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20631: 00af0690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 20632: 00542a51 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20633: 00b3df5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20634: 00b3dd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20635: 006ac1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20635: 006ac265 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20636: 00293381 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20637: 006311e9 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20637: 00631251 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20638: 00b3e600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20639: 00b3efda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20640: 00aeb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20641: 00b3dc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20642: 00af2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20643: 00b3da96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20644: 00af5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20645: 0071ed41 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20645: 0071eda9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 20646: 004422cd 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20647: 00430e91 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20648: 006ead99 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20648: 006eae01 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20649: 00b3f356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20650: 00b3e4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20651: 00b3ee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20652: 0060eef1 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20652: 0060ef59 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20653: 00b3cfa8 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20654: 00b3e7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20655: 00aefba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20656: 00ae5d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20657: 002d9779 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20658: 00542a99 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20659: 006821a5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20660: 006df05d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20659: 0068220d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20660: 006df0c5 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20661: 0040b2f5 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20662: 006f5bc1 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20662: 006f5c29 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20663: 00af70e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20664: 00af59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20665: 006eb079 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20666: 005ddad1 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20665: 006eb0e1 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20666: 005ddb39 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20667: 009cd340 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20668: 00ae84b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20669: 0047a92d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20670: 00aeb7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20671: 00ae74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20672: 00b3f6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20673: 004bdbf9 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20674: 00441561 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20675: 00ae2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20676: 0075471d 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20676: 00754785 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20677: 00aef694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20678: 00ae5b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20679: 00aed6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20680: 004733f1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20681: 00b3ef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20682: 00b3e740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20683: 00af0020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 20684: 00700391 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20684: 007003f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20685: 00af3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20686: 00b3ec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20687: 0070e4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20687: 0070e521 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20688: 004c2d0d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20689: 00ae1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20690: 00b3f5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20691: 00630ca9 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20692: 0073ccdd 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20691: 00630d11 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20692: 0073cd45 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20693: 00b3df86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20694: 002995d5 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20695: 00aee454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20696: 00b3d4a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20697: 0060abe1 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20697: 0060ac49 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20698: 009b9f74 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20699: 00369f0d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20700: 00b3e2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20701: 00a09608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20702: 00737e59 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20702: 00737ec1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20703: 004e997d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20704: 004740a1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20705: 0050e755 300 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20706: 006e5461 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20706: 006e54c9 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20707: 0026a471 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20708: 00445f29 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20709: 00b3d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20710: 00aec51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20711: 00344ab5 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20712: 00aecbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20713: 00328b89 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20714: 0041242d 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20715: 00aec2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20716: 006dc705 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20716: 006dc76d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20717: 00af8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20718: 0064ccb5 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20718: 0064cd1d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20719: 00af7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20720: 00ae9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20721: 009d6f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20722: 002f2cb9 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20723: 00b3f75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20724: 004f3961 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20725: 006f0855 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20725: 006f08bd 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20726: 00af9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20727: 006bd6f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20727: 006bd759 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20728: 00b3de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20729: 00268549 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20730: 00322145 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20731: 00b3d457 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20732: 00b3d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20733: 00b3d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20734: 009cf9a0 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -20746,500 +20746,500 @@ │ │ │ │ 20742: 00508c6d 128 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ 20743: 00442019 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20744: 00aeed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20745: 00af9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20746: 00a4a150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20747: 004f2429 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20748: 00b3faa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20749: 006656b5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20749: 0066571d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20750: 002a7c15 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20751: 00b3e2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20752: 0038f171 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20753: 0072256d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20753: 007225d5 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20754: 00b3f958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20755: 00b3e890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20756: 007328a1 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20757: 006fd1fd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20756: 00732909 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20757: 006fd265 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20758: 00a4a0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20759: 00a04810 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20760: 002d8de9 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20761: 00345fb5 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20762: 00ae86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20763: 006ca565 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20763: 006ca5cd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20764: 00b3d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20765: 006b7ca9 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20765: 006b7d11 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20766: 00ae1cc0 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20767: 00b3f3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20768: 006ad319 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20768: 006ad381 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20769: 00b3d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20770: 00b3e022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20771: 00b3eb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20772: 00b3e43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20773: 002a4a45 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20774: 00659cb9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20774: 00659d21 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20775: 002aa3d9 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20776: 007108fd 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20776: 00710965 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20777: 00ae65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20778: 004d9ea5 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20779: 006d41d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20779: 006d4239 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20780: 002e4579 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20781: 00aeaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20782: 00464089 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20783: 00b3df58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20784: 006db991 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20784: 006db9f9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20785: 00a4a048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ 20786: 004c2cb5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20787: 00463e2d 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20788: 00b3d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20789: 00aeeeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20790: 005df4e9 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20790: 005df551 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20791: 00b3d1c9 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20792: 00702a89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20792: 00702af1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20793: 00af8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20794: 00293479 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20795: 00b3ddc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20796: 00b3fa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20797: 007453f5 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20797: 0074545d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20798: 00b3d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20799: 00b3f496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20800: 006d5839 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20800: 006d58a1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20801: 00aefd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20802: 003cdea1 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20803: 004eb15d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20804: 00b3dc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20805: 004eef51 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20806: 008f0010 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20806: 008f0078 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20807: 00a5d9a0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20808: 00b3ed64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20809: 004f51a1 18 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20810: 002d81c5 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20811: 00a09584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20812: 006d1181 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20812: 006d11e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20813: 00ae9eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20814: 0055a855 52 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20815: 00b3f280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20816: 004ef935 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20817: 0048a6e9 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20818: 006a3bfd 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20818: 006a3c65 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20819: 00b3f87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20820: 00b3e2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20821: 00af1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20822: 006fd16d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20823: 0074ff75 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20824: 006d989d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20822: 006fd1d5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20823: 0074ffdd 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20824: 006d9905 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20825: 00b3dd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20826: 00b3e3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20827: 006c83b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20827: 006c8419 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20828: 00b3d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20829: 00659fd9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20829: 0065a041 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20830: 00437635 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20831: 0091c9bc 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20832: 00b3f7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20833: 00b3da68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20834: 00af73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20835: 00ae4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20836: 0055a6a1 208 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20837: 00aecb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20838: 0061f5d9 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20838: 0061f641 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20839: 00b3f420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20840: 00aed2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20841: 00ae70e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20842: 00632705 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20842: 0063276d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20843: 00af5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20844: 00af6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20845: 004705f9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20846: 00a0c4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20847: 0070e171 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20847: 0070e1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20848: 00b3e4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20849: 00b3da50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20850: 00650d65 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20850: 00650dcd 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20851: 0043755d 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20852: 00b3e7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20853: 002dbf91 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20854: 005fb06d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20854: 005fb0d5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20855: 00b3f44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20856: 00b3d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20857: 00b3f790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20858: 00b3f38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20859: 00b3e562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20860: 004d9139 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20861: 00ae5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20862: 00633875 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20862: 006338dd 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20863: 002834fd 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20864: 00aed518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20865: 0063b2d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20865: 0063b341 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20866: 004ef835 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20867: 006e25e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20867: 006e264d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20868: 00b3e47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20869: 00b3dbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20870: 00aeeea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20871: 00b3d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20872: 00b3e73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20873: 00b3dfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20874: 00ae70f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20875: 0072d0d9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20875: 0072d141 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20876: 00af4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20877: 006ed5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20877: 006ed661 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20878: 004e31f1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20879: 00332869 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20880: 00b3ef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20881: 0071c08d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20881: 0071c0f5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20882: 004d9cf5 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20883: 00b3e298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20884: 006be321 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20885: 005d77d1 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20886: 0073f9dd 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20884: 006be389 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20885: 005d7839 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20886: 0073fa45 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20887: 00b3ef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20888: 00b3dbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20889: 006dc285 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20889: 006dc2ed 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20890: 004e93a1 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20891: 00af3278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20892: 00b3fb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20893: 002a1b1d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20894: 00af663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20895: 006c8e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20896: 006e4de1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20895: 006c8e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20896: 006e4e49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20897: 00b3e0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20898: 00af2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20899: 00b3d9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20900: 00725be9 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20900: 00725c51 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20901: 00b3d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20902: 00b3db00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20903: 005f86d1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20903: 005f8739 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20904: 00b3e252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20905: 00b3fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20906: 00b3ec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 20907: 006f1e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20907: 006f1ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20908: 00af64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20909: 00af06a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20910: 00743fe9 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20911: 006dacd1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20912: 007001b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20910: 00744051 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20911: 006dad39 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20912: 00700219 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20913: 009d0478 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20914: 006d6ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20914: 006d6f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20915: 00b3fb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20916: 00ae28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20917: 00b3e0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20918: 00708aa1 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20919: 0070d94d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20918: 00708b09 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20919: 0070d9b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20920: 004ee2fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20921: 00b3f612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20922: 00b3eb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20923: 00af8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20924: 00af6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20925: 00b1bd71 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20926: 00ae654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20927: 00b3e910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20928: 00af6fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20929: 00afa7f0 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20930: 004d9ec5 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20931: 005f2ad5 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20932: 0073ddd1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20933: 006b73e1 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20931: 005f2b3d 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20932: 0073de39 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20933: 006b7449 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20934: 00510069 30 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20935: 00b4011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20936: 00b3ea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20937: 00519ab9 16 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20938: 00b3dfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20939: 0070c889 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20940: 005d725d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20939: 0070c8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20940: 005d72c5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20941: 00b3d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20942: 006c8ad1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20942: 006c8b39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20943: 00b3f7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20944: 00af24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20945: 0051a21d 116 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20946: 00b3d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20947: 0062ca85 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20947: 0062caed 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20948: 00b3dc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20949: 00a09500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20950: 00491f35 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20951: 004ec0f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20952: 0038e469 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20953: 00409921 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20954: 00af5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20955: 00ae6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20956: 007288e5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20956: 0072894d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20957: 00b3ecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20958: 002a1b55 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20959: 00af2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20960: 00b3e864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20961: 006ff471 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20961: 006ff4d9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20962: 00519485 82 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20963: 0071d6a1 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20963: 0071d709 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20964: 00b3f016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20965: 00b3f9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20966: 00ae8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20967: 00af2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20968: 006d5e15 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20968: 006d5e7d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20969: 00aec36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20970: 00af4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20971: 00b3d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20972: 00b3ed9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20973: 00ae40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20974: 00369cf5 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20975: 004a7b79 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20976: 0085a140 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20976: 0085a1a8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20977: 00b3f2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20978: 005e7e15 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20978: 005e7e7d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20979: 00aed0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20980: 004ab7a9 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20981: 00b3d9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20982: 00453375 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20983: 00b3f83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20984: 00ae3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20985: 00ae3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20986: 00425eed 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20987: 006c3a5d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20987: 006c3ac5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20988: 00af3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20989: 006c66e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20989: 006c6749 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20990: 00ae2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20991: 00b3f284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20992: 00b3f39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20993: 005de585 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20993: 005de5ed 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20994: 0032dee5 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20995: 004bead9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20996: 00b3fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20997: 009cfeec 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20998: 00af4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20999: 00334219 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 21000: 002d02e9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 21001: 00b3e71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21002: 00ae6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 21003: 005fafbd 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21003: 005fb025 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21004: 00b3da60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 21005: 00b3dc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21006: 00730795 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21006: 007307fd 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21007: 00aea220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21008: 00a56228 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ 21009: 00b3f378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 21010: 006b0079 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21010: 006b00e1 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21011: 00a569e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 21012: 00b3e44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21013: 004dbc51 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21014: 00aeaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 21015: 005b3521 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 21015: 005b3589 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 21016: 002a3781 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21017: 00b3d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21018: 00a562ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 21019: 00b3e76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 21020: 00aec03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21021: 00ae44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21022: 005ce541 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21022: 005ce5a9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 21023: 00b3da48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21024: 002f16a1 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21025: 00423d55 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 21026: 002c4685 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21027: 00b3f0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21028: 004dc4ed 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21029: 0061f069 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21029: 0061f0d1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21030: 00a593dc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 21031: 004455cd 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21032: 00af4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21033: 00746619 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21033: 00746681 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21034: 00ae5dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21035: 0050fe81 260 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 21036: 006bfc09 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21036: 006bfc71 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21037: 00ae9e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 21038: 00a56330 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 21039: 00403771 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21040: 006c788d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21040: 006c78f5 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21041: 0048acb1 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21042: 00670111 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21042: 00670179 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21043: 00af8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21044: 00416785 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21045: 0074a02d 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21045: 0074a095 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21046: 00b3febc 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21047: 0042e595 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21048: 002f4eb1 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 21049: 004ec41d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21050: 004f6d49 196 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 21051: 00ae51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 21052: 004eb635 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21053: 00b3dc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21054: 00707051 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21054: 007070b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21055: 004f6449 272 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 21056: 00b3fb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21057: 002d1685 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21058: 003bb47d 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21059: 00af2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21060: 00af6114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21061: 00aeb32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21062: 00b3e74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21063: 00a088a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21064: 00ae6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21065: 004db169 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21066: 00b3f380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21067: 002a067d 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 21068: 009d0c8c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 21069: 0073eb01 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21069: 0073eb69 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21070: 002a10d1 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21071: 00b3e1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21072: 006dce0d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21072: 006dce75 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21073: 004f5c55 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 21074: 00ae8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21075: 00b3fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21076: 00af5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21077: 006327d9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21077: 00632841 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21078: 00aed3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21079: 00af8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21080: 004d14ed 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21081: 004f3721 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21082: 00b3e22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21083: 00a08060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 21084: 004ece41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21085: 00b3e6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21086: 006cbaad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21086: 006cbb15 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21087: 00ae97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21088: 006ba861 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21088: 006ba8c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21089: 00b3e4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 21090: 004ea30d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 21091: 00b3f994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 21092: 009cf580 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21093: 00b3f450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21094: 00ae5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21095: 00ae6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21096: 00336b69 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21097: 005e4321 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21098: 005f9e91 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21099: 006e9545 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21097: 005e4389 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21098: 005f9ef9 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21099: 006e95ad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21100: 002e9209 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21101: 00b3f4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21102: 00710981 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21102: 007109e9 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21103: 00af6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 21104: 00ae7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 21105: 004d61a9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21106: 00ae3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 21107: 004d2261 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 21108: 004d2ad9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21109: 00b3d487 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21110: 006c9a91 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21111: 00669c9d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21110: 006c9af9 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21111: 00669d05 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 21112: 004d2e05 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21113: 00af654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21114: 0034efc9 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21115: 00afa0f8 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21116: 0074e451 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21116: 0074e4b9 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21117: 00aed840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21118: 006613ad 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21118: 00661415 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 21119: 003cd9f9 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21120: 00b3f1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21121: 009be524 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21122: 00af9c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21123: 00b3e23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21124: 00af6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21125: 003bbb85 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21126: 002d78e5 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 21127: 004c1ab9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21128: 00386649 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21129: 00b3ee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21130: 006b84ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21130: 006b8515 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21131: 00ae2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 21132: 00af4460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21133: 005ef751 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21133: 005ef7b9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21134: 0029c041 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21135: 0071fa25 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21135: 0071fa8d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21136: 00ae72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 21137: 00509dc5 372 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 21138: 006f9009 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21138: 006f9071 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21139: 00aeb8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21140: 00aefc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21141: 00af4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21142: 005eb825 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21142: 005eb88d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21143: 00af0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21144: 004a5e09 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21145: 0051b8e5 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 21146: 00af1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 21147: 00b3f6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21148: 00b3f210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 21149: 002ff59d 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21150: 00455fe5 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21151: 002fe501 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21152: 003ccc99 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21153: 0054a389 318 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 21154: 00ae9840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21155: 005e00f5 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21156: 00744b75 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21155: 005e015d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21156: 00744bdd 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21157: 00b3f7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21158: 00708b51 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21158: 00708bb9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 21159: 00b3dd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21160: 002af1f1 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21161: 002a12b1 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21162: 00b3dd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21163: 0054a141 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 21164: 00491f21 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21165: 00b3d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 21166: 00b3da2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 21167: 00af1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21168: 00af7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21169: 004179a1 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21170: 0038dc21 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 21171: 00701b51 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 21171: 00701bb9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 21172: 00b3d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21173: 0029356d 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 21174: 00ae7048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21175: 00b3f9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21176: 0074cfc5 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21177: 006077e5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21176: 0074d02d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21177: 0060784d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21178: 00b3e97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21179: 006b1c81 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21179: 006b1ce9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 21180: 00a509fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 21181: 006a7efd 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21181: 006a7f65 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21182: 00b3f74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21183: 0054a265 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 21184: 00aeae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 21185: 00b3e874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 21186: 00ae26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21187: 005f5d35 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21187: 005f5d9d 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21188: 00a50978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 21189: 00739945 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21190: 006d87a5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21191: 0073baa1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21189: 007399ad 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21190: 006d880d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21191: 0073bb09 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21192: 00b3e83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21193: 00a3443c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 21194: 00aec20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21195: 0061734d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21195: 006173b5 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21196: 002d4fe9 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21197: 00ae2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21198: 00a342b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 21199: 0045d765 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 21200: 00b3d9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21201: 00af4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21202: 005c2a59 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21202: 005c2ac1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21203: 0048db09 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 21204: 004be3c9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21205: 0038a4cd 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21206: 00a343b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 21207: 006fdc85 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21208: 006160f9 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21207: 006fdced 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21208: 00616161 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21209: 00b3d1cb 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21210: 00682809 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21210: 00682871 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21211: 009cfa9c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21212: 007061c1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21212: 00706229 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21213: 00ae4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21214: 00a508f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 21215: 00b3df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21216: 00af87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21217: 00a54f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 21218: 005feb75 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21218: 005febdd 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21219: 004dec99 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21220: 00b3f1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21221: 00b3fb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21222: 00b3e712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21223: 00af3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21224: 00b3d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21225: 00a53024 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 21226: 009cfd6c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 21227: 004ed3cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21228: 0038b2f1 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 21229: 00b3edc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21230: 00a34334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 21231: 009c239c 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 21232: 006d9bb9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21232: 006d9c21 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21233: 0036b4d5 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 21234: 005e4695 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21234: 005e46fd 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21235: 00a33020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 21236: 004345c9 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21237: 0029a451 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21238: 00aed994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 21239: 00aed778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 21240: 00a5312c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 21241: 004efe71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ @@ -21248,159 +21248,159 @@ │ │ │ │ 21244: 00b3f9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 21245: 004d391d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21246: 00b3f8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21247: 00b3edf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21248: 0048a74d 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21249: 00af2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21250: 004f41a5 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21251: 00637f09 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21251: 00637f71 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 21252: 0037ed01 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 21253: 0060da5d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21254: 00612969 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21253: 0060dac5 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21254: 006129d1 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21255: 00a36bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 21256: 00aebb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 21257: 00a4aa98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 21258: 0062bb61 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21258: 0062bbc9 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21259: 00a32f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 21260: 00ae4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21261: 00a57398 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21262: 005e10c9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21262: 005e1131 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21263: 00b3fb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21264: 003b49f1 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21265: 00a4aa14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 21266: 00b3f2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 21267: 004b8a91 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21268: 005d1ccd 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21269: 00732c81 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21268: 005d1d35 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21269: 00732ce9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21270: 004ef429 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 21271: 00ae42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21272: 002a66fd 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21273: 00b3f978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21274: 00ae3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21275: 002a6619 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21276: 00af7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21277: 00b3e008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21278: 00b3fb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21279: 00ae6f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21280: 005ec529 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21280: 005ec591 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21281: 00af3198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21282: 006ac149 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 21282: 006ac1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 21283: 003f1909 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 21284: 006e68a9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21284: 006e6911 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 21285: 00af4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 21286: 00a54758 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 21287: 006ef04d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 21288: 007401bd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 21287: 006ef0b5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 21288: 00740225 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 21289: 00b3e04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 21290: 00b3da90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 21291: 00b3db92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 21292: 00af5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 21293: 00a4a990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 21294: 00ae1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 21295: 0062c311 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 21296: 006f8ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 21297: 006fa609 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 21295: 0062c379 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 21296: 006f8d51 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 21297: 006fa671 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 21298: 00b3d477 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 21299: 00b3f09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 21300: 00a527e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 21301: 006b3c3d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 21301: 006b3ca5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 21302: 00b3ee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 21303: 009cfa04 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 21304: 00af45c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 21305: 00b3d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 21306: 00aefbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 21307: 00ae4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 21308: 00ae2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 21309: 00b3f632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 21310: 006b9e3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 21310: 006b9ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 21311: 00b40076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 21312: 004ef725 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 21313: 004d3ab5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 21314: 00b3ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 21315: 00af5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 21316: 0047e469 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 21317: 003f0dc9 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 21318: 00b3e6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 21319: 00aed118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 21320: 00ae3450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 21321: 00b3f7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 21322: 006c7345 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 21322: 006c73ad 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 21323: 00b3e4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 21324: 00a546d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 21325: 006d2431 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 21325: 006d2499 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 21326: 00b3dcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 21327: 006c9c01 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 21327: 006c9c69 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 21328: 00a42e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 21329: 0072f501 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 21329: 0072f569 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 21330: 00471899 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 21331: 004bf47d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 21332: 0072c841 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 21332: 0072c8a9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 21333: 00a42f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 21334: 006cb9c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 21335: 006ea9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 21334: 006cba29 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 21335: 006eaa4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 21336: 00ae4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 21337: 00ae3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 21338: 00a5909c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 21339: 00b3e2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 21340: 00aec43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 21341: 005a42d9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 21341: 005a4341 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 21342: 00b3ebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 21343: 005a43b1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 21343: 005a4419 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 21344: 00529965 490 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 21345: 00aeec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 21346: 005a4321 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 21347: 006d4b39 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 21346: 005a4389 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 21347: 006d4ba1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 21348: 00b3ee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 21349: 0044d4ad 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 21350: 00b3d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 21351: 002f12b1 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 21352: 00af6a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 21353: 00b3f4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 21354: 00aeecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 21355: 00a42ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 21356: 0041d829 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 21357: 0046d885 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 21358: 006a9e99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 21358: 006a9f01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 21359: 009b8bf8 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 21360: 00b3d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 21361: 0065cf4d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 21362: 00731541 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 21361: 0065cfb5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 21362: 007315a9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 21363: 0029cb19 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 21364: 005a4369 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 21364: 005a43d1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ 21365: 002c4811 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 21366: 004c1895 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 21367: 006e4df1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 21367: 006e4e59 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 21368: 00b3d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 21369: 00ae9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 21370: 003be729 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 21371: 00733249 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 21372: 0074c199 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 21371: 007332b1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 21372: 0074c201 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 21373: 00b3d494 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 21374: 00af3078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 21375: 00ae3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 21376: 00ae52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 21377: 006cb809 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 21378: 006f223d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 21379: 0070e5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 21380: 00705b5d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 21381: 0060afad 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 21377: 006cb871 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 21378: 006f22a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 21379: 0070e611 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 21380: 00705bc5 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 21381: 0060b015 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 21382: 00af935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 21383: 004e9459 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 21384: 00af7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 21385: 00744c19 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 21385: 00744c81 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 21386: 002d9259 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 21387: 003640c9 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 21388: 006e2879 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 21388: 006e28e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 21389: 00af31f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 21390: 006f05d9 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 21390: 006f0641 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 21391: 002f9e85 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 21392: 00af7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 21393: 006dcb91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 21393: 006dcbf9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 21394: 00385b79 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 21395: 005c822d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 21395: 005c8295 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 21396: 005431e9 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 21397: 005432c1 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ 21398: 004451f9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 21399: 00af1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 21400: 00490365 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 21401: 00b3ea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 21402: 00af7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -21415,47 +21415,47 @@ │ │ │ │ 21411: 00543e51 286 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 21412: 00b3fb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 21413: 00b3e564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 21414: 00ae9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 21415: 00b3f8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21416: 00b3e4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 21417: 00b3d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 21418: 006fee49 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 21418: 006feeb1 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 21419: 00b3ed66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 21420: 0073315d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 21420: 007331c5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 21421: 00aee704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 21422: 0070e531 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 21422: 0070e599 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 21423: 00ae62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 21424: 005dda71 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 21424: 005ddad9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 21425: 00a3ace8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 21426: 00b3d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 21427: 00a3ab5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 21428: 00735045 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 21428: 007350ad 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 21429: 00b3f3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 21430: 00aecbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 21431: 002d8481 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 21432: 007480c1 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 21432: 00748129 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 21433: 00af778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 21434: 00af0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 21435: 00543279 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 21436: 00a3ac64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 21437: 00a352ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 21438: 00af00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 21439: 00543f71 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 21440: 00aed9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 21441: 004a6a71 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 21442: 0042e961 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 21443: 0070ef2d 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 21443: 0070ef95 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 21444: 00a49154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 21445: 005c556d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 21445: 005c55d5 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 21446: 00a48fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 21447: 00af8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 21448: 00ae2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 21449: 00a01120 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 21450: 006bf2c5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 21450: 006bf32d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 21451: 00aeee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 21452: 002f5a6d 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 21453: 00a490d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 21454: 00ae32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 21455: 00b3ea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 21456: 00aef014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 21457: 00af23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -21466,255 +21466,255 @@ │ │ │ │ 21462: 00aef264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 21463: 004eb3d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 21464: 00aeac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 21465: 00b3e5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 21466: 00a3abe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 21467: 00af18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 21468: 00b3f332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 21469: 006c90d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 21469: 006c9141 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 21470: 002a3661 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 21471: 006ad0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 21471: 006ad129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 21472: 00b3eec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 21473: 00b3f39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 21474: 00b3ec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 21475: 00ae87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 21476: 00a4904c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 21477: 00aef714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 21478: 00af61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 21479: 009caecc 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 21480: 00af7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 21481: 0074133d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 21481: 007413a5 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 21482: 00b3fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 21483: 006bae21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 21483: 006bae89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 21484: 00aeeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 21485: 0049309d 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 21486: 00b3d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 21487: 004770ad 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 21488: 00709a0d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 21488: 00709a75 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 21489: 00b3f382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 21490: 00b3e6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 21491: 004c289d 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 21492: 00b3e730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 21493: 006e53d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 21493: 006e543d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 21494: 00ae2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 21495: 00744401 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 21495: 00744469 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 21496: 00b3f686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 21497: 00aebd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 21498: 0074aaa1 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 21499: 00666469 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 21500: 006e0e81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 21498: 0074ab09 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 21499: 006664d1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 21500: 006e0ee9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 21501: 00b3d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 21502: 00702ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ - 21503: 005a2305 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 21502: 00702f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 21503: 005a236d 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 21504: 009cfd2c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 21505: 002928c9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 21506: 00b3f924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 21507: 00294e21 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 21508: 00aec968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 21509: 00b3f862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 21510: 004f11e1 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 21511: 00b3ef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 21512: 0087b1dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 21513: 0073e06d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 21514: 007396c9 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 21515: 006f7225 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 21516: 006c9331 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 21517: 006da111 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 21512: 0087b244 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 21513: 0073e0d5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 21514: 00739731 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 21515: 006f728d 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 21516: 006c9399 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 21517: 006da179 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21518: 00afa3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21519: 006f2459 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21519: 006f24c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21520: 00297afd 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21521: 00aeb98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21522: 0087b1d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21523: 0063d2e9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21522: 0087b23c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21523: 0063d351 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21524: 00367239 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21525: 00af2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21526: 00a463f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21527: 0028bdf1 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21528: 00b3ea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21529: 00b3e770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21530: 00aef384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21531: 006dba7d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21531: 006dbae5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21532: 00aefd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21533: 006f2369 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21534: 006b0a75 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21533: 006f23d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21534: 006b0add 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21535: 00a46370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21536: 00b3e7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21537: 00af2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21538: 0060684d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21538: 006068b5 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21539: 004f42b1 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21540: 002f61ed 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21541: 00af4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 21542: 00445415 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21543: 00b3d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21544: 00af657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21545: 00b3ebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21546: 00aefcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21547: 005dba59 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21547: 005dbac1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21548: 00386381 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21549: 0063618d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21549: 006361f5 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21550: 00b3dbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21551: 00283225 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21552: 00b3de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21553: 00af6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21554: 00b3e678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21555: 00b3fa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21556: 006e80bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21556: 006e8125 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 21557: 0044409d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21558: 00b3d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21559: 00491dc1 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21560: 00b3d445 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21561: 00a462ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21562: 00aec0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 21563: 00b3f0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21564: 00af6b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21565: 00afa0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21566: 00ae7544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21567: 005f0bd5 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21567: 005f0c3d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21568: 00460b89 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21569: 00b3d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21570: 00b3f6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21571: 00734ec5 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21571: 00734f2d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21572: 00ae4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21573: 00aecb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21574: 00af7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21575: 00aeed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21576: 004d9b71 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21577: 00b3e720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21578: 006a0d65 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21578: 006a0dcd 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21579: 002e6d8d 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21580: 00af0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21581: 00b3dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21582: 00b3d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21583: 002a7155 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21584: 009cceb4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21585: 00ae2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 21586: 004d5e39 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21587: 00ae8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 21588: 004e0535 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21589: 00af3cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21590: 00706a25 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21591: 0072d0f1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21590: 00706a8d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21591: 0072d159 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21592: 002a3249 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21593: 002997c9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21594: 00430c25 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21595: 00b3d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21596: 008efe10 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21596: 008efe78 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21597: 004f7cb1 188 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21598: 00b3f8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21599: 004b8d4d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21600: 00ae9520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 21601: 0044d60d 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21602: 00aef324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21603: 00af8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21604: 0043ca25 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21605: 00af2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21606: 007263b5 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21607: 005f5ccd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21606: 0072641d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21607: 005f5d35 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21608: 00449f3d 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21609: 00af5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21610: 007005cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21610: 00700635 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21611: 00b3d9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21612: 00b3f566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21613: 00af86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21614: 00aec44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21615: 00ae53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 21616: 004d5f89 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21617: 00743e09 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21618: 005df54d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21617: 00743e71 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21618: 005df5b5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21619: 004925b9 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 21620: 0043f285 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21621: 00b3de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21622: 007512f9 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21622: 00751361 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21623: 0091cfbc 64 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21624: 00b3d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21625: 00628039 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21626: 005e7c7d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21625: 006280a1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21626: 005e7ce5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21627: 00a5959c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21628: 002cf965 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21629: 006b3679 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21629: 006b36e1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 21630: 004326ad 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21631: 00b3e870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21632: 0062046d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21632: 006204d5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21633: 0046beb5 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21634: 00b3f9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21635: 0071d9f9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21635: 0071da61 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21636: 00a07ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21637: 00a00fcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 21638: 00a0100c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 21639: 00ae4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21640: 00b40092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21641: 00431ec5 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 21642: 00473ac9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21643: 0070e5e5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21643: 0070e64d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21644: 00b3e32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 21645: 00432845 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21646: 00b3f32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21647: 006e256d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21647: 006e25d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21648: 00b3d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21649: 0061d641 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21649: 0061d6a9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21650: 00af7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21651: 00b3f828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21652: 00b3faa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21653: 0073d699 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21653: 0073d701 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21654: 004e8959 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21655: 006a59f9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21655: 006a5a61 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21656: 00432761 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21657: 00af8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21658: 00af2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21659: 00aeb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21660: 00b3e3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21661: 00b3dad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21662: 00af4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21663: 00b3d458 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21664: 006f9609 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21665: 00754b41 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21664: 006f9671 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21665: 00754ba9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21666: 00b3f634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21667: 006d4835 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21668: 0070fd01 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21667: 006d489d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21668: 0070fd69 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21669: 00431f0d 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21670: 005dd615 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21671: 00615f19 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21672: 00700139 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21673: 005fe8b1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21670: 005dd67d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21671: 00615f81 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21672: 007001a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21673: 005fe919 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21674: 002d3095 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21675: 002c40d5 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21676: 006c6c2d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21676: 006c6c95 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21677: 00b3eda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21678: 006f2021 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21679: 00713161 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21678: 006f2089 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21679: 007131c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21680: 00aecc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21681: 00af2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21682: 0061fd35 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21682: 0061fd9d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21683: 00af5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21684: 00a04ae0 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21685: 00369ced 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21686: 00462ea5 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21687: 00b4005a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21688: 006eff21 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21688: 006eff89 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21689: 00afa5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21690: 00b3d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21691: 00b3efc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21692: 00728951 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21692: 007289b9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21693: 00471969 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21694: 006c81dd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21695: 006984b9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21696: 00617c01 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21694: 006c8245 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21695: 00698521 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21696: 00617c69 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21697: 003911e1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21698: 005e3ae9 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21698: 005e3b51 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21699: 00a4b98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21700: 00344b21 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21701: 00af7670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21702: 00a4b800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21703: 00b3eeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21704: 00b3eb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21705: 00613a75 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21705: 00613add 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21706: 00b4006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21707: 00a4b908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21708: 004d9c6d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21709: 006c2929 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21709: 006c2991 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21710: 00b3e444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21711: 00a07a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21712: 003ceac5 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21713: 00b3f954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21714: 00457ebd 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21715: 00b3dde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21716: 003e66d1 188 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21723,282 +21723,282 @@ │ │ │ │ 21719: 00b3dafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21720: 00ae6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21721: 00b3e438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21722: 00b3d447 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21723: 00b3e268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21724: 00b3f3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21725: 00a4b884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21726: 006ff2b1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21726: 006ff319 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21727: 00af4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21728: 00b3f362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21729: 004ec1dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21730: 00af814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21731: 00a518f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21732: 00b3f8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21733: 0048b1e9 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21734: 006b5f4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21734: 006b5fb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21735: 004ee151 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ 21736: 0051ba49 148 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21737: 00545629 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21738: 0073b5c9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21738: 0073b631 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21739: 00ae3400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21740: 003890d1 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21741: 00b40126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21742: 0038d81d 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21743: 0049fc49 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21744: 0071e991 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21744: 0071e9f9 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21745: 009d0098 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21746: 002691f5 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21747: 00ae6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21748: 00669c2d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21749: 006c95b1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21748: 00669c95 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21749: 006c9619 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21750: 00b3d9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21751: 00ae4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21752: 006d5615 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21752: 006d567d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21753: 00438389 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21754: 004f3ba1 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21755: 003c717d 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21756: 00545759 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21757: 00b3ef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21758: 005bf815 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21758: 005bf87d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21759: 00ae2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21760: 00b3e924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21761: 00b3f3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21762: 00af3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21763: 00af52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21764: 004ee601 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21765: 00af2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21766: 00754769 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21766: 007547d1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21767: 00af99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21768: 00a44a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21769: 00ae2fc8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21770: 00ae3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21771: 0052f255 672 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21772: 00a448a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21773: 00328a85 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21774: 00519ce9 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21775: 00ae7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21776: 00af5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21777: 00a449a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21778: 00ae7574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21779: 005e3971 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21779: 005e39d9 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21780: 00b3d9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21781: 00af90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21782: 00b3eeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21783: 00af0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21784: 006ab771 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21784: 006ab7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21785: 0026a875 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21786: 00af3f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21787: 00b3eb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21788: 00390c7d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21789: 00ae34f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21790: 006f5169 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21790: 006f51d1 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21791: 00a44924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21792: 00af05a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21793: 00af45b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21794: 00b3f826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21795: 00aec18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21796: 00b3d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21797: 00b3f19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21798: 005ce9ad 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21798: 005cea15 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21799: 0047af91 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21800: 00333b25 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21801: 00268b49 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21802: 00af1760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21803: 00b3d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21804: 0052aaed 506 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21805: 00aeb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21806: 0061e6fd 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21806: 0061e765 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21807: 00af7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21808: 004ef625 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21809: 005e0fb1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21809: 005e1019 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21810: 00ae60ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21811: 002d1641 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21812: 00b3e2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21813: 00b3f63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21814: 00aee584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21815: 00ae6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21816: 00295ae9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21817: 00b3e74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21818: 00b3dce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21819: 00af0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21820: 00af2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21821: 0073da69 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21822: 007448b1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21823: 006c92b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21821: 0073dad1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21822: 00744919 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21823: 006c9321 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21824: 00b3d9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21825: 00b3e5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21826: 00af23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21827: 00ae23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21828: 00af4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21829: 00b3ef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21830: 0062066d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21830: 006206d5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21831: 00af26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21832: 00b3ea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21833: 00af3750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21834: 00391d89 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21835: 00b3f11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21836: 00af3ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21837: 00af643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21838: 006f53f9 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21838: 006f5461 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21839: 004f13b9 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21840: 00b3f02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21841: 00aeef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21842: 00ae3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21843: 002f6c5d 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21844: 00b3e946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21845: 00699ab5 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21845: 00699b1d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21846: 00b3e124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21847: 00aeb4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21848: 0032fad9 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21849: 006a8d71 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21849: 006a8dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21850: 00b3e5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21851: 00a079ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21852: 00aeb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21853: 00b3e054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21854: 005de891 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21854: 005de8f9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21855: 00afa624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21856: 004b81dd 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21857: 002c487d 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21858: 002a2bf5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21859: 00aeb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21860: 00b3fa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21861: 00ae646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21862: 00751665 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21862: 007516cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21863: 00ae31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21864: 00b3f062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21865: 002918c1 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21866: 00b3e668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21867: 006fa3b1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21867: 006fa419 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21868: 00aeec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21869: 0052d03d 486 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21870: 00b1c03c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21871: 008cd3d4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21871: 008cd43c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21872: 00afa0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21873: 005ff635 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21873: 005ff69d 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21874: 0050fe49 54 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21875: 006126a9 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21875: 00612711 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21876: 00445041 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21877: 0051c365 10 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21878: 0072f491 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21878: 0072f4f9 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21879: 00b3f4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21880: 00aef2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21881: 00704c95 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21882: 006b937d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21881: 00704cfd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21882: 006b93e5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21883: 0046489d 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21884: 00b3df62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21885: 00af1780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21886: 00aee924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21887: 005dfd65 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21888: 006d9185 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21889: 006f1941 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21887: 005dfdcd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21888: 006d91ed 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21889: 006f19a9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21890: 00b3da30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21891: 00ae1a10 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21892: 00b3f5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21893: 00ae611c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21894: 0070faa5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21894: 0070fb0d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21895: 00b3eef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21896: 00b3ee88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21897: 00b3e48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21898: 00367a69 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21899: 006cb139 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21899: 006cb1a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21900: 002d9435 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21901: 00ae85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21902: 00a52e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21903: 007084c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21903: 00708529 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21904: 00b3d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21905: 00b3e0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21906: 00457d55 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21907: 00b3d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21908: 0071df21 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21908: 0071df89 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21909: 00af03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21910: 0070e29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21910: 0070e305 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21911: 00b3d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21912: 00a37328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21913: 00af15a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21914: 00b3f30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21915: 00ae2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21916: 00ae3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21917: 00b3d9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21918: 004bf9f1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21919: 00b3f164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21920: 00b3e6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21921: 00b3e6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21922: 004ef375 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21923: 0052c081 500 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21924: 0052bc7d 522 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21925: 007441bd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21925: 00744225 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21926: 00b3e47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21927: 00aec56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21928: 009c8ce8 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21929: 00470aa1 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21930: 00543309 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21931: 0073dfe5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21931: 0073e04d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21932: 00ae9c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21933: 005433e1 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21934: 00aeb4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21935: 00b3f8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21936: 00b3e9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21937: 00b3fb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21938: 00b3db0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21939: 00698871 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21939: 006988d9 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21940: 004d9add 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21941: 006f9b15 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21941: 006f9b7d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21942: 00543351 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21943: 0048b245 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21944: 00af2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21945: 002b8291 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21946: 005dea31 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21946: 005dea99 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21947: 0041b339 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21948: 00b3db42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21949: 00aefa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21950: 002a038d 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21951: 00468075 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21952: 005fdbbd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21952: 005fdc25 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21953: 003fb989 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21954: 00b3da0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21955: 00ae2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21956: 00af0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21957: 00aee914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21958: 00b3f030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21959: 005ebc39 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21960: 006cb215 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21959: 005ebca1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21960: 006cb27d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21961: 004ea075 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21962: 002be631 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21963: 00b3f118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21964: 00ae7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21965: 00af5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21966: 0073503d 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21966: 007350a5 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21967: 003fba61 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21968: 00aec9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21969: 00ae9110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21970: 00543399 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21971: 00ae8284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21972: 0074cfd9 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21973: 0072c5d5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21972: 0074d041 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21973: 0072c63d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21974: 00af9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21975: 00292989 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21976: 0038cf7d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21977: 00a37748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21978: 00b3ea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21979: 002a2fb1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21980: 00a37850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21981: 006f9095 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21981: 006f90fd 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21982: 00af3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21983: 008d0b50 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21983: 008d0bb8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21984: 00ae99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21985: 00af0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21986: 00628ef9 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21986: 00628f61 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21987: 00ae9dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21988: 00aee634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21989: 003fb9f5 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21990: 004edfe5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21991: 003cdbdd 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21992: 0043b679 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21993: 00722635 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21993: 0072269d 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21994: 0044231d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21995: 00ae74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21996: 00b3f0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21997: 00b3de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21998: 00b3efd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21999: 00af5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 22000: 00498c49 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ @@ -22007,57 +22007,57 @@ │ │ │ │ 22003: 00487ec5 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22004: 00aee8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 22005: 00269069 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22006: 00b3f3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 22007: 00b3d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22008: 003f1809 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 22009: 00b3e24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22010: 006b7e65 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22010: 006b7ecd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22011: 00b3e1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22012: 00ae7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22013: 00ae8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22014: 00af86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22015: 002ca031 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22016: 002c8ca1 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22017: 00aeaf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22018: 002f62c5 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22019: 00636a35 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22019: 00636a9d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22020: 00aef2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22021: 00a55f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22022: 00ae83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22023: 006fbb3d 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 22024: 005e2cf1 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22025: 006ab681 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22023: 006fbba5 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22024: 005e2d59 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22025: 006ab6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22026: 00aef114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22027: 00b3e9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22028: 00b3f794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22029: 002d9751 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 22030: 00aeb34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22031: 0055c241 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 22032: 00b3eb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22033: 00b3d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22034: 0062befd 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22034: 0062bf65 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22035: 00b3f1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22036: 00ae96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22037: 003287b9 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22038: 0055c239 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 22039: 00ae5d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 22040: 004482c9 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22041: 00b3eea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22042: 00b3de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22043: 00ae2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22044: 00a53864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 22045: 00af40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22046: 00733991 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22047: 006108e5 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22046: 007339f9 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22047: 0061094d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22048: 00ae68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22049: 00292809 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22050: 00527989 1600 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 22051: 004f62c9 10 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ - 22052: 00725f2d 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 22052: 00725f95 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 22053: 00ae92f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22054: 0050a891 4 FUNC GLOBAL DEFAULT 12 common_semi_sys_exit_is_extended │ │ │ │ 22055: 00ae33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22056: 00ae1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22057: 00af09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ 22058: 004d6b25 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22059: 00ae3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ @@ -22067,17 +22067,17 @@ │ │ │ │ 22063: 00aeebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22064: 00aecb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22065: 00b3f35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22066: 004990f5 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22067: 004ee9c5 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 22068: 00ae3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 22069: 0055c23d 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 22070: 0070c84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22070: 0070c8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 22071: 00b3f180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 22072: 006959a9 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22072: 00695a11 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22073: 00540e51 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 22074: 00a31e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 22075: 00b3e490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22076: 00439171 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22077: 00af9c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22078: 00a0fa10 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22079: 00a31fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ @@ -22092,19 +22092,19 @@ │ │ │ │ 22088: 009cfb5c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22089: 00aef5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22090: 00af2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 22091: 004c30ed 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22092: 0041dfa5 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22093: 00295fc9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 22094: 002dbde5 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 22095: 006abef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22095: 006abf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22096: 00b3dd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22097: 00b2db84 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22098: 00ae4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22099: 006f3b79 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22099: 006f3be1 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22100: 00af8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22101: 00a31f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 22102: 00540ee1 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 22103: 00369cf1 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22104: 0037f9dd 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22105: 00b400f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22106: 00b3f238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -22117,43 +22117,43 @@ │ │ │ │ 22113: 00b3f502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22114: 00531a09 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 22115: 00a0989c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22116: 002f3429 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22117: 00a4adb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 22118: 00aefb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22119: 00ae635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22120: 006da63d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22120: 006da6a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 22121: 00a4ad2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 22122: 00b3d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22123: 00b3d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22124: 0053e589 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 22125: 00b3f5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22126: 0050d2b9 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 22127: 00af31e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22128: 00af87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22129: 0053e661 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 22130: 00b3f036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22131: 00af8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22132: 00aeb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22133: 00a0b15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 22134: 0053e5d1 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 22135: 006c9025 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22136: 0072e84d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22135: 006c908d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22136: 0072e8b5 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22137: 00b3d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 22138: 00531a51 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 22139: 00631fc5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22139: 0063202d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22140: 00aeff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22141: 00aed418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22142: 00296f85 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22143: 005cf449 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22143: 005cf4b1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22144: 00b3f18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 22145: 00af5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22146: 00b3d1ce 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22147: 00a4aca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ - 22148: 0074d3bd 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 22148: 0074d425 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 22149: 00af7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22150: 00aeaf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 22151: 00ae2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22152: 00b3f922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22153: 00b3e5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22154: 00b3e850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_DSTATE │ │ │ │ 22155: 00af2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -22165,49 +22165,49 @@ │ │ │ │ 22161: 00b3e780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22162: 00ae2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22163: 002d2139 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22164: 00386141 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22165: 00aeff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22166: 002f119d 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 22167: 00a45aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 22168: 0063cb4d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22169: 006e0c75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22170: 00610905 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22168: 0063cbb5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22169: 006e0cdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22170: 0061096d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22171: 00a45920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 22172: 00af5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22173: 002d4e9d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22174: 00b3e1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22175: 00b3fb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 22176: 00a45a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 22177: 0049b1b5 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ 22178: 00b3de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 22179: 00b3f66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22180: 00aeaf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22181: 00b3e038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 22182: 004ef2a5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 22183: 00b3d9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22184: 00af1730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22185: 006ac725 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22185: 006ac78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 22186: 00445231 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 22187: 00ae27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22188: 00b3e8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 22189: 00ae3470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 22190: 00a056a8 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22191: 006bf499 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22191: 006bf501 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22192: 00b3e496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22193: 006ab375 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 22193: 006ab3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 22194: 00af8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22195: 00a459a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 22196: 00b3f218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 22197: 00b3ecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22198: 00b3fbd0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22199: 006c0ce1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22200: 00734459 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22201: 0074eecd 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 22202: 005fee25 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 22199: 006c0d49 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22200: 007344c1 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22201: 0074ef35 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22202: 005fee8d 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 22203: 00b3f820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22204: 00af0370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22205: 00af5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22206: 002c37f9 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 22207: 004d3c71 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22208: 00af3f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 22209: 00533dd1 422 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ @@ -22223,16 +22223,16 @@ │ │ │ │ 22219: 00af97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22220: 00366d4d 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22221: 00533f79 420 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 22222: 00b3dc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22223: 00b3e3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22224: 004dbab9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22225: 002f9855 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22226: 006bf4f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22227: 005e03b1 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22226: 006bf559 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22227: 005e0419 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 22228: 00b3fae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22229: 00ae7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22230: 00393121 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 22231: 00afa654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22232: 009cf7d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22233: 00af5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22234: 004ea141 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -22243,15 +22243,15 @@ │ │ │ │ 22239: 00b3ef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22240: 00af94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22241: 0053411d 416 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 22242: 004dc34d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22243: 002a6821 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22244: 0029eef1 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22245: 00b3f70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22246: 0087b1b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22246: 0087b21c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22247: 00a49364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 22248: 00417145 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 22249: 00a491d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 22250: 00b3ecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22251: 00467fa5 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22252: 00b3e066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22253: 00b3f92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ @@ -22259,116 +22259,116 @@ │ │ │ │ 22255: 00425d01 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22256: 00399541 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22257: 00447a65 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 22258: 00a492e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 22259: 00aeb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22260: 00b3f256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 22261: 004ebbb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 22262: 0073d059 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 22262: 0073d0c1 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 22263: 004ea88d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 22264: 006948c5 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 22264: 0069492d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 22265: 004a51b1 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 22266: 00b3ecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 22267: 00af9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 22268: 0038efc9 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 22269: 00b3ebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 22270: 0074b309 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 22270: 0074b371 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 22271: 00b3f7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 22272: 004ef515 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 22273: 00aef834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 22274: 00498be9 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 22275: 00b3eb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 22276: 00b3d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 22277: 00ae191c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 22278: 005e6245 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 22278: 005e62ad 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 22279: 00a08a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 22280: 00ae9cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 22281: 00a356cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 22282: 00b3d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 22283: 00ae34c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 22284: 00a4925c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 22285: 00425225 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 22286: 0044d519 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 22287: 00ae7ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 22288: 00b3ecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 22289: 00b3e132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 22290: 00b3f078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 22291: 00363c0d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 22292: 00a081ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 22293: 00619c25 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 22293: 00619c8d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 22294: 00b3f542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 22295: 006984d1 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 22295: 00698539 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 22296: 00b3d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 22297: 00b3e514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 22298: 006cc2dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 22298: 006cc345 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 22299: 00ae8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 22300: 00b3f7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 22301: 00ae76e4 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 22302: 006aa9d5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 22302: 006aaa3d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 22303: 002fca21 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 22304: 00a3a298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ 22305: 004d62f1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 22306: 0062aad9 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 22306: 0062ab41 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 22307: 00b3e670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 22308: 00a3a10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 22309: 00b3f7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 22310: 00493e71 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 22311: 00b3ef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 22312: 00aebdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 22313: 00a3a214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 22314: 006ceb11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 22314: 006ceb79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 22315: 00519cc9 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 22316: 005d3235 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 22317: 006dd345 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 22316: 005d329d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 22317: 006dd3ad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 22318: 00af61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 22319: 0072ce11 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 22319: 0072ce79 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 22320: 00ae5b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 22321: 00ae3250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 22322: 00b3ee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 22323: 004ed191 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 22324: 0043a3f1 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 22325: 006f02c1 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 22325: 006f0329 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 22326: 00ae5e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 22327: 00ae634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 22328: 00709555 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 22329: 006335e1 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 22328: 007095bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 22329: 00633649 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 22330: 004310cd 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 22331: 00b3d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 22332: 00b3d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 22333: 00b3f8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 22334: 0063b2a9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 22334: 0063b311 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 22335: 00af1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 22336: 0038b619 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 22337: 005fe681 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 22337: 005fe6e9 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 22338: 00b3e6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 22339: 00a3a190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 22340: 004f2695 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 22341: 002f570d 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 22342: 00a3fcd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 22343: 0063c9d1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 22343: 0063ca39 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 22344: 00ae2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 22345: 00531589 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 22346: 00449aa9 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 22347: 0040a2b9 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 22348: 00a3fb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 22349: 00af2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 22350: 004422e5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 22351: 00b3dd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 22352: 00aece28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 22353: 00b3ef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 22354: 005e3241 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 22354: 005e32a9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 22355: 005315d1 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 22356: 00a3fc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 22357: 00b3d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 22358: 0072929d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 22358: 00729305 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 22359: 00b3e6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 22360: 0047be99 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 22361: 002d4a41 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 22362: 004929f9 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 22363: 00743481 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 22363: 007434e9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 22364: 00b3d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 22365: 00ae3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 22366: 004d0459 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 22367: 00aed198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 22368: 00afa088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 22369: 0048b831 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 22370: 00af3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ @@ -22379,112 +22379,112 @@ │ │ │ │ 22375: 00531619 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 22376: 00b3ef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 22377: 00b3ee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 22378: 0042ec49 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 22379: 00a3b000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 22380: 005366e9 284 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 22381: 00ae3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 22382: 0060b1f5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 22383: 0073d741 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 22384: 00728ed9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 22382: 0060b25d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 22383: 0073d7a9 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 22384: 00728f41 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 22385: 00b3f6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 22386: 00b3eb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 22387: 00633225 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 22387: 0063328d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 22388: 002c8c45 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 22389: 004ed955 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 22390: 00536805 272 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 22391: 0072618d 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 22391: 007261f5 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 22392: 00a07e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 22393: 00b3f690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 22394: 006c7605 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 22394: 006c766d 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 22395: 00b3f3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 22396: 005eabe5 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 22396: 005eac4d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 22397: 00391f29 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 22398: 005595bd 252 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 22399: 00a3af7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 22400: 00af2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 22401: 005593fd 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 22402: 00aebcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 22403: 0045f2d1 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 22404: 00b3f8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 22405: 0051c309 92 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 22406: 004db1ed 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 22407: 00ae5d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 22408: 0071e5b9 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 22409: 0061619d 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 22410: 00706b2d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 22408: 0071e621 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 22409: 00616205 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 22410: 00706b95 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 22411: 00536915 308 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 22412: 00ae3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 22413: 00af2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 22414: 003983d9 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 22415: 00ae39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 22416: 00aec2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 22417: 00af31d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 22418: 00332b19 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 22419: 006d966d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 22419: 006d96d5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 22420: 004be601 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 22421: 00b3db16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 22422: 00af8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 22423: 00b3f622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 22424: 005594dd 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ 22425: 003f0a5d 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 22426: 0066aded 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 22427: 00606e89 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 22426: 0066ae55 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 22427: 00606ef1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 22428: 00b3d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 22429: 00392371 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 22430: 005cd339 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 22431: 00721769 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 22430: 005cd3a1 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 22431: 007217d1 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 22432: 00b3e5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 22433: 002a750d 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 22434: 0074a819 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 22435: 005eee35 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 22436: 006f1fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 22434: 0074a881 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 22435: 005eee9d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 22436: 006f204d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 22437: 00431539 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 22438: 004ec65d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 22439: 0071f8d9 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 22439: 0071f941 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 22440: 00b3fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 22441: 00b3df24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 22442: 00af4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 22443: 00aef124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 22444: 00b3f43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 22445: 00b3e312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 22446: 0049a249 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 22447: 004d7bd9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 22448: 00ae26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 22449: 004ef0d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 22450: 006ad9d9 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 22450: 006ada41 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 22451: 003cc349 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 22452: 00b3e2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 22453: 00531a99 226 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 22454: 00386e2d 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 22455: 00aebf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 22456: 002fecbd 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 22457: 00755c1d 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 22457: 00755c85 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 22458: 00531d4d 246 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 22459: 00b3e2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 22460: 005f5d2d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 22460: 005f5d95 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 22461: 00b3ee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 22462: 0045d889 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 22463: 004f4bb5 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 22464: 006b21f1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 22464: 006b2259 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 22465: 00531b7d 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 22466: 00a59050 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 22467: 00ae76d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 22468: 00b3f5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 22469: 005dbaa1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 22469: 005dbb09 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 22470: 00ae9f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 22471: 00af1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 22472: 004f4081 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 22473: 00af0160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 22474: 0044db59 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 22475: 009cf728 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 22476: 00a0c578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 22477: 0072dd15 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 22478: 005f29fd 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 22479: 0074ee0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 22477: 0072dd7d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 22478: 005f2a65 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 22479: 0074ee75 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 22480: 00b3d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 22481: 00b3e762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 22482: 00423529 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 22483: 0043a771 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 22484: 00b3dba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 22485: 004ede59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 22486: 002b3675 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -22495,309 +22495,309 @@ │ │ │ │ 22491: 00b3ee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 22492: 00b3d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 22493: 00b3ed86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 22494: 0038504d 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 22495: 00531c65 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 22496: 00b40118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 22497: 00ae2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 22498: 005cd641 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 22498: 005cd6a9 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 22499: 0042e6b5 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 22500: 00b3dc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 22501: 00283af9 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 22502: 00ae88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 22503: 00b3e2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 22504: 00ae28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 22505: 0044fab9 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 22506: 00ae9810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 22507: 004ee8c9 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 22508: 00aef8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 22509: 00b3ef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 22510: 005f5341 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 22510: 005f53a9 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 22511: 00af6d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 22512: 00740d2d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 22512: 00740d95 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 22513: 004ed5f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 22514: 0052ebbd 480 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 22515: 00ae24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 22516: 004db941 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 22517: 00b3f2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 22518: 0071265d 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 22518: 007126c5 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 22519: 00ae3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 22520: 002a20a1 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 22521: 006daee9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 22521: 006daf51 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 22522: 00b3f350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 22523: 00b3f5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 22524: 00af2f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 22525: 00b3dd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 22526: 00447739 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 22527: 00b3ea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 22528: 006bfef5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 22528: 006bff5d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 22529: 0029e0b5 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 22530: 006eac85 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 22530: 006eaced 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 22531: 0050c589 108 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 22532: 00b3fb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 22533: 004dc1d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 22534: 00b40138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 22535: 0061d479 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 22536: 005cf6c1 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 22535: 0061d4e1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 22536: 005cf729 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 22537: 00b3d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 22538: 00b3da46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 22539: 00b3e2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 22540: 006eba65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 22540: 006ebacd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 22541: 00b3e6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 22542: 006fef61 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 22542: 006fefc9 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 22543: 00af26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 22544: 006ffba9 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 22545: 006f72f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 22544: 006ffc11 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 22545: 006f735d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 22546: 00af3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 22547: 00aeceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 22548: 004be4dd 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 22549: 007200d9 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 22549: 00720141 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 22550: 00b3f7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 22551: 006ea4cd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 22551: 006ea535 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 22552: 004c190d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 22553: 00710651 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 22553: 007106b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 22554: 00aefea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 22555: 004d69f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22556: 00b3f0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22557: 00b3ea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22558: 00af1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22559: 004095e1 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 22560: 004d4c5d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22561: 00464231 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22562: 0070198d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22563: 006c1755 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22562: 007019f5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22563: 006c17bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22564: 00381e9d 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22565: 00b3eaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22566: 00486865 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22567: 00723145 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22567: 007231ad 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22568: 00b3dfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22569: 00b3f09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22570: 00ae9980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22571: 0066c595 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22572: 00632945 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22571: 0066c5fd 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22572: 006329ad 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22573: 0053dc5d 526 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22574: 00af7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22575: 006fa6e1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22576: 006dee69 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22575: 006fa749 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22576: 006deed1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22577: 00ae9800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 22578: 00b3f71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 22579: 0071dae5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22579: 0071db4d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22580: 0053e281 488 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22581: 00af82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22582: 00b3e682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 22583: 004beda1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22584: 00b3d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22585: 00a45dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22586: 009d0050 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22587: 0053de6d 522 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22588: 00aeba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22589: 00b3f82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22590: 0072c901 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22591: 006b1af9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22590: 0072c969 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22591: 006b1b61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22592: 00b3d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22593: 00aecc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22594: 00a45d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22595: 0028e0c1 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22596: 00b3dc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22597: 0063ef3d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22598: 008d0af0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22597: 0063efa5 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22598: 008d0b58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22599: 00aeca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22600: 0071f149 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22601: 0063a2b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22600: 0071f1b1 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22601: 0063a321 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22602: 00b3e1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22603: 0060ae99 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22603: 0060af01 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22604: 00b3f628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22605: 006cb205 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22606: 0066c729 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22605: 006cb26d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22606: 0066c791 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22607: 009c2954 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22608: 00af7248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22609: 006fe495 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22609: 006fe4fd 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 22610: 0038ba55 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 22611: 00af7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22612: 006e5fb1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22612: 006e6019 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22613: 00b3ecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22614: 00ae3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22615: 00b3dc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22616: 007135f9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22616: 00713661 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22617: 00b3e912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22618: 006bd4c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22618: 006bd52d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22619: 0053e079 518 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22620: 00492c2d 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22621: 00b3e648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22622: 00a45cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22623: 00b3df90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22624: 00afa344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22625: 00af7068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22626: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22627: 00b3df80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22628: 002f09e1 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22629: 0041fd6d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22630: 0042db89 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22631: 00b3f41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22632: 005cf271 224 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22632: 005cf2d9 224 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22633: 004def19 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22634: 00b3d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22635: 0063ad29 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22635: 0063ad91 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22636: 00aef3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22637: 00b3ed46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22638: 00b3eac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22639: 00657b89 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22640: 0074efb1 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22639: 00657bf1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22640: 0074f019 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22641: 00ae20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 22642: 00444fcd 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22643: 00ae1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22644: 00b3ebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22645: 003f1685 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22646: 006de3f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22646: 006de459 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 22647: 004e5d11 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22648: 005e4935 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22648: 005e499d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22649: 00b3e9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22650: 00b3f454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 22651: 00b3f14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22652: 00b3f132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22653: 0065e025 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22654: 007508fd 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22653: 0065e08d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22654: 00750965 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22655: 00492ac9 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22656: 00aecc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22657: 003cf43d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22658: 00416775 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22659: 00af52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22660: 00b3ee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22661: 00aec4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22662: 00b1bd6c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22663: 0047e559 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22664: 00452009 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22665: 00aecd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22666: 004e60bd 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22667: 00b3f34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22668: 002b4411 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22669: 006acf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22669: 006acffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22670: 00b3e9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22671: 0053fe49 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22672: 00b3ebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22673: 00af8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22674: 002830dd 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22675: 00ae7c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22676: 0053ff21 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22677: 00548351 326 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22678: 0038d2dd 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22679: 004c10d1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22680: 0053fe91 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22681: 00b3f06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22682: 00af6a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22683: 00548101 296 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22684: 00617755 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22685: 0060fc35 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22684: 006177bd 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22685: 0060fc9d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22686: 00af3c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22687: 00b3e6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22688: 005f9f79 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22688: 005f9fe1 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22689: 00b3eb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22690: 00b3e36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22691: 00b3d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22692: 0045e539 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22693: 007272d5 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22693: 0072733d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22694: 004e9de9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22695: 005ebead 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22695: 005ebf15 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22696: 0042dee1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22697: 00542589 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22698: 00542661 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22699: 00b3d4b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22700: 00328779 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22701: 0071e1d1 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22701: 0071e239 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22702: 0053fed9 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22703: 00b3de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22704: 0061efa5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22704: 0061f00d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22705: 00ae7e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22706: 00a0049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22707: 00548229 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22708: 005425d1 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22709: 00b3ee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22710: 00b3dffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22711: 009cf214 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22712: 00af8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22713: 004eb069 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22714: 00492231 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22715: 00296841 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22716: 00b3e404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22717: 00b3fb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22718: 00b3db1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22719: 005cfb99 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22719: 005cfc01 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22720: 00b3e026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22721: 00b3f62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22722: 004c1c9d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22723: 00b3f2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22724: 002c9d51 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22725: 00aeacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22726: 00b3eee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22727: 00542619 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22728: 004def95 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22729: 00aed338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22730: 00b3ec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22731: 00b3f5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22732: 004d06a9 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22733: 0062ae35 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22733: 0062ae9d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22734: 00519c49 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22735: 00af5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22736: 00b3e922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22737: 002ca075 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22738: 006363d1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22738: 00636439 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22739: 00b3d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22740: 00a07cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22741: 006c98e9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22741: 006c9951 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22742: 00b3dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22743: 00691861 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22743: 006918c9 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22744: 00b3d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22745: 00a33b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22746: 0051a629 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ 22747: 004c1b15 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22748: 00ae61bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22749: 0073ae99 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22749: 0073af01 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22750: 004ebe5d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22751: 00615da9 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22752: 006d9381 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22753: 007306cd 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22754: 006b5f3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22751: 00615e11 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22752: 006d93e9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22753: 00730735 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22754: 006b5fa5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22755: 00b3d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22756: 00b3d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22757: 00b3daa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22758: 00b3f066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22759: 00af53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22760: 00af8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22761: 004f591d 256 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22762: 00ae9180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22763: 003cca19 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22764: 00629d35 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22764: 00629d9d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22765: 002c1715 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22766: 004eaeb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22767: 004e5b81 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22768: 00299509 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22769: 005e6c51 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22769: 005e6cb9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22770: 005196bd 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ 22771: 002d0b55 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22772: 006d4b29 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22772: 006d4b91 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22773: 00ae9e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 22774: 006f26b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22774: 006f2719 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22775: 00af8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22776: 00ae7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22777: 00af3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22778: 00a0c2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22779: 00b3f0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22780: 00ae6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22781: 00434101 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22782: 003924b5 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22783: 004a7441 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22784: 00a3254c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22785: 00b3e67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22786: 006eb4d5 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22786: 006eb53d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22787: 00ae27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22788: 00af52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22789: 00ae8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22790: 00aebe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22791: 0063a109 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22792: 005e50d5 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22791: 0063a171 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22792: 005e513d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22793: 00af5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22794: 00af3d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22795: 00b3fb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22796: 00a5375c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22797: 00b3f5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 22798: 00af3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22799: 004d5ee1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ @@ -22807,260 +22807,260 @@ │ │ │ │ 22803: 00a5354c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22804: 00b3ebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22805: 00af9be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22806: 00411ef1 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22807: 00a517e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22808: 00af8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22809: 00a324c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22810: 006f4761 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22810: 006f47c9 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22811: 00464b5d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22812: 00b3efb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22813: 004b9a45 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22814: 00b3df16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22815: 00b3de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22816: 00b3de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22817: 00298371 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22818: 00a51764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22819: 00748a4d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22819: 00748ab5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22820: 00492681 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22821: 008e477c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22821: 008e47e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22822: 0038cde1 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22823: 0071ea41 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22823: 0071eaa9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22824: 00af9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22825: 0070dbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22825: 0070dc39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22826: 004dfea9 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22827: 00ae1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22828: 00546c85 308 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22829: 00aebecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22830: 00b3d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22831: 00aee3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22832: 00af81d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22833: 00aeeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22834: 00af04d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22835: 00af7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22836: 008d0a18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22836: 008d0a80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22837: 00546a49 286 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ 22838: 004c14c9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22839: 00a516e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22840: 00b3df1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22841: 00612ce1 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22841: 00612d49 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22842: 00af73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22843: 0043f951 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22844: 00b3f31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22845: 00488459 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22846: 004ed87d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22847: 0038b131 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22848: 006fbd35 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22849: 007284ad 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22848: 006fbd9d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22849: 00728515 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22850: 00b3ed3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22851: 00a34bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22852: 00713001 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22852: 00713069 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22853: 00a3b210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22854: 00afa4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22855: 00546b69 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22856: 0073df51 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22856: 0073dfb9 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22857: 00ae2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22858: 0046d7e5 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22859: 006af205 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22859: 006af26d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22860: 00b3de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22861: 006c92f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22861: 006c935d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22862: 00af7048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22863: 00af09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22864: 00aeadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22865: 006dbb59 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22865: 006dbbc1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22866: 00a3b318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22867: 00541289 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22868: 0041ada5 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22869: 00b3e362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22870: 00430369 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22871: 00487d7d 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22872: 00b3e348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22873: 00aed1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22874: 00b3d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22875: 00556499 258 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22876: 00b3ed80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22877: 00556791 274 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22878: 005412d1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22879: 00b3f968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22880: 0074a145 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22880: 0074a1ad 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22881: 00ae624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22882: 0055659d 252 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22883: 00a35120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22884: 003676f5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22885: 00ae5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22886: 004be55d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22887: 00b3e122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22888: 003a02d9 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22889: 004df015 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22890: 00a3b294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22891: 002d0ed9 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22892: 00878dec 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22892: 00878e54 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22893: 00b3f91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22894: 00b3eaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22895: 00ae83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22896: 006db9a1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22896: 006dba09 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22897: 00541319 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22898: 00b3d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22899: 00b3f560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22900: 00b3d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22901: 00b3fb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22902: 00697b31 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22902: 00697b99 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22903: 004e2ca5 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22904: 005dd6d5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22904: 005dd73d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22905: 003fb06d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22906: 00556699 248 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22907: 0074f595 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22907: 0074f5fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22908: 00ae665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22909: 00707551 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22909: 007075b9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22910: 00afa2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22911: 0073c3d1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22911: 0073c439 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22912: 00af0800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22913: 00298935 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22914: 00741345 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22914: 007413ad 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22915: 00af1490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22916: 00543d21 304 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22917: 00af5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22918: 002d9759 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22919: 005b0ce9 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22919: 005b0d51 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22920: 00543ae9 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22921: 00b3decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22922: 0044de99 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22923: 00b3e6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22924: 00722e19 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22924: 00722e81 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22925: 004f9065 180 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22926: 00af74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22927: 00ae8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22928: 00af6ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22929: 00b3da24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22930: 00b3edcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22931: 005eef81 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22932: 005f8aa9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22931: 005eefe9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22932: 005f8b11 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22933: 004f3b25 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22934: 005dba95 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22934: 005dbafd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22935: 002d63fd 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22936: 006a7c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22936: 006a7c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22937: 00543c05 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22938: 004803e5 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22939: 00b3ed34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22940: 00af81f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22941: 00af71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22942: 00b3fa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22943: 0074abb9 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22944: 00731459 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22943: 0074ac21 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22944: 007314c1 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22945: 00b3e0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22946: 007094a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22946: 00709509 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22947: 004eaa0d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22948: 004cb759 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22949: 00b3eef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22950: 00aefee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22951: 00af4580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22952: 004615d9 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22953: 0048da79 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22954: 0063d68d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22954: 0063d6f5 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22955: 00b3f5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22956: 003cdde9 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22957: 004ee219 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22958: 00b3f7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22959: 00b3f3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22960: 00ae3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22961: 006f0f6d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22961: 006f0fd5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22962: 00af18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22963: 00b3f776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22964: 00540d79 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22965: 00b3eb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22966: 00af6124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22967: 0063b001 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22967: 0063b069 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22968: 00426371 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22969: 00afa634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22970: 00b3fb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22971: 008e4778 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22972: 0061de11 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22971: 008e47e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22972: 0061de79 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22973: 0047b085 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22974: 00540dc1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22975: 00b3dcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22976: 00af9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22977: 00b3e9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22978: 006b3db1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22978: 006b3e19 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22979: 00aecce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22980: 00aefa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22981: 002f1211 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22982: 00b3d9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22983: 00af9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22984: 00b3f05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22985: 00b3f570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22986: 00b3e6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22987: 00b3f222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22988: 00a0c5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22989: 00ae4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22990: 00464919 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22991: 00aed608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22992: 00b3f89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22993: 0074a5cd 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22993: 0074a635 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22994: 004ec4c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22995: 0069537d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22995: 006953e5 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22996: 00af2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22997: 00a41594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22998: 002d4d01 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22999: 00540e09 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 23000: 00b3d9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23001: 00a41408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 23002: 00388591 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23003: 004d9a65 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 23004: 00ae9a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23005: 0071ce7d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23005: 0071cee5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23006: 00469c3d 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23007: 002946a9 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23008: 00b3f692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23009: 00a41510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 23010: 00466e51 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23011: 004a9261 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23012: 006d9af5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23012: 006d9b5d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23013: 00af80ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23014: 00ae91a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23015: 00732625 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23015: 0073268d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23016: 00b3d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23017: 00ae4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23018: 00aef204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23019: 00aee424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23020: 00b3e58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23021: 00ae2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23022: 00af05c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23023: 0032f3d5 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23024: 00b3d454 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23025: 0063ac45 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23025: 0063acad 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23026: 009b9e48 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23027: 004ec949 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23028: 00af65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23029: 00457f69 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 23030: 00a4148c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 23031: 006146a5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23031: 0061470d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 23032: 00a49784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 23033: 0072e83d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23033: 0072e8a5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23034: 00b3f2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23035: 009cd310 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23036: 00af93ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 23037: 00a495f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ 23038: 004c1d25 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23039: 006ae731 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23039: 006ae799 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23040: 00ae86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23041: 0052ce55 486 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 23042: 0029f025 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23043: 00709d99 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23044: 005dc529 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23043: 00709e01 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23044: 005dc591 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23045: 00a49700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 23046: 00aeb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23047: 002f4d05 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23048: 006ff77d 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23048: 006ff7e5 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 23049: 004e9231 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23050: 005aaaa1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23050: 005aab09 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23051: 00aece58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23052: 006beacd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23052: 006beb35 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23053: 00b3d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23054: 00748119 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23055: 007124b9 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23054: 00748181 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23055: 00712521 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23056: 00ae41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23057: 00af6f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 23058: 00aee3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23059: 00b3f01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23060: 00346439 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23061: 00ae612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 23062: 004a4821 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -23076,162 +23076,162 @@ │ │ │ │ 23072: 00b3fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23073: 00b3dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 23074: 004bf1bd 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23075: 00a4967c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 23076: 00b3d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23077: 00aeb92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 23078: 00b3f5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 23079: 005f88dd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23079: 005f8945 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23080: 002d9755 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23081: 00b3efc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23082: 00b3d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23083: 00b3e420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23084: 005e3121 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23084: 005e3189 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23085: 00b3fd74 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23086: 0070e3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23086: 0070e431 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23087: 0036b4cd 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23088: 004d9bf9 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23089: 0047f1f5 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23090: 00af9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23091: 006d7da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23091: 006d7e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23092: 00b3e0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23093: 00ae2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23094: 007067a9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23094: 00706811 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23095: 00b3e50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23096: 0071f0bd 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23097: 008e475c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23096: 0071f125 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23097: 008e47c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23098: 002a1ab1 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 23099: 00af1790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23100: 00b3f1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23101: 00a47708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 23102: 00aeb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23103: 002a1479 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23104: 0066fcbd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23104: 0066fd25 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23105: 0045f23d 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23106: 00b1bd7c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23107: 00af76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 23108: 00b3e63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23109: 00af51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23110: 006c7c39 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23110: 006c7ca1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23111: 002bec75 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23112: 006bda49 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23113: 007451c9 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23112: 006bdab1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23113: 00745231 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23114: 00b3d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23115: 0044f9fd 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23116: 00ae2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23117: 00af8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23118: 008e4744 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23118: 008e47ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23119: 00a3509c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 23120: 00ae94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23121: 00aeaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23122: 002fb111 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23123: 00af0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23124: 006ba4b1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23125: 008d0b08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23124: 006ba519 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23125: 008d0b70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23126: 00af3018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23127: 00a47684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 23128: 00ae1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23129: 002937b1 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23130: 00b3f302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23131: 00b3fb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23132: 00af27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23133: 005e31a1 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23134: 007132f5 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23135: 006a13d9 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23133: 005e3209 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23134: 0071335d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23135: 006a1441 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23136: 00b3f608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 23137: 0071cda1 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23137: 0071ce09 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 23138: 00b3e8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 23139: 006fb66d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23139: 006fb6d5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23140: 00ae9b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23141: 00b3ddca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23142: 00ae5e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23143: 00a01130 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23144: 00b3e6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23145: 00af6c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23146: 00af24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23147: 00ae81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23148: 006b9789 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23148: 006b97f1 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 23149: 00444e15 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23150: 00530d19 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 23151: 00b3d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23152: 00a5bce0 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23153: 00af3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 23154: 004be5d9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23155: 00b3e25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23156: 00b3f972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23157: 0061580d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23157: 00615875 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23158: 00410171 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23159: 00b3e676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23160: 00530d61 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 23161: 009d08ac 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23162: 00b3f042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23163: 00af7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23164: 00af8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23165: 00ae5dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23166: 003865d5 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23167: 006b8dc5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23167: 006b8e2d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23168: 00b3d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23169: 00a537e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 23170: 00b400da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23171: 0048d61d 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23172: 00469d0d 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23173: 00669ee5 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23173: 00669f4d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 23174: 0053f1e9 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 23175: 00743d95 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23176: 0066aaf5 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23175: 00743dfd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23176: 0066ab5d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 23177: 0053f2c1 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ 23178: 0040b2d5 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 23179: 005f97b9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23179: 005f9821 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 23180: 004bdbfd 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23181: 00728e75 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23181: 00728edd 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23182: 00ae74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 23183: 004a884d 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23184: 0037efd5 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23185: 00345b69 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23186: 006bbc75 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23186: 006bbcdd 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23187: 00b3f9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 23188: 0053f231 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 23189: 006188fd 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23189: 00618965 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23190: 00b3e03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23191: 00530da9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 23192: 006aec95 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23192: 006aecfd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23193: 0040aadd 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 23194: 00b3d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 23195: 0074d189 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 23195: 0074d1f1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 23196: 00af2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23197: 00b3daf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23198: 0063a06d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23198: 0063a0d5 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23199: 00afa3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 23200: 004ea061 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23201: 00a51e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 23202: 002be421 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 23203: 0053f279 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 23204: 005cd3dd 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23204: 005cd445 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23205: 00b3e55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23206: 00b3e09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23207: 00b3dc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23208: 00ae6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23209: 00b3f0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23210: 00aefa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23211: 00af9964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23212: 00450105 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 23213: 004735bd 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23214: 006ff039 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23214: 006ff0a1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23215: 00b3e52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23216: 006b7355 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23216: 006b73bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 23217: 004c25b1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23218: 00b3f5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 23219: 00509841 208 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ 23220: 0043a93d 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 23221: 00b3f452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23222: 002bfb19 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23223: 00b3f816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23224: 00b400e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23225: 00b3ecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23226: 00839bf0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23226: 00839c58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23227: 009d6e80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23228: 00b3d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23229: 00aed1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23230: 00b3e262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23231: 00aeedd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23232: 0041b161 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23233: 00aef484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -23240,68 +23240,68 @@ │ │ │ │ 23236: 00af30c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23237: 0055b759 542 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 23238: 00455b81 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23239: 002b42a9 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 23240: 00afa3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23241: 00b3e3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 23242: 0055bd65 508 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 23243: 00737d25 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23243: 00737d8d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 23244: 00aeec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23245: 00af2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 23246: 006dcfd9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 23246: 006dd041 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 23247: 0055b979 498 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 23248: 00b3f758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23249: 00b3eec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23250: 00728631 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23250: 00728699 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23251: 00b3de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23252: 00ae8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23253: 00612ba9 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23253: 00612c11 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23254: 0031d8a5 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23255: 00b3e710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 23256: 0043e52d 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23257: 0073ad01 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23257: 0073ad69 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23258: 00ae8344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23259: 00b3e798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23260: 006d40e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23260: 006d4149 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23261: 00af3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23262: 0074ccd9 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23262: 0074cd41 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 23263: 004eb149 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 23264: 00af5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 23265: 0029c8e1 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 23266: 00b3d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 23267: 006cb651 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 23267: 006cb6b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 23268: 004f3dd1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 23269: 00b3f58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 23270: 00ae3b98 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 23271: 00af2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 23272: 00ae4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 23273: 003832b1 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 23274: 00b3df5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 23275: 0055bb6d 502 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 23276: 0070dfcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 23277: 0071d855 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 23276: 0070e035 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 23277: 0071d8bd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 23278: 00b3e5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 23279: 00ae9780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 23280: 00b3d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 23281: 0045ea95 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 23282: 00706501 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 23282: 00706569 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 23283: 00471b9d 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 23284: 006d7931 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 23285: 00699c69 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 23286: 006f3d19 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 23287: 0070ad79 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 23284: 006d7999 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 23285: 00699cd1 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 23286: 006f3d81 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 23287: 0070ade1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 23288: 00b3f81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 23289: 00b3f3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 23290: 006987f1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 23291: 0073dd11 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 23290: 00698859 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 23291: 0073dd79 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 23292: 00ae80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 23293: 00b3e142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 23294: 0071d86d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 23294: 0071d8d5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 23295: 00af7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 23296: 00739301 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 23296: 00739369 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 23297: 00b3db1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 23298: 00b3e084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 23299: 00ae5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 23300: 009ba584 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 23301: 00af1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 23302: 00b3ddd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 23303: 00aebffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ @@ -23313,150 +23313,150 @@ │ │ │ │ 23309: 00b3f518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 23310: 00af2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 23311: 004cac61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 23312: 0046ac11 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 23313: 00ae7fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 23314: 00af6d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 23315: 00a49910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ - 23316: 006ab5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 23316: 006ab635 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 23317: 00b2d920 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 23318: 00af9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 23319: 0038abb1 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 23320: 00a36854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 23321: 00b3dcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 23322: 004c1d81 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 23323: 0037f045 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 23324: 006d7fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 23324: 006d8029 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 23325: 00b3e11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 23326: 00634109 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 23327: 006fd095 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 23326: 00634171 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 23327: 006fd0fd 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 23328: 004f6f41 96 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 23329: 00b3e7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 23330: 00b3e320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 23331: 00296d4d 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 23332: 00ae44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 23333: 00b3f78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 23334: 0062a7ed 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 23334: 0062a855 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 23335: 00ae1668 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 23336: 00a333bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 23337: 00ae8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 23338: 006bd055 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 23338: 006bd0bd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 23339: 004c587d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 23340: 006ab735 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 23340: 006ab79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 23341: 00ae72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 23342: 0073aa55 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 23342: 0073aabd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 23343: 004424c5 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 23344: 005c974d 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 23344: 005c97b5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 23345: 00a4988c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 23346: 00a56b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 23347: 00b3e8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 23348: 0055d955 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 23349: 00a334c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 23350: 00616221 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 23350: 00616289 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 23351: 00b3ef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 23352: 00af6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 23353: 00b3d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 23354: 00b3f2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 23355: 00b3da40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 23356: 006d4525 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 23356: 006d458d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 23357: 00418f89 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 23358: 00aefce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 23359: 00af5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 23360: 006db849 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 23360: 006db8b1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 23361: 00a31868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 23362: 00283439 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 23363: 00b3f86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 23364: 00b3fa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 23365: 00b3e4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 23366: 006d77c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 23366: 006d7831 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 23367: 00a42698 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 23368: 004f36f1 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 23369: 00737539 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 23369: 007375a1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 23370: 00b3eec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 23371: 00b4007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 23372: 005ddcf1 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 23372: 005ddd59 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 23373: 00aedbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 23374: 004a6ab1 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 23375: 00aeb9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 23376: 00299219 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 23377: 00a427a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 23378: 005e78c1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 23378: 005e7929 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 23379: 00aed648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 23380: 00a33440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 23381: 0073a9a5 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 23381: 0073aa0d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 23382: 00b3e4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 23383: 006416b9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 23383: 00641721 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 23384: 00b3f8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 23385: 00af9f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 23386: 00ae9690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 23387: 003e678d 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 23388: 0085a518 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 23388: 0085a580 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 23389: 002a0369 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 23390: 0085a3d0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 23390: 0085a438 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 23391: 002a6a25 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 23392: 005a3589 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 23393: 005e6569 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 23392: 005a35f1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 23393: 005e65d1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 23394: 00b3f2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 23395: 0085a288 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 23395: 0085a2f0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 23396: 00b1c040 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 23397: 00ae81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 23398: 005a3661 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 23398: 005a36c9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 23399: 00b3ed58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 23400: 00a4b14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 23401: 00702601 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 23401: 00702669 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 23402: 00a4271c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 23403: 00a4afc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 23404: 003b1839 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 23405: 00aee994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 23406: 00aed738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 23407: 0074a999 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 23408: 005a35d1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 23409: 005eb2ed 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 23407: 0074aa01 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 23408: 005a3639 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 23409: 005eb355 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 23410: 00a4b0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 23411: 00af5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 23412: 00af3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 23413: 00aecaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 23414: 0045ddf9 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 23415: 004cba89 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 23416: 0061dd65 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 23416: 0061ddcd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 23417: 00b3f878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 23418: 00b3e7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 23419: 00b3fb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 23420: 00b3f16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 23421: 00703fb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 23421: 0070401d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 23422: 002d177d 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 23423: 00af5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 23424: 00388a31 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 23425: 00700835 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 23425: 0070089d 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 23426: 00b3d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 23427: 006abc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 23427: 006abcc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 23428: 002a36e5 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 23429: 005a3619 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 23429: 005a3681 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 23430: 00a4b044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 23431: 005e037d 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 23431: 005e03e5 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 23432: 0046d725 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 23433: 0049922d 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 23434: 006d8c05 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 23434: 006d8c6d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 23435: 00af9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 23436: 00b3e49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 23437: 00610241 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 23437: 006102a9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 23438: 0038343d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 23439: 00ae600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 23440: 003850b5 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 23441: 00ae9640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 23442: 0044ff8d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 23443: 00ae91b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 23444: 00af1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 23445: 00af80c8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 23446: 00519c09 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 23447: 00ae8244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 23448: 00aed4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 23449: 00747275 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 23449: 007472dd 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 23450: 00a355c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 23451: 00743701 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 23451: 00743769 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 23452: 00ae9720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 23453: 00b400f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 23454: 002d976d 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 23455: 0051a5f9 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 23456: 00a482e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 23457: 00af5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 23458: 00aef1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -23469,148 +23469,148 @@ │ │ │ │ 23465: 00b3e898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 23466: 00b3ebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 23467: 002a54a5 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 23468: 00a48260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 23469: 00ae8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 23470: 00afa564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 23471: 0051969d 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 23472: 006f1eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 23472: 006f1f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 23473: 00b3fb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 23474: 006beed1 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 23474: 006bef39 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 23475: 00ae4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 23476: 00a4c358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 23477: 005e63d9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 23478: 00739ed9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 23479: 00614fd1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 23477: 005e6441 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 23478: 00739f41 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 23479: 00615039 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 23480: 003567a5 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 23481: 0047f3dd 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 23482: 006101c5 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 23482: 0061022d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 23483: 00ae5bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 23484: 0044eb5d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 23485: 00636561 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 23485: 006365c9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 23486: 00b3e388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 23487: 00b3e578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 23488: 00a0fc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 23489: 00aed568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 23490: 00320461 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 23491: 00b3f89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 23492: 006dd16d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 23493: 0070b405 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 23492: 006dd1d5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 23493: 0070b46d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 23494: 004d7aa1 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 23495: 0046cbe1 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 23496: 00a481dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 23497: 006c8e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 23498: 006b26c5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 23499: 005deaf5 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 23497: 006c8ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 23498: 006b272d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 23499: 005deb5d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 23500: 00345cb9 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 23501: 00a4c2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 23502: 00aed288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 23503: 00aef574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 23504: 00aeb97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 23505: 00ae5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 23506: 00631cad 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 23507: 006d9eb1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 23508: 0061594d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 23506: 00631d15 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 23507: 006d9f19 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 23508: 006159b5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 23509: 00b3e5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 23510: 00b3e64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 23511: 005f4239 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 23511: 005f42a1 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 23512: 0043b3fd 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 23513: 00b3e198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 23514: 00ae9150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 23515: 004bf055 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 23516: 004b9149 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 23517: 00b3d4b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 23518: 0087b200 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 23519: 006c63ed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 23520: 006a882d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 23518: 0087b268 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 23519: 006c6455 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 23520: 006a8895 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 23521: 00b3dcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 23522: 00b3f348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 23523: 0087b1f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 23524: 00666741 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 23523: 0087b260 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 23524: 006667a9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 23525: 00af0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 23526: 00a592ec 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 23527: 006acb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 23528: 0087b1f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 23527: 006acbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 23528: 0087b258 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 23529: 00b3f9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 23530: 00b3e46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 23531: 00b3ebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 23532: 005db0f9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 23532: 005db161 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 23533: 00ae7c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 23534: 00aeb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 23535: 00b3ef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 23536: 004de6c1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 23537: 006a2ccd 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 23537: 006a2d35 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 23538: 00af4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 23539: 00af09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 23540: 00b3dba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 23541: 00b3dd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 23542: 00392985 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 23543: 002a101d 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 23544: 004ee6e5 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 23545: 00b3f0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 23546: 00388b99 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 23547: 00ae81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 23548: 00b3e47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 23549: 00b3d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 23550: 0066fe51 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 23550: 0066feb9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 23551: 00a0c680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 23552: 007325f1 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 23552: 00732659 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 23553: 003fb0c9 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 23554: 0051a90d 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 23555: 006f3821 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 23556: 006d9ded 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 23555: 006f3889 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 23556: 006d9e55 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 23557: 00b3ecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 23558: 002c09c5 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 23559: 00659f89 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 23559: 00659ff1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 23560: 00b3faac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 23561: 00b40058 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 23562: 0051a791 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 23563: 00b3e91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 23564: 006d71e5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 23564: 006d724d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 23565: 004a52e5 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 23566: 004243f1 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 23567: 00700ef9 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 23567: 00700f61 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 23568: 0043ccc1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 23569: 00b3d9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 23570: 00b3ebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 23571: 002c8b45 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 23572: 0051a841 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 23573: 00b3f188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 23574: 00b3e19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 23575: 0042e5dd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 23576: 0051a6f1 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ 23577: 004e92e9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 23578: 00b3e5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 23579: 00b3eacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 23580: 00b3f910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 23581: 00391e5d 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23582: 00612e4d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23582: 00612eb5 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23583: 00aec29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23584: 00af755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23585: 00aec9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23586: 00b3e68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23587: 00447fa5 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 23588: 00b3e1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23589: 00b3d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23590: 002d5e59 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23591: 00b3df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 23592: 004ec361 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23593: 00af91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23594: 00b3f966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23595: 0070ce59 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23595: 0070cec1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23596: 00b3f100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23597: 00a003e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23598: 002a01c9 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23599: 00b3d452 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23600: 00aecc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23601: 00aeb74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23602: 006bd00d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23602: 006bd075 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 23603: 00442341 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23604: 005473ad 314 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23605: 006cf7f9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23605: 006cf861 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23606: 00a47918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23607: 002da179 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 23608: 00ae7058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23609: 00aecf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23610: 00b3f754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23611: 00b3de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23612: 00af7620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ @@ -23622,16 +23622,16 @@ │ │ │ │ 23618: 00af8280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23619: 00b3ea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23620: 004de741 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23621: 00a0ee34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23622: 00541a3d 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23623: 00a56aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23624: 00a4d03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23625: 00752d7d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23626: 006abbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23625: 00752de5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23626: 006abc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23627: 0054189d 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23628: 0048bbc9 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23629: 004a3e31 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23630: 005474e9 336 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ 23631: 00476ae5 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23632: 00a47894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23633: 00b3d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ @@ -23640,322 +23640,322 @@ │ │ │ │ 23636: 00b3f002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23637: 00ae8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23638: 00b3e8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 23639: 00ae32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23640: 00af5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23641: 00300d69 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23642: 00af4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23643: 0062a3fd 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23643: 0062a465 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23644: 00b3ec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23645: 00aece98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23646: 0042ebc9 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 23647: 004a80e5 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23648: 00723015 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23649: 006cccfd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23648: 0072307d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23649: 006ccd65 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23650: 00b3f8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23651: 006d1ce1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23651: 006d1d49 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23652: 00b3e970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23653: 003cc921 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23654: 00a4cfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23655: 002c9ff5 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23656: 0054196d 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23657: 00ae7694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23658: 003cf88d 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23659: 004f3d11 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23660: 00af05e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 23661: 004ecca5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23662: 00b3daea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23663: 002a0285 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 23664: 004c2359 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23665: 006ed97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23666: 006b44f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23665: 006ed9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23666: 006b4559 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23667: 00290851 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23668: 00af1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23669: 00aebbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23670: 006d5829 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23670: 006d5891 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 23671: 004a8781 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23672: 00aebd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23673: 007527a1 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23673: 00752809 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23674: 00af4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23675: 00af7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23676: 003f1791 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23677: 006bf179 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23677: 006bf1e1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23678: 00b3e5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23679: 004a63d5 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23680: 0046d671 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23681: 00aebbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 23682: 004c1281 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23683: 00af69c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23684: 00aea9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23685: 004a4851 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23686: 00a51d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23687: 00a0caa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 23688: 00347d15 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23689: 00b3f47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23690: 006eb89d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23690: 006eb905 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23691: 0043161d 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23692: 00519999 70 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23693: 00a51fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23694: 00aea1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23695: 00b3dc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23696: 00b3dc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23697: 00a4dd20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23698: 00519fa5 166 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23699: 0062a865 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23699: 0062a8cd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23700: 00aed6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23701: 006967d9 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23701: 00696841 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23702: 00a4de28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23703: 00b3e930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23704: 00aeb2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23705: 00734275 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23705: 007342dd 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23706: 003f4ff9 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23707: 00b3d990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23708: 00666ec9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23708: 00666f31 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23709: 00525f49 1596 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23710: 00b3ee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23711: 00b3da52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23712: 0060fac1 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23712: 0060fb29 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23713: 00af5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23714: 003b1835 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23715: 00a0fb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23716: 00b3dcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23717: 005192d5 114 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23718: 0031e351 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23719: 0075140d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23720: 005db135 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23719: 00751475 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23720: 005db19d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23721: 00350291 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23722: 006f4205 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23723: 005f9ef5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23722: 006f426d 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23723: 005f9f5d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23724: 00afa0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23725: 00b3dcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23726: 0091c234 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23727: 00a4dda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23728: 0050f559 24 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23729: 00b3dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23730: 00508c5d 16 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23731: 00ae2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23732: 00b3e4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23733: 00af34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23734: 00744e79 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23735: 007446e9 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23734: 00744ee1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23735: 00744751 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23736: 00ae28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23737: 00ae7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23738: 002d91a5 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23739: 00493181 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23740: 00aeb4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23741: 00b3f15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23742: 00b3e952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23743: 00744bcd 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23744: 006f0a99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23743: 00744c35 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23744: 006f0b01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23745: 00b3e9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23746: 00ae4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23747: 0074e6b9 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23748: 00707645 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23747: 0074e721 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23748: 007076ad 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23749: 00ae53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23750: 0064bb0d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23751: 005f086d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23750: 0064bb75 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23751: 005f08d5 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23752: 00af1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23753: 005eba0d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23753: 005eba75 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23754: 0044c91d 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23755: 003f554d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23756: 003ff959 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23757: 006fa141 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23757: 006fa1a9 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23758: 004eec81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23759: 004ed2f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23760: 0047b501 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23761: 005deeed 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 23762: 006f7779 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23761: 005def55 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23762: 006f77e1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ 23763: 00539425 484 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23764: 006d53d9 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23764: 006d5441 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23765: 004de875 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23766: 00ae5d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23767: 00ae8334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23768: 005399f9 508 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23769: 00ae8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23770: 005eca01 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23770: 005eca69 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23771: 004de7c5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23772: 004ed48d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23773: 00539609 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23774: 00af3ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23775: 00b3da10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23776: 002f9a1d 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23777: 005c0685 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23778: 006afad5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23777: 005c06ed 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23778: 006afb3d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23779: 00ae5e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23780: 00b3e30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23781: 00aecde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23782: 00af08d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23783: 00487e59 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23784: 006f79b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23784: 006f7a19 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23785: 00af1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23786: 00424d69 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23787: 00531229 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23788: 00539801 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23789: 00af7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23790: 0074d081 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23790: 0074d0e9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23791: 00b3f2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23792: 0038cdb9 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23793: 00aefda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23794: 0046d549 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23795: 00531271 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23796: 00ae9d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23797: 00ae3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23798: 00aed974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23799: 00706aa9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23799: 00706b11 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23800: 004422c1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23801: 00b3ed96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23802: 00b3d9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23803: 002f235d 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23804: 00af1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23805: 00442339 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23806: 00449b8d 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23807: 0042eea5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23808: 0071f92d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23808: 0071f995 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23809: 00af5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23810: 00a0e780 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23811: 00b3f9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23812: 004a58c1 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23813: 00b3de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23814: 005312b9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23815: 006ac635 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23816: 0071e4d5 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23815: 006ac69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23816: 0071e53d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23817: 00b3dd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23818: 004c182d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23819: 00af7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23820: 005dba91 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23820: 005dbaf9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23821: 00344c71 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23822: 00b3d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23823: 00706445 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23823: 007064ad 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23824: 004990fd 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23825: 00b3f630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23826: 00b3e9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23827: 00b3e466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23828: 0062a475 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23828: 0062a4dd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23829: 00b3e68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23830: 00b3e460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23831: 00b3fa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23832: 004f1c59 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23833: 0071de19 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23833: 0071de81 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23834: 00b3f70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23835: 00aed944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23836: 006fb39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23836: 006fb405 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23837: 00b3d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23838: 004ed6cd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23839: 006bd985 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23839: 006bd9ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23840: 002d2ec9 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23841: 00456619 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23842: 006be02d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23842: 006be095 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23843: 00297fe9 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23844: 00b40084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23845: 00af98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23846: 006e5c35 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23847: 006d21d5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23848: 006e650d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23846: 006e5c9d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23847: 006d223d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23848: 006e6575 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23849: 00b3e91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23850: 00aeb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23851: 00744395 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23852: 006ca685 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23853: 00718425 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23851: 007443fd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23852: 006ca6ed 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23853: 0071848d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23854: 004f28a1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23855: 00509911 468 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23856: 00ae7bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23857: 0087b21c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 23858: 006ec255 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23859: 0072d7ed 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23860: 006acee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23861: 0073b171 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23857: 0087b284 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23858: 006ec2bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23859: 0072d855 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23860: 006acf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23861: 0073b1d9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23862: 00b3d9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23863: 00ae1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23864: 0065db21 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23865: 006fe7e1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23864: 0065db89 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23865: 006fe849 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23866: 00ae89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23867: 0054ba0d 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23868: 00af1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23869: 002aa4a5 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23870: 00461061 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23871: 00839bf4 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23871: 00839c5c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23872: 00af2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23873: 006d7d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23873: 006d7dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23874: 00b3e9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23875: 0074d1d5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23875: 0074d23d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23876: 0029094d 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23877: 00af7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23878: 0050a895 80 FUNC GLOBAL DEFAULT 12 common_semi_stack_bottom │ │ │ │ 23879: 00b3f0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23880: 00b3e32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23881: 00b3d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23882: 0060d605 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23883: 00708485 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23884: 0069fc99 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23882: 0060d66d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23883: 007084ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23884: 0069fd01 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23885: 0054bb51 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23886: 004d8255 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23887: 00b3f25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23888: 00af2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23889: 006af87d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23890: 00756639 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23889: 006af8e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23890: 007566a1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23891: 00439ed5 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23892: 00b3dfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23893: 0040ad3d 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23894: 005ce265 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23894: 005ce2cd 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23895: 00b3db3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23896: 002aa111 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23897: 00ae8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23898: 00542b29 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23899: 00af6c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23900: 00b3ec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23901: 005f332d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23901: 005f3395 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23902: 003c701d 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23903: 00b3fb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23904: 00499101 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23905: 00542c01 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23906: 00b3f3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23907: 00aecab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23908: 00af3e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23909: 00544ad5 308 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23910: 00aeac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23911: 00ae4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23912: 004628c9 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23913: 00b3f9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23914: 00542b71 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23915: 00ae618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23916: 008e4758 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23916: 008e47c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23917: 00544899 286 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ 23918: 004378a9 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23919: 00b3dd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23920: 00b4007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23921: 004d7f6d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23922: 00aeae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23923: 00b3e5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23924: 002c2e31 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23925: 00ae625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23926: 00b3e6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23927: 0074e635 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23927: 0074e69d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23928: 00ae2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23929: 00af8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 23930: 004a8ba9 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23931: 006dcd01 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23932: 0072d67d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23931: 006dcd69 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23932: 0072d6e5 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23933: 00af94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23934: 00b3d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23935: 00aefcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23936: 00299811 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23937: 00b3ef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23938: 00b3d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23939: 0042edfd 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23940: 00542bb9 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23941: 00aeb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23942: 00aebbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23943: 00b3e994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23944: 0042da0d 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23945: 005449b9 284 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23946: 006cfa11 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23946: 006cfa79 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23947: 00ae23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23948: 004ca789 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23949: 00b3daec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23950: 0070cd8d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23950: 0070cdf5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23951: 00ae6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23952: 00af4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23953: 00b3e728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23954: 00b3ea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23955: 00b3ddd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23956: 00b3f216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23957: 00a4d0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ @@ -23969,144 +23969,144 @@ │ │ │ │ 23965: 005189ed 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23966: 00b3ef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23967: 00a4d1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23968: 00af811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23969: 00468139 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23970: 002f73a1 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23971: 00b3d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23972: 006f0729 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23972: 006f0791 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23973: 00aec09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23974: 00b3df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23975: 0055e7c9 62 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23976: 00b3fb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23977: 004f57c1 348 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23978: 00b3faaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23979: 004f43d1 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23980: 00ae82a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23981: 00ae3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23982: 00aec918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23983: 00b3e0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23984: 0074a421 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23984: 0074a489 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23985: 00af1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23986: 00b3ea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23987: 002a5755 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23988: 005a20b9 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23988: 005a2121 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23989: 00a4d144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23990: 00a5543c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23991: 005db0c9 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23991: 005db131 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23992: 0050f819 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23993: 00aeb50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23994: 0070708d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23994: 007070f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23995: 00ae639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23996: 00a556d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23997: 0055d5c1 74 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23998: 00299751 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23999: 006ab429 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23999: 006ab491 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 24000: 0040ac79 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24001: 007314cd 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24001: 00731535 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24002: 00ae4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24003: 00af8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24004: 00b3e3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24005: 006d1fad 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24005: 006d2015 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24006: 00b3e0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 24007: 00af3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24008: 00b3e2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24009: 00a551a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 24010: 00363cbd 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24011: 00b3fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24012: 0074f4f9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24012: 0074f561 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24013: 00ae3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24014: 00b3eedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24015: 00b3e5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24016: 004178ed 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24017: 00aec57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24018: 005e72e5 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24018: 005e734d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24019: 00b3f86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24020: 0063ab3d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24020: 0063aba5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24021: 00345da9 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24022: 00b3d330 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24023: 0051bcc9 46 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 24024: 00b3e0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24025: 00859df0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24026: 006c9499 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24027: 00633fed 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24028: 007133d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24025: 00859e58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24026: 006c9501 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24027: 00634055 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24028: 00713439 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24029: 00af8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24030: 00a50870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 24031: 00afa3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24032: 004f2691 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 24033: 00ae7564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24034: 00a507ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 24035: 00b3e488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24036: 006ecd05 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24036: 006ecd6d 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24037: 00af62a0 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 24038: 0060ae09 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 24039: 00696c95 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 24040: 005c2919 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 24038: 0060ae71 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24039: 00696cfd 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24040: 005c2981 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 24041: 00517619 164 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 24042: 005dd5f5 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24042: 005dd65d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24043: 004a7f4d 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24044: 00ae2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 24045: 00a50768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 24046: 00631c1d 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24047: 006bb67d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24048: 006f9c99 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24049: 00700229 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 24050: 0065f6f9 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24046: 00631c85 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24047: 006bb6e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24048: 006f9d01 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24049: 00700291 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24050: 0065f761 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24051: 002bfac5 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24052: 00b3eff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24053: 006b441d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24053: 006b4485 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24054: 00b3e90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 24055: 004f6381 194 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ 24056: 00af36c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 24057: 006fe22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24057: 006fe295 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 24058: 00b3f294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 24059: 004ca785 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24060: 002728e5 52 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 24061: 00b3ee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24062: 00af9428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24063: 00b3d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24064: 00ae8534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24065: 00ae17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24066: 00af19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24067: 007147ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24067: 00714855 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24068: 00b3dfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24069: 0061fded 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24069: 0061fe55 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24070: 00b3fa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24071: 005ed165 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24071: 005ed1cd 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24072: 00aea120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 24073: 004ecbcd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 24074: 005a250d 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 24074: 005a2575 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 24075: 00b3e0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24076: 0046cc95 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 24077: 004474ed 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24078: 00b3d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24079: 002ff0d9 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24080: 006ab8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24080: 006ab941 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 24081: 00af0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 24082: 004a8b55 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24083: 0072aaf5 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24084: 006cab8d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24083: 0072ab5d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24084: 006cabf5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24085: 00b3d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24086: 006c603d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24086: 006c60a5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24087: 00af5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 24088: 00a553b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 24089: 005cf099 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24089: 005cf101 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24090: 00b3ef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24091: 00ae48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24092: 006bfa65 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24092: 006bfacd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24093: 0029f8ad 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24094: 00b3e9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 24095: 004ec105 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24096: 00ae33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24097: 006f0391 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24098: 00749f1d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24097: 006f03f9 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24098: 00749f85 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 24099: 00a5564c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 24100: 002f1061 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24101: 006d6b1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24101: 006d6b85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24102: 00b3e920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 24103: 004d3f4d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24104: 004922f1 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24105: 00b3ddf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 24106: 00554345 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 24107: 00aefab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24108: 0042e1f5 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ @@ -24118,154 +24118,154 @@ │ │ │ │ 24114: 009cd37c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24115: 009cfe08 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24116: 00b3e784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24117: 0047ae01 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24118: 00b3e55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24119: 00b3f72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24120: 00ae7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24121: 005ba45d 2048 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24121: 005ba4c5 2048 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 24122: 00b3eddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24123: 00af5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24124: 00710445 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24124: 007104ad 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24125: 004dd995 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24126: 00b3ebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24127: 00ae7614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24128: 00b3eb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24129: 004de485 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24130: 002f1355 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 24131: 003fa7ed 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 24132: 005f9179 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24132: 005f91e1 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24133: 00af1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24134: 00ae5b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24135: 00b3d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 24136: 00554231 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 24137: 004f62d5 18 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 24138: 00af1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 24139: 00a0cb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 24140: 0071f3b5 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24140: 0071f41d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24141: 00b3edf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 24142: 002c2369 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24143: 00af4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24144: 00b3d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 24145: 003bb769 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24146: 00b3e206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24147: 00ae62cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24148: 009beab8 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24149: 009ccf04 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24150: 00ae4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24151: 00ae5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24152: 006dbe69 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24152: 006dbed1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24153: 0041a26d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24154: 0070d15d 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24154: 0070d1c5 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24155: 00aef774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24156: 006ba925 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24157: 0070e0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24158: 007252d1 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24159: 006ce259 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24156: 006ba98d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24157: 0070e161 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24158: 00725339 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24159: 006ce2c1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24160: 00480aed 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24161: 00b3fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24162: 00b3e984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24163: 00b3e168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 24164: 00aeb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 24165: 0044315d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24166: 00b3dde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 24167: 00aefed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24168: 00b3e5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24169: 00b3d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24170: 00b3d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24171: 00613425 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24171: 0061348d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24172: 00493989 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24173: 005de9e5 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24173: 005dea4d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24174: 00aec10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 24175: 00432925 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24176: 004f6445 2 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 24177: 00b3e5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 24178: 004e967d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24179: 0063cb39 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24179: 0063cba1 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 24180: 0043cda5 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24181: 00b3e7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24182: 00a376c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 24183: 004f2759 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24184: 00ae2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24185: 00b3e60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24186: 00af2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 24187: 006ce93d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24187: 006ce9a5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 24188: 00b3f37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 24189: 005ce281 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24189: 005ce2e9 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 24190: 00432cf9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 24191: 004424a1 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 24192: 004c0b95 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 24193: 004cbb99 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24194: 00294cc9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24195: 00b3ef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24196: 00af5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24197: 005b3525 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 24197: 005b358d 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 24198: 00547fb5 330 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 24199: 00af85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24200: 00547d69 290 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 24201: 002a2ff1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24202: 00af751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24203: 0060f1f1 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24203: 0060f259 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24204: 00aefdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24205: 00af7058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24206: 00b3f028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 24207: 007308d5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24207: 0073093d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 24208: 00ae23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 24209: 00432b09 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24210: 00b3ee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 24211: 002d4d75 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 24212: 004ec589 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24213: 00b3e764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 24214: 004e5fad 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24215: 00b3e744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24216: 004ddc29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24217: 004de50d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 24218: 004936f9 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 24219: 004c1681 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 24220: 007097e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 24221: 00628a71 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 24220: 00709849 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 24221: 00628ad9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 24222: 00b3eaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 24223: 00519b8d 60 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 24224: 00b3d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 24225: 00af3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 24226: 00b2db10 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 24227: 0044468d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 24228: 0051a3e9 110 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 24229: 0029f519 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 24230: 00547e8d 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 24231: 00b3f4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 24232: 009cfbc4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 24233: 00724271 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 24233: 007242d9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 24234: 0044cffd 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 24235: 005195e9 86 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 24236: 00ae5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 24237: 005e6311 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 24238: 006efd09 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 24237: 005e6379 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 24238: 006efd71 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 24239: 0046fd4d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 24240: 00af2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 24241: 004159d1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 24242: 005cde5d 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 24242: 005cdec5 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 24243: 00534479 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ 24244: 004d114d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 24245: 00b3d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 24246: 002a4d31 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 24247: 00299ef5 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 24248: 00534551 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 24249: 006a928d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 24249: 006a92f5 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 24250: 00b3f49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 24251: 00aeaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 24252: 00b3e536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 24253: 00ae9460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 24254: 006c1dad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 24254: 006c1e15 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 24255: 005344c1 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 24256: 00ae6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 24257: 0051c575 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 24258: 00b3e0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 24259: 00a092f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 24260: 006f83a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 24260: 006f8411 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 24261: 00b3e7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 24262: 0045f55d 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 24263: 004f9491 272 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 24264: 00ae2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 24265: 00a0e804 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 24266: 00b3db80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 24267: 009c8d68 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ @@ -24273,311 +24273,311 @@ │ │ │ │ 24269: 004c2e89 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 24270: 00af0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 24271: 00534509 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 24272: 003e3279 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 24273: 002998d1 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 24274: 00af5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 24275: 004be78d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 24276: 006baf89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 24276: 006baff1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 24277: 00b3e136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 24278: 004b8fa9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 24279: 00269b45 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 24280: 00af9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 24281: 00aed078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 24282: 00b3f5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 24283: 00aebe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 24284: 0073a255 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 24284: 0073a2bd 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 24285: 00b3db18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 24286: 0045c909 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 24287: 00a43484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 24288: 00293d0d 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 24289: 005eb445 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 24289: 005eb4ad 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 24290: 00ae22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 24291: 006b7f6d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 24291: 006b7fd5 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 24292: 00a4358c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 24293: 004f0cc1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 24294: 0033171d 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 24295: 00b3e4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 24296: 0064b635 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 24296: 0064b69d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 24297: 00b3d4ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 24298: 00705c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 24298: 00705cb5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 24299: 00ae2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 24300: 0042f5e1 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 24301: 00704f2d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 24301: 00704f95 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 24302: 00283131 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 24303: 005a2495 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 24304: 00728f55 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 24305: 007290c5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 24306: 005e49bd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 24303: 005a24fd 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 24304: 00728fbd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 24305: 0072912d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 24306: 005e4a25 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 24307: 00aeab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 24308: 004d10fd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 24309: 005cdb31 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 24309: 005cdb99 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 24310: 00af7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 24311: 00af6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 24312: 0061a16d 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 24313: 0072a2a1 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 24314: 00746559 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 24312: 0061a1d5 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 24313: 0072a309 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 24314: 007465c1 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 24315: 00b3e5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 24316: 00b3da0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 24317: 006d9121 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 24317: 006d9189 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 24318: 00a43508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 24319: 00b3f67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 24320: 0052db2d 600 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 24321: 00aedc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 24322: 009cf454 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 24323: 00b3d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 24324: 006a88a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 24325: 0072634d 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 24324: 006a890d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 24325: 007263b5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 24326: 00b3f1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 24327: 00b3dd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 24328: 00aea270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 24329: 00ae619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 24330: 00ae4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 24331: 00b3e63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 24332: 00546919 304 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 24333: 00b3e0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 24334: 004c2d65 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 24335: 007324cd 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 24335: 00732535 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 24336: 00b3f99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 24337: 00b3e222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 24338: 00b3ead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 24339: 00a06464 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 24340: 0070a44d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 24340: 0070a4b5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 24341: 00b3db38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 24342: 00ae3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 24343: 00ae9a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 24344: 005466e1 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 24345: 00ae8504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 24346: 00ae2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 24347: 00aeeba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 24348: 00299771 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 24349: 00b3f2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 24350: 003bb1e5 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 24351: 00701c1d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 24351: 00701c85 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 24352: 00ae5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 24353: 00aef734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 24354: 00b3df9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 24355: 00af4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 24356: 009cfbfc 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 24357: 00b3ea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 24358: 00b3e20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 24359: 006c0fd1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 24360: 006ff1e9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 24359: 006c1039 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 24360: 006ff251 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 24361: 00b3e74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 24362: 00ae9b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 24363: 00aebe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 24364: 004ddea9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 24365: 005a241d 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 24366: 006bbf91 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 24367: 0071f1b5 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 24365: 005a2485 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 24366: 006bbff9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 24367: 0071f21d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 24368: 004de595 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 24369: 00b3e116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 24370: 002d0a89 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 24371: 00b3d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 24372: 00346739 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 24373: 00b3f396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 24374: 005467fd 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 24375: 00b3e2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 24376: 0042f7d9 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 24377: 006e8669 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 24378: 0070fc3d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 24377: 006e86d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 24378: 0070fca5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 24379: 00430cf5 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 24380: 0062bdd1 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 24381: 0087b6d8 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 24380: 0062be39 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 24381: 0087b740 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 24382: 00553ff1 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 24383: 003ccbcd 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 24384: 00af88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 24385: 00619135 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 24385: 0061919d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 24386: 003f5685 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 24387: 00553dc9 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 24388: 00b3ef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 24389: 005db5dd 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 24389: 005db645 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 24390: 00a535d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 24391: 0046cd01 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 24392: 00b3d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 24393: 006f2111 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 24393: 006f2179 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 24394: 0044d9d5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 24395: 00a533c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 24396: 007426e5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 24396: 0074274d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 24397: 00aef034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 24398: 00615a7d 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 24398: 00615ae5 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 24399: 00b3e832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 24400: 0042f18d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 24401: 00ae6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 24402: 00b3f1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 24403: 006abaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 24403: 006abb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 24404: 00af7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 24405: 00b40068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 24406: 00af1a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 24407: 00af80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 24408: 0070e885 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 24408: 0070e8ed 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 24409: 00553edd 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 24410: 00ae5bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 24411: 00ae1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 24412: 005dc41d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 24413: 006cfd51 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 24412: 005dc485 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 24413: 006cfdb9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 24414: 00ae4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 24415: 00aeeee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 24416: 00ae2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 24417: 00b3df42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 24418: 00aec17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 24419: 00670051 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 24419: 006700b9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 24420: 00b3ea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 24421: 006c9865 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 24422: 006acd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 24421: 006c98cd 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 24422: 006acde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 24423: 0041d225 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 24424: 004c3029 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 24425: 0050f4dd 124 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 24426: 00b3dbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 24427: 0051831d 224 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 24428: 00af8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 24429: 00aecb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 24430: 009c3698 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 24431: 006f57c1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 24431: 006f5829 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 24432: 00b3fafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 24433: 00af0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 24434: 00ae73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 24435: 0091d980 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 24436: 00af1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 24437: 00ae9480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 24438: 00ae9120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 24439: 002f5f99 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 24440: 00618ae9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 24440: 00618b51 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 24441: 004ca0e1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 24442: 00af759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 24443: 004c1e29 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 24444: 0063a5fd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 24444: 0063a665 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 24445: 00aec05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 24446: 004b9011 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 24447: 002d15f5 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 24448: 00ae6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 24449: 00473ca1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 24450: 002f1961 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 24451: 00af9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 24452: 007452d5 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 24453: 006c9241 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 24452: 0074533d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 24453: 006c92a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 24454: 00af5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 24455: 00b3dab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 24456: 00b3f9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 24457: 005e42c9 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 24458: 006c9ce5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 24457: 005e4331 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 24458: 006c9d4d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 24459: 0029a9a9 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 24460: 00b3e6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 24461: 004583a9 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 24462: 006f9e1d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 24463: 006429f1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 24462: 006f9e85 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 24463: 00642a59 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 24464: 0046fcd9 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 24465: 00734dd1 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 24465: 00734e39 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 24466: 00ae2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 24467: 009b9d88 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 24468: 00ae9830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 24469: 0046cb99 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 24470: 005f85c9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 24470: 005f8631 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 24471: 0053076d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 24472: 00b3f6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 24473: 00b3e5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 24474: 00530845 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 24475: 00b3f58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 24476: 004edbd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 24477: 005307b5 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 24478: 00b3d988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 24479: 00af4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 24480: 00ae26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 24481: 006dc4a9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 24481: 006dc511 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 24482: 00b3f970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 24483: 00af41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 24484: 00ae3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 24485: 00aee804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 24486: 006c8721 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 24487: 00727df1 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 24486: 006c8789 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 24487: 00727e59 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 24488: 00ae73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 24489: 00b3d9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 24490: 00af3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 24491: 00b3d44f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 24492: 002d0f61 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 24493: 00b3de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 24494: 00ae37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 24495: 0046cc29 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 24496: 004f43e9 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 24497: 00aebb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 24498: 0052a715 500 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 24499: 00632bd9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 24500: 005dc149 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 24499: 00632c41 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 24500: 005dc1b1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 24501: 005307fd 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 24502: 00b3df3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 24503: 00af8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 24504: 006a2ebd 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 24504: 006a2f25 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 24505: 00ae7bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 24506: 00b3daf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 24507: 00630c59 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 24507: 00630cc1 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 24508: 00af3058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 24509: 00721cb5 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 24509: 00721d1d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 24510: 00af1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 24511: 00af945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 24512: 00a3719c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 24513: 002d0e0d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 24514: 00af972c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 24515: 00b1c070 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 24516: 00aedbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 24517: 006fcf89 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 24518: 005f5d29 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 24517: 006fcff1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 24518: 005f5d91 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 24519: 00b3deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 24520: 0063aff5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 24520: 0063b05d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 24521: 00540041 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 24522: 00af74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 24523: 0050a8e5 4 FUNC GLOBAL DEFAULT 12 common_semi_has_synccache │ │ │ │ 24524: 00b3eb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 24525: 00b3e42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 24526: 00b3d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 24527: 006ab6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 24527: 006ab725 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 24528: 00b3de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 24529: 00af8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 24530: 0026a359 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 24531: 00750195 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 24531: 007501fd 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 24532: 00540089 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 24533: 00a511b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 24534: 00af7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 24535: 00b3e836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 24536: 006d1319 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 24536: 006d1381 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 24537: 00af23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 24538: 0046b15d 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 24539: 0047b799 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 24540: 00b3e592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 24541: 00a51134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 24542: 00b3d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 24543: 0055e20d 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 24544: 002a4f91 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 24545: 00b3f554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 24546: 006db4d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 24546: 006db53d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 24547: 00ae7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 24548: 00b3f1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 24549: 00b1b840 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 24550: 00b3f28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 24551: 0073c43d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 24551: 0073c4a5 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 24552: 00b3f59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 24553: 00aef0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 24554: 00af5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 24555: 0074d349 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 24555: 0074d3b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ 24556: 005498cd 326 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 24557: 006fabad 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 24557: 006fac15 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 24558: 00af1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 24559: 00ae9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 24560: 005400d1 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 24561: 006d0ab9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 24561: 006d0b21 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 24562: 00af5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 24563: 004f7649 216 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ 24564: 004e3055 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 24565: 0054967d 296 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 24566: 003b1859 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 24567: 005f569d 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 24567: 005f5705 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 24568: 00ae41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 24569: 0073476d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 24569: 007347d5 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 24570: 00af3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 24571: 00b3dd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 24572: 005a2621 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 24572: 005a2689 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 24573: 00af6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 24574: 002efd91 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 24575: 00ae9c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 24576: 00a510b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 24577: 002a59f1 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 24578: 009d0c78 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 24579: 0049fe65 1720 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ @@ -24589,104 +24589,104 @@ │ │ │ │ 24585: 00af1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 24586: 00419fe5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 24587: 00ae87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 24588: 004e28cd 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 24589: 00af3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 24590: 00b3ee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 24591: 005497a5 294 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 24592: 0061cd45 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 24592: 0061cdad 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 24593: 00a4a6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 24594: 00b3f572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 24595: 005f8af9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 24595: 005f8b61 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 24596: 002d951d 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 24597: 00b3f9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 24598: 00732bfd 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 24598: 00732c65 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 24599: 0044846d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 24600: 00af9ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 24601: 006f3ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 24601: 006f3b1d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 24602: 00b3dbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 24603: 00b3f326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 24604: 005a43f9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 24604: 005a4461 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 24605: 002d44a9 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24606: 00b3dd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 24607: 00a4d24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 24608: 005a44d1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 24609: 006c12c9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24608: 005a4539 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 24609: 006c1331 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24610: 002ae1f9 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24611: 00af8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24612: 00af6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24613: 00a4a678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24614: 006a864d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24614: 006a86b5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24615: 00b3d9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24616: 003849ad 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24617: 005a4441 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24617: 005a44a9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24618: 00a4d354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24619: 00aee9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24620: 0042e7a9 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 24621: 00b3e54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24622: 006fdae1 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24622: 006fdb49 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24623: 00b400d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24624: 00b3f5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 24625: 0073ea71 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 24625: 0073ead9 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 24626: 002d40ed 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 24627: 003847f9 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24628: 00b3e192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24629: 009ccff4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24630: 006f5159 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24630: 006f51c1 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24631: 00b3e1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 24632: 003f99d1 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 24633: 006e26d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24633: 006e273d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24634: 00af0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24635: 00aef024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24636: 005a4489 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24636: 005a44f1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24637: 0052ace9 504 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24638: 00a4d2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24639: 0038ee71 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24640: 002917d1 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24641: 0061fff1 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24641: 00620059 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24642: 004a62bd 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24643: 00345c15 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24644: 00aecf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24645: 0044a125 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24646: 006e2f3d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24646: 006e2fa5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24647: 00ae5dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24648: 009cd648 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24649: 0071f219 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24649: 0071f281 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24650: 00369bc5 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 24651: 004d6a95 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24652: 00b3e5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24653: 004f2fb9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24654: 00724239 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24654: 007242a1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24655: 00b3dc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 24656: 00525739 88 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24657: 004f2609 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24658: 006ebb81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24659: 008394a0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24658: 006ebbe9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24659: 00839508 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24660: 00b3de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24661: 003cc541 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24662: 00b400fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24663: 005cf129 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24663: 005cf191 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24664: 00453c59 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24665: 0029a231 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24666: 00b3d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24667: 00aedbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24668: 00aebbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24669: 00b3f426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24670: 00b3ecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24671: 00297b29 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 24672: 006f2a55 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 24672: 006f2abd 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 24673: 00b4005b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24674: 00aeb0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24675: 00b3f804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24676: 0074b1e9 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24676: 0074b251 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24677: 0047a8b5 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24678: 00463fd9 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 24679: 004ec1c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24680: 0069120d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24681: 007204d9 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24680: 00691275 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24681: 00720541 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24682: 00a3296c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24683: 00b3e42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24684: 0029f83d 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24685: 00ae9900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24686: 00ae5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24687: 009cdbd4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24688: 00aef084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24694,80 +24694,80 @@ │ │ │ │ 24690: 00b3e9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24691: 00af35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24692: 00ae47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24693: 00a328e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24694: 00b3fb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24695: 004f99b1 172 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24696: 00420dc5 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24697: 006cc331 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24697: 006cc399 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24698: 00a40514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ - 24699: 0070ec49 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24700: 0072ece5 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24701: 005f3169 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24699: 0070ecb1 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24700: 0072ed4d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24701: 005f31d1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24702: 00a40388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24703: 00ae84e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24704: 00ae5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24705: 00665eb1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24705: 00665f19 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24706: 00a40490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24707: 00b3da8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24708: 00a4f874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24709: 00485c8d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24710: 00a4f6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24711: 006cf901 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24712: 005db4a1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24711: 006cf969 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24712: 005db509 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 24713: 004eb931 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24714: 00b3fabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24715: 00a32864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24716: 00b3e0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24717: 00a4f7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24718: 005f4ea9 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24719: 0063ce49 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24718: 005f4f11 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24719: 0063ceb1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24720: 002c8ca5 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24721: 00294d79 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24722: 009ccfcc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24723: 00a5bebc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24724: 00b3d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24725: 00a4040c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24726: 00293b81 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24727: 00b3f882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24728: 0061be75 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24728: 0061bedd 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24729: 00a563b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24730: 00b3f434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24731: 00b3f5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24732: 00b3e69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24733: 006a975d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24734: 007236c9 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24733: 006a97c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24734: 00723731 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24735: 00b3dd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24736: 006cd695 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24736: 006cd6fd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24737: 002d21b9 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24738: 005e0325 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24739: 005f8aed 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24738: 005e038d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24739: 005f8b55 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24740: 002b4419 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24741: 00b3d473 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24742: 004f2139 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24743: 00af4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24744: 007238c1 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24744: 00723929 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24745: 004320c5 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24746: 006da1d5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24746: 006da23d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24747: 00a336d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24748: 00b3d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24749: 00a0aaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24750: 00a4f76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24751: 00b3e5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24752: 00ae8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24753: 006e3871 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24754: 00751199 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24753: 006e38d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24754: 00751201 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24755: 00af3108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24756: 00a337dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24757: 00616655 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24757: 006166bd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24758: 00b3ea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24759: 0041d1b1 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24760: 002915e9 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24761: 00b3f304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24762: 005a2591 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24762: 005a25f9 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24763: 00b3ddf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24764: 00b3fafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 24765: 00b3dd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24766: 0046070d 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24767: 00aee9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24768: 00aeeef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24769: 00b3e27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ @@ -24790,189 +24790,189 @@ │ │ │ │ 24786: 00af8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24787: 00af3c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24788: 00af99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24789: 002c460d 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24790: 004da9d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24791: 00b3d980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24792: 00afa364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24793: 006ed725 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24794: 005f3909 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24793: 006ed78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24794: 005f3971 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24795: 0091bf88 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24796: 00aeb3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24797: 00b3d47f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24798: 004dacd9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24799: 00b3d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24800: 00af4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24801: 00b3f12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24802: 00af28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24803: 00aecb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24804: 00b3d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24805: 00ae2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24806: 0041cd3d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24807: 00ae9360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24808: 006d7e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24808: 006d7ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24809: 00b3d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24810: 00484e0d 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24811: 00ae5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24812: 004941d1 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24813: 00b3e4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24814: 005d71c5 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24814: 005d722d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24815: 0044905d 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24816: 0061591d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24817: 006e3b35 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24818: 006bfd51 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24816: 00615985 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24817: 006e3b9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24818: 006bfdb9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24819: 00ae30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24820: 006ad1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24820: 006ad255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24821: 00b3e620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24822: 006fc681 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24823: 006fe9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24822: 006fc6e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24823: 006fea65 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24824: 00af3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24825: 00747765 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24825: 007477cd 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24826: 00457e11 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24827: 00ae55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24828: 004d7b49 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24829: 00b3f636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24830: 00487a51 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24831: 0029d6a1 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24832: 0071ef39 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24832: 0071efa1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24833: 00b3f0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24834: 0041ae59 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24835: 00ae9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24836: 00425625 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24837: 007000c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24837: 00700129 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24838: 00b3d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24839: 0087b1bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24839: 0087b224 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24840: 00b3f142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24841: 00aeb36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24842: 00a0aa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24843: 00af5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24844: 00af8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24845: 00b3fac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24846: 00ae8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24847: 00b3ed68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24848: 009c31b8 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24849: 00ae36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24850: 00aef7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24851: 006ae411 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24851: 006ae479 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24852: 00398271 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24853: 00b4013d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24854: 004a56b5 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24855: 006699e5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24855: 00669a4d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24856: 00b3d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24857: 006f028d 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24858: 005da82d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24857: 006f02f5 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24858: 005da895 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24859: 00af5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24860: 00b3f16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24861: 008390ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24861: 00839154 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24862: 004f95a1 116 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24863: 00ae8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24864: 00b3defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24865: 00b3f976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24866: 00646961 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24866: 006469c9 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24867: 00b3ee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24868: 006d0791 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24868: 006d07f9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24869: 00b3f30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24870: 00a3b9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24871: 00ae5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24872: 00a3bad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24873: 00b3dc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24874: 00a52448 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssamoswap_disabled │ │ │ │ 24875: 00b3ee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24876: 00af8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24877: 0050d25d 4 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24878: 009ccf7c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24879: 00af6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24880: 00ae5b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24881: 00a3e834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24882: 005deb71 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24882: 005debd9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24883: 00a3e6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24884: 0073138d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24884: 007313f5 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24885: 00447fb1 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24886: 0046c291 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24887: 00528019 1672 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24888: 00afa664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24889: 00aeab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24890: 006e5309 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24890: 006e5371 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24891: 00a3e7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24892: 00455a71 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24893: 00af1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24894: 00b3ebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24895: 00af5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24896: 00a3ba50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24897: 00b3dcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24898: 00467589 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24899: 002847c9 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24900: 006de809 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24901: 006298a1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24900: 006de871 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24901: 00629909 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24902: 00b3ef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24903: 0044d7ad 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24904: 006a7e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24904: 006a7e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24905: 00a06ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24906: 00b3fb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24907: 00b3f728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24908: 004c0095 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24909: 005c9639 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24909: 005c96a1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24910: 00af40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24911: 00b3eae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24912: 00a3e72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24913: 00a0cba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24914: 006ed79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24914: 006ed805 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24915: 009c989c 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24916: 00b3de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24917: 00b3efe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24918: 004e611d 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24919: 0072a085 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24920: 006fa59d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24919: 0072a0ed 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24920: 006fa605 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24921: 00425f85 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24922: 00b3e23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24923: 007187c9 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24923: 00718831 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24924: 0038557d 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24925: 00367969 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24926: 00710f39 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24927: 005e2e4d 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24926: 00710fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24927: 005e2eb5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24928: 002d33b9 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24929: 004f289d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24930: 006e6f41 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24931: 0063a095 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24930: 006e6fa9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24931: 0063a0fd 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24932: 00294489 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24933: 00b3d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24934: 004daa59 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24935: 00ae62bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24936: 00ae83e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24937: 00af8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24938: 00ae4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24939: 00b3f0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24940: 00725b45 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24940: 00725bad 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24941: 00b3ddac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24942: 004c11f1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24943: 00b3f96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24944: 005deb89 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24945: 006b8eb1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24944: 005debf1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24945: 006b8f19 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24946: 00b3ea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24947: 004d426d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24948: 002a59d9 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24949: 003cc7a9 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24950: 00385891 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24951: 0074377d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24951: 007437e5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24952: 00b3ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24953: 00b3ea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24954: 004e8cf9 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24955: 00aec9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24956: 00706381 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24956: 007063e9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24957: 00a3d49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24958: 00afa6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24959: 006d4e3d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24959: 006d4ea5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24960: 00a3d310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24961: 00485dfd 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24962: 00283ef5 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24963: 004ec7dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24964: 003cdba9 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24965: 00a3d418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24966: 00af3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24967: 0063bd61 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24967: 0063bdc9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24968: 00b3e4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24969: 00ae90b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24970: 00aecd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24971: 00b3ed9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24972: 003466f9 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24973: 00ae57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24974: 00369c99 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24980,65 +24980,65 @@ │ │ │ │ 24976: 00b3f9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24977: 00af7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24978: 00b3e944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24979: 00b3f812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24980: 00a3d394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24981: 003d0495 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24982: 004ecf19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24983: 006166b5 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24983: 0061671d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24984: 00af9c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24985: 006d8cdd 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24985: 006d8d45 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24986: 004d6085 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24987: 00b3f6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24988: 00aeea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24989: 00aefcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24990: 00b3dd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24991: 00aebccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24992: 00b3d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24993: 0042e145 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24994: 007407fd 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24994: 00740865 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24995: 00b3f6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24996: 00b3deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24997: 005deb25 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24998: 0073fcb9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24997: 005deb8d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24998: 0073fd21 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24999: 0051c219 128 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 25000: 005ffb69 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 25000: 005ffbd1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 25001: 00446f45 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25002: 00af0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25003: 00af4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 25004: 0072a831 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25004: 0072a899 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25005: 0055c235 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 25006: 00b3e4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25007: 00aeedf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25008: 00af3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25009: 00b3ee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25010: 00b3edb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25011: 0055c22d 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 25012: 004dbd61 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25013: 006a9451 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25014: 00632999 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25013: 006a94b9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25014: 00632a01 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25015: 00aef184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25016: 00633f4d 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25016: 00633fb5 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25017: 0045e3f9 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 25018: 00af0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25019: 00b3f296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25020: 004e0ff1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 25021: 004909d9 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25022: 009cfb08 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25023: 0055c231 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 25024: 004dc601 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 25025: 0044374d 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25026: 00696145 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25026: 006961ad 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 25027: 004e9969 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 25028: 00af6324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 25029: 0074e7c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 25030: 006fbfbd 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25031: 00722b65 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25032: 006ac329 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25033: 006ea96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25029: 0074e829 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 25030: 006fc025 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25031: 00722bcd 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25032: 006ac391 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25033: 006ea9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25034: 00b3e662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25035: 00aeead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25036: 00af1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25037: 00aeb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25038: 00aeefe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25039: 0033465d 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25040: 00aec4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -25050,344 +25050,344 @@ │ │ │ │ 25046: 004c4609 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25047: 0036c375 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 25048: 0043b355 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25049: 00a4b35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 25050: 00b3d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25051: 00a4b1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 25052: 00b3ee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25053: 005d2929 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25053: 005d2991 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25054: 00a08798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25055: 00a4b2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 25056: 00ae9200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25057: 00458731 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25058: 0072f9b9 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25058: 0072fa21 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 25059: 00b3f7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 25060: 00708df1 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25060: 00708e59 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25061: 002965c9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25062: 006e2699 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25063: 006cf319 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25062: 006e2701 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25063: 006cf381 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25064: 00ae9e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25065: 00ae4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25066: 00b3d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 25067: 00b3de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25068: 00700775 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25068: 007007dd 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25069: 0041e321 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25070: 00a07f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 25071: 00af90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25072: 00af77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 25073: 00a4b254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ 25074: 004c1755 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25075: 006a8e31 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25075: 006a8e99 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25076: 00ae5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25077: 00467331 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25078: 00a3422c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 25079: 00ae3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25080: 005e6881 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25080: 005e68e9 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25081: 00af5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25082: 0073bd81 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25082: 0073bde9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 25083: 00a340a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 25084: 006d3249 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25084: 006d32b1 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25085: 0038635d 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 25086: 00547129 316 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 25087: 00b3cf84 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25088: 00b3e90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 25089: 00afa394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 25090: 00a341a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ 25091: 00ae35ac 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25092: 006e4e75 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25092: 006e4edd 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25093: 00b3e99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25094: 00466ecd 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25095: 00aeff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 25096: 003d14b1 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25097: 00af6b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 25098: 00a46790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 25099: 00b3d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25100: 00afa354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25101: 00a0075c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25102: 006fd795 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25102: 006fd7fd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25103: 004a5d2d 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25104: 00af5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25105: 00a46898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 25106: 00a0078c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25107: 00af6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25108: 00739bfd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25109: 0066fcf9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25108: 00739c65 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25109: 0066fd61 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25110: 00a007dc 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25111: 00a0087c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25112: 00ae3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25113: 005b4d8d 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 25113: 005b4df5 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 25114: 00547265 326 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 25115: 00b3f5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25116: 00a34124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 25117: 00754b39 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25117: 00754ba1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 25118: 004d3bed 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25119: 0029f299 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 25120: 004ef359 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 25121: 005e529d 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25121: 005e5305 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25122: 00b3eda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 25123: 003bb365 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25124: 00af36b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 25125: 00b3e724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25126: 00b3dba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25127: 00b3f33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25128: 00aeafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25129: 006e35e5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25130: 0060df45 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25129: 006e364d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25130: 0060dfad 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25131: 00af0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25132: 00a46814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 25133: 0032dac5 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25134: 00b3faa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 25135: 00af4540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 25136: 004d3bbd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25137: 006e6c61 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25137: 006e6cc9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25138: 002d4401 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25139: 00b3d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25140: 005f5cd1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25140: 005f5d39 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25141: 004f38cd 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 25142: 004d5779 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25143: 00ae5d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25144: 005e5e01 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25145: 0074ee49 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25144: 005e5e69 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25145: 0074eeb1 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25146: 00ae6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25147: 00615bf5 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 25148: 006c8d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25147: 00615c5d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25148: 006c8df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25149: 00399fd9 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25150: 006f2d81 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 25151: 006cf535 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25150: 006f2de9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 25151: 006cf59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25152: 00af6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 25153: 004d54e1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25154: 00a37b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 25155: 00b3d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25156: 00af1630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25157: 006f8b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25157: 006f8bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25158: 00b3e41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25159: 00a379dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 25160: 00aea030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 25161: 004d6815 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25162: 00b3f000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25163: 00b3eefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 25164: 004d5b69 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25165: 00637d1d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25165: 00637d85 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 25166: 004d5ba9 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 25167: 004d5bed 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25168: 00b3d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25169: 00af08e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25170: 00b3dfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25171: 00a37ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 25172: 009cfb20 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 25173: 004ea7b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25174: 00b3eefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 25175: 004d5c35 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25176: 00b3d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25177: 00b3fb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25178: 005ccfbd 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25178: 005cd025 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25179: 00aecdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25180: 0060e4b9 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25180: 0060e521 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25181: 00af2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25182: 006c662d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25182: 006c6695 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25183: 00aebafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25184: 00a59694 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25185: 00aeaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 25186: 00b3e64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25187: 00b3f774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25188: 00ae9190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25189: 006fbe1d 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25189: 006fbe85 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25190: 00b3e534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25191: 00aebc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25192: 00a473f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 25193: 006ba4b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25194: 006fd6d5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25193: 006ba51d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25194: 006fd73d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25195: 00b3fb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25196: 00af5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25197: 00ae4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 25198: 00a474f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 25199: 00ae6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 25200: 00a37a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 25201: 00b3e1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 25202: 00468111 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 25203: 004a3f89 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 25204: 00b3d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 25205: 00af44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 25206: 004eac39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 25207: 006cc071 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 25207: 006cc0d9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 25208: 00aee854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 25209: 00b3e552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 25210: 005e447d 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 25210: 005e44e5 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 25211: 00ae5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 25212: 00b3eb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 25213: 0046285d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 25214: 00ae4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 25215: 0061c93d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 25216: 005c4d51 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 25215: 0061c9a5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 25216: 005c4db9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 25217: 00b3d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 25218: 0045838d 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 25219: 004ef1b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 25220: 00a47474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 25221: 00b3e442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 25222: 00b3d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 25223: 00b3eb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 25224: 006fef51 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 25224: 006fefb9 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 25225: 004e5f19 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 25226: 00aee974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 25227: 00445c09 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 25228: 00b3ee00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 25229: 00607071 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 25229: 006070d9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 25230: 0055e321 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 25231: 0066c7f5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 25231: 0066c85d 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 25232: 0091ee28 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 25233: 00ae8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 25234: 00b3e634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 25235: 006a32ad 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 25235: 006a3315 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 25236: 004e854d 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 25237: 00af773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 25238: 00b3e604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 25239: 006ac8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 25239: 006ac931 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 25240: 003934c1 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 25241: 0070f49d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 25241: 0070f505 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 25242: 00543429 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 25243: 00b3debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 25244: 00a3b528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 25245: 00af5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 25246: 0073b039 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 25246: 0073b0a1 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 25247: 00519951 24 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 25248: 00543501 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ 25249: 00a34f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 25250: 00a0926c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 25251: 00696e41 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 25251: 00696ea9 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 25252: 00a3b630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 25253: 00543471 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ 25254: 004b96f1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 25255: 00519de9 148 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 25256: 003f16b5 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 25257: 002a3325 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 25258: 005cd381 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 25258: 005cd3e9 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 25259: 00b3dd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 25260: 00ae29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 25261: 00518861 396 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 25262: 00b3ecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 25263: 004cb319 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 25264: 0047378d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 25265: 0043c1f9 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 25266: 005191a9 98 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 25267: 00af8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 25268: 006e27c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 25269: 006f2099 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 25270: 006a57ad 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 25271: 0066cbad 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 25272: 007514fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 25268: 006e282d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 25269: 006f2101 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 25270: 006a5815 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 25271: 0066cc15 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 25272: 00751565 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 25273: 00a3b5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 25274: 00a08fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 25275: 005434b9 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 25276: 006fddb1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 25276: 006fde19 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 25277: 002730c9 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 25278: 00b3df4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 25279: 00aecea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 25280: 00aef424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 25281: 00b3f48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 25282: 00735791 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 25282: 007357f9 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 25283: 00af5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 25284: 005eb439 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 25284: 005eb4a1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 25285: 00b3d44d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 25286: 00341f65 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 25287: 00b3d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 25288: 00294959 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 25289: 00ae4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 25290: 00aef074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 25291: 00b3edda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 25292: 00b3e00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 25293: 00aefdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 25294: 004e2281 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 25295: 00b400a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 25296: 00b3e6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 25297: 00711cb9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 25297: 00711d21 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 25298: 00ae2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 25299: 00aebe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 25300: 00aec40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 25301: 006a3ac9 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 25301: 006a3b31 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 25302: 00af94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 25303: 00737109 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 25303: 00737171 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 25304: 00b3daa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 25305: 006a3a3d 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 25305: 006a3aa5 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 25306: 00b3f7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 25307: 00b3d48c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 25308: 0062890d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 25308: 00628975 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 25309: 00aebb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 25310: 004f7721 864 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 25311: 00af3148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 25312: 006af319 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 25313: 00752d19 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 25312: 006af381 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 25313: 00752d81 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 25314: 00b3d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 25315: 00aea0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 25316: 00aecf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 25317: 00ae9c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 25318: 00af19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 25319: 004ea70d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 25320: 00b3f158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 25321: 00aec908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 25322: 0046081d 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 25323: 00b3e96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 25324: 00658075 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 25324: 006580dd 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 25325: 0040ac19 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 25326: 00b400de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 25327: 00b3da4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 25328: 00aeb13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 25329: 00ae8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 25330: 005e6781 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 25330: 005e67e9 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 25331: 00b3f278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 25332: 00aece08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 25333: 00ae4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 25334: 002f35e5 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 25335: 006487e9 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 25335: 00648851 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 25336: 00547c21 326 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ 25337: 004d41a5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 25338: 00af4004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 25339: 00ae52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 25340: 00af96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 25341: 00af86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 25342: 002947f9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 25343: 002cf451 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 25344: 00ae666c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 25345: 00b3e732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 25346: 005479d1 296 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 25347: 002d31e9 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 25348: 006e2969 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 25348: 006e29d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 25349: 0053023d 520 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 25350: 006590b9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 25350: 00659121 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 25351: 003465a9 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 25352: 006e6939 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 25353: 006ddfd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 25354: 006ab249 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 25352: 006e69a1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 25353: 006de041 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 25354: 006ab2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 25355: 00461321 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 25356: 006a38c1 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 25356: 006a3929 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 25357: 00ae5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 25358: 0043b79d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 25359: 005410d9 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 25360: 00af70f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 25361: 00b3d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 25362: 00739051 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 25363: 0063a6d9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 25362: 007390b9 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 25363: 0063a741 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 25364: 00aef8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 25365: 007308cd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 25365: 00730935 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 25366: 00547af9 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 25367: 002932f9 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 25368: 00541121 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 25369: 00300b75 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 25370: 0051c3f9 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 25371: 00b3e68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 25372: 00b3e40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 25373: 002a187d 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 25374: 002f0ad1 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 25375: 003f1351 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 25376: 00af95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 25377: 004a31c9 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 25378: 006e3e71 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 25378: 006e3ed9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 25379: 0054b765 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 25380: 00b3d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 25381: 004125b5 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 25382: 0072c96d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 25382: 0072c9d5 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 25383: 00aed548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 25384: 00b3fd68 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 25385: 00541169 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 25386: 0091ef60 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 25387: 0038f859 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 25388: 00338981 144 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 25389: 00b3f8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x260874 │ │ │ │ - 0x0000000d (FINI) 0x7578f8 │ │ │ │ + 0x0000000d (FINI) 0x757960 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x90d130 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1964 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x90d8dc │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8f2e0 │ │ │ │ 0x00000006 (SYMTAB) 0x2bfd0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 338dc21958d5efc5b1cdefab052d4d87bddbf9f9 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b8d3ece85931d821698c0a752a3becc21c74e3e9 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -25441,15 +25441,15 @@ │ │ │ │ " I H{DyDl3xD │ │ │ │ " I H{DyD │ │ │ │ #YIZOzDyD │ │ │ │ 9H!F9KxD │ │ │ │ F K!H!F{DxDv │ │ │ │ 19=19=-- │ │ │ │ I " FyD │ │ │ │ -H!F{DxDu │ │ │ │ +H!F{DxDv │ │ │ │ 4J5I5KzDyD │ │ │ │ H!F{DxDu │ │ │ │ `DO"@F|D!Fj │ │ │ │ 3TI7"GFyD │ │ │ │ " H!F{DxD │ │ │ │ #O")F80c`j │ │ │ │ h!IJ"80yD │ │ │ │ @@ -25482,15 +25482,15 @@ │ │ │ │ J HzDxDS` │ │ │ │ \K{D^`\K F{D │ │ │ │ I;F*F FyD │ │ │ │ H2FYh+FxD │ │ │ │ ----------------------------- │ │ │ │ -------~y---t---i-d--_[-V--Q---2 │ │ │ │ H{DyD|3xD │ │ │ │ -FDH1FxDj │ │ │ │ +FDH1FxDk │ │ │ │ .//Q/QQQQ/QQQ//Q//Q///Q//QQ////QQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQS │ │ │ │ I+h"FyD0F │ │ │ │ rsL8FsI{D|D03yD │ │ │ │ rdL8FdI{D|D03yD │ │ │ │ rQL8FQI{D|D03yD │ │ │ │ rLL8FLI{D|D03yD │ │ │ │ K H{D J │ │ │ │ @@ -26692,15 +26692,15 @@ │ │ │ │ FIFHyDxD │ │ │ │ ?IJF?HyDxD │ │ │ │ F%IzD|DM#yD │ │ │ │ cJcIM#zD │ │ │ │ >I!"|D8FyD │ │ │ │ 5K)"5L8F5I{D|DT3yD │ │ │ │ I{D|DT3yD │ │ │ │ -"F #(FyD- │ │ │ │ +"F #(FyD. │ │ │ │ D##*F9FHF │ │ │ │ D~D##2F9FHF │ │ │ │ fLfJM#fI|DzD │ │ │ │ Fp4:F@FyD │ │ │ │ D##RFIF0F │ │ │ │ D##RFIF0F │ │ │ │ +L+JM#+I|DzD │ │ │ │ @@ -26910,15 +26910,15 @@ │ │ │ │ "{D F43yD │ │ │ │ ,L-J##-I|D-MzD │ │ │ │ GI3FGJzD[ │ │ │ │ H{DyD$3xD │ │ │ │ lJmImHzDyD │ │ │ │ bJbIcHzDyD │ │ │ │ "THyDxD\ │ │ │ │ -"QHyDxD[ │ │ │ │ +"QHyDxD\ │ │ │ │ "'HyDxD[ │ │ │ │ r'I'H{DyD43xD │ │ │ │ B$I%H{DyDL3xD │ │ │ │ H{DyD43xD │ │ │ │ H{DyD|3xD │ │ │ │ H{DyD|3xD │ │ │ │ DK"FDH!h{DxD[ │ │ │ │ @@ -28552,15 +28552,15 @@ │ │ │ │ &b;#XF!F#p │ │ │ │ &b?#XF!F#p │ │ │ │ 9#XF!F#p │ │ │ │ 3F:F!FXF │ │ │ │ 3F:F!FXF │ │ │ │ L I{D|D03yD │ │ │ │ I{D|D@3yD │ │ │ │ -%~DyD0Fv │ │ │ │ +%~DyD0Fw │ │ │ │ AF]K]N~DZ │ │ │ │ 2)I*H{DyD │ │ │ │ +F*F!F0F │ │ │ │ CF2F)F8F │ │ │ │ CF*F!F8F │ │ │ │ ;F2F)F@F │ │ │ │ [FJF!F(F │ │ │ │ @@ -28771,15 +28771,15 @@ │ │ │ │ qJ(F!FzD │ │ │ │ !h;FJF(F │ │ │ │ "SLXFSI{D|D43yD │ │ │ │ ".LXF.I{D │ │ │ │ (Kb"(I(H{DyD │ │ │ │ "&I&H{DyD │ │ │ │ FzJ=#4YyDzD │ │ │ │ -3H)F%FxD5 │ │ │ │ +3H)F%FxD6 │ │ │ │ #QF3`xDi │ │ │ │ I{D|D 3yD │ │ │ │ AJAF8FzD │ │ │ │ *JPF*IzDyD │ │ │ │ I{D|D43yD │ │ │ │ FKFJGI{DzD │ │ │ │ MKNJ}DNI{DzD │ │ │ │ @@ -30011,31 +30011,31 @@ │ │ │ │ H{DyDP3xD │ │ │ │ H{DyDP3xD │ │ │ │ H{DyDP3xD │ │ │ │ H{DyDP3xD │ │ │ │ H{DyDP3xD │ │ │ │ H{DyDP3xD │ │ │ │ H{DyDP3xD │ │ │ │ -H6!F{D+DXh2 │ │ │ │ +L6!F{D+DXh2 │ │ │ │ K{D#DXh2 │ │ │ │ --K)F{D#DXh2 │ │ │ │ -K)F{D#DXh1 │ │ │ │ -oK9F{D#DXh0 │ │ │ │ -LK9F{D#DXh0 │ │ │ │ +-K!F{D+DXh2 │ │ │ │ +K!F{D+DXh1 │ │ │ │ +qK9F{D#DXh0 │ │ │ │ +NK9F{D#DXh0 │ │ │ │ PIF|D@FT │ │ │ │ PIF|D@FT │ │ │ │ PIF|D@FT │ │ │ │ -L:FAF|D(F │ │ │ │ -L:FAF|D(F │ │ │ │ -H:FYF|DPF │ │ │ │ -"uK|D$h[ │ │ │ │ -,FyK9F{D#D │ │ │ │ -&K!F{D+D │ │ │ │ -"@I@H{DyDP3xD │ │ │ │ -p/TK^I{D │ │ │ │ +L+F9F|D@F │ │ │ │ +L+F9F|D@F │ │ │ │ +H;FAF|DPF │ │ │ │ +|D$hNIyD*Y │ │ │ │ +H{DyDP3xD │ │ │ │ +XpKsIyDZ │ │ │ │ +p/4KDI{D │ │ │ │ +#Dse K*FZ │ │ │ │ "LzD(h|D │ │ │ │ F7FKF?"O │ │ │ │ e\hKh@hC │ │ │ │ &K)F{DXh │ │ │ │ D@7AF(F: │ │ │ │ I=#zD(FyD6 │ │ │ │ J=#yDzD: │ │ │ │ @@ -30832,15 +30832,15 @@ │ │ │ │ F+F1FxD2 │ │ │ │ H{DyDxD` │ │ │ │ H{DyDxD` │ │ │ │ H{DyDxD` │ │ │ │ IhizDyD2 │ │ │ │ H{DyD,3xD` │ │ │ │ # ` F%vcv │ │ │ │ -H{DyDL3xD` │ │ │ │ +H{DyDL3xD_ │ │ │ │ H{DyDd3xD_ │ │ │ │ HAF3FxD2 │ │ │ │ pG;FJFAF(F │ │ │ │ H*i)jxD2 │ │ │ │ $I$H{DyD │ │ │ │ !I!H{DyD │ │ │ │ J9F@F/FzD │ │ │ │ @@ -31349,16 +31349,16 @@ │ │ │ │ ,F-k+Fbh │ │ │ │ ckSc"kckO │ │ │ │ YI8"0FyD │ │ │ │ ikAc(kik │ │ │ │ hxI8"8FyD │ │ │ │ I H{DyDxD2 │ │ │ │ H{DyDxD2 │ │ │ │ -H{DyDxD2 │ │ │ │ -H{DyDxD2 │ │ │ │ +H{DyDxD1 │ │ │ │ +H{DyDxD1 │ │ │ │ L$+FYF@FzD │ │ │ │ 2@BsKtJtI{DzD │ │ │ │ HK0FHJII{DzD │ │ │ │ CK0FCJDI{DzD │ │ │ │ 2!F;KXF;J │ │ │ │ {D:IzD,3 │ │ │ │ #0F*K+J+I{DzD │ │ │ │ @@ -32729,15 +32729,15 @@ │ │ │ │ H{DyDxDb │ │ │ │ "'HyDxD5 │ │ │ │ H{DyDxDb │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ H{DyD,3xDb │ │ │ │ $I+F0FyD │ │ │ │ -H{DyDT3xDb │ │ │ │ +H{DyDT3xDa │ │ │ │ $I+F0FyD │ │ │ │ H{DyDx3xDa │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ @@ -32901,15 +32901,15 @@ │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD43xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ -H{DyDxDB │ │ │ │ +H{DyDxDA │ │ │ │ K8" I H{DyD │ │ │ │ H{DyDxDA │ │ │ │ H{DyD$3xDA │ │ │ │ !d{D'IH3)"yD │ │ │ │ H{DyD83xDA │ │ │ │ H{DyD83xDA │ │ │ │ H{DyDX3xDA │ │ │ │ @@ -32977,16 +32977,16 @@ │ │ │ │ KA" I H{DyDxD; │ │ │ │ hpG@hpG8 │ │ │ │ H{DyDxD: │ │ │ │ H{DyDxD: │ │ │ │ %/F~D\h,D │ │ │ │ RFIF@F[h │ │ │ │ H{DyD(3xD: │ │ │ │ -H{DyD@3xD: │ │ │ │ -H{DyD@3xD: │ │ │ │ +H{DyD@3xD9 │ │ │ │ +H{DyD@3xD9 │ │ │ │ +F:F!F0F; │ │ │ │ H{DyDT3xD9 │ │ │ │ H{DyDT3xD9 │ │ │ │ H{DyDh3xD9 │ │ │ │ @{hCDZ`{hCD │ │ │ │ dKvBdJeI{DzD │ │ │ │ XKvBXJYI{DzD │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2694 +9,2694 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a773c │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed3e │ │ │ │ - subseq r2, sp, r0, lsl r7 │ │ │ │ - subeq r4, pc, r6, lsr #7 │ │ │ │ - strheq r4, [pc], #-60 @ │ │ │ │ + subseq r2, sp, r8, ror r7 │ │ │ │ + subeq r4, pc, lr, lsl #8 │ │ │ │ + subeq r4, pc, r4, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba984 <__bss_end__@@Base+0xfe27a840> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36776c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6, #-1012]! @ 0xfffffc0c │ │ │ │ - @ instruction: 0x005d3596 │ │ │ │ - strdeq r8, [pc], #-144 @ │ │ │ │ - subeq r8, pc, sl, lsl #20 │ │ │ │ + ldrsheq r3, [sp], #-94 @ 0xffffffa2 │ │ │ │ + subeq r8, pc, r8, asr sl @ │ │ │ │ + subeq r8, pc, r2, ror sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba9b0 <__bss_end__@@Base+0xfe27a86c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367798 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0, #-1012] @ 0xfffffc0c │ │ │ │ - @ instruction: 0x005d369a │ │ │ │ - ldrdeq r8, [pc], #-196 @ │ │ │ │ - subeq r8, pc, r2, ror #25 │ │ │ │ + subseq r3, sp, r2, lsl #14 │ │ │ │ + subeq r8, pc, ip, lsr sp @ │ │ │ │ + subeq r8, pc, sl, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba9dc <__bss_end__@@Base+0xfe27a898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3677c4 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ - subseq r5, sp, r6, ror #2 │ │ │ │ - subeq r9, pc, r0, lsl #16 │ │ │ │ - subeq r9, pc, r2, lsl r8 @ │ │ │ │ + subseq r5, sp, lr, asr #3 │ │ │ │ + subeq r9, pc, r8, ror #16 │ │ │ │ + subeq r9, pc, sl, ror r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa08 <__bss_end__@@Base+0xfe27a8c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a77f0 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ece4 │ │ │ │ - rsbeq r3, r1, r6, lsr #5 │ │ │ │ - subeq ip, pc, r8, lsl r1 @ │ │ │ │ - subeq ip, pc, r4, lsr #2 │ │ │ │ + rsbeq r3, r1, lr, lsl #6 │ │ │ │ + subeq ip, pc, r0, lsl #3 │ │ │ │ + subeq ip, pc, ip, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa38 <__bss_end__@@Base+0xfe27a8f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7820 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eccc │ │ │ │ - strdeq r5, [r1], #-10 @ │ │ │ │ - subeq pc, pc, r8, ror #20 │ │ │ │ - subeq pc, pc, r8, ror sl @ │ │ │ │ + rsbeq r5, r1, r2, ror #2 │ │ │ │ + ldrdeq pc, [pc], #-160 @ │ │ │ │ + subeq pc, pc, r0, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa68 <__bss_end__@@Base+0xfe27a924> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367850 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], #1012 @ 0x3f4 │ │ │ │ - rsbeq r5, r1, sl, asr r1 │ │ │ │ - subeq pc, pc, r8, asr ip @ │ │ │ │ - subeq pc, pc, lr, ror #24 │ │ │ │ + rsbeq r5, r1, r2, asr #3 │ │ │ │ + subeq pc, pc, r0, asr #25 │ │ │ │ + ldrdeq pc, [pc], #-198 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa94 <__bss_end__@@Base+0xfe27a950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a787c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - rsbeq r6, r1, r0, lsl #1 │ │ │ │ - subseq r4, r0, r6, asr #2 │ │ │ │ - subseq r4, r0, sl, asr r1 │ │ │ │ + rsbeq r6, r1, r8, ror #1 │ │ │ │ + subseq r4, r0, lr, lsr #3 │ │ │ │ + subseq r4, r0, r2, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaac4 <__bss_end__@@Base+0xfe27a980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a78ac │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - rsbeq r6, r1, r0, asr r0 │ │ │ │ - subseq r4, r0, r6, lsl r1 │ │ │ │ - subseq r4, r0, sl, lsr #2 │ │ │ │ + strhteq r6, [r1], #-8 │ │ │ │ + subseq r4, r0, lr, ror r1 │ │ │ │ + @ instruction: 0x00504192 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaaf4 <__bss_end__@@Base+0xfe27a9b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a78dc │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stcl 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - strhteq r6, [r1], #-244 @ 0xffffff0c │ │ │ │ - subseq r4, r0, r6, ror #1 │ │ │ │ - ldrsheq r4, [r0], #-10 │ │ │ │ + rsbeq r7, r1, ip, lsl r0 │ │ │ │ + subseq r4, r0, lr, asr #2 │ │ │ │ + subseq r4, r0, r2, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab24 <__bss_end__@@Base+0xfe27a9e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a790c │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mrrc 7, 15, pc, r4, cr13 @ │ │ │ │ - rsbeq r6, r1, r4, lsl #31 │ │ │ │ - ldrheq r4, [r0], #-6 │ │ │ │ - ldrsbeq r5, [r0], #-218 @ 0xffffff26 │ │ │ │ + rsbeq r6, r1, ip, ror #31 │ │ │ │ + subseq r4, r0, lr, lsl r1 │ │ │ │ + subseq r5, r0, r2, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab54 <__bss_end__@@Base+0xfe27aa10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a793c │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbeq r7, r1, ip, asr #5 │ │ │ │ - subseq r6, r0, r6, asr fp │ │ │ │ - subseq r6, r0, r8, ror #22 │ │ │ │ + rsbeq r7, r1, r4, lsr r3 │ │ │ │ + ldrheq r6, [r0], #-190 @ 0xffffff42 │ │ │ │ + ldrsbeq r6, [r0], #-176 @ 0xffffff50 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab84 <__bss_end__@@Base+0xfe27aa40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36796c │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r7, r1, r6, asr r4 │ │ │ │ - subseq r6, r0, r0, lsr #29 │ │ │ │ - subseq r6, r0, lr, lsr #29 │ │ │ │ + strhteq r7, [r1], #-78 @ 0xffffffb2 │ │ │ │ + subseq r6, r0, r8, lsl #30 │ │ │ │ + subseq r6, r0, r6, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbabb0 <__bss_end__@@Base+0xfe27aa6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7998 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - rsbeq r7, r1, r8, lsr #20 │ │ │ │ - ldrsbeq sl, [r0], #-58 @ 0xffffffc6 │ │ │ │ - subseq sl, r0, lr, lsr #16 │ │ │ │ + mlseq r1, r0, sl, r7 │ │ │ │ + subseq sl, r0, r2, asr #8 │ │ │ │ + @ instruction: 0x0050a896 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbabe0 <__bss_end__@@Base+0xfe27aa9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3679c8 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl a19ec │ │ │ │ - rsbeq r7, r1, r6, lsr #24 │ │ │ │ - ldrsheq sl, [r0], #-240 @ 0xffffff10 │ │ │ │ - subseq fp, r0, r2, lsl r0 │ │ │ │ + rsbeq r7, r1, lr, lsl #25 │ │ │ │ + subseq fp, r0, r8, asr r0 │ │ │ │ + subseq fp, r0, sl, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac0c <__bss_end__@@Base+0xfe27aac8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a79f4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl ffaa1a1c <__bss_end__@@Base+0xfef618d8> │ │ │ │ - rsbeq r8, r1, r0, lsl r4 │ │ │ │ - subseq r3, r0, lr, asr #31 │ │ │ │ - subseq r3, r0, r2, ror #31 │ │ │ │ + rsbeq r8, r1, r8, ror r4 │ │ │ │ + subseq r4, r0, r6, lsr r0 │ │ │ │ + subseq r4, r0, sl, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac3c <__bss_end__@@Base+0xfe27aaf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a24 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff4a1a4c <__bss_end__@@Base+0xfe961908> │ │ │ │ - rsbeq r8, r1, r0, ror #7 │ │ │ │ - @ instruction: 0x00503f9e │ │ │ │ - ldrheq r3, [r0], #-242 @ 0xffffff0e │ │ │ │ + rsbeq r8, r1, r8, asr #8 │ │ │ │ + subseq r4, r0, r6 │ │ │ │ + subseq r4, r0, sl, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac6c <__bss_end__@@Base+0xfe27ab28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a54 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebb2 │ │ │ │ - rsbeq r9, r1, lr, asr #32 │ │ │ │ - subseq pc, r0, r0, asr r9 @ │ │ │ │ - subseq pc, r0, r0, ror #19 │ │ │ │ + strhteq r9, [r1], #-6 │ │ │ │ + ldrheq pc, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + subseq pc, r0, r8, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac9c <__bss_end__@@Base+0xfe27ab58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a84 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl fe8a1aac <__bss_end__@@Base+0xfdd61968> │ │ │ │ - strhteq r9, [r1], #-52 @ 0xffffffcc │ │ │ │ - subseq r0, r1, sl, lsr r5 │ │ │ │ - subseq r0, r1, r6, asr r5 │ │ │ │ + rsbeq r9, r1, ip, lsl r4 │ │ │ │ + subseq r0, r1, r2, lsr #11 │ │ │ │ + ldrheq r0, [r1], #-94 @ 0xffffffa2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaccc <__bss_end__@@Base+0xfe27ab88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7ab4 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl fe2a1adc <__bss_end__@@Base+0xfd761998> │ │ │ │ - rsbeq r9, r1, r4, lsl #7 │ │ │ │ - subseq r0, r1, sl, lsl #10 │ │ │ │ - subseq r0, r1, r6, lsr #10 │ │ │ │ + rsbeq r9, r1, ip, ror #7 │ │ │ │ + subseq r0, r1, r2, ror r5 │ │ │ │ + subseq r0, r1, lr, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbacfc <__bss_end__@@Base+0xfe27abb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7ae4 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ bl 1ca1b0c <__bss_end__@@Base+0x11619c8> │ │ │ │ - rsbeq r9, r1, r4, asr r3 │ │ │ │ - ldrsbeq r0, [r1], #-74 @ 0xffffffb6 │ │ │ │ - subseq r0, r1, r6, lsl r5 │ │ │ │ + strhteq r9, [r1], #-60 @ 0xffffffc4 │ │ │ │ + subseq r0, r1, r2, asr #10 │ │ │ │ + subseq r0, r1, lr, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad2c <__bss_end__@@Base+0xfe27abe8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b14 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl 16a1b3c <__bss_end__@@Base+0xb619f8> │ │ │ │ - rsbeq r9, r1, r4, lsr #6 │ │ │ │ - subseq r0, r1, sl, lsr #9 │ │ │ │ - subseq r0, r1, sl, lsl #11 │ │ │ │ + rsbeq r9, r1, ip, lsl #7 │ │ │ │ + subseq r0, r1, r2, lsl r5 │ │ │ │ + ldrsheq r0, [r1], #-82 @ 0xffffffae │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad5c <__bss_end__@@Base+0xfe27ac18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b44 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb3a │ │ │ │ - rsbeq r7, r2, ip, asr #4 │ │ │ │ - ldrsbeq r1, [r1], #-146 @ 0xffffff6e │ │ │ │ - subseq pc, fp, r8, asr r8 @ │ │ │ │ + strhteq r7, [r2], #-36 @ 0xffffffdc │ │ │ │ + subseq r1, r1, sl, lsr sl │ │ │ │ + subseq pc, fp, r0, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad8c <__bss_end__@@Base+0xfe27ac48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b74 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb22 │ │ │ │ - rsbeq r7, r2, r0, lsl #13 │ │ │ │ - subseq r2, r1, r2, lsl pc │ │ │ │ - subseq r2, r1, r8, lsr #30 │ │ │ │ + rsbeq r7, r2, r8, ror #13 │ │ │ │ + subseq r2, r1, sl, ror pc │ │ │ │ + @ instruction: 0x00512f90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbadbc <__bss_end__@@Base+0xfe27ac78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7ba4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 4a1bcc │ │ │ │ - rsbeq r1, r6, r4, asr #28 │ │ │ │ - subseq r3, r0, lr, lsl lr │ │ │ │ - subseq r3, r0, r2, lsr lr │ │ │ │ + rsbeq r1, r6, ip, lsr #29 │ │ │ │ + subseq r3, r0, r6, lsl #29 │ │ │ │ + @ instruction: 0x00503e9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbadec <__bss_end__@@Base+0xfe27aca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7bd4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ b ffea1bfc <__bss_end__@@Base+0xff361ab8> │ │ │ │ - rsbeq r2, r6, r8, asr #4 │ │ │ │ - subseq r7, r0, r6, asr r4 │ │ │ │ - subseq r7, r0, sl, ror #8 │ │ │ │ + strhteq r2, [r6], #-32 @ 0xffffffe0 │ │ │ │ + ldrheq r7, [r0], #-78 @ 0xffffffb2 │ │ │ │ + ldrsbeq r7, [r0], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae1c <__bss_end__@@Base+0xfe27acd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c04 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b ff8a1c2c <__bss_end__@@Base+0xfed61ae8> │ │ │ │ - rsbeq r2, r6, r8, lsl r2 │ │ │ │ - subseq r7, r1, r6, ror #12 │ │ │ │ - subseq r7, r1, r2, ror r6 │ │ │ │ + rsbeq r2, r6, r0, lsl #5 │ │ │ │ + subseq r7, r1, lr, asr #13 │ │ │ │ + ldrsbeq r7, [r1], #-106 @ 0xffffff96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae4c <__bss_end__@@Base+0xfe27ad08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c34 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff2a1c5c <__bss_end__@@Base+0xfe761b18> │ │ │ │ - rsbeq r2, r6, r8, ror #3 │ │ │ │ - subseq r7, r1, r6, lsr r6 │ │ │ │ - subseq r7, r1, sl, asr r6 │ │ │ │ + rsbeq r2, r6, r0, asr r2 │ │ │ │ + @ instruction: 0x0051769e │ │ │ │ + subseq r7, r1, r2, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae7c <__bss_end__@@Base+0xfe27ad38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c64 │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ b feca1c8c <__bss_end__@@Base+0xfe161b48> │ │ │ │ - strhteq r2, [r6], #-24 @ 0xffffffe8 │ │ │ │ - subseq r7, r1, r6, lsl #12 │ │ │ │ - subseq r7, r1, r6, asr #12 │ │ │ │ + rsbeq r2, r6, r0, lsr #4 │ │ │ │ + subseq r7, r1, lr, ror #12 │ │ │ │ + subseq r7, r1, lr, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaeac <__bss_end__@@Base+0xfe27ad68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7c94 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - rsbeq r2, r6, r8, lsl #3 │ │ │ │ - subseq r7, r1, lr, lsr #3 │ │ │ │ - subseq r7, r1, r4, lsl #13 │ │ │ │ + strdeq r2, [r6], #-16 @ │ │ │ │ + subseq r7, r1, r6, lsl r2 │ │ │ │ + subseq r7, r1, ip, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaee0 <__bss_end__@@Base+0xfe27ad9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7cc8 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea76 │ │ │ │ - rsbeq r2, r6, r4, asr r1 │ │ │ │ - subseq r7, r1, sl, ror r1 │ │ │ │ - subseq r7, r1, r0, asr r6 │ │ │ │ + strhteq r2, [r6], #-28 @ 0xffffffe4 │ │ │ │ + subseq r7, r1, r2, ror #3 │ │ │ │ + ldrheq r7, [r1], #-104 @ 0xffffff98 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf14 <__bss_end__@@Base+0xfe27add0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7cfc │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea5c │ │ │ │ - rsbeq r2, r6, r0, lsr #2 │ │ │ │ - subseq r7, r1, r6, asr #2 │ │ │ │ - subseq r7, r1, ip, lsr r6 │ │ │ │ + rsbeq r2, r6, r8, lsl #3 │ │ │ │ + subseq r7, r1, lr, lsr #3 │ │ │ │ + subseq r7, r1, r4, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf48 <__bss_end__@@Base+0xfe27ae04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d30 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b 1321d58 <__bss_end__@@Base+0x7e1c14> │ │ │ │ - rsbeq r4, r6, r0, ror #10 │ │ │ │ - subseq r7, r1, sl, lsr r5 │ │ │ │ - subseq r7, r1, r6, asr #10 │ │ │ │ + rsbeq r4, r6, r8, asr #11 │ │ │ │ + subseq r7, r1, r2, lsr #11 │ │ │ │ + subseq r7, r1, lr, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf78 <__bss_end__@@Base+0xfe27ae34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d60 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ b d21d88 <__bss_end__@@Base+0x1e1c44> │ │ │ │ - rsbeq r4, r6, r0, lsr r5 │ │ │ │ - subseq r7, r1, sl, lsl #10 │ │ │ │ - subseq r7, r1, lr, lsr #10 │ │ │ │ + mlseq r6, r8, r5, r4 │ │ │ │ + subseq r7, r1, r2, ror r5 │ │ │ │ + @ instruction: 0x00517596 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbafa8 <__bss_end__@@Base+0xfe27ae64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d90 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea14 │ │ │ │ - rsbeq r4, r6, r2, ror sl │ │ │ │ - subseq sl, r0, ip, ror #5 │ │ │ │ - subseq sl, r0, r0, lsl #6 │ │ │ │ + ldrdeq r4, [r6], #-170 @ 0xffffff56 @ │ │ │ │ + subseq sl, r0, r4, asr r3 │ │ │ │ + subseq sl, r0, r8, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbafd8 <__bss_end__@@Base+0xfe27ae94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7dc0 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r6, r0, asr #20 │ │ │ │ - subseq ip, r1, r2, asr #30 │ │ │ │ - subseq ip, r1, lr, ror #31 │ │ │ │ + rsbeq r4, r6, r8, lsr #21 │ │ │ │ + subseq ip, r1, sl, lsr #31 │ │ │ │ + subseq sp, r1, r6, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb008 <__bss_end__@@Base+0xfe27aec4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7df0 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r6, r0, lsl sl │ │ │ │ - subseq ip, r1, r2, lsl pc │ │ │ │ - subseq sp, r1, r2, asr #32 │ │ │ │ + rsbeq r4, r6, r8, ror sl │ │ │ │ + subseq ip, r1, sl, ror pc │ │ │ │ + subseq sp, r1, sl, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb038 <__bss_end__@@Base+0xfe27aef4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e20 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9cc │ │ │ │ - rsbeq r5, r6, r8, lsr r0 │ │ │ │ - subseq lr, r1, sl, lsr #23 │ │ │ │ - ldrheq lr, [r1], #-184 @ 0xffffff48 │ │ │ │ + rsbeq r5, r6, r0, lsr #1 │ │ │ │ + subseq lr, r1, r2, lsl ip │ │ │ │ + subseq lr, r1, r0, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb068 <__bss_end__@@Base+0xfe27af24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e50 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r6, r0, lsl r7 │ │ │ │ - subseq pc, r1, sl, lsr #18 │ │ │ │ - subseq pc, r1, sl, lsr r9 @ │ │ │ │ + rsbeq r5, r6, r8, ror r7 │ │ │ │ + @ instruction: 0x0051f992 │ │ │ │ + subseq pc, r1, r2, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb098 <__bss_end__@@Base+0xfe27af54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e80 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r6, r6, r8, asr r5 │ │ │ │ - ldrsbeq r6, [r2], #-90 @ 0xffffffa6 │ │ │ │ - subseq r6, r2, r2, ror #11 │ │ │ │ + rsbeq r6, r6, r0, asr #11 │ │ │ │ + subseq r6, r2, r2, asr #12 │ │ │ │ + subseq r6, r2, sl, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb0c8 <__bss_end__@@Base+0xfe27af84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367eb0 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r6, r6, ip, r6 │ │ │ │ - subseq r9, r2, r4, ror #6 │ │ │ │ - subseq r9, r2, sl, ror r3 │ │ │ │ + strdeq r6, [r6], #-206 @ 0xffffff32 @ │ │ │ │ + subseq r9, r2, ip, asr #7 │ │ │ │ + subseq r9, r2, r2, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb0f4 <__bss_end__@@Base+0xfe27afb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7edc │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmdb ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r8, r6, r4, rrx │ │ │ │ - @ instruction: 0x00530092 │ │ │ │ - subseq r0, r3, r2, lsr #1 │ │ │ │ + rsbeq r8, r6, ip, asr #1 │ │ │ │ + ldrsheq r0, [r3], #-10 │ │ │ │ + subseq r0, r3, sl, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb124 <__bss_end__@@Base+0xfe27afe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367f0c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq r8, [r6], #-110 @ 0xffffff92 @ │ │ │ │ - subseq r2, r3, r0, ror r2 │ │ │ │ - subseq r2, r3, sl, lsl #5 │ │ │ │ + rsbeq r8, r6, r6, ror #14 │ │ │ │ + ldrsbeq r2, [r3], #-40 @ 0xffffffd8 │ │ │ │ + ldrsheq r2, [r3], #-34 @ 0xffffffde │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb150 <__bss_end__@@Base+0xfe27b00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367f38 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r8, r6, lr, lsr #25 │ │ │ │ - subeq r8, pc, ip, asr #5 │ │ │ │ - subeq r8, pc, r6, ror #5 │ │ │ │ + rsbeq r8, r6, r6, lsl sp │ │ │ │ + subeq r8, pc, r4, lsr r3 @ │ │ │ │ + subeq r8, pc, lr, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb17c <__bss_end__@@Base+0xfe27b038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f64 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ stmdb r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r8, r6, ip, asr #31 │ │ │ │ - ldrheq r3, [r0], #-2 │ │ │ │ - subseq r3, r3, r6, lsl #26 │ │ │ │ + rsbeq r9, r6, r4, lsr r0 │ │ │ │ + subseq r3, r0, sl, lsl r1 │ │ │ │ + subseq r3, r3, lr, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb1ac <__bss_end__@@Base+0xfe27b068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f94 │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ ldmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r6, ip, pc, r8 @ │ │ │ │ - ldrheq r3, [r3], #-202 @ 0xffffff36 │ │ │ │ - subeq pc, pc, lr, lsr r4 @ │ │ │ │ + rsbeq r9, r6, r4 │ │ │ │ + subseq r3, r3, r2, lsr #26 │ │ │ │ + subeq pc, pc, r6, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb1dc <__bss_end__@@Base+0xfe27b098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7fc4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8fa │ │ │ │ - rsbeq r9, r6, sl, ror r4 │ │ │ │ - ldrheq sl, [r0], #-8 │ │ │ │ - subseq sl, r0, r8, lsl #2 │ │ │ │ + rsbeq r9, r6, r2, ror #9 │ │ │ │ + subseq sl, r0, r0, lsr #2 │ │ │ │ + subseq sl, r0, r0, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb20c <__bss_end__@@Base+0xfe27b0c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7ff4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8e2 │ │ │ │ - rsbeq r9, r6, sl, asr #8 │ │ │ │ - subseq sl, r0, r8, lsl #1 │ │ │ │ - ldrsbeq sl, [r0], #-8 │ │ │ │ + strhteq r9, [r6], #-66 @ 0xffffffbe │ │ │ │ + ldrsheq sl, [r0], #-0 │ │ │ │ + subseq sl, r0, r0, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb23c <__bss_end__@@Base+0xfe27b0f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8024 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmia r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r6, r8, lsr r7 │ │ │ │ - ldrsheq r2, [r0], #-242 @ 0xffffff0e │ │ │ │ - subseq r3, r3, r6, asr #24 │ │ │ │ + rsbeq r9, r6, r0, lsr #15 │ │ │ │ + subseq r3, r0, sl, asr r0 │ │ │ │ + subseq r3, r3, lr, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb26c <__bss_end__@@Base+0xfe27b128> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8054 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldm r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r6, r8, lsl #14 │ │ │ │ - ldrsbeq r6, [r0], #-246 @ 0xffffff0a │ │ │ │ - subseq r6, r0, sl, ror #31 │ │ │ │ + rsbeq r9, r6, r0, ror r7 │ │ │ │ + subseq r7, r0, lr, lsr r0 │ │ │ │ + subseq r7, r0, r2, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb29c <__bss_end__@@Base+0xfe27b158> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8084 │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e89a │ │ │ │ - ldrdeq r9, [r6], #-106 @ 0xffffff96 @ │ │ │ │ - subseq r5, r3, ip, lsl #24 │ │ │ │ - subseq r5, r3, r4, ror pc │ │ │ │ + rsbeq r9, r6, r2, asr #14 │ │ │ │ + subseq r5, r3, r4, ror ip │ │ │ │ + ldrsbeq r5, [r3], #-252 @ 0xffffff04 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb2cc <__bss_end__@@Base+0xfe27b188> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a80b4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e882 │ │ │ │ - rsbeq r9, r6, sl, lsr #13 │ │ │ │ - subseq r5, r3, ip, asr #24 │ │ │ │ - subseq r5, r3, r0, ror ip │ │ │ │ + rsbeq r9, r6, r2, lsl r7 │ │ │ │ + ldrheq r5, [r3], #-196 @ 0xffffff3c │ │ │ │ + ldrsbeq r5, [r3], #-200 @ 0xffffff38 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb2fc <__bss_end__@@Base+0xfe27b1b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a80e4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e86a │ │ │ │ - rsbeq r9, r6, sl, ror r6 │ │ │ │ - subeq pc, pc, r4, asr #7 │ │ │ │ - ldrdeq pc, [pc], #-56 @ │ │ │ │ + rsbeq r9, r6, r2, ror #13 │ │ │ │ + subeq pc, pc, ip, lsr #8 │ │ │ │ + subeq pc, pc, r0, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb32c <__bss_end__@@Base+0xfe27b1e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8114 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r6, r0, asr lr │ │ │ │ - subseq r6, r0, r6, lsl pc │ │ │ │ - subseq r6, r0, sl, lsr #30 │ │ │ │ + strhteq r9, [r6], #-232 @ 0xffffff18 │ │ │ │ + subseq r6, r0, lr, ror pc │ │ │ │ + @ instruction: 0x00506f92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb35c <__bss_end__@@Base+0xfe27b218> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8144 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e83a │ │ │ │ - rsbeq fp, r6, r2, asr r1 │ │ │ │ - subeq r8, pc, r0, asr #1 │ │ │ │ - subseq r3, r3, r8, lsl r3 │ │ │ │ + strhteq fp, [r6], #-26 @ 0xffffffe6 │ │ │ │ + subeq r8, pc, r8, lsr #2 │ │ │ │ + subseq r3, r3, r0, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb38c <__bss_end__@@Base+0xfe27b248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8174 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e822 │ │ │ │ - rsbeq fp, r6, r2, lsr #2 │ │ │ │ - umaaleq r8, pc, r0, r0 @ │ │ │ │ - subeq r8, pc, r8, lsr #1 │ │ │ │ + rsbeq fp, r6, sl, lsl #3 │ │ │ │ + strdeq r8, [pc], #-8 @ │ │ │ │ + subeq r8, pc, r0, lsl r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb3bc <__bss_end__@@Base+0xfe27b278> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a81a4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmda r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq fp, r6, r8, lsr #10 │ │ │ │ - subseq r6, r0, r6, lsl #29 │ │ │ │ - @ instruction: 0x00506e9a │ │ │ │ + mlseq r6, r0, r5, fp │ │ │ │ + subseq r6, r0, lr, ror #29 │ │ │ │ + subseq r6, r0, r2, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb3ec <__bss_end__@@Base+0xfe27b2a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a81d4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x00f0f7fc │ │ │ │ - rsbeq fp, r6, ip, lsr #14 │ │ │ │ - subseq r6, r0, r6, asr lr │ │ │ │ - subseq r6, r0, sl, ror #28 │ │ │ │ + mlseq r6, r4, r7, fp │ │ │ │ + ldrheq r6, [r0], #-238 @ 0xffffff12 │ │ │ │ + ldrsbeq r6, [r0], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb41c <__bss_end__@@Base+0xfe27b2d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8204 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x00d8f7fc │ │ │ │ - strdeq fp, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsbeq r7, [r4], #-10 │ │ │ │ - ldrsheq r7, [r4], #-10 │ │ │ │ + rsbeq fp, r6, r4, ror #14 │ │ │ │ + subseq r7, r4, r2, asr #2 │ │ │ │ + subseq r7, r4, r2, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb44c <__bss_end__@@Base+0xfe27b308> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8234 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00c0f7fc │ │ │ │ - rsbeq fp, r6, r0, lsr #24 │ │ │ │ - ldrsheq r6, [r0], #-214 @ 0xffffff2a │ │ │ │ - subseq r6, r0, sl, lsl #28 │ │ │ │ + rsbeq fp, r6, r8, lsl #25 │ │ │ │ + subseq r6, r0, lr, asr lr │ │ │ │ + subseq r6, r0, r2, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb47c <__bss_end__@@Base+0xfe27b338> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8264 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efaa │ │ │ │ - strdeq fp, [r6], #-178 @ 0xffffff4e @ │ │ │ │ - subseq r6, r4, r8, lsl sp │ │ │ │ - subseq r7, r4, r8, ror sl │ │ │ │ + rsbeq fp, r6, sl, asr ip │ │ │ │ + subseq r6, r4, r0, lsl #27 │ │ │ │ + subseq r7, r4, r0, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb4ac <__bss_end__@@Base+0xfe27b368> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8294 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0090f7fc │ │ │ │ - rsbeq fp, r6, r0, asr #23 │ │ │ │ - subseq r7, r4, r6, asr #18 │ │ │ │ - subseq r7, r4, sl, ror #20 │ │ │ │ + rsbeq fp, r6, r8, lsr #24 │ │ │ │ + subseq r7, r4, lr, lsr #19 │ │ │ │ + ldrsbeq r7, [r4], #-162 @ 0xffffff5e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb4dc <__bss_end__@@Base+0xfe27b398> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a82c4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef7a │ │ │ │ - mlseq r6, r2, fp, fp │ │ │ │ - subeq pc, pc, r4, ror #3 │ │ │ │ - strdeq pc, [pc], #-24 @ │ │ │ │ + strdeq fp, [r6], #-186 @ 0xffffff46 @ │ │ │ │ + subeq pc, pc, ip, asr #4 │ │ │ │ + subeq pc, pc, r0, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbb50c <__bss_end__@@Base+0xfe27b3c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b fe2a2314 <__bss_end__@@Base+0xfd7621d0> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ bllt a22324 │ │ │ │ - subseq r7, r4, r2, lsr sl │ │ │ │ + @ instruction: 0x00547a9a │ │ │ │ rsbseq r6, r9, sl, asr #19 │ │ │ │ andeq r4, r0, r4, lsr #13 │ │ │ │ - subseq r7, r4, r2, lsr sl │ │ │ │ + @ instruction: 0x00547a9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb54c <__bss_end__@@Base+0xfe27b408> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8334 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef42 │ │ │ │ - ldrdeq fp, [r6], #-242 @ 0xffffff0e @ │ │ │ │ - ldrdeq r7, [pc], #-224 @ │ │ │ │ - subeq r7, pc, r8, ror #29 │ │ │ │ + rsbeq ip, r6, sl, lsr r0 │ │ │ │ + subeq r7, pc, r8, lsr pc @ │ │ │ │ + subeq r7, pc, r0, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb57c <__bss_end__@@Base+0xfe27b438> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8364 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef2a │ │ │ │ - ldrdeq sp, [r6], #-114 @ 0xffffff8e @ │ │ │ │ - subeq pc, pc, r4, asr #2 │ │ │ │ - subeq pc, pc, r8, asr r1 @ │ │ │ │ + rsbeq sp, r6, sl, lsr r8 │ │ │ │ + subeq pc, pc, ip, lsr #3 │ │ │ │ + subeq pc, pc, r0, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb5ac <__bss_end__@@Base+0xfe27b468> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8394 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0010f7fc │ │ │ │ - ldrdeq sp, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - subseq lr, r4, r6, asr #21 │ │ │ │ - ldrsbeq lr, [r4], #-170 @ 0xffffff56 │ │ │ │ + rsbeq sp, r6, r0, asr #18 │ │ │ │ + subseq lr, r4, lr, lsr #22 │ │ │ │ + subseq lr, r4, r2, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb5dc <__bss_end__@@Base+0xfe27b498> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a83c4 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 7, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - rsbeq sp, r6, r8, lsr #17 │ │ │ │ - @ instruction: 0x0054ea96 │ │ │ │ - ldrheq lr, [r4], #-174 @ 0xffffff52 │ │ │ │ + rsbeq sp, r6, r0, lsl r9 │ │ │ │ + ldrsheq lr, [r4], #-174 @ 0xffffff52 │ │ │ │ + subseq lr, r4, r6, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb60c <__bss_end__@@Base+0xfe27b4c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a83f4 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 7, pc, cr0, cr12, {7} @ │ │ │ │ - rsbeq sp, r6, r8, ror r8 │ │ │ │ - subseq lr, r4, r6, ror #20 │ │ │ │ - subseq lr, r4, r2, lsr #21 │ │ │ │ + rsbeq sp, r6, r0, ror #17 │ │ │ │ + subseq lr, r4, lr, asr #21 │ │ │ │ + subseq lr, r4, sl, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb63c <__bss_end__@@Base+0xfe27b4f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368424 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr10, cr12, {7} @ │ │ │ │ - rsbeq lr, r6, lr, lsr r0 │ │ │ │ - subeq r7, pc, r0, ror #27 │ │ │ │ - strdeq r7, [pc], #-218 @ │ │ │ │ + rsbeq lr, r6, r6, lsr #1 │ │ │ │ + subeq r7, pc, r8, asr #28 │ │ │ │ + subeq r7, pc, r2, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb668 <__bss_end__@@Base+0xfe27b524> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8450 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 5, APSR_nzcv, cr2, cr12, {7} │ │ │ │ - rsbeq lr, r6, r0, lsl r0 │ │ │ │ - subseq r0, r5, r6, lsr #27 │ │ │ │ - ldrheq r0, [r5], #-214 @ 0xffffff2a │ │ │ │ + rsbeq lr, r6, r8, ror r0 │ │ │ │ + subseq r0, r5, lr, lsl #28 │ │ │ │ + subseq r0, r5, lr, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb698 <__bss_end__@@Base+0xfe27b554> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8480 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee9c │ │ │ │ - rsbeq lr, r6, ip, ror #5 │ │ │ │ - subseq r6, r0, sl, lsr #23 │ │ │ │ - subseq r6, r0, r0, asr #23 │ │ │ │ + rsbeq lr, r6, r4, asr r3 │ │ │ │ + subseq r6, r0, r2, lsl ip │ │ │ │ + subseq r6, r0, r8, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb6c8 <__bss_end__@@Base+0xfe27b584> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a84b0 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 4, pc, cr2, cr12, {7} @ │ │ │ │ - strhteq lr, [r6], #-44 @ 0xffffffd4 │ │ │ │ - subseq r2, r5, r6, ror #15 │ │ │ │ - ldrsheq r2, [r5], #-114 @ 0xffffff8e │ │ │ │ + rsbeq lr, r6, r4, lsr #6 │ │ │ │ + subseq r2, r5, lr, asr #16 │ │ │ │ + subseq r2, r5, sl, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb6f8 <__bss_end__@@Base+0xfe27b5b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3684e0 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr12, cr12, {7} @ │ │ │ │ - rsbeq lr, r6, lr, asr #30 │ │ │ │ - ldrsheq r7, [r5], #-216 @ 0xffffff28 │ │ │ │ - subseq r7, r5, sl, lsr lr │ │ │ │ + strhteq lr, [r6], #-246 @ 0xffffff0a │ │ │ │ + subseq r7, r5, r0, ror #28 │ │ │ │ + subseq r7, r5, r2, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb724 <__bss_end__@@Base+0xfe27b5e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a850c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee56 │ │ │ │ - rsbeq lr, r6, r2, lsr #30 │ │ │ │ - strdeq r7, [pc], #-200 @ │ │ │ │ - subeq r7, pc, r0, lsl sp @ │ │ │ │ + rsbeq lr, r6, sl, lsl #31 │ │ │ │ + subeq r7, pc, r0, ror #26 │ │ │ │ + subeq r7, pc, r8, ror sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb754 <__bss_end__@@Base+0xfe27b610> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a853c │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbeq pc, r6, r4, asr #22 │ │ │ │ - subseq fp, r5, sl, lsl #3 │ │ │ │ - subseq fp, r5, r6, lsl #5 │ │ │ │ + rsbeq pc, r6, ip, lsr #23 │ │ │ │ + ldrsheq fp, [r5], #-18 @ 0xffffffee │ │ │ │ + subseq fp, r5, lr, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb784 <__bss_end__@@Base+0xfe27b640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a856c │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ mcr 7, 1, pc, cr4, cr12, {7} @ │ │ │ │ - rsbeq pc, r6, ip, ror ip @ │ │ │ │ - subseq fp, r5, r6, ror r8 │ │ │ │ - subseq fp, r5, r6, lsl #17 │ │ │ │ + rsbeq pc, r6, r4, ror #25 │ │ │ │ + ldrsbeq fp, [r5], #-142 @ 0xffffff72 │ │ │ │ + subseq fp, r5, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb7b4 <__bss_end__@@Base+0xfe27b670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a859c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee0e │ │ │ │ - rsbeq r0, r7, r8, asr #13 │ │ │ │ - subseq r6, r0, lr, lsl #21 │ │ │ │ - subseq r6, r0, r4, lsr #21 │ │ │ │ + rsbeq r0, r7, r0, lsr r7 │ │ │ │ + ldrsheq r6, [r0], #-166 @ 0xffffff5a │ │ │ │ + subseq r6, r0, ip, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb7e4 <__bss_end__@@Base+0xfe27b6a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a85cc │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldcl 7, cr15, [r4, #1008]! @ 0x3f0 │ │ │ │ - strdeq r0, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsheq r3, [r0], #-54 @ 0xffffffca │ │ │ │ - subseq fp, r1, lr, lsl #24 │ │ │ │ + rsbeq r0, r7, ip, asr r7 │ │ │ │ + subseq r3, r0, lr, asr r4 │ │ │ │ + subseq fp, r1, r6, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb814 <__bss_end__@@Base+0xfe27b6d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a85fc │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldcl 7, cr15, [ip, #1008] @ 0x3f0 │ │ │ │ - rsbeq r0, r7, r4, asr #13 │ │ │ │ - subseq r3, r0, r6, asr #7 │ │ │ │ - ldrsbeq fp, [r1], #-190 @ 0xffffff42 │ │ │ │ + rsbeq r0, r7, ip, lsr #14 │ │ │ │ + subseq r3, r0, lr, lsr #8 │ │ │ │ + subseq fp, r1, r6, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb844 <__bss_end__@@Base+0xfe27b700> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a862c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - mlseq r7, r4, r6, r0 │ │ │ │ - @ instruction: 0x00503396 │ │ │ │ - subseq fp, r1, lr, lsr #23 │ │ │ │ + strdeq r0, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq r3, [r0], #-62 @ 0xffffffc2 │ │ │ │ + subseq fp, r1, r6, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb874 <__bss_end__@@Base+0xfe27b730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a865c │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - rsbeq r1, r7, ip, asr #8 │ │ │ │ - subseq sp, r5, r6, lsl #23 │ │ │ │ - subseq sp, r5, r6, ror #23 │ │ │ │ + strhteq r1, [r7], #-68 @ 0xffffffbc │ │ │ │ + subseq sp, r5, lr, ror #23 │ │ │ │ + subseq sp, r5, lr, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb8a4 <__bss_end__@@Base+0xfe27b760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36868c │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ - rsbeq r1, r7, sl, lsr fp │ │ │ │ - subseq r0, r6, r8, ror #2 │ │ │ │ - subseq r8, r0, r2, lsl #14 │ │ │ │ + rsbeq r1, r7, r2, lsr #23 │ │ │ │ + ldrsbeq r0, [r6], #-16 │ │ │ │ + subseq r8, r0, sl, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb8d0 <__bss_end__@@Base+0xfe27b78c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a86b8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldcl 7, cr15, [lr, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrdeq r8, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r3, r0, sl, lsl #6 │ │ │ │ - subseq r3, r0, lr, lsl r3 │ │ │ │ + rsbeq r8, r7, r0, asr #16 │ │ │ │ + subseq r3, r0, r2, ror r3 │ │ │ │ + subseq r3, r0, r6, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb900 <__bss_end__@@Base+0xfe27b7bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a86e8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed68 │ │ │ │ - rsbeq r8, r7, r4, ror #21 │ │ │ │ - ldrsbeq r3, [r0], #-42 @ 0xffffffd6 │ │ │ │ - ldrsheq fp, [r1], #-164 @ 0xffffff5c │ │ │ │ + rsbeq r8, r7, ip, asr #22 │ │ │ │ + subseq r3, r0, r2, asr #6 │ │ │ │ + subseq fp, r1, ip, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb930 <__bss_end__@@Base+0xfe27b7ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8718 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stcl 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - strhteq r8, [r7], #-164 @ 0xffffff5c │ │ │ │ - subseq r3, r0, sl, lsr #5 │ │ │ │ - subseq fp, r1, r2, asr #21 │ │ │ │ + rsbeq r8, r7, ip, lsl fp │ │ │ │ + subseq r3, r0, r2, lsl r3 │ │ │ │ + subseq fp, r1, sl, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb960 <__bss_end__@@Base+0xfe27b81c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8748 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldc 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r8, r7, r0, lsr #23 │ │ │ │ - subseq r3, r0, sl, ror r2 │ │ │ │ - @ instruction: 0x0051ba92 │ │ │ │ + rsbeq r8, r7, r8, lsl #24 │ │ │ │ + subseq r3, r0, r2, ror #5 │ │ │ │ + ldrsheq fp, [r1], #-170 @ 0xffffff56 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb990 <__bss_end__@@Base+0xfe27b84c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8778 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldc 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r9, r7, r8, asr #17 │ │ │ │ - @ instruction: 0x0050289e │ │ │ │ - ldrsheq r3, [r3], #-66 @ 0xffffffbe │ │ │ │ + rsbeq r9, r7, r0, lsr r9 │ │ │ │ + subseq r2, r0, r6, lsl #18 │ │ │ │ + subseq r3, r3, sl, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb9c0 <__bss_end__@@Base+0xfe27b87c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a87a8 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed08 │ │ │ │ - mlseq r7, sl, r8, r9 │ │ │ │ - ldrheq fp, [r6], #-104 @ 0xffffff98 │ │ │ │ - subseq fp, r6, r8, lsr #15 │ │ │ │ + rsbeq r9, r7, r2, lsl #18 │ │ │ │ + subseq fp, r6, r0, lsr #14 │ │ │ │ + subseq fp, r6, r0, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb9f0 <__bss_end__@@Base+0xfe27b8ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a87d8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecf0 │ │ │ │ - rsbeq r9, r7, sl, ror #16 │ │ │ │ - subeq r7, pc, ip, lsr #20 │ │ │ │ - subeq r7, pc, r4, asr #20 │ │ │ │ + ldrdeq r9, [r7], #-130 @ 0xffffff7e @ │ │ │ │ + umaaleq r7, pc, r4, sl @ │ │ │ │ + subeq r7, pc, ip, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba20 <__bss_end__@@Base+0xfe27b8dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8808 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldcl 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - mlseq r7, r4, lr, r9 │ │ │ │ - subseq r6, r0, r2, lsr #16 │ │ │ │ - subseq r6, r0, r6, lsr r8 │ │ │ │ + strdeq r9, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + subseq r6, r0, sl, lsl #17 │ │ │ │ + @ instruction: 0x0050689e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba50 <__bss_end__@@Base+0xfe27b90c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8838 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecc0 │ │ │ │ - rsbeq r9, r7, r6, ror #28 │ │ │ │ - subeq lr, pc, r0, ror ip @ │ │ │ │ - subeq lr, pc, r4, lsl #25 │ │ │ │ + rsbeq r9, r7, lr, asr #29 │ │ │ │ + ldrdeq lr, [pc], #-200 @ │ │ │ │ + subeq lr, pc, ip, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba80 <__bss_end__@@Base+0xfe27b93c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8868 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - strhteq sl, [r7], #-56 @ 0xffffffc8 │ │ │ │ - subseq lr, r6, sl, lsr #12 │ │ │ │ - ldrheq pc, [r6], #-74 @ 0xffffffb6 @ │ │ │ │ + rsbeq sl, r7, r0, lsr #8 │ │ │ │ + @ instruction: 0x0056e692 │ │ │ │ + subseq pc, r6, r2, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbab0 <__bss_end__@@Base+0xfe27b96c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8898 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - rsbeq sl, r7, r4, ror #11 │ │ │ │ - ldrsbeq r0, [r3], #-186 @ 0xffffff46 │ │ │ │ - subseq r0, r7, sl, lsl r8 │ │ │ │ + rsbeq sl, r7, ip, asr #12 │ │ │ │ + subseq r0, r3, r2, asr #24 │ │ │ │ + subseq r0, r7, r2, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbae0 <__bss_end__@@Base+0xfe27b99c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a88c8 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldcl 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ - strhteq sl, [r7], #-84 @ 0xffffffac │ │ │ │ - subseq r0, r3, sl, lsr #23 │ │ │ │ - subseq r0, r7, sl, ror #15 │ │ │ │ + rsbeq sl, r7, ip, lsl r6 │ │ │ │ + subseq r0, r3, r2, lsl ip │ │ │ │ + subseq r0, r7, r2, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb10 <__bss_end__@@Base+0xfe27b9cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a88f8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec60 │ │ │ │ - rsbeq sl, r7, r6, lsl #17 │ │ │ │ - subseq r5, r3, r8, lsl #8 │ │ │ │ - subseq r5, r3, ip, lsr #8 │ │ │ │ + rsbeq sl, r7, lr, ror #17 │ │ │ │ + subseq r5, r3, r0, ror r4 │ │ │ │ + @ instruction: 0x00535494 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb40 <__bss_end__@@Base+0xfe27b9fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8928 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec48 │ │ │ │ - rsbeq sl, r7, r6, asr r8 │ │ │ │ - ldrsbeq r5, [r3], #-56 @ 0xffffffc8 │ │ │ │ - ldrsheq r5, [r3], #-60 @ 0xffffffc4 │ │ │ │ + strhteq sl, [r7], #-142 @ 0xffffff72 │ │ │ │ + subseq r5, r3, r0, asr #8 │ │ │ │ + subseq r5, r3, r4, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb70 <__bss_end__@@Base+0xfe27ba2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8958 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stc 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - strdeq sl, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - subseq r3, r7, sl, lsl #5 │ │ │ │ - subseq r3, r7, r6, ror #8 │ │ │ │ + rsbeq sl, r7, r8, asr r9 │ │ │ │ + ldrsheq r3, [r7], #-34 @ 0xffffffde │ │ │ │ + subseq r3, r7, lr, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbba0 <__bss_end__@@Base+0xfe27ba5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8988 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - rsbeq sl, r7, r0, asr #17 │ │ │ │ - subseq r3, r7, sl, asr r2 │ │ │ │ - subseq r3, r7, r2, asr r4 │ │ │ │ + rsbeq sl, r7, r8, lsr #18 │ │ │ │ + subseq r3, r7, r2, asr #5 │ │ │ │ + ldrheq r3, [r7], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbbd0 <__bss_end__@@Base+0xfe27ba8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a89b8 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec00 │ │ │ │ - rsbeq sl, r7, r6, lsl lr │ │ │ │ - subseq sl, r7, ip, lsl #8 │ │ │ │ - subseq sl, r7, r4, lsr r5 │ │ │ │ + rsbeq sl, r7, lr, ror lr │ │ │ │ + subseq sl, r7, r4, ror r4 │ │ │ │ + @ instruction: 0x0057a59c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc00 <__bss_end__@@Base+0xfe27babc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a89e8 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe8 │ │ │ │ - rsbeq sl, r7, r6, ror #27 │ │ │ │ - ldrsbeq sl, [r7], #-60 @ 0xffffffc4 │ │ │ │ - subseq sl, r7, r4, lsr #10 │ │ │ │ + rsbeq sl, r7, lr, asr #28 │ │ │ │ + subseq sl, r7, r4, asr #8 │ │ │ │ + subseq sl, r7, ip, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc30 <__bss_end__@@Base+0xfe27baec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8a18 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl ff622a3c <__bss_end__@@Base+0xfeae28f8> │ │ │ │ - rsbeq sl, r7, r8, lsl #30 │ │ │ │ - ldrsheq sl, [r7], #-102 @ 0xffffff9a │ │ │ │ - subseq ip, r8, lr, lsr fp │ │ │ │ + rsbeq sl, r7, r0, ror pc │ │ │ │ + subseq sl, r7, lr, asr r7 │ │ │ │ + subseq ip, r8, r6, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc60 <__bss_end__@@Base+0xfe27bb1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368a48 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff0a2a68 <__bss_end__@@Base+0xfe562924> │ │ │ │ - rsbeq fp, r7, lr, lsl #3 │ │ │ │ - subseq sl, r7, r0, lsr #25 │ │ │ │ - subseq sl, r7, lr, lsr #25 │ │ │ │ + strdeq fp, [r7], #-22 @ 0xffffffea @ │ │ │ │ + subseq sl, r7, r8, lsl #26 │ │ │ │ + subseq sl, r7, r6, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc8c <__bss_end__@@Base+0xfe27bb48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368a74 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl feb22a94 <__bss_end__@@Base+0xfdfe2950> │ │ │ │ - rsbeq fp, r7, r6, lsl r2 │ │ │ │ - umaaleq r7, pc, r0, r7 @ │ │ │ │ - subeq r7, pc, sl, lsr #15 │ │ │ │ + rsbeq fp, r7, lr, ror r2 │ │ │ │ + strdeq r7, [pc], #-120 @ │ │ │ │ + subeq r7, pc, r2, lsl r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbcb8 <__bss_end__@@Base+0xfe27bb74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8aa0 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb8c │ │ │ │ - rsbeq fp, r7, sl, ror #3 │ │ │ │ - subseq sl, r7, r0, lsl #29 │ │ │ │ - subseq sl, r7, r0, lsr #29 │ │ │ │ + rsbeq fp, r7, r2, asr r2 │ │ │ │ + subseq sl, r7, r8, ror #29 │ │ │ │ + subseq sl, r7, r8, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbce8 <__bss_end__@@Base+0xfe27bba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8ad0 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl 1f22af4 <__bss_end__@@Base+0x13e29b0> │ │ │ │ - strhteq fp, [r7], #-24 @ 0xffffffe8 │ │ │ │ - subseq sl, r7, lr, asr #28 │ │ │ │ - subseq sl, r7, lr, lsl #15 │ │ │ │ + rsbeq fp, r7, r0, lsr #4 │ │ │ │ + ldrheq sl, [r7], #-230 @ 0xffffff1a │ │ │ │ + ldrsheq sl, [r7], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd18 <__bss_end__@@Base+0xfe27bbd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368b00 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 19a2b20 <__bss_end__@@Base+0xe629dc> │ │ │ │ - rsbeq fp, r7, sl, asr #10 │ │ │ │ - subeq r7, pc, r4, lsl #14 │ │ │ │ - subseq r2, r3, lr, asr r9 │ │ │ │ + strhteq fp, [r7], #-82 @ 0xffffffae │ │ │ │ + subeq r7, pc, ip, ror #14 │ │ │ │ + subseq r2, r3, r6, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd44 <__bss_end__@@Base+0xfe27bc00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8b2c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb46 │ │ │ │ - rsbeq fp, r7, lr, lsl r5 │ │ │ │ - ldrdeq r7, [pc], #-104 @ │ │ │ │ - strdeq r7, [pc], #-96 @ │ │ │ │ + rsbeq fp, r7, r6, lsl #11 │ │ │ │ + subeq r7, pc, r0, asr #14 │ │ │ │ + subeq r7, pc, r8, asr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd74 <__bss_end__@@Base+0xfe27bc30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368b5c │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl e22b7c <__bss_end__@@Base+0x2e2a38> │ │ │ │ - rsbeq fp, r7, sl, lsr #20 │ │ │ │ - ldrheq fp, [r7], #-184 @ 0xffffff48 │ │ │ │ - subseq fp, r7, sl, asr #23 │ │ │ │ + mlseq r7, r2, sl, fp │ │ │ │ + subseq fp, r7, r0, lsr #24 │ │ │ │ + subseq fp, r7, r2, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbda0 <__bss_end__@@Base+0xfe27bc5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8b88 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ - bl 822bac <_IO_stdin_used@@Base+0xcb2ac> │ │ │ │ - rsbeq sp, r7, ip, ror #5 │ │ │ │ - subseq r1, r8, r6, asr r2 │ │ │ │ - subseq r1, r8, r2, ror #9 │ │ │ │ + bl 822bac <_IO_stdin_used@@Base+0xcb244> │ │ │ │ + rsbeq sp, r7, r4, asr r3 │ │ │ │ + ldrheq r1, [r8], #-46 @ 0xffffffd2 │ │ │ │ + subseq r1, r8, sl, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbdd0 <__bss_end__@@Base+0xfe27bc8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8bb8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb00 │ │ │ │ - rsbeq sp, r7, sl, ror r8 │ │ │ │ - subeq r7, pc, ip, asr #12 │ │ │ │ - subseq r2, r3, r4, lsr #17 │ │ │ │ + rsbeq sp, r7, r2, ror #17 │ │ │ │ + strheq r7, [pc], #-100 @ │ │ │ │ + subseq r2, r3, ip, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe00 <__bss_end__@@Base+0xfe27bcbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8be8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae8 │ │ │ │ - rsbeq sp, r7, sl, asr #16 │ │ │ │ - subeq r7, pc, ip, lsl r6 @ │ │ │ │ - subeq r7, pc, r4, lsr r6 @ │ │ │ │ + strhteq sp, [r7], #-130 @ 0xffffff7e │ │ │ │ + subeq r7, pc, r4, lsl #13 │ │ │ │ + umaaleq r7, pc, ip, r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe30 <__bss_end__@@Base+0xfe27bcec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8c18 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b ff622c3c <__bss_end__@@Base+0xfeae2af8> │ │ │ │ - rsbeq sp, r7, sl, lsl r8 │ │ │ │ - subseq r3, r8, r0, asr r0 │ │ │ │ - subseq lr, r1, r6, ror #24 │ │ │ │ + rsbeq sp, r7, r2, lsl #17 │ │ │ │ + ldrheq r3, [r8], #-8 │ │ │ │ + subseq lr, r1, lr, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe60 <__bss_end__@@Base+0xfe27bd1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8c48 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eab8 │ │ │ │ - rsbeq sp, r7, sl, lsr lr │ │ │ │ - strheq r7, [pc], #-92 @ │ │ │ │ - subseq r2, r3, r4, lsl r8 │ │ │ │ + rsbeq sp, r7, r2, lsr #29 │ │ │ │ + subeq r7, pc, r4, lsr #12 │ │ │ │ + subseq r2, r3, ip, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe90 <__bss_end__@@Base+0xfe27bd4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8c78 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea9e │ │ │ │ - rsbeq sp, r7, r8, lsl #28 │ │ │ │ - subseq r5, sl, lr, lsl sl │ │ │ │ - subseq lr, r1, r4, lsl #24 │ │ │ │ + rsbeq sp, r7, r0, ror lr │ │ │ │ + subseq r5, sl, r6, lsl #21 │ │ │ │ + subseq lr, r1, ip, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbec4 <__bss_end__@@Base+0xfe27bd80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8cac │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea84 │ │ │ │ - ldrdeq sp, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - subseq r5, sl, sl, ror #19 │ │ │ │ - ldrsbeq lr, [r1], #-176 @ 0xffffff50 │ │ │ │ + rsbeq sp, r7, ip, lsr lr │ │ │ │ + subseq r5, sl, r2, asr sl │ │ │ │ + subseq lr, r1, r8, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbef8 <__bss_end__@@Base+0xfe27bdb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8ce0 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea6a │ │ │ │ - rsbeq sp, r7, r0, lsr #27 │ │ │ │ - ldrheq r5, [sl], #-150 @ 0xffffff6a │ │ │ │ - @ instruction: 0x0051eb9c │ │ │ │ + rsbeq sp, r7, r8, lsl #28 │ │ │ │ + subseq r5, sl, lr, lsl sl │ │ │ │ + subseq lr, r1, r4, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf2c <__bss_end__@@Base+0xfe27bde8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8d14 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - rsbeq sp, r7, ip, ror #26 │ │ │ │ - subseq r5, sl, r2, lsl #19 │ │ │ │ - subseq lr, r1, r8, ror #22 │ │ │ │ + ldrdeq sp, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r5, sl, sl, ror #19 │ │ │ │ + ldrsbeq lr, [r1], #-176 @ 0xffffff50 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf60 <__bss_end__@@Base+0xfe27be1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8d48 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - rsbeq sp, r7, r8, lsr sp │ │ │ │ - subseq r5, sl, lr, asr #18 │ │ │ │ - subseq lr, r1, r4, lsr fp │ │ │ │ + rsbeq sp, r7, r0, lsr #27 │ │ │ │ + ldrheq r5, [sl], #-150 @ 0xffffff6a │ │ │ │ + @ instruction: 0x0051eb9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf94 <__bss_end__@@Base+0xfe27be50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8d7c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ b 9a2da0 │ │ │ │ - rsbeq sp, r7, r6, lsl #26 │ │ │ │ - subeq r7, pc, r8, lsl #9 │ │ │ │ - umaaleq r7, pc, lr, r4 @ │ │ │ │ + rsbeq sp, r7, lr, ror #26 │ │ │ │ + strdeq r7, [pc], #-64 @ │ │ │ │ + subeq r7, pc, r6, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbfc4 <__bss_end__@@Base+0xfe27be80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8dac │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea04 │ │ │ │ - ldrdeq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - subseq r5, sl, sl, ror #17 │ │ │ │ - ldrsbeq lr, [r1], #-160 @ 0xffffff60 │ │ │ │ + rsbeq sp, r7, ip, lsr sp │ │ │ │ + subseq r5, sl, r2, asr r9 │ │ │ │ + subseq lr, r1, r8, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbff8 <__bss_end__@@Base+0xfe27beb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8de0 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9ea │ │ │ │ - rsbeq sp, r7, r0, lsr #25 │ │ │ │ - ldrheq r5, [sl], #-134 @ 0xffffff7a │ │ │ │ - @ instruction: 0x0051ea9c │ │ │ │ + rsbeq sp, r7, r8, lsl #26 │ │ │ │ + subseq r5, sl, lr, lsl r9 │ │ │ │ + subseq lr, r1, r4, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc02c <__bss_end__@@Base+0xfe27bee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e14 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9d0 │ │ │ │ - rsbeq sp, r7, ip, ror #24 │ │ │ │ - subseq r5, sl, r2, lsl #17 │ │ │ │ - subseq lr, r1, r8, ror #20 │ │ │ │ + ldrdeq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + subseq r5, sl, sl, ror #17 │ │ │ │ + ldrsbeq lr, [r1], #-160 @ 0xffffff60 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc060 <__bss_end__@@Base+0xfe27bf1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e48 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b6 │ │ │ │ - rsbeq sp, r7, r8, lsr ip │ │ │ │ - subseq r5, sl, lr, asr #16 │ │ │ │ - subseq lr, r1, r4, lsr sl │ │ │ │ + rsbeq sp, r7, r0, lsr #25 │ │ │ │ + ldrheq r5, [sl], #-134 @ 0xffffff7a │ │ │ │ + @ instruction: 0x0051ea9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc094 <__bss_end__@@Base+0xfe27bf50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e7c │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e99c │ │ │ │ - rsbeq sp, r7, r4, lsl #24 │ │ │ │ - subseq r5, sl, sl, lsl r8 │ │ │ │ - ldrheq r4, [r8], #-124 @ 0xffffff84 │ │ │ │ + rsbeq sp, r7, ip, ror #24 │ │ │ │ + subseq r5, sl, r2, lsl #17 │ │ │ │ + subseq r4, r8, r4, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc0c8 <__bss_end__@@Base+0xfe27bf84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8eb0 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e982 │ │ │ │ - ldrdeq sp, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - subseq r5, sl, r6, ror #15 │ │ │ │ - subseq r4, r8, r8, lsr #15 │ │ │ │ + rsbeq sp, r7, r8, lsr ip │ │ │ │ + subseq r5, sl, lr, asr #16 │ │ │ │ + subseq r4, r8, r0, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc0fc <__bss_end__@@Base+0xfe27bfb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8ee4 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e968 │ │ │ │ - mlseq r7, ip, fp, sp │ │ │ │ - ldrheq r5, [sl], #-114 @ 0xffffff8e │ │ │ │ - @ instruction: 0x0051e998 │ │ │ │ + rsbeq sp, r7, r4, lsl #24 │ │ │ │ + subseq r5, sl, sl, lsl r8 │ │ │ │ + subseq lr, r1, r0, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc130 <__bss_end__@@Base+0xfe27bfec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8f18 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e94e │ │ │ │ - rsbeq sp, r7, r8, ror #22 │ │ │ │ - subseq r5, sl, lr, ror r7 │ │ │ │ - subseq lr, r1, r4, ror #18 │ │ │ │ + ldrdeq sp, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + subseq r5, sl, r6, ror #15 │ │ │ │ + subseq lr, r1, ip, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc164 <__bss_end__@@Base+0xfe27c020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8f4c │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e934 │ │ │ │ - rsbeq sp, r7, r4, lsr fp │ │ │ │ - subseq r5, sl, sl, asr #14 │ │ │ │ - subseq lr, r1, r0, lsr r9 │ │ │ │ + mlseq r7, ip, fp, sp │ │ │ │ + ldrheq r5, [sl], #-114 @ 0xffffff8e │ │ │ │ + @ instruction: 0x0051e998 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc198 <__bss_end__@@Base+0xfe27c054> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368f80 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq lr, r7, sl, asr #30 │ │ │ │ - subseq r6, r8, r0, asr r6 │ │ │ │ - subseq r6, r8, sl, ror #12 │ │ │ │ + strhteq lr, [r7], #-242 @ 0xffffff0e │ │ │ │ + ldrheq r6, [r8], #-104 @ 0xffffff98 │ │ │ │ + ldrsbeq r6, [r8], #-98 @ 0xffffff9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc1c4 <__bss_end__@@Base+0xfe27c080> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8fac │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e906 │ │ │ │ - rsbeq lr, r7, lr, lsl pc │ │ │ │ - subseq r6, r8, r0, asr r6 │ │ │ │ - ldrsbeq lr, [r1], #-132 @ 0xffffff7c │ │ │ │ + rsbeq lr, r7, r6, lsl #31 │ │ │ │ + ldrheq r6, [r8], #-104 @ 0xffffff98 │ │ │ │ + subseq lr, r1, ip, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc1f4 <__bss_end__@@Base+0xfe27c0b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8fdc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8ee │ │ │ │ - rsbeq pc, r7, r2, lsr #1 │ │ │ │ - subseq r7, sl, r8, lsr #4 │ │ │ │ - ldrsbeq r6, [r8], #-120 @ 0xffffff88 │ │ │ │ + rsbeq pc, r7, sl, lsl #2 │ │ │ │ + @ instruction: 0x005a7290 │ │ │ │ + subseq r6, r8, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc224 <__bss_end__@@Base+0xfe27c0e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a900c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8d6 │ │ │ │ - rsbeq pc, r7, r2, ror r0 @ │ │ │ │ - ldrsheq r7, [sl], #-24 @ 0xffffffe8 │ │ │ │ - ldrheq r6, [r8], #-116 @ 0xffffff8c │ │ │ │ + ldrdeq pc, [r7], #-10 @ │ │ │ │ + subseq r7, sl, r0, ror #4 │ │ │ │ + subseq r6, r8, ip, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc254 <__bss_end__@@Base+0xfe27c110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a903c │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldm ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r0, asr #32 │ │ │ │ - subseq r7, sl, r6, asr #3 │ │ │ │ - subseq r6, r8, sl, lsr #15 │ │ │ │ + rsbeq pc, r7, r8, lsr #1 │ │ │ │ + subseq r7, sl, lr, lsr #4 │ │ │ │ + subseq r6, r8, r2, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc284 <__bss_end__@@Base+0xfe27c140> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, ip, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc298 <__bss_end__@@Base+0xfe27c154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9080 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e89c │ │ │ │ - rsbeq pc, r7, r2, asr #18 │ │ │ │ - subeq r7, pc, r4, lsl #3 │ │ │ │ - umaaleq r7, pc, ip, r1 @ │ │ │ │ + rsbeq pc, r7, sl, lsr #19 │ │ │ │ + subeq r7, pc, ip, ror #3 │ │ │ │ + subeq r7, pc, r4, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc2c8 <__bss_end__@@Base+0xfe27c184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3834] @ 0xfffff106 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e87a │ │ │ │ - rsbeq pc, r7, r2, ror #20 │ │ │ │ - subseq ip, r8, r8, ror r0 │ │ │ │ - ldrheq lr, [r1], #-124 @ 0xffffff84 │ │ │ │ + rsbeq pc, r7, sl, asr #21 │ │ │ │ + subseq ip, r8, r0, ror #1 │ │ │ │ + subseq lr, r1, r4, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc30c <__bss_end__@@Base+0xfe27c1c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a90f4 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r7, r0, lsr sl @ │ │ │ │ - subseq ip, r8, r6, asr #32 │ │ │ │ - subseq lr, r1, sl, lsl #15 │ │ │ │ + mlseq r7, r8, sl, pc @ │ │ │ │ + subseq ip, r8, lr, lsr #1 │ │ │ │ + ldrsheq lr, [r1], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc33c <__bss_end__@@Base+0xfe27c1f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9124 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r7, r0, lsl #20 │ │ │ │ - subseq ip, r8, r6, lsl r0 │ │ │ │ - subseq lr, r1, sl, asr r7 │ │ │ │ + rsbeq pc, r7, r8, ror #20 │ │ │ │ + subseq ip, r8, lr, ror r0 │ │ │ │ + subseq lr, r1, r2, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc36c <__bss_end__@@Base+0xfe27c228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9154 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdeq pc, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - subseq fp, r8, r6, ror #31 │ │ │ │ - subseq lr, r1, sl, lsr #14 │ │ │ │ + rsbeq pc, r7, r8, lsr sl @ │ │ │ │ + subseq ip, r8, lr, asr #32 │ │ │ │ + @ instruction: 0x0051e792 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc39c <__bss_end__@@Base+0xfe27c258> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9184 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r0, lsr #19 │ │ │ │ - ldrheq fp, [r8], #-246 @ 0xffffff0a │ │ │ │ - ldrsheq lr, [r1], #-106 @ 0xffffff96 │ │ │ │ + rsbeq pc, r7, r8, lsl #20 │ │ │ │ + subseq ip, r8, lr, lsl r0 │ │ │ │ + subseq lr, r1, r2, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc3cc <__bss_end__@@Base+0xfe27c288> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a91b4 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r0, ror r9 @ │ │ │ │ - subseq fp, r8, r6, lsl #31 │ │ │ │ - subseq lr, r1, sl, asr #13 │ │ │ │ + ldrdeq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + subseq fp, r8, lr, ror #31 │ │ │ │ + subseq lr, r1, r2, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc3fc <__bss_end__@@Base+0xfe27c2b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3691e4 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00eaf7fb │ │ │ │ - rsbeq pc, r7, lr, asr #31 │ │ │ │ - subseq r6, r8, ip, ror #7 │ │ │ │ - subseq r6, r8, r6, lsl #8 │ │ │ │ + rsbeq r0, r8, r6, lsr r0 │ │ │ │ + subseq r6, r8, r4, asr r4 │ │ │ │ + subseq r6, r8, lr, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc428 <__bss_end__@@Base+0xfe27c2e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9210 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efd4 │ │ │ │ - rsbeq r0, r8, r2, lsr #4 │ │ │ │ - strdeq r6, [pc], #-244 @ │ │ │ │ - subeq r7, pc, ip │ │ │ │ + rsbeq r0, r8, sl, lsl #5 │ │ │ │ + subeq r7, pc, ip, asr r0 @ │ │ │ │ + subeq r7, pc, r4, ror r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc458 <__bss_end__@@Base+0xfe27c314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9240 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00baf7fb │ │ │ │ - rsbeq r0, r8, r8, lsl #8 │ │ │ │ - subseq sp, r8, r6, rrx │ │ │ │ - subseq sp, r8, r2, ror #1 │ │ │ │ + rsbeq r0, r8, r0, ror r4 │ │ │ │ + subseq sp, r8, lr, asr #1 │ │ │ │ + subseq sp, r8, sl, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc488 <__bss_end__@@Base+0xfe27c344> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9270 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00a2f7fb │ │ │ │ - ldrdeq r0, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq sp, r8, r6, lsr r0 │ │ │ │ - ldrheq sp, [r8], #-2 │ │ │ │ + rsbeq r0, r8, r0, asr #8 │ │ │ │ + @ instruction: 0x0058d09e │ │ │ │ + subseq sp, r8, sl, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc4b8 <__bss_end__@@Base+0xfe27c374> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a92a0 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x008af7fb │ │ │ │ - strdeq r0, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - subseq sp, r8, lr, asr r5 │ │ │ │ - ldrsbeq lr, [r1], #-94 @ 0xffffffa2 │ │ │ │ + rsbeq r0, r8, ip, asr r7 │ │ │ │ + subseq sp, r8, r6, asr #11 │ │ │ │ + subseq lr, r1, r6, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc4e8 <__bss_end__@@Base+0xfe27c3a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a92d0 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0072f7fb │ │ │ │ - rsbeq r0, r8, r4, asr #13 │ │ │ │ - subseq sp, r8, lr, lsr #10 │ │ │ │ - subseq sp, r8, r6, ror #10 │ │ │ │ + rsbeq r0, r8, ip, lsr #14 │ │ │ │ + @ instruction: 0x0058d596 │ │ │ │ + subseq sp, r8, lr, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc518 <__bss_end__@@Base+0xfe27c3d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369300 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x005cf7fb │ │ │ │ - rsbeq r1, r8, r6, asr #3 │ │ │ │ - subeq r6, pc, r4, lsl #30 │ │ │ │ - subseq r2, r3, lr, asr r1 │ │ │ │ + rsbeq r1, r8, lr, lsr #4 │ │ │ │ + subeq r6, pc, ip, ror #30 │ │ │ │ + subseq r2, r3, r6, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc544 <__bss_end__@@Base+0xfe27c400> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a932c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef46 │ │ │ │ - mlseq r8, sl, r1, r1 │ │ │ │ - ldrdeq r6, [pc], #-232 @ │ │ │ │ - strdeq r6, [pc], #-224 @ │ │ │ │ + rsbeq r1, r8, r2, lsl #4 │ │ │ │ + subeq r6, pc, r0, asr #30 │ │ │ │ + subeq r6, pc, r8, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc574 <__bss_end__@@Base+0xfe27c430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a935c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ svc 0x002cf7fb │ │ │ │ - ldrdeq r1, [r8], #-30 @ 0xffffffe2 @ │ │ │ │ - subeq r6, pc, r8, lsr #29 │ │ │ │ - strheq r6, [pc], #-238 @ │ │ │ │ + rsbeq r1, r8, r6, asr #4 │ │ │ │ + subeq r6, pc, r0, lsl pc @ │ │ │ │ + subeq r6, pc, r6, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc5a4 <__bss_end__@@Base+0xfe27c460> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e938c │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef14 │ │ │ │ - rsbeq r1, r8, ip, lsr #3 │ │ │ │ - subseq r0, r9, lr, lsr #1 │ │ │ │ - subseq r0, r9, ip, lsr #17 │ │ │ │ + rsbeq r1, r8, r4, lsl r2 │ │ │ │ + subseq r0, r9, r6, lsl r1 │ │ │ │ + subseq r0, r9, r4, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc5d8 <__bss_end__@@Base+0xfe27c494> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3693c0 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - rsbeq r1, r8, sl, lsr #18 │ │ │ │ - subseq r3, r9, r0, lsl #16 │ │ │ │ - subseq r3, r9, r2, lsl r8 │ │ │ │ + mlseq r8, r2, r9, r1 │ │ │ │ + subseq r3, r9, r8, ror #16 │ │ │ │ + subseq r3, r9, sl, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc604 <__bss_end__@@Base+0xfe27c4c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a93ec │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mcr 7, 7, pc, cr4, cr11, {7} @ │ │ │ │ - rsbeq r1, r8, ip, lsr #19 │ │ │ │ - subseq r3, r9, r6, lsl #22 │ │ │ │ - subseq r3, r9, r2, lsl fp │ │ │ │ + rsbeq r1, r8, r4, lsl sl │ │ │ │ + subseq r3, r9, lr, ror #22 │ │ │ │ + subseq r3, r9, sl, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc634 <__bss_end__@@Base+0xfe27c4f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a941c │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mcr 7, 6, pc, cr12, cr11, {7} @ │ │ │ │ - strhteq r1, [r8], #-184 @ 0xffffff48 │ │ │ │ - subseq r4, r9, r6, asr r7 │ │ │ │ - subseq r4, r9, r2, lsl #18 │ │ │ │ + rsbeq r1, r8, r0, lsr #24 │ │ │ │ + ldrheq r4, [r9], #-126 @ 0xffffff82 │ │ │ │ + subseq r4, r9, sl, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc664 <__bss_end__@@Base+0xfe27c520> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a944c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeb6 │ │ │ │ - rsbeq r2, r8, sl, lsr #1 │ │ │ │ - subseq r6, r9, r0, ror r8 │ │ │ │ - subseq lr, r1, r4, lsr r4 │ │ │ │ + rsbeq r2, r8, r2, lsl r1 │ │ │ │ + ldrsbeq r6, [r9], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0x0051e49c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc694 <__bss_end__@@Base+0xfe27c550> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a947c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee9e │ │ │ │ - rsbeq r2, r8, sl, ror r0 │ │ │ │ - subeq r6, pc, r8, lsl #27 │ │ │ │ - subeq r6, pc, r0, lsr #27 │ │ │ │ + rsbeq r2, r8, r2, ror #1 │ │ │ │ + strdeq r6, [pc], #-208 @ │ │ │ │ + subeq r6, pc, r8, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc6c4 <__bss_end__@@Base+0xfe27c580> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a94ac │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee86 │ │ │ │ - strhteq r2, [r8], #-70 @ 0xffffffba │ │ │ │ - subeq r6, pc, r8, asr sp @ │ │ │ │ - subeq r6, pc, r0, ror sp @ │ │ │ │ + rsbeq r2, r8, lr, lsl r5 │ │ │ │ + subeq r6, pc, r0, asr #27 │ │ │ │ + ldrdeq r6, [pc], #-216 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc6f4 <__bss_end__@@Base+0xfe27c5b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a94dc │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee6e │ │ │ │ - rsbeq r2, r8, lr, asr ip │ │ │ │ - @ instruction: 0x0059979c │ │ │ │ - subseq r9, r9, r0, lsl r8 │ │ │ │ + rsbeq r2, r8, r6, asr #25 │ │ │ │ + subseq r9, r9, r4, lsl #16 │ │ │ │ + subseq r9, r9, r8, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc724 <__bss_end__@@Base+0xfe27c5e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a950c │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbeq r2, r8, ip, lsr #24 │ │ │ │ - subseq r9, r9, sl, ror #14 │ │ │ │ - subseq r9, r9, lr, ror #15 │ │ │ │ + mlseq r8, r4, ip, r2 │ │ │ │ + ldrsbeq r9, [r9], #-114 @ 0xffffff8e │ │ │ │ + subseq r9, r9, r6, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc754 <__bss_end__@@Base+0xfe27c610> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a953c │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - strdeq r2, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - subseq r9, r9, sl, lsr r7 │ │ │ │ - subseq r9, r9, lr, asr #15 │ │ │ │ + rsbeq r2, r8, r4, ror #24 │ │ │ │ + subseq r9, r9, r2, lsr #15 │ │ │ │ + subseq r9, r9, r6, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc784 <__bss_end__@@Base+0xfe27c640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a956c │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee26 │ │ │ │ - rsbeq r2, r8, lr, asr #23 │ │ │ │ - subseq r9, r9, ip, lsl #14 │ │ │ │ - ldrsbeq r9, [r9], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r2, r8, r6, lsr ip │ │ │ │ + subseq r9, r9, r4, ror r7 │ │ │ │ + subseq r9, r9, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc7b4 <__bss_end__@@Base+0xfe27c670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a959c │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee0e │ │ │ │ - mlseq r8, lr, fp, r2 │ │ │ │ - ldrsbeq r9, [r9], #-108 @ 0xffffff94 │ │ │ │ - subseq r9, r9, r0, asr r7 │ │ │ │ + rsbeq r2, r8, r6, lsl #24 │ │ │ │ + subseq r9, r9, r4, asr #14 │ │ │ │ + ldrheq r9, [r9], #-120 @ 0xffffff88 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc7e4 <__bss_end__@@Base+0xfe27c6a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a95cc │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edf6 │ │ │ │ - rsbeq r2, r8, lr, ror #22 │ │ │ │ - subseq r9, r9, ip, lsr #13 │ │ │ │ - ldrheq r9, [r9], #-120 @ 0xffffff88 │ │ │ │ + ldrdeq r2, [r8], #-182 @ 0xffffff4a @ │ │ │ │ + subseq r9, r9, r4, lsl r7 │ │ │ │ + subseq r9, r9, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc814 <__bss_end__@@Base+0xfe27c6d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a95fc │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - rsbeq r2, r8, r4, lsr #27 │ │ │ │ - @ instruction: 0x0059a592 │ │ │ │ - subseq sl, r9, r6, asr #11 │ │ │ │ + rsbeq r2, r8, ip, lsl #28 │ │ │ │ + ldrsheq sl, [r9], #-90 @ 0xffffffa6 │ │ │ │ + subseq sl, r9, lr, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc844 <__bss_end__@@Base+0xfe27c700> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36962c │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6, #1004] @ 0x3ec │ │ │ │ - ldrdeq r3, [r8], #-82 @ 0xffffffae @ │ │ │ │ - subseq sp, r9, r0, lsr #17 │ │ │ │ - subseq lr, r1, sl, lsl #16 │ │ │ │ + rsbeq r3, r8, sl, lsr r6 │ │ │ │ + subseq sp, r9, r8, lsl #18 │ │ │ │ + subseq lr, r1, r2, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc870 <__bss_end__@@Base+0xfe27c72c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r6, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc884 <__bss_end__@@Base+0xfe27c740> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a966c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda6 │ │ │ │ - rsbeq r3, r8, lr, ror #28 │ │ │ │ - umaaleq r6, pc, r8, fp @ │ │ │ │ - strheq r6, [pc], #-176 @ │ │ │ │ + ldrdeq r3, [r8], #-230 @ 0xffffff1a @ │ │ │ │ + subeq r6, pc, r0, lsl #24 │ │ │ │ + subeq r6, pc, r8, lsl ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc8b4 <__bss_end__@@Base+0xfe27c770> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a969c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed8e │ │ │ │ - rsbeq r4, r8, sl, lsl #1 │ │ │ │ - subeq r6, pc, r8, ror #22 │ │ │ │ - subeq r6, pc, r0, lsl #23 │ │ │ │ + strdeq r4, [r8], #-2 @ │ │ │ │ + ldrdeq r6, [pc], #-176 @ │ │ │ │ + subeq r6, pc, r8, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc8e4 <__bss_end__@@Base+0xfe27c7a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3696cc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r4, r8, r2, asr #4 │ │ │ │ - subeq r6, pc, r8, lsr fp @ │ │ │ │ - subeq r6, pc, r2, asr fp @ │ │ │ │ + rsbeq r4, r8, sl, lsr #5 │ │ │ │ + subeq r6, pc, r0, lsr #23 │ │ │ │ + strheq r6, [pc], #-186 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc910 <__bss_end__@@Base+0xfe27c7cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3696f8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, r2, asr #10 │ │ │ │ - subeq r6, pc, ip, lsl #22 │ │ │ │ - subeq r6, pc, r6, lsr #22 │ │ │ │ + rsbeq r5, r8, sl, lsr #11 │ │ │ │ + subeq r6, pc, r4, ror fp @ │ │ │ │ + subeq r6, pc, lr, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc93c <__bss_end__@@Base+0xfe27c7f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369724 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl, #-1004] @ 0xfffffc14 │ │ │ │ - strhteq r5, [r8], #-106 @ 0xffffff96 │ │ │ │ - subeq r6, pc, r0, ror #21 │ │ │ │ - strdeq r6, [pc], #-170 @ │ │ │ │ + rsbeq r5, r8, r2, lsr #14 │ │ │ │ + subeq r6, pc, r8, asr #22 │ │ │ │ + subeq r6, pc, r2, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc968 <__bss_end__@@Base+0xfe27c824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369750 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, r6, asr fp │ │ │ │ - strheq r6, [pc], #-164 @ │ │ │ │ - subeq r6, pc, lr, asr #21 │ │ │ │ + strhteq r5, [r8], #-190 @ 0xffffff42 │ │ │ │ + subeq r6, pc, ip, lsl fp @ │ │ │ │ + subeq r6, pc, r6, lsr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc994 <__bss_end__@@Base+0xfe27c850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36977c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, lr, asr #30 │ │ │ │ - subeq r6, pc, r8, lsl #21 │ │ │ │ - subeq r6, pc, r2, lsr #21 │ │ │ │ + strhteq r5, [r8], #-246 @ 0xffffff0a │ │ │ │ + strdeq r6, [pc], #-160 @ │ │ │ │ + subeq r6, pc, sl, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc9c0 <__bss_end__@@Base+0xfe27c87c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3697a8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8, #-1004] @ 0xfffffc14 │ │ │ │ - ldrdeq r6, [r8], #-2 @ │ │ │ │ - subeq r6, pc, ip, asr sl @ │ │ │ │ - subeq r6, pc, r6, ror sl @ │ │ │ │ + rsbeq r6, r8, sl, lsr r1 │ │ │ │ + subeq r6, pc, r4, asr #21 │ │ │ │ + ldrdeq r6, [pc], #-174 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc9ec <__bss_end__@@Base+0xfe27c8a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3697d4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ - rsbeq r6, r8, r2, ror #12 │ │ │ │ - subeq r6, pc, r0, lsr sl @ │ │ │ │ - subeq r6, pc, sl, asr #20 │ │ │ │ + rsbeq r6, r8, sl, asr #13 │ │ │ │ + umaaleq r6, pc, r8, sl @ │ │ │ │ + strheq r6, [pc], #-162 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca18 <__bss_end__@@Base+0xfe27c8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369800 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], {251} @ 0xfb │ │ │ │ - rsbeq r6, r8, sl, lsl #21 │ │ │ │ - subeq r6, pc, r4, lsl #20 │ │ │ │ - subeq r6, pc, lr, lsl sl @ │ │ │ │ + strdeq r6, [r8], #-162 @ 0xffffff5e @ │ │ │ │ + subeq r6, pc, ip, ror #20 │ │ │ │ + subeq r6, pc, r6, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca44 <__bss_end__@@Base+0xfe27c900> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36982c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - rsbeq r6, r8, lr, asr sp │ │ │ │ - ldrdeq r6, [pc], #-152 @ │ │ │ │ - strdeq r6, [pc], #-146 @ │ │ │ │ + rsbeq r6, r8, r6, asr #27 │ │ │ │ + subeq r6, pc, r0, asr #20 │ │ │ │ + subeq r6, pc, sl, asr sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca70 <__bss_end__@@Base+0xfe27c92c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369858 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0], #1004 @ 0x3ec │ │ │ │ - rsbeq r7, r8, r6, asr r5 │ │ │ │ - subeq r6, pc, ip, lsr #19 │ │ │ │ - subeq r6, pc, r6, asr #19 │ │ │ │ + strhteq r7, [r8], #-94 @ 0xffffffa2 │ │ │ │ + subeq r6, pc, r4, lsl sl @ │ │ │ │ + subeq r6, pc, lr, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca9c <__bss_end__@@Base+0xfe27c958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369884 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl], {251} @ 0xfb │ │ │ │ - strhteq r7, [r8], #-150 @ 0xffffff6a │ │ │ │ - subeq r6, pc, r0, lsl #19 │ │ │ │ - umaaleq r6, pc, sl, r9 @ │ │ │ │ + rsbeq r7, r8, lr, lsl sl │ │ │ │ + subeq r6, pc, r8, ror #19 │ │ │ │ + subeq r6, pc, r2, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcac8 <__bss_end__@@Base+0xfe27c984> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3698b0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - rsbeq r7, r8, r6, lsl pc │ │ │ │ - subeq r6, pc, r4, asr r9 @ │ │ │ │ - subeq r6, pc, lr, ror #18 │ │ │ │ + rsbeq r7, r8, lr, ror pc │ │ │ │ + strheq r6, [pc], #-156 @ │ │ │ │ + ldrdeq r6, [pc], #-150 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcaf4 <__bss_end__@@Base+0xfe27c9b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3698dc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [lr], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r8, r8, lr, lsr #11 │ │ │ │ - subeq r6, pc, r8, lsr #18 │ │ │ │ - subeq r6, pc, r2, asr #18 │ │ │ │ + rsbeq r8, r8, r6, lsl r6 │ │ │ │ + umaaleq r6, pc, r0, r9 @ │ │ │ │ + subeq r6, pc, sl, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb20 <__bss_end__@@Base+0xfe27c9dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9908 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrrc 7, 15, pc, r6, cr11 @ │ │ │ │ - rsbeq r8, r8, r4, lsr #11 │ │ │ │ - ldrsbeq r7, [ip], #-158 @ 0xffffff62 │ │ │ │ - subseq r7, ip, r2, lsl #22 │ │ │ │ + rsbeq r8, r8, ip, lsl #12 │ │ │ │ + subseq r7, ip, r6, asr #20 │ │ │ │ + subseq r7, ip, sl, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb50 <__bss_end__@@Base+0xfe27ca0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9938 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec40 │ │ │ │ - rsbeq r8, r8, r6, ror r6 │ │ │ │ - subseq r7, ip, ip, ror #22 │ │ │ │ - subseq r7, ip, r4, lsl #23 │ │ │ │ + ldrdeq r8, [r8], #-110 @ 0xffffff92 @ │ │ │ │ + ldrsbeq r7, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq r7, ip, ip, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb80 <__bss_end__@@Base+0xfe27ca3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369968 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r8, r8, r2, lsl r7 │ │ │ │ - umaaleq r6, pc, ip, r8 @ │ │ │ │ - strheq r6, [pc], #-134 @ │ │ │ │ + rsbeq r8, r8, sl, ror r7 │ │ │ │ + subeq r6, pc, r4, lsl #18 │ │ │ │ + subeq r6, pc, lr, lsl r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcbac <__bss_end__@@Base+0xfe27ca68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369994 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {251} @ 0xfb │ │ │ │ - rsbeq r8, r8, sl, lsr r9 │ │ │ │ - subeq r6, pc, r0, ror r8 @ │ │ │ │ - subseq r1, r3, sl, asr #21 │ │ │ │ + rsbeq r8, r8, r2, lsr #19 │ │ │ │ + ldrdeq r6, [pc], #-136 @ │ │ │ │ + subseq r1, r3, r2, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcbd8 <__bss_end__@@Base+0xfe27ca94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a99c0 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl 1239e0 │ │ │ │ - rsbeq r8, r8, ip, lsl #18 │ │ │ │ - @ instruction: 0x005c829e │ │ │ │ - ldrsheq r8, [ip], #-34 @ 0xffffffde │ │ │ │ + rsbeq r8, r8, r4, ror r9 │ │ │ │ + subseq r8, ip, r6, lsl #6 │ │ │ │ + subseq r8, ip, sl, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc08 <__bss_end__@@Base+0xfe27cac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a99f0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebe4 │ │ │ │ - ldrdeq r8, [r8], #-142 @ 0xffffff72 @ │ │ │ │ - subeq r6, pc, r4, lsl r8 @ │ │ │ │ - subeq r6, pc, ip, lsr #16 │ │ │ │ + rsbeq r8, r8, r6, asr #18 │ │ │ │ + subeq r6, pc, ip, ror r8 @ │ │ │ │ + umaaleq r6, pc, r4, r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc38 <__bss_end__@@Base+0xfe27caf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369a20 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff5a3a3c <__bss_end__@@Base+0xfea638f8> │ │ │ │ - ldrdeq r8, [r8], #-186 @ 0xffffff46 @ │ │ │ │ - subeq r6, pc, r4, ror #15 │ │ │ │ - subseq r1, r3, lr, lsr sl │ │ │ │ + rsbeq r8, r8, r2, asr #24 │ │ │ │ + subeq r6, pc, ip, asr #16 │ │ │ │ + subseq r1, r3, r6, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc64 <__bss_end__@@Base+0xfe27cb20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9a4c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebb6 │ │ │ │ - rsbeq r8, r8, lr, lsr #23 │ │ │ │ - subseq r8, ip, r0, asr #9 │ │ │ │ - subseq r1, r6, r4, asr r6 │ │ │ │ + rsbeq r8, r8, r6, lsl ip │ │ │ │ + subseq r8, ip, r8, lsr #10 │ │ │ │ + ldrheq r1, [r6], #-108 @ 0xffffff94 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc94 <__bss_end__@@Base+0xfe27cb50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9a7c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb9e │ │ │ │ - rsbeq r8, r8, r6, asr #27 │ │ │ │ - subeq r6, pc, r8, lsl #15 │ │ │ │ - subseq r1, r3, r0, ror #19 │ │ │ │ + rsbeq r8, r8, lr, lsr #28 │ │ │ │ + strdeq r6, [pc], #-112 @ │ │ │ │ + subseq r1, r3, r8, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbccc4 <__bss_end__@@Base+0xfe27cb80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9aac │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb86 │ │ │ │ - mlseq r8, r6, sp, r8 │ │ │ │ - subeq r6, pc, r8, asr r7 @ │ │ │ │ - subeq r6, pc, r0, ror r7 @ │ │ │ │ + strdeq r8, [r8], #-222 @ 0xffffff22 @ │ │ │ │ + subeq r6, pc, r0, asr #15 │ │ │ │ + ldrdeq r6, [pc], #-120 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbccf4 <__bss_end__@@Base+0xfe27cbb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369adc │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1e23af8 <__bss_end__@@Base+0x12e39b4> │ │ │ │ - rsbeq r8, r8, r2, lsr #29 │ │ │ │ - subseq r8, ip, r8, lsr sl │ │ │ │ - subseq r8, ip, sl, asr #20 │ │ │ │ + rsbeq r8, r8, sl, lsl #30 │ │ │ │ + subseq r8, ip, r0, lsr #21 │ │ │ │ + ldrheq r8, [ip], #-162 @ 0xffffff5e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd20 <__bss_end__@@Base+0xfe27cbdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369b08 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 18a3b24 <__bss_end__@@Base+0xd639e0> │ │ │ │ - rsbeq r8, r8, r2, asr #29 │ │ │ │ - strdeq r6, [pc], #-108 @ │ │ │ │ - subeq r6, pc, r6, lsl r7 @ │ │ │ │ + rsbeq r8, r8, sl, lsr #30 │ │ │ │ + subeq r6, pc, r4, ror #14 │ │ │ │ + subeq r6, pc, lr, ror r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd4c <__bss_end__@@Base+0xfe27cc08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369b34 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1323b50 <__bss_end__@@Base+0x7e3a0c> │ │ │ │ - ldrdeq r8, [r8], #-238 @ 0xffffff12 @ │ │ │ │ - ldrdeq r6, [pc], #-96 @ │ │ │ │ - subeq r6, pc, sl, ror #13 │ │ │ │ + rsbeq r8, r8, r6, asr #30 │ │ │ │ + subeq r6, pc, r8, lsr r7 @ │ │ │ │ + subeq r6, pc, r2, asr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd78 <__bss_end__@@Base+0xfe27cc34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369b60 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl da3b7c <__bss_end__@@Base+0x263a38> │ │ │ │ - rsbeq r8, r8, r2, lsr #30 │ │ │ │ - subeq r6, pc, r4, lsr #13 │ │ │ │ - ldrsheq r1, [r3], #-142 @ 0xffffff72 │ │ │ │ + rsbeq r8, r8, sl, lsl #31 │ │ │ │ + subeq r6, pc, ip, lsl #14 │ │ │ │ + subseq r1, r3, r6, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcda4 <__bss_end__@@Base+0xfe27cc60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9b8c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb16 │ │ │ │ - rsbeq r8, r8, sl, lsl pc │ │ │ │ - subeq r6, pc, r8, ror r6 @ │ │ │ │ - ldrsbeq r1, [r3], #-128 @ 0xffffff80 │ │ │ │ + rsbeq r8, r8, r2, lsl #31 │ │ │ │ + subeq r6, pc, r0, ror #13 │ │ │ │ + subseq r1, r3, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcdd4 <__bss_end__@@Base+0xfe27cc90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9bbc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eafe │ │ │ │ - rsbeq r8, r8, sl, ror #29 │ │ │ │ - subeq r6, pc, r8, asr #12 │ │ │ │ - subeq r6, pc, r0, ror #12 │ │ │ │ + rsbeq r8, r8, r2, asr pc │ │ │ │ + strheq r6, [pc], #-96 @ │ │ │ │ + subeq r6, pc, r8, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce04 <__bss_end__@@Base+0xfe27ccc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9bec │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eae6 │ │ │ │ - rsbeq r8, r8, r6, asr #31 │ │ │ │ - subeq r6, pc, r8, lsl r6 @ │ │ │ │ - subeq r6, pc, r0, lsr r6 @ │ │ │ │ + rsbeq r9, r8, lr, lsr #32 │ │ │ │ + subeq r6, pc, r0, lsl #13 │ │ │ │ + umaaleq r6, pc, r8, r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce34 <__bss_end__@@Base+0xfe27ccf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c1c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff623c38 <__bss_end__@@Base+0xfeae3af4> │ │ │ │ - rsbeq r9, r8, sl, lsr r0 │ │ │ │ - subeq r6, pc, r8, ror #11 │ │ │ │ - subseq r1, r3, r2, asr #16 │ │ │ │ + rsbeq r9, r8, r2, lsr #1 │ │ │ │ + subeq r6, pc, r0, asr r6 @ │ │ │ │ + subseq r1, r3, sl, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce60 <__bss_end__@@Base+0xfe27cd1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9c48 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab8 │ │ │ │ - rsbeq r9, r8, lr │ │ │ │ - strheq r6, [pc], #-92 @ │ │ │ │ - ldrdeq r6, [pc], #-84 @ │ │ │ │ + rsbeq r9, r8, r6, ror r0 │ │ │ │ + subeq r6, pc, r4, lsr #12 │ │ │ │ + subeq r6, pc, ip, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce90 <__bss_end__@@Base+0xfe27cd4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9c78 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b fea23c98 <__bss_end__@@Base+0xfdee3b54> │ │ │ │ - ldrdeq r9, [r8], #-12 @ │ │ │ │ - subseq r9, ip, r2, lsr r1 │ │ │ │ - subseq r9, ip, sl, asr #2 │ │ │ │ + rsbeq r9, r8, r4, asr #2 │ │ │ │ + @ instruction: 0x005c919a │ │ │ │ + ldrheq r9, [ip], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcec0 <__bss_end__@@Base+0xfe27cd7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ca8 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b fe423cc8 <__bss_end__@@Base+0xfd8e3b84> │ │ │ │ - rsbeq r9, r8, ip, lsr #1 │ │ │ │ - subseq r9, ip, r2, lsl #2 │ │ │ │ - subseq r9, ip, lr, asr #2 │ │ │ │ + rsbeq r9, r8, r4, lsl r1 │ │ │ │ + subseq r9, ip, sl, ror #2 │ │ │ │ + ldrheq r9, [ip], #-22 @ 0xffffffea │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcef0 <__bss_end__@@Base+0xfe27cdac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369cd8 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1ea3cf4 <__bss_end__@@Base+0x1363bb0> │ │ │ │ - rsbeq r9, r8, lr, ror #5 │ │ │ │ - subseq r9, ip, r0, asr #18 │ │ │ │ - subseq r9, ip, sl, asr r9 │ │ │ │ + rsbeq r9, r8, r6, asr r3 │ │ │ │ + subseq r9, ip, r8, lsr #19 │ │ │ │ + subseq r9, ip, r2, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf1c <__bss_end__@@Base+0xfe27cdd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d04 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea5a │ │ │ │ - rsbeq r9, r8, r2, asr #5 │ │ │ │ - subseq r9, ip, r4, lsl r9 │ │ │ │ - subseq r9, ip, r0, asr #18 │ │ │ │ + rsbeq r9, r8, sl, lsr #6 │ │ │ │ + subseq r9, ip, ip, ror r9 │ │ │ │ + subseq r9, ip, r8, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf4c <__bss_end__@@Base+0xfe27ce08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d34 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea42 │ │ │ │ - mlseq r8, r2, r2, r9 │ │ │ │ - subseq r9, ip, r4, ror #17 │ │ │ │ - subseq r9, ip, r0, lsl r9 │ │ │ │ + strdeq r9, [r8], #-42 @ 0xffffffd6 @ │ │ │ │ + subseq r9, ip, ip, asr #18 │ │ │ │ + subseq r9, ip, r8, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf7c <__bss_end__@@Base+0xfe27ce38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d64 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea2a │ │ │ │ - rsbeq r9, r8, sl, ror r7 │ │ │ │ - subeq r6, pc, r0, lsr #9 │ │ │ │ - strheq r6, [pc], #-72 @ │ │ │ │ + rsbeq r9, r8, r2, ror #15 │ │ │ │ + subeq r6, pc, r8, lsl #10 │ │ │ │ + subeq r6, pc, r0, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcfac <__bss_end__@@Base+0xfe27ce68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d94 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea12 │ │ │ │ - ldrdeq r9, [r8], #-126 @ 0xffffff82 @ │ │ │ │ - subeq r6, pc, r0, ror r4 @ │ │ │ │ - subseq r1, r3, r8, asr #13 │ │ │ │ + rsbeq r9, r8, r6, asr #16 │ │ │ │ + ldrdeq r6, [pc], #-72 @ │ │ │ │ + subseq r1, r3, r0, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcfdc <__bss_end__@@Base+0xfe27ce98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369dc4 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r8, lr, asr r9 │ │ │ │ - subeq r6, pc, r0, asr #8 │ │ │ │ - @ instruction: 0x0053169a │ │ │ │ + rsbeq r9, r8, r6, asr #19 │ │ │ │ + subeq r6, pc, r8, lsr #9 │ │ │ │ + subseq r1, r3, r2, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd008 <__bss_end__@@Base+0xfe27cec4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9df0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9e4 │ │ │ │ - rsbeq r9, r8, r2, lsr r9 │ │ │ │ - subeq r6, pc, r4, lsl r4 @ │ │ │ │ - subeq r6, pc, ip, lsr #8 │ │ │ │ + mlseq r8, sl, r9, r9 │ │ │ │ + subeq r6, pc, ip, ror r4 @ │ │ │ │ + umaaleq r6, pc, r4, r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd038 <__bss_end__@@Base+0xfe27cef4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9e20 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9cc │ │ │ │ - ldrdeq r9, [r8], #-222 @ 0xffffff22 @ │ │ │ │ - subeq sp, pc, r8, lsl #13 │ │ │ │ - umaaleq sp, pc, ip, r6 @ │ │ │ │ + rsbeq r9, r8, r6, asr #28 │ │ │ │ + strdeq sp, [pc], #-96 @ │ │ │ │ + subeq sp, pc, r4, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd068 <__bss_end__@@Base+0xfe27cf24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e50 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r8, sl, lsr #29 │ │ │ │ - subseq r8, r0, ip, lsr #4 │ │ │ │ - subseq r8, r0, r2, asr #4 │ │ │ │ + rsbeq r9, r8, r2, lsl pc │ │ │ │ + @ instruction: 0x00508294 │ │ │ │ + subseq r8, r0, sl, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd094 <__bss_end__@@Base+0xfe27cf50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9e7c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e99e │ │ │ │ - rsbeq r9, r8, lr, ror lr │ │ │ │ - subseq r8, r0, r0, lsl #4 │ │ │ │ - subseq r8, r0, r0, asr r2 │ │ │ │ + rsbeq r9, r8, r6, ror #29 │ │ │ │ + subseq r8, r0, r8, ror #4 │ │ │ │ + ldrheq r8, [r0], #-40 @ 0xffffffd8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd0c4 <__bss_end__@@Base+0xfe27cf80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9eac │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e986 │ │ │ │ - rsbeq r9, r8, lr, asr #28 │ │ │ │ - ldrsbeq r8, [r0], #-16 │ │ │ │ - subseq r8, r0, r0, lsr #4 │ │ │ │ + strhteq r9, [r8], #-230 @ 0xffffff1a │ │ │ │ + subseq r8, r0, r8, lsr r2 │ │ │ │ + subseq r8, r0, r8, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd0f4 <__bss_end__@@Base+0xfe27cfb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369edc │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r8, lr, ror lr │ │ │ │ - subseq r8, r0, r0, lsr #3 │ │ │ │ - ldrsheq r8, [r0], #-18 @ 0xffffffee │ │ │ │ + rsbeq r9, r8, r6, ror #29 │ │ │ │ + subseq r8, r0, r8, lsl #4 │ │ │ │ + subseq r8, r0, sl, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd120 <__bss_end__@@Base+0xfe27cfdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f08 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e958 │ │ │ │ - rsbeq r9, r8, r2, asr lr │ │ │ │ - subseq r8, r0, r4, ror r1 │ │ │ │ - subseq r8, r0, r4, asr #3 │ │ │ │ + strhteq r9, [r8], #-234 @ 0xffffff16 │ │ │ │ + ldrsbeq r8, [r0], #-28 @ 0xffffffe4 │ │ │ │ + subseq r8, r0, ip, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd150 <__bss_end__@@Base+0xfe27d00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f38 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e940 │ │ │ │ - rsbeq r9, r8, r2, lsr #28 │ │ │ │ - subseq r8, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x00508194 │ │ │ │ + rsbeq r9, r8, sl, lsl #29 │ │ │ │ + subseq r8, r0, ip, lsr #3 │ │ │ │ + ldrsheq r8, [r0], #-28 @ 0xffffffe4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd180 <__bss_end__@@Base+0xfe27d03c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f68 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e928 │ │ │ │ - rsbeq sl, r8, r4, lsl r5 │ │ │ │ - subseq fp, ip, lr, lsr #22 │ │ │ │ - subseq fp, ip, ip, ror fp │ │ │ │ + rsbeq sl, r8, ip, ror r5 │ │ │ │ + @ instruction: 0x005cbb96 │ │ │ │ + subseq fp, ip, r4, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd1b0 <__bss_end__@@Base+0xfe27d06c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f98 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmdb lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sl, r8, r0, lsl #15 │ │ │ │ - subseq ip, ip, sl, lsl #6 │ │ │ │ - ldrheq sp, [r5], #-154 @ 0xffffff66 │ │ │ │ + rsbeq sl, r8, r8, ror #15 │ │ │ │ + subseq ip, ip, r2, ror r3 │ │ │ │ + subseq sp, r5, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd1e0 <__bss_end__@@Base+0xfe27d09c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9fc8 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, r0, asr r7 │ │ │ │ - ldrsbeq ip, [ip], #-42 @ 0xffffffd6 │ │ │ │ - subseq sp, r5, sl, lsl #19 │ │ │ │ + strhteq sl, [r8], #-120 @ 0xffffff88 │ │ │ │ + subseq ip, ip, r2, asr #6 │ │ │ │ + ldrsheq sp, [r5], #-146 @ 0xffffff6e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd210 <__bss_end__@@Base+0xfe27d0cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ff8 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldm lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, r0, lsr #14 │ │ │ │ - subseq ip, ip, sl, lsr #5 │ │ │ │ - ldrsheq ip, [ip], #-34 @ 0xffffffde │ │ │ │ + rsbeq sl, r8, r8, lsl #15 │ │ │ │ + subseq ip, ip, r2, lsl r3 │ │ │ │ + subseq ip, ip, sl, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd240 <__bss_end__@@Base+0xfe27d0fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a028 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, r2, asr r9 │ │ │ │ - subseq ip, ip, r4, lsl #16 │ │ │ │ - subseq ip, ip, lr, lsl r8 │ │ │ │ + strhteq sl, [r8], #-154 @ 0xffffff66 │ │ │ │ + subseq ip, ip, ip, ror #16 │ │ │ │ + subseq ip, ip, r6, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd26c <__bss_end__@@Base+0xfe27d128> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa054 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8b2 │ │ │ │ - rsbeq lr, r8, sl, lsl #4 │ │ │ │ - ldrheq sp, [ip], #-196 @ 0xffffff3c │ │ │ │ - subseq sp, ip, ip, asr #25 │ │ │ │ + rsbeq lr, r8, r2, ror r2 │ │ │ │ + subseq sp, ip, ip, lsl sp │ │ │ │ + subseq sp, ip, r4, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b031 │ │ │ │ + svclt 0x0000b065 │ │ │ │ @ instruction: 0x000025bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b029 │ │ │ │ + svclt 0x0000b05d │ │ │ │ andeq r7, r3, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b021 │ │ │ │ + svclt 0x0000b055 │ │ │ │ andeq r9, r3, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b019 │ │ │ │ + svclt 0x0000b04d │ │ │ │ andeq r9, r3, r1, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b011 │ │ │ │ + svclt 0x0000b045 │ │ │ │ andeq r9, r3, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b009 │ │ │ │ + svclt 0x0000b03d │ │ │ │ andeq sp, r3, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ + svclt 0x0000b035 │ │ │ │ andeq r2, r4, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b02d │ │ │ │ andeq r2, r4, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b025 │ │ │ │ andeq r4, r4, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b01d │ │ │ │ andeq r5, r4, sp, lsr r8 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b015 │ │ │ │ andeq r7, r4, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7d9 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b00d │ │ │ │ andeq sp, r5, r5, lsl sl │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbd35c <__bss_end__@@Base+0xfe27d218> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 265e04 │ │ │ │ bmi e52380 <__bss_end__@@Base+0x31223c> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2717,1119 +2717,1119 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedf759e <__bss_end__@@Base+0xfe2b745a> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3a75b8 │ │ │ │ blne 1927710 <__bss_end__@@Base+0xde75cc> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 3275c2 │ │ │ │ - blx 6225ca │ │ │ │ + blx 6225ca │ │ │ │ blx feb2a5de <__bss_end__@@Base+0xfdfea49a> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 732230 │ │ │ │ + blmi 732230 │ │ │ │ b 12e832c <__bss_end__@@Base+0x7a81e8> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6be354 │ │ │ │ + bmi 6be354 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0c84478 │ │ │ │ - andcs pc, r1, r1, lsr #6 │ │ │ │ + andcs pc, r1, r5, asr r3 @ │ │ │ │ svc 0x0034f7fc │ │ │ │ svc 0x00fcf7fa │ │ │ │ rsbseq r4, r9, lr, ror fp │ │ │ │ strheq r4, [r0], -r4 @ │ │ │ │ umulleq r4, fp, r4, ip │ │ │ │ addeq r4, fp, r6, asr ip │ │ │ │ ldrshteq r4, [r9], #-170 @ 0xffffff56 │ │ │ │ - subeq lr, pc, r4, ror r6 @ │ │ │ │ + ldrdeq lr, [pc], #-108 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b793 │ │ │ │ andeq fp, r6, r1, lsr #9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b78b │ │ │ │ andeq r2, r7, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b783 │ │ │ │ andeq r3, r7, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b77b │ │ │ │ andeq r3, r7, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b773 │ │ │ │ andeq r4, r7, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b76b │ │ │ │ andeq r6, r7, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b763 │ │ │ │ ldrdeq r7, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b75b │ │ │ │ andeq r8, r7, r1, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b753 │ │ │ │ andeq sl, r7, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b74b │ │ │ │ andeq fp, r7, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b743 │ │ │ │ strheq lr, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b73b │ │ │ │ andeq lr, r7, r1, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b733 │ │ │ │ ldrdeq r0, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b72b │ │ │ │ andeq r2, r8, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b723 │ │ │ │ andeq r3, r8, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b71b │ │ │ │ andeq r4, r8, r9, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b713 │ │ │ │ muleq r8, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b70b │ │ │ │ andeq r6, r8, sp, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b703 │ │ │ │ andeq r6, r8, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6fb │ │ │ │ andeq r6, r8, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ andeq r7, r8, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6eb │ │ │ │ andeq r7, r8, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ strdeq r7, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6db │ │ │ │ ldrdeq r8, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ andeq r9, r8, r1, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6cb │ │ │ │ andeq r9, r8, r1, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ andeq sl, r8, r9, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b6bb │ │ │ │ muleq r8, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ andeq fp, r8, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b6ab │ │ │ │ andeq r1, r9, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ andeq r4, r9, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b69b │ │ │ │ andeq r4, r9, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b693 │ │ │ │ andeq r8, r9, r1, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b68b │ │ │ │ andeq r8, r9, r9, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b683 │ │ │ │ strdeq r9, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b67b │ │ │ │ andeq r9, r9, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b673 │ │ │ │ andeq r9, r9, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b66b │ │ │ │ ldrdeq sl, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b663 │ │ │ │ andeq r0, sl, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b65b │ │ │ │ andeq r7, fp, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b653 │ │ │ │ andeq r8, fp, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b64b │ │ │ │ andeq ip, fp, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b643 │ │ │ │ muleq fp, sp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b63b │ │ │ │ @ instruction: 0x000c08b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b633 │ │ │ │ andeq r1, ip, r5, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b62b │ │ │ │ strdeq r1, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b623 │ │ │ │ ldrdeq r2, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b61b │ │ │ │ andeq r5, ip, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b613 │ │ │ │ andeq r6, ip, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b60b │ │ │ │ andeq r6, ip, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b603 │ │ │ │ andeq ip, ip, r9, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5fb │ │ │ │ andeq sp, ip, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ andeq lr, ip, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5eb │ │ │ │ andeq lr, ip, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ andeq pc, ip, r5, asr r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5db │ │ │ │ andeq pc, ip, r9, ror r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ muleq ip, r1, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b5cb │ │ │ │ andeq pc, ip, sp, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ andeq r0, sp, r5, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b5bb │ │ │ │ andeq r1, sp, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b5b3 │ │ │ │ andeq r1, sp, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b5ab │ │ │ │ muleq sp, r9, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ andeq r1, sp, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b59b │ │ │ │ andeq r2, sp, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b593 │ │ │ │ ldrdeq r2, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b58b │ │ │ │ andeq r2, sp, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b583 │ │ │ │ andeq r3, sp, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b57b │ │ │ │ andeq r3, sp, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b573 │ │ │ │ strdeq r5, [sp], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b56b │ │ │ │ andeq r5, sp, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b563 │ │ │ │ andeq r5, sp, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b55b │ │ │ │ andeq r6, sp, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b553 │ │ │ │ andeq r7, sp, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b54b │ │ │ │ andeq r9, sp, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b543 │ │ │ │ andeq fp, sp, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b53b │ │ │ │ andeq r1, lr, r9, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b533 │ │ │ │ andeq r8, lr, r1, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b52b │ │ │ │ muleq lr, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b523 │ │ │ │ andeq r0, pc, r1, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b51b │ │ │ │ andeq r3, pc, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b513 │ │ │ │ andeq r5, pc, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b50b │ │ │ │ ldrdeq r9, [pc], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b503 │ │ │ │ andeq sl, pc, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4fb │ │ │ │ strdeq ip, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ andeq lr, pc, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ @ instruction: 0x00104db5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ @ instruction: 0x001051bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4db │ │ │ │ andseq r5, r0, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ andseq r6, r0, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ ldrsbeq r7, [r0], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ andseq r9, r1, sp, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b4bb │ │ │ │ @ instruction: 0x0011b3b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ andseq fp, r1, r5, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b4ab │ │ │ │ @ instruction: 0x0011bcbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ @ instruction: 0x0011e4d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b49b │ │ │ │ @ instruction: 0x0011e8dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b493 │ │ │ │ andseq r0, r2, sp, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b48b │ │ │ │ andseq r6, r2, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b483 │ │ │ │ @ instruction: 0x001271b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b47b │ │ │ │ andseq ip, r2, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b473 │ │ │ │ andseq sp, r2, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b46b │ │ │ │ mulseq r2, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b463 │ │ │ │ andseq sp, r2, r9, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b45b │ │ │ │ andseq sp, r2, sp, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b453 │ │ │ │ andseq lr, r2, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b44b │ │ │ │ andseq lr, r2, sp, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b443 │ │ │ │ @ instruction: 0x0012e7b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b43b │ │ │ │ andseq lr, r2, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b433 │ │ │ │ andseq pc, r2, sp, lsr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b42b │ │ │ │ andseq r0, r3, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b423 │ │ │ │ @ instruction: 0x00133ef1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b41b │ │ │ │ andseq r8, r3, sp, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b413 │ │ │ │ andseq r9, r3, r1, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b40b │ │ │ │ andseq ip, r3, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b403 │ │ │ │ andseq sp, r3, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3fb │ │ │ │ @ instruction: 0x001422b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ @ instruction: 0x001478b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3eb │ │ │ │ andseq sl, r4, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ andseq lr, r4, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3db │ │ │ │ @ instruction: 0x0014edb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ mulseq r4, r5, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3cb │ │ │ │ andseq r4, r5, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ andseq r5, r5, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b3bb │ │ │ │ @ instruction: 0x00158ab5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ andseq r8, r5, r5, lsl #25 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b3ab │ │ │ │ andseq r9, r5, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ @ instruction: 0x0015c3f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b39b │ │ │ │ andseq ip, r5, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b393 │ │ │ │ andseq sp, r5, r5, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b38b │ │ │ │ andseq sp, r5, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b383 │ │ │ │ andseq lr, r5, r9, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b37b │ │ │ │ andseq lr, r5, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b373 │ │ │ │ andseq r0, r6, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b36b │ │ │ │ andseq r1, r6, r5, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b363 │ │ │ │ andseq r4, r6, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b35b │ │ │ │ @ instruction: 0x001651dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b353 │ │ │ │ mulseq r6, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b34b │ │ │ │ andseq pc, r6, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b343 │ │ │ │ @ instruction: 0x001757d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b33b │ │ │ │ andseq r6, r7, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b333 │ │ │ │ andseq ip, r7, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b32b │ │ │ │ andseq sp, r7, r9, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b323 │ │ │ │ andseq sp, r7, r1, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b31b │ │ │ │ andseq sp, r7, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b313 │ │ │ │ andseq lr, r7, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b30b │ │ │ │ andseq lr, r7, sp, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b303 │ │ │ │ andseq pc, r7, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2fb │ │ │ │ andseq pc, r7, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2f3 │ │ │ │ mulseq r7, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2eb │ │ │ │ andseq r0, r8, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2e3 │ │ │ │ andseq r1, r8, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2db │ │ │ │ andseq r1, r8, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2d3 │ │ │ │ @ instruction: 0x00182af9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b2cb │ │ │ │ andseq r3, r8, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b2c3 │ │ │ │ andseq r6, r8, r9, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b2bb │ │ │ │ andseq r8, r8, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b2b3 │ │ │ │ andseq r8, r8, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b2ab │ │ │ │ @ instruction: 0x0018f8bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b2a3 │ │ │ │ andseq r0, r9, r5, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b29b │ │ │ │ andseq r3, r9, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b293 │ │ │ │ andseq r5, r9, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b28b │ │ │ │ andseq r9, r9, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b283 │ │ │ │ andseq sl, r9, r5, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b27b │ │ │ │ mulseq r9, sp, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b273 │ │ │ │ andseq ip, r9, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b26b │ │ │ │ andseq pc, r9, r1, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b263 │ │ │ │ andseq r6, sl, sp, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b25b │ │ │ │ andseq r6, sl, r9, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b253 │ │ │ │ andseq r6, sl, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b24b │ │ │ │ @ instruction: 0x001a6cf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b243 │ │ │ │ andseq r6, sl, r1, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b23b │ │ │ │ andseq r6, sl, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b233 │ │ │ │ andseq r7, sl, r1, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b22b │ │ │ │ andseq r7, sl, r1, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b223 │ │ │ │ andseq r7, sl, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b21b │ │ │ │ andseq r7, sl, r9, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b213 │ │ │ │ andseq r7, sl, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b20b │ │ │ │ mulseq sl, r9, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b203 │ │ │ │ andseq r7, sl, r5, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1fb │ │ │ │ andseq fp, sl, r1, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1f3 │ │ │ │ andseq fp, sl, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1eb │ │ │ │ @ instruction: 0x001ac6dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1e3 │ │ │ │ @ instruction: 0x001ac8b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1db │ │ │ │ andseq ip, sl, sp, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1d3 │ │ │ │ andseq ip, sl, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1cb │ │ │ │ andseq ip, sl, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b1c3 │ │ │ │ andseq sp, sl, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b1bb │ │ │ │ @ instruction: 0x001ad1fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b1b3 │ │ │ │ @ instruction: 0x001ad3d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b1ab │ │ │ │ andseq sp, sl, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b1a3 │ │ │ │ andseq sp, sl, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b19b │ │ │ │ andseq sp, sl, r1, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b193 │ │ │ │ andseq sp, sl, r1, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b18b │ │ │ │ andseq sp, sl, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b183 │ │ │ │ @ instruction: 0x001adedd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b17b │ │ │ │ andseq lr, sl, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b173 │ │ │ │ andseq lr, sl, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b16b │ │ │ │ andseq lr, sl, r9, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b163 │ │ │ │ andseq lr, sl, r1, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b15b │ │ │ │ andseq pc, sl, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b153 │ │ │ │ andseq r0, fp, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b14b │ │ │ │ @ instruction: 0x001b63f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b143 │ │ │ │ @ instruction: 0x001b64dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b13b │ │ │ │ andseq r7, fp, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b133 │ │ │ │ mulseq fp, r5, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b12b │ │ │ │ andseq r8, fp, r1, ror #8 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b123 │ │ │ │ andseq r8, fp, r1, ror #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b11b │ │ │ │ andseq ip, fp, sp, asr #19 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf0c13008 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b12b │ │ │ │ strdeq r4, [fp], r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b10b │ │ │ │ @ instruction: 0x001cb4b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b103 │ │ │ │ andseq ip, ip, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0fb │ │ │ │ @ instruction: 0x001ce1fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0f3 │ │ │ │ andseq r3, lr, r5, lsr #11 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0eb │ │ │ │ mulseq lr, r1, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0e3 │ │ │ │ andseq r9, lr, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0db │ │ │ │ andseq r9, lr, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0d3 │ │ │ │ andseq sl, lr, r1, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0cb │ │ │ │ andseq fp, lr, r9, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b0c3 │ │ │ │ andseq fp, lr, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b0bb │ │ │ │ andseq ip, lr, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b0b3 │ │ │ │ andseq ip, lr, r5, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b0ab │ │ │ │ andseq ip, lr, sp, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b0a3 │ │ │ │ andseq ip, lr, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b09b │ │ │ │ andseq ip, lr, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b093 │ │ │ │ andseq sp, lr, r1, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b08b │ │ │ │ mulseq lr, r1, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b083 │ │ │ │ andseq lr, lr, r1, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b07b │ │ │ │ andseq lr, lr, r5, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b073 │ │ │ │ andseq lr, lr, r1, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b06b │ │ │ │ @ instruction: 0x001eefd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b063 │ │ │ │ andseq pc, lr, sp, lsr r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b05b │ │ │ │ andseq r0, pc, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b053 │ │ │ │ andseq r1, pc, r1, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b04b │ │ │ │ ldrsbeq r2, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b043 │ │ │ │ andseq r5, pc, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b03b │ │ │ │ andseq ip, pc, r1, ror r3 @ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b033 │ │ │ │ eoreq r4, r0, sp, ror sl │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b02b │ │ │ │ strdeq r5, [r0], -r9 @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - andlt pc, r8, r1, asr #1 │ │ │ │ + eorslt pc, ip, r1, asr #1 │ │ │ │ addeq r6, fp, r2, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b01d │ │ │ │ eoreq r9, r1, sp, lsr #25 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b015 │ │ │ │ eoreq pc, r1, r9, lsr #18 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrblt pc, [r2, r0, asr #1]! @ │ │ │ │ + eorlt pc, r6, r1, asr #1 │ │ │ │ addeq r6, ip, r2, asr r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbe358 <__bss_end__@@Base+0xfe27e214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 893378 │ │ │ │ + blmi 893378 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - vst4.8 {d31-d34}, [r4 :256], lr │ │ │ │ + @ instruction: 0xf478f03e │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - vshr.s64 d31, d22, #54 │ │ │ │ + vshr.s64 d31, d22, #2 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 67d518 │ │ │ │ + blmi 67d518 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 32fdb4 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - vshr.s64 d15, d22, #6 │ │ │ │ + vshr.s64 d31, d22, #18 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbseq r3, r9, r2, lsl #23 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - subseq r5, r5, sl, asr r7 │ │ │ │ + subseq r5, r5, r2, asr #15 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - subseq r5, r5, lr, asr #14 │ │ │ │ + ldrheq r5, [r5], #-118 @ 0xffffff8a │ │ │ │ andeq r4, r0, r4, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b78d │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ mlaeq r2, r9, ip, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b785 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ eoreq r7, r2, r9, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b77d │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ eoreq r7, r2, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b775 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ strdeq r8, [r2], -r1 @ │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0c0207c │ │ │ │ - svclt 0x0000b781 │ │ │ │ + svclt 0x0000b7b5 │ │ │ │ addeq r6, ip, r8, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b761 │ │ │ │ + svclt 0x0000b795 │ │ │ │ eoreq pc, r2, r5, ror r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b759 │ │ │ │ + svclt 0x0000b78d │ │ │ │ eoreq r2, r3, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b751 │ │ │ │ + svclt 0x0000b785 │ │ │ │ eoreq r2, r3, r5, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b749 │ │ │ │ + svclt 0x0000b77d │ │ │ │ eoreq fp, r3, r9, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b741 │ │ │ │ + svclt 0x0000b775 │ │ │ │ eoreq fp, r3, r5, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b739 │ │ │ │ + svclt 0x0000b76d │ │ │ │ eoreq ip, r3, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b731 │ │ │ │ + svclt 0x0000b765 │ │ │ │ eoreq r0, r7, r1, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b729 │ │ │ │ + svclt 0x0000b75d │ │ │ │ eoreq r9, r7, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b721 │ │ │ │ + svclt 0x0000b755 │ │ │ │ eoreq r9, r8, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b719 │ │ │ │ + svclt 0x0000b74d │ │ │ │ eoreq r9, r8, r1, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbe4dc <__bss_end__@@Base+0xfe27e398> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ebda │ │ │ │ @ instruction: 0xf0c1004c │ │ │ │ - bmi 86353c │ │ │ │ - blmi 8384f8 <_IO_stdin_used@@Base+0xe0bf8> │ │ │ │ + bmi 86360c │ │ │ │ + blmi 8384f8 <_IO_stdin_used@@Base+0xe0b90> │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldm sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3838,582 +3838,582 @@ │ │ │ │ ldrdcs lr, [r0, -r0] │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf0cd6064 │ │ │ │ - stmdami sl, {r0, r1, r2, r5, r6, r7, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r3, r4, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - sbclt pc, r4, #240 @ 0xf0 │ │ │ │ + rscslt pc, r8, #240 @ 0xf0 │ │ │ │ @ instruction: 0x008d5cbe │ │ │ │ rsbseq r3, r9, r8, ror #19 │ │ │ │ andeq r4, r0, r8, lsl sp │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ andeq r4, r0, r0, lsl #14 │ │ │ │ eoreq fp, r8, fp, lsl lr │ │ │ │ ldrdeq fp, [r8], -r5 @ │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf28d4479 │ │ │ │ svclt 0x0000b835 │ │ │ │ - rsbeq pc, r6, ip, lsl r0 @ │ │ │ │ + rsbeq pc, r6, r4, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6eb │ │ │ │ eoreq r2, r9, sp, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ ldrdeq r3, [r9], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6db │ │ │ │ eoreq r4, r9, sp, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ eoreq r8, r9, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6cb │ │ │ │ eoreq r8, r9, r9, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ ldrdeq r8, [r9], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b6bb │ │ │ │ ldrdeq r8, [r9], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ eoreq fp, r9, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b6ab │ │ │ │ eoreq lr, r9, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ eoreq r1, sl, r5, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b69b │ │ │ │ eoreq r1, sl, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b693 │ │ │ │ strdeq r2, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b68b │ │ │ │ eoreq r3, sl, sp, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ - eorseq r1, r4, sp, asr #32 │ │ │ │ + svclt 0x0000b683 │ │ │ │ + ldrhteq r1, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ - eorseq r3, r4, r5, asr r6 │ │ │ │ + svclt 0x0000b67b │ │ │ │ + ldrhteq r3, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ - ldrsbteq r3, [r4], -sp │ │ │ │ + svclt 0x0000b673 │ │ │ │ + eorseq r3, r4, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ - eorseq r6, r4, r5, ror #25 │ │ │ │ + svclt 0x0000b66b │ │ │ │ + eorseq r6, r4, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ - ldrhteq r7, [r4], -r5 │ │ │ │ + svclt 0x0000b663 │ │ │ │ + eorseq r7, r4, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ - eorseq r9, r4, sp, lsr sp │ │ │ │ + svclt 0x0000b65b │ │ │ │ + eorseq r9, r4, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ - ldrhteq sl, [r4], -r9 │ │ │ │ + svclt 0x0000b653 │ │ │ │ + eorseq sl, r4, r1, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ - ldrhteq ip, [r4], -sp │ │ │ │ + svclt 0x0000b64b │ │ │ │ + eorseq ip, r4, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ - ldrshteq ip, [r4], -r5 │ │ │ │ + svclt 0x0000b643 │ │ │ │ + eorseq ip, r4, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ - eorseq sp, r4, r9, ror #26 │ │ │ │ + svclt 0x0000b63b │ │ │ │ + ldrsbteq sp, [r4], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ - eorseq r3, r5, r9, lsl r9 │ │ │ │ + svclt 0x0000b633 │ │ │ │ + eorseq r3, r5, r1, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ - eorseq r5, r5, r1, ror lr │ │ │ │ + svclt 0x0000b62b │ │ │ │ + ldrsbteq r5, [r5], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ - eorseq r6, r5, sp, lsl #7 │ │ │ │ + svclt 0x0000b623 │ │ │ │ + ldrshteq r6, [r5], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ - eorseq r8, r5, r5, lsl #24 │ │ │ │ + svclt 0x0000b61b │ │ │ │ + eorseq r8, r5, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ - eorseq r9, r5, sp, asr #10 │ │ │ │ + svclt 0x0000b613 │ │ │ │ + ldrhteq r9, [r5], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ - eorseq lr, r5, r9, asr #10 │ │ │ │ + svclt 0x0000b60b │ │ │ │ + ldrhteq lr, [r5], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ - eorseq r4, r6, r1, ror #4 │ │ │ │ + svclt 0x0000b603 │ │ │ │ + eorseq r4, r6, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ - ldrsbteq r0, [r7], -r5 │ │ │ │ + svclt 0x0000b5fb │ │ │ │ + eorseq r0, r7, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ - mlaseq r7, r9, r0, r2 │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ + eorseq r2, r7, r1, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ - mlaseq r7, r5, ip, r2 │ │ │ │ + svclt 0x0000b5eb │ │ │ │ + ldrshteq r2, [r7], -sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbe7a0 <__bss_end__@@Base+0xfe27e65c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4eb568 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ hvccs 1096 @ 0x448 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000bc7d │ │ │ │ - eorseq r4, r7, r7, lsl r2 │ │ │ │ + eorseq r4, r7, pc, ror r2 │ │ │ │ rsbseq r0, pc, r2, asr #17 │ │ │ │ rsbseq pc, lr, ip, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ - eorseq r4, r7, r9, asr #8 │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ + ldrhteq r4, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ - eorseq r4, r7, r9, asr #13 │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ + eorseq r4, r7, r1, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ - eorseq r6, r7, sp, lsr #17 │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ + eorseq r6, r7, r5, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ - mlaseq r7, r5, pc, r7 @ │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ + ldrshteq r7, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ - eorseq r8, r7, sp, ror #2 │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ + ldrsbteq r8, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ - ldrshteq r8, [r7], -sp │ │ │ │ + svclt 0x0000b599 │ │ │ │ + eorseq r8, r7, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ - eorseq r8, r7, r9, lsl #22 │ │ │ │ + svclt 0x0000b591 │ │ │ │ + eorseq r8, r7, r1, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ - eorseq r8, r7, r1, asr lr │ │ │ │ + svclt 0x0000b589 │ │ │ │ + ldrhteq r8, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ - ldrhteq r9, [r7], -r1 │ │ │ │ + svclt 0x0000b581 │ │ │ │ + eorseq r9, r7, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ - eorseq sl, r7, sp, ror r9 │ │ │ │ + svclt 0x0000b579 │ │ │ │ + eorseq sl, r7, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ - mlaseq r7, r1, r1, pc @ │ │ │ │ + svclt 0x0000b571 │ │ │ │ + ldrshteq pc, [r7], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ - eorseq pc, r7, r9, lsr #28 │ │ │ │ + svclt 0x0000b569 │ │ │ │ + mlaseq r7, r1, lr, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ - eorseq r5, r8, r1 │ │ │ │ + svclt 0x0000b561 │ │ │ │ + eorseq r5, r8, r9, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ - ldrsbteq r5, [r8], -r1 │ │ │ │ + svclt 0x0000b559 │ │ │ │ + eorseq r5, r8, r9, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ - eorseq r5, r8, r1, lsl ip │ │ │ │ + svclt 0x0000b551 │ │ │ │ + eorseq r5, r8, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ - eorseq r6, r8, r1, lsr #11 │ │ │ │ + svclt 0x0000b549 │ │ │ │ + eorseq r6, r8, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ - ldrshteq r6, [r8], -r9 │ │ │ │ + svclt 0x0000b541 │ │ │ │ + eorseq r6, r8, r1, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ - eorseq r8, r8, r9, lsr #13 │ │ │ │ + svclt 0x0000b539 │ │ │ │ + eorseq r8, r8, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ - eorseq r9, r8, sp, lsl #13 │ │ │ │ + svclt 0x0000b531 │ │ │ │ + ldrshteq r9, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ - eorseq fp, r8, r5, lsr #9 │ │ │ │ + svclt 0x0000b529 │ │ │ │ + eorseq fp, r8, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ - eorseq ip, r8, sp, lsl #23 │ │ │ │ + svclt 0x0000b521 │ │ │ │ + ldrshteq ip, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ - eorseq sp, r8, r9, lsl r1 │ │ │ │ + svclt 0x0000b519 │ │ │ │ + eorseq sp, r8, r1, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ - eorseq r3, r9, r5, lsl #3 │ │ │ │ + svclt 0x0000b511 │ │ │ │ + eorseq r3, r9, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ - eorseq r3, r9, r5, lsr #19 │ │ │ │ + svclt 0x0000b509 │ │ │ │ + eorseq r3, r9, sp, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ - ldrsbteq r3, [r9], -r9 │ │ │ │ + svclt 0x0000b501 │ │ │ │ + eorseq r3, r9, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ - ldrsbteq r4, [r9], -sp │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ + eorseq r4, r9, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ - eorseq r4, r9, r1, lsl r7 │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ + eorseq r4, r9, r9, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ - eorseq r4, r9, r9, ror ip │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ + eorseq r4, r9, r1, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ - eorseq r8, r9, r9 │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ + eorseq r8, r9, r1, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ - eorseq r8, r9, sp, lsl #6 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ + eorseq r8, r9, r5, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ - eorseq r8, r9, sp, ror r4 │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ + eorseq r8, r9, r5, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ - eorseq r8, r9, r1, ror #20 │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ + eorseq r8, r9, r9, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ - ldrshteq r9, [r9], -r1 │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ + eorseq r9, r9, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ - eorseq r7, sl, r5, lsr #21 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ + eorseq r7, sl, sp, lsl #22 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrlt pc, [r6], #192 @ 0xc0 │ │ │ │ + strblt pc, [sl], #192 @ 0xc0 @ │ │ │ │ addeq r5, sp, lr, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbea10 <__bss_end__@@Base+0xfe27e8cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #3 │ │ │ │ - @ instruction: 0xf104f9df │ │ │ │ + @ instruction: 0xf104fa13 │ │ │ │ vcgt.s q0, q8, #0 │ │ │ │ - @ instruction: 0xf104f9db │ │ │ │ + @ instruction: 0xf104fa0f │ │ │ │ vcge.s q0, q0, #0 │ │ │ │ - @ instruction: 0xf104f9d7 │ │ │ │ + @ instruction: 0xf104fa0b │ │ │ │ vshr.u64 q0, q8, #3 │ │ │ │ - @ instruction: 0xf504f9d3 │ │ │ │ + @ instruction: 0xf504fa07 │ │ │ │ vshr.u64 d7, d0, #3 │ │ │ │ - @ instruction: 0xf104f9cf │ │ │ │ + @ instruction: 0xf104fa03 │ │ │ │ vshr.u32 d0, d16, #3 │ │ │ │ - strtmi pc, [r0], -fp, asr #19 │ │ │ │ - @ instruction: 0xf9c8f3bd │ │ │ │ + @ instruction: 0x4620f9ff │ │ │ │ + @ instruction: 0xf9fcf3bd │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9c4f3bd │ │ │ │ + @ instruction: 0xf9f8f3bd │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9c0f3bd │ │ │ │ + @ instruction: 0xf9f4f3bd │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9bcf3bd │ │ │ │ + @ instruction: 0xf9f0f3bd │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9b8f3bd │ │ │ │ + @ instruction: 0xf9ecf3bd │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9b4f3bd │ │ │ │ + @ instruction: 0xf9e8f3bd │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9b0f3bd │ │ │ │ + @ instruction: 0xf9e4f3bd │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9acf3bd │ │ │ │ + @ instruction: 0xf9e0f3bd │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9a8f3bd │ │ │ │ + @ instruction: 0xf9dcf3bd │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9a4f3bd │ │ │ │ + @ instruction: 0xf9d8f3bd │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9a0f3bd │ │ │ │ + @ instruction: 0xf9d4f3bd │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf99cf3bd │ │ │ │ + @ instruction: 0xf9d0f3bd │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf998f3bd │ │ │ │ + @ instruction: 0xf9ccf3bd │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf994f3bd │ │ │ │ + @ instruction: 0xf9c8f3bd │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf990f3bd │ │ │ │ + @ instruction: 0xf9c4f3bd │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf98cf3bd │ │ │ │ + @ instruction: 0xf9c0f3bd │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf988f3bd │ │ │ │ + @ instruction: 0xf9bcf3bd │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf984f3bd │ │ │ │ + @ instruction: 0xf9b8f3bd │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf980f3bd │ │ │ │ + @ instruction: 0xf9b4f3bd │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf97cf3bd │ │ │ │ + @ instruction: 0xf9b0f3bd │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf978f3bd │ │ │ │ + @ instruction: 0xf9acf3bd │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf974f3bd │ │ │ │ + @ instruction: 0xf9a8f3bd │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - stmdblt lr!, {r0, r2, r3, r4, r5, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ + stmiblt r2!, {r0, r2, r3, r4, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ rsbseq r6, r6, r8, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ - eorseq r3, ip, r9, lsl #7 │ │ │ │ + svclt 0x0000b42b │ │ │ │ + ldrshteq r3, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ - eorseq r3, ip, sp, lsr #12 │ │ │ │ + svclt 0x0000b423 │ │ │ │ + mlaseq ip, r5, r6, r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ - ldrshteq r5, [ip], -r1 │ │ │ │ + svclt 0x0000b41b │ │ │ │ + eorseq r5, ip, r9, asr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ - eorseq r7, ip, r1, asr r2 │ │ │ │ + svclt 0x0000b413 │ │ │ │ + ldrhteq r7, [ip], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ - eorseq r7, ip, r1, asr #30 │ │ │ │ + svclt 0x0000b40b │ │ │ │ + eorseq r7, ip, r9, lsr #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ - eorseq pc, ip, sp, lsr r9 @ │ │ │ │ + svclt 0x0000b403 │ │ │ │ + eorseq pc, ip, r5, lsr #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ - ldrshteq r0, [sp], -sp │ │ │ │ + svclt 0x0000b3fb │ │ │ │ + eorseq r0, sp, r5, ror #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ - mlaseq sp, r1, ip, r0 │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ + ldrshteq r0, [sp], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ - eorseq r3, sp, sp, asr #23 │ │ │ │ + svclt 0x0000b3eb │ │ │ │ + eorseq r3, sp, r5, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbeba0 <__bss_end__@@Base+0xfe27ea5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0c09001 │ │ │ │ - stmdals r1, {r0, r1, r2, r3, r4, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r4, r5, r6, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3a5b30 │ │ │ │ - strtlt pc, [r4], #-212 @ 0xffffff2c │ │ │ │ + ldrblt pc, [r8], #-212 @ 0xffffff2c @ │ │ │ │ addeq r5, sp, r6, asr r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b399 │ │ │ │ - eorseq pc, sp, sp, asr r2 @ │ │ │ │ + svclt 0x0000b3cd │ │ │ │ + eorseq pc, sp, r5, asr #5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b391 │ │ │ │ - eorseq r2, lr, r5, lsr r9 │ │ │ │ + svclt 0x0000b3c5 │ │ │ │ + mlaseq lr, sp, r9, r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ - eorseq r2, lr, r1, lsr #31 │ │ │ │ + svclt 0x0000b3bd │ │ │ │ + eorseq r3, lr, r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ - eorseq r7, lr, r1, asr #17 │ │ │ │ + svclt 0x0000b3b5 │ │ │ │ + eorseq r7, lr, r9, lsr #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ - subeq r0, r0, sp, asr #2 │ │ │ │ + svclt 0x0000b3ad │ │ │ │ + strheq r0, [r0], #-21 @ 0xffffffeb │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ - subeq r1, r0, r1, asr #11 │ │ │ │ + svclt 0x0000b3a5 │ │ │ │ + subeq r1, r0, r9, lsr #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ - subeq r3, r0, sp, asr r8 │ │ │ │ + svclt 0x0000b39d │ │ │ │ + subeq r3, r0, r5, asr #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ - subeq r3, r0, r9, lsr r9 │ │ │ │ + svclt 0x0000b395 │ │ │ │ + subeq r3, r0, r1, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ - subeq r4, r0, r5, lsl #3 │ │ │ │ + svclt 0x0000b38d │ │ │ │ + subeq r4, r0, sp, ror #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ - strheq r5, [r0], #-45 @ 0xffffffd3 │ │ │ │ + svclt 0x0000b385 │ │ │ │ + subeq r5, r0, r5, lsr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ - subeq r7, r0, sp, asr #1 │ │ │ │ + svclt 0x0000b37d │ │ │ │ + subeq r7, r0, r5, lsr r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ - strdeq r9, [r0], #-173 @ 0xffffff53 │ │ │ │ + svclt 0x0000b375 │ │ │ │ + subeq r9, r0, r5, ror #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ - umaaleq ip, r0, r1, r4 │ │ │ │ + svclt 0x0000b36d │ │ │ │ + strdeq ip, [r0], #-73 @ 0xffffffb7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ - subeq r0, r1, r1, asr #28 │ │ │ │ + svclt 0x0000b365 │ │ │ │ + subeq r0, r1, r9, lsr #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ - ldrdeq r2, [r1], #-113 @ 0xffffff8f │ │ │ │ + svclt 0x0000b35d │ │ │ │ + subeq r2, r1, r9, lsr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ - subeq r2, r1, r9, lsl #28 │ │ │ │ + svclt 0x0000b355 │ │ │ │ + subeq r2, r1, r1, ror lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ - umaaleq r3, r1, r9, r4 │ │ │ │ + svclt 0x0000b34d │ │ │ │ + subeq r3, r1, r1, lsl #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b311 │ │ │ │ - strheq r8, [r1], #-225 @ 0xffffff1f │ │ │ │ + svclt 0x0000b345 │ │ │ │ + subeq r8, r1, r9, lsl pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ - subeq sl, r1, r1, ror #28 │ │ │ │ + svclt 0x0000b33d │ │ │ │ + subeq sl, r1, r9, asr #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ - strheq sp, [r1], #-81 @ 0xffffffaf │ │ │ │ + svclt 0x0000b335 │ │ │ │ + subeq sp, r1, r9, lsl r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ - subeq r1, r2, r5, asr #12 │ │ │ │ + svclt 0x0000b32d │ │ │ │ + subeq r1, r2, sp, lsr #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ - subeq r4, r2, sp, ror #29 │ │ │ │ + svclt 0x0000b325 │ │ │ │ + subeq r4, r2, r5, asr pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2e9 │ │ │ │ - subeq r5, r2, sp │ │ │ │ + svclt 0x0000b31d │ │ │ │ + subeq r5, r2, r5, ror r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2e1 │ │ │ │ - subeq r8, r2, sp, lsl r1 │ │ │ │ + svclt 0x0000b315 │ │ │ │ + subeq r8, r2, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2d9 │ │ │ │ - subeq r1, r3, r5, lsr r4 │ │ │ │ + svclt 0x0000b30d │ │ │ │ + umaaleq r1, r3, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2d1 │ │ │ │ - strheq r1, [r3], #-133 @ 0xffffff7b │ │ │ │ + svclt 0x0000b305 │ │ │ │ + subeq r1, r3, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2c9 │ │ │ │ - subeq r2, r3, r1, ror r6 │ │ │ │ + svclt 0x0000b2fd │ │ │ │ + ldrdeq r2, [r3], #-105 @ 0xffffff97 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2c1 │ │ │ │ - subeq r2, r3, r9, lsl ip │ │ │ │ + svclt 0x0000b2f5 │ │ │ │ + subeq r2, r3, r1, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2b9 │ │ │ │ - subeq r2, r3, r9, ror #24 │ │ │ │ + svclt 0x0000b2ed │ │ │ │ + ldrdeq r2, [r3], #-193 @ 0xffffff3f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2b1 │ │ │ │ - subeq r2, r3, sp, lsr #29 │ │ │ │ + svclt 0x0000b2e5 │ │ │ │ + subeq r2, r3, r5, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2a9 │ │ │ │ - subeq r3, r3, r1, lsl #8 │ │ │ │ + svclt 0x0000b2dd │ │ │ │ + subeq r3, r3, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b2a1 │ │ │ │ - subeq r3, r3, r5, asr #20 │ │ │ │ + svclt 0x0000b2d5 │ │ │ │ + subeq r3, r3, sp, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b299 │ │ │ │ - subeq r6, r3, r1, asr #24 │ │ │ │ + svclt 0x0000b2cd │ │ │ │ + subeq r6, r3, r9, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b291 │ │ │ │ - subeq r7, r3, r1 │ │ │ │ + svclt 0x0000b2c5 │ │ │ │ + subeq r7, r3, r9, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b289 │ │ │ │ - subeq r7, r3, r1, asr #16 │ │ │ │ + svclt 0x0000b2bd │ │ │ │ + subeq r7, r3, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b281 │ │ │ │ - subeq r9, r3, r9, ror #20 │ │ │ │ + svclt 0x0000b2b5 │ │ │ │ + ldrdeq r9, [r3], #-161 @ 0xffffff5f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b279 │ │ │ │ - subeq sl, r3, r9, asr #2 │ │ │ │ + svclt 0x0000b2ad │ │ │ │ + strheq sl, [r3], #-17 @ 0xffffffef │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b271 │ │ │ │ - subeq sl, r3, r9, lsr #11 │ │ │ │ + svclt 0x0000b2a5 │ │ │ │ + subeq sl, r3, r1, lsl r6 │ │ │ │ │ │ │ │ 00267c20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (267c90 ) │ │ │ │ @@ -4436,658 +4436,658 @@ │ │ │ │ ldr r1, [pc, #68] @ (267ca0 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 728ba0 │ │ │ │ + bl 728c08 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (267ca4 ) │ │ │ │ ldr r3, [pc, #32] @ (267c94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 267c8a │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 6a59bc │ │ │ │ + bl 6a5a24 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r7] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - ble.n 267d5a │ │ │ │ + ble.n 267c2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r5!, {r3, r6} │ │ │ │ + ldmia r5, {r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, #114 @ 0x72 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #161 @ 0xa1 │ │ │ │ + svc 9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #157 @ 0x9d │ │ │ │ + svc 5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #153 @ 0x99 │ │ │ │ + svc 1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ce4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #149 @ 0x95 │ │ │ │ + udf #253 @ 0xfd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cf4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #145 @ 0x91 │ │ │ │ + udf #249 @ 0xf9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #141 @ 0x8d │ │ │ │ + udf #245 @ 0xf5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #137 @ 0x89 │ │ │ │ + udf #241 @ 0xf1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #133 @ 0x85 │ │ │ │ + udf #237 @ 0xed │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #129 @ 0x81 │ │ │ │ + udf #233 @ 0xe9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #125 @ 0x7d │ │ │ │ + udf #229 @ 0xe5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #121 @ 0x79 │ │ │ │ + udf #225 @ 0xe1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #117 @ 0x75 │ │ │ │ + udf #221 @ 0xdd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #113 @ 0x71 │ │ │ │ + udf #217 @ 0xd9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #109 @ 0x6d │ │ │ │ + udf #213 @ 0xd5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #105 @ 0x69 │ │ │ │ + udf #209 @ 0xd1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267da4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #101 @ 0x65 │ │ │ │ + udf #205 @ 0xcd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267db4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #97 @ 0x61 │ │ │ │ + udf #201 @ 0xc9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #93 @ 0x5d │ │ │ │ + udf #197 @ 0xc5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #89 @ 0x59 │ │ │ │ + udf #193 @ 0xc1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267de4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #85 @ 0x55 │ │ │ │ + udf #189 @ 0xbd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267df4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #81 @ 0x51 │ │ │ │ + udf #185 @ 0xb9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #77 @ 0x4d │ │ │ │ + udf #181 @ 0xb5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #73 @ 0x49 │ │ │ │ + udf #177 @ 0xb1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #69 @ 0x45 │ │ │ │ + udf #173 @ 0xad │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #65 @ 0x41 │ │ │ │ + udf #169 @ 0xa9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #61 @ 0x3d │ │ │ │ + udf #165 @ 0xa5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #57 @ 0x39 │ │ │ │ + udf #161 @ 0xa1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #53 @ 0x35 │ │ │ │ + udf #157 @ 0x9d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #49 @ 0x31 │ │ │ │ + udf #153 @ 0x99 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #45 @ 0x2d │ │ │ │ + udf #149 @ 0x95 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #41 @ 0x29 │ │ │ │ + udf #145 @ 0x91 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ea4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #37 @ 0x25 │ │ │ │ + udf #141 @ 0x8d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267eb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #33 @ 0x21 │ │ │ │ + udf #137 @ 0x89 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ec4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #29 │ │ │ │ + udf #133 @ 0x85 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ed4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #25 │ │ │ │ + udf #129 @ 0x81 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ee4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #21 │ │ │ │ + udf #125 @ 0x7d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ef4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #17 │ │ │ │ + udf #121 @ 0x79 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f04 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #13 │ │ │ │ + udf #117 @ 0x75 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f14 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #9 │ │ │ │ + udf #113 @ 0x71 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f24 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #5 │ │ │ │ + udf #109 @ 0x6d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f34 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - udf #1 │ │ │ │ + udf #105 @ 0x69 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f44 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f42 │ │ │ │ + udf #101 @ 0x65 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f54 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f4a │ │ │ │ + udf #97 @ 0x61 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f64 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f52 │ │ │ │ + udf #93 @ 0x5d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f74 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f5a │ │ │ │ + udf #89 @ 0x59 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f84 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f62 │ │ │ │ + udf #85 @ 0x55 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f94 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f6a │ │ │ │ + udf #81 @ 0x51 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fa4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f72 │ │ │ │ + udf #77 @ 0x4d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fb4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f7a │ │ │ │ + udf #73 @ 0x49 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fc4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f82 │ │ │ │ + udf #69 @ 0x45 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fd4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f8a │ │ │ │ + udf #65 @ 0x41 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fe4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f92 │ │ │ │ + udf #61 @ 0x3d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ff4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267f9a │ │ │ │ + udf #57 @ 0x39 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268004 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fa2 │ │ │ │ + udf #53 @ 0x35 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268014 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267faa │ │ │ │ + udf #49 @ 0x31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268024 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fb2 │ │ │ │ + udf #45 @ 0x2d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268034 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fba │ │ │ │ + udf #41 @ 0x29 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268044 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fc2 │ │ │ │ + udf #37 @ 0x25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268054 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fca │ │ │ │ + udf #33 @ 0x21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268064 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fd2 │ │ │ │ + udf #29 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268074 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fda │ │ │ │ + udf #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268084 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fe2 │ │ │ │ + udf #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268094 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267fea │ │ │ │ + udf #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267ff2 │ │ │ │ + udf #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 267ffa │ │ │ │ + udf #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268002 │ │ │ │ + udf #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26800a │ │ │ │ + udf #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268012 │ │ │ │ + ble.n 2680e2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26801a │ │ │ │ + ble.n 2680ea │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268104 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268022 │ │ │ │ + ble.n 2680f2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268114 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26802a │ │ │ │ + ble.n 2680fa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268124 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268032 │ │ │ │ + ble.n 268102 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268134 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26803a │ │ │ │ + ble.n 26810a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268144 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268242 │ │ │ │ + ble.n 268112 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268154 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26824a │ │ │ │ + ble.n 26811a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268164 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268252 │ │ │ │ + ble.n 268122 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268174 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26825a │ │ │ │ + ble.n 26812a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268184 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268262 │ │ │ │ + ble.n 268132 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268194 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26826a │ │ │ │ + ble.n 26813a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681a4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268272 │ │ │ │ + ble.n 268142 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681b4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26827a │ │ │ │ + ble.n 26814a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681c4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268282 │ │ │ │ + ble.n 268152 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681d4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26828a │ │ │ │ + ble.n 26815a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681e4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 268292 │ │ │ │ + ble.n 268162 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681f4 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 26829a │ │ │ │ + ble.n 26816a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268204 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 2682a2 │ │ │ │ + ble.n 268172 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268214 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 2682aa │ │ │ │ + ble.n 26817a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268224 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - ble.n 2682b2 │ │ │ │ + ble.n 268182 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 26830c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5239,59 +5239,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (2683d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrb r2, [r6, #7] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r0, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + ldrb r4, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r0, #2] │ │ │ │ + strb r6, [r5, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (268404 ) │ │ │ │ ldr r1, [pc, #24] @ (268408 ) │ │ │ │ ldr r0, [pc, #28] @ (26840c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7578e8 │ │ │ │ + bl 757950 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 732fac │ │ │ │ + b.w 733014 │ │ │ │ nop │ │ │ │ - add r4, sp, #388 @ 0x184 │ │ │ │ + add r4, sp, #804 @ 0x324 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, pc, #636 @ (adr r6, 268688 <_start@@Base+0x140>) │ │ │ │ + add r7, pc, #28 @ (adr r7, 268428 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #4 @ (adr r7, 268414 ) │ │ │ │ + add r7, pc, #420 @ (adr r7, 2685b4 <_start@@Base+0x6c>) │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26841c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 72812c │ │ │ │ + b.w 728194 │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #11] │ │ │ │ lsls r5, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (26842c ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - cmp r7, #161 @ 0xa1 │ │ │ │ + adds r0, #9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2684d0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5300,15 +5300,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2684d8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ ldr r0, [pc, #128] @ (2684dc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 262758 │ │ │ │ @@ -5336,15 +5336,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7235cc │ │ │ │ + bl 723634 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26846e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5355,15 +5355,15 @@ │ │ │ │ nop │ │ │ │ cmp r0, #158 @ 0x9e │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r6, #12] │ │ │ │ lsls r5, r1, #2 │ │ │ │ cmp r0, #102 @ 0x66 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ (268500 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5374,43 +5374,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - str r0, [sp, #1012] @ 0x3f4 │ │ │ │ + str r1, [sp, #404] @ 0x194 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268514 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 72812c │ │ │ │ + b.w 728194 │ │ │ │ nop │ │ │ │ ldrb r6, [r2, #12] │ │ │ │ lsls r5, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (268524 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - strh r1, [r5, #10] │ │ │ │ + strh r1, [r2, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268534 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - strh r5, [r4, #10] │ │ │ │ + strh r5, [r1, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268544 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a0fc │ │ │ │ + b.w 72a164 │ │ │ │ nop │ │ │ │ - strh r5, [r0, #30] │ │ │ │ + strh r5, [r5, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00268548 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5529,15 +5529,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (26865c <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strh r6, [r0, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ vldr d7, [pc, #60] @ 2686a0 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -5590,15 +5590,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 263248 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5dd8d8 │ │ │ │ + bl 5dd940 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 263438 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 268746 <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5612,15 +5612,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (26879c <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5642,26 +5642,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #89 @ 0x59 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - add r4, pc, #688 @ (adr r4, 268a40 <_start@@Base+0x4f8>) │ │ │ │ + add r5, pc, #80 @ (adr r5, 2687e0 <_start@@Base+0x298>) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r4, pc, #600 @ (adr r4, 2689ec <_start@@Base+0x4a4>) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 268b8c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bvs.n 2686bc <_start@@Base+0x174> │ │ │ │ + bvs.n 26878c <_start@@Base+0x244> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf28c004e │ │ │ │ - @ instruction: 0xf254004e │ │ │ │ - bvs.n 26883c <_start@@Base+0x2f4> │ │ │ │ + @ instruction: 0xf2f4004e │ │ │ │ + @ instruction: 0xf2bc004e │ │ │ │ + bvs.n 26870c <_start@@Base+0x1c4> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf212004e │ │ │ │ - @ instruction: 0xf228004e │ │ │ │ + @ instruction: 0xf27a004e │ │ │ │ + @ instruction: 0xf290004e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (26880c <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #80] @ (268810 <_start@@Base+0x2c8>) │ │ │ │ @@ -5672,19 +5672,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26a470 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 2687da <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 260a00 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 73930c │ │ │ │ + bl 739374 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 728168 │ │ │ │ + bl 7281d0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7285a8 │ │ │ │ + bl 728610 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260fa0 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 260fa4 │ │ │ │ @@ -5697,31 +5697,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (26888c <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 268862 <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #80] @ 268890 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (268894 <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ cbz r0, 268862 <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 26887a <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5733,67 +5733,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 42e6ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 42ef10 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmn r4, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 268798 <_start@@Base+0x250> │ │ │ │ + bpl.n 268868 <_start@@Base+0x320> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf19e004e │ │ │ │ + addw r0, r6, #78 @ 0x4e │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (268970 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (268974 <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #192] @ (268978 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ bl 2f1308 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 260c70 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (26897c <_start@@Base+0x434>) │ │ │ │ blx 260c70 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7284f8 │ │ │ │ + bl 728560 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 739300 │ │ │ │ + bl 739368 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5815,19 +5815,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4f372c │ │ │ │ nop │ │ │ │ - add ip, pc │ │ │ │ + cmp r4, ip │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bpl.n 268994 <_start@@Base+0x44c> │ │ │ │ + bpl.n 268a64 <_start@@Base+0x51c> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adc.w r0, r8, #78 @ 0x4e │ │ │ │ + subs.w r0, r0, #78 @ 0x4e │ │ │ │ movs r3, #178 @ 0xb2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r3, [pc, #640] @ (268c04 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -5839,35 +5839,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (268a3c <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (268a40 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (268a44 <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #124] @ (268a48 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (268a4c <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #112] @ (268a50 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (268a54 <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (268a58 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5898,23 +5898,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bmi.n 268a90 <_start@@Base+0x548> │ │ │ │ + bmi.n 268960 <_start@@Base+0x418> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orns r0, sl, #78 @ 0x4e │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + @ instruction: 0xf0e2004e │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orns r0, lr, #78 @ 0x4e │ │ │ │ - eors.w r0, r4, #78 @ 0x4e │ │ │ │ - bics.w r0, r6, #78 @ 0x4e │ │ │ │ - mvns r0, r4 │ │ │ │ + @ instruction: 0xf0e6004e │ │ │ │ + @ instruction: 0xf0fc004e │ │ │ │ + eors.w r0, lr, #78 @ 0x4e │ │ │ │ + add r0, r9 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5964,15 +5964,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733990 │ │ │ │ + bl 7339f8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 268b26 <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (268b44 <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ @@ -5988,29 +5988,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733994 │ │ │ │ + b.w 7339fc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q8, q5, q7 │ │ │ │ + vmla.i16 d16, d2, d6[1] │ │ │ │ │ │ │ │ 00268b48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (268b8c ) │ │ │ │ @@ -6070,29 +6070,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r1, [pc, #100] @ (268c4c ) │ │ │ │ ldr r2, [pc, #104] @ (268c50 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (268c54 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5dea34 │ │ │ │ + bl 5dea9c │ │ │ │ cbz r0, 268c2e │ │ │ │ ldr r2, [pc, #80] @ (268c58 ) │ │ │ │ ldr r3, [pc, #60] @ (268c48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -6104,28 +6104,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ movs r1, #18 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 268c0c │ │ │ │ + bcs.n 268cdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp 0, 2, cr0, cr8, cr14, {2} │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + cdp 0, 9, cr0, cr0, cr14, {2} │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, #218 @ 0xda │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00268c5c : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -6191,16 +6191,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (268d64 ) │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5dea28 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5dea90 │ │ │ │ ldr r3, [pc, #84] @ (268d68 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 268d30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -6221,61 +6221,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 268d1c │ │ │ │ ldr r0, [pc, #44] @ (268d74 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop │ │ │ │ - beq.n 268cf8 │ │ │ │ + bne.n 268dc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc 0, cr0, [ip, #-312] @ 0xfffffec8 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + stc 0, cr0, [r4, #312] @ 0x138 │ │ │ │ + subs r3, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, r2, #7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #224] @ (268e50 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl, #-312]! @ 0xfffffec8 │ │ │ │ + ldc 0, cr0, [r2, #312] @ 0x138 │ │ │ │ │ │ │ │ 00268d78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (268e14 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d60 │ │ │ │ ldr r2, [pc, #132] @ (268e18 ) │ │ │ │ ldr r1, [pc, #132] @ (268e1c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 268dee │ │ │ │ cbz r4, 268e00 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ cbz r0, 268dd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ce4 │ │ │ │ + bl 5e2d4c │ │ │ │ cbnz r0, 268dd8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6301,38 +6301,38 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (268e2c ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 268e7c │ │ │ │ + beq.n 268d4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stcl 0, cr0, [r8], #-312 @ 0xfffffec8 │ │ │ │ - ands r4, r2 │ │ │ │ + ldcl 0, cr0, [r0], {78} @ 0x4e │ │ │ │ + eors r4, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xeb98004e │ │ │ │ - stc 0, cr0, [sl], {78} @ 0x4e │ │ │ │ - @ instruction: 0xeb86004e │ │ │ │ - stc 0, cr0, [ip], {78} @ 0x4e │ │ │ │ + stc 0, cr0, [r0], {78} @ 0x4e │ │ │ │ + ldcl 0, cr0, [r2], #312 @ 0x138 │ │ │ │ + @ instruction: 0xebee004e │ │ │ │ + ldcl 0, cr0, [r4], #312 @ 0x138 │ │ │ │ │ │ │ │ 00268e30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 26a8fc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (268eac ) │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 268e6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 261498 │ │ │ │ cbnz r0, 268e80 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6357,15 +6357,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r4, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 268f24 │ │ │ │ sub sp, #20 │ │ │ │ @@ -6374,48 +6374,48 @@ │ │ │ │ ldr r1, [pc, #96] @ (268f2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cf0 │ │ │ │ + bl 5e2d58 │ │ │ │ bl 268e30 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 268f0a │ │ │ │ ldr r0, [pc, #60] @ (268f30 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72ece4 │ │ │ │ + bl 72ed4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260fa0 │ │ │ │ ldr r0, [pc, #40] @ (268f34 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72ece4 │ │ │ │ + bl 72ed4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260fa0 │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeb34004e │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + @ instruction: 0xeb9c004e │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - sub.w r0, lr, lr, lsl #1 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldc 0, cr0, [r6], {78} @ 0x4e │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268f38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6430,27 +6430,27 @@ │ │ │ │ cbz r3, 268fb2 │ │ │ │ mov r4, r0 │ │ │ │ bl 26a8fc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 268d78 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 268fc0 │ │ │ │ - bl 5e2cf0 │ │ │ │ + bl 5e2d58 │ │ │ │ ldr r3, [pc, #112] @ (268fe0 ) │ │ │ │ ldr r2, [pc, #112] @ (268fe4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (268fe8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #96] @ (268fec ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6463,39 +6463,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (268ff0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #48] @ (268ff4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ mov r0, r4 │ │ │ │ blx 263648 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r6, r1, #6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eor.w r0, r8, lr, lsl #1 │ │ │ │ - subs r6, #52 @ 0x34 │ │ │ │ + @ instruction: 0xeaf0004e │ │ │ │ + subs r6, #156 @ 0x9c │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r4, lr, lsl #1 │ │ │ │ - adds.w r0, r0, lr, lsl #1 │ │ │ │ + sbc.w r0, ip, lr, lsl #1 │ │ │ │ + sbcs.w r0, r8, lr, lsl #1 │ │ │ │ │ │ │ │ 00268ff8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -6540,71 +6540,71 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (2690d0 ) │ │ │ │ bl 26a8fc │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d60 │ │ │ │ ldr r1, [pc, #80] @ (2690d4 ) │ │ │ │ ldr r2, [pc, #80] @ (2690d8 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 2690a4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e30a4 │ │ │ │ + bl 5e310c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2690dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ece4 │ │ │ │ + bl 72ed4c │ │ │ │ ldr r1, [pc, #36] @ (2690e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 262b7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261fb4 │ │ │ │ - subs r5, #46 @ 0x2e │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r5, {r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrd r0, r0, [r8, #-312]! @ 0x138 │ │ │ │ - orr.w r0, r2, lr, lsl #1 │ │ │ │ + strd r0, r0, [r0, #312]! @ 0x138 │ │ │ │ + @ instruction: 0xeaaa004e │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 2694e0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (2691c8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #204] @ (2691cc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (2691d0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 26141c │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 269172 │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -6664,48 +6664,48 @@ │ │ │ │ ldr r1, [pc, #56] @ (2691f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ b.n 26913c │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strd r0, r0, [r8], #312 @ 0x138 │ │ │ │ - subs r1, #184 @ 0xb8 │ │ │ │ + ldrd r0, r0, [r0, #-312] @ 0x138 │ │ │ │ + subs r2, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orrs.w r0, r2, lr, lsl #1 │ │ │ │ - orns r0, r4, lr, lsl #1 │ │ │ │ - orns r0, r6, lr, lsl #1 │ │ │ │ - strd r0, r0, [r8, #312]! @ 0x138 │ │ │ │ - strd r0, r0, [r2, #312]! @ 0x138 │ │ │ │ - ands.w r0, r6, lr, lsl #1 │ │ │ │ - ldrd r0, r0, [r2, #312]! @ 0x138 │ │ │ │ - ldrd r0, r0, [r2, #312] @ 0x138 │ │ │ │ + @ instruction: 0xeaba004e │ │ │ │ + @ instruction: 0xeadc004e │ │ │ │ + @ instruction: 0xeade004e │ │ │ │ + orrs.w r0, r0, lr, lsl #1 │ │ │ │ + orr.w r0, sl, lr, lsl #1 │ │ │ │ + orns r0, lr, lr, lsl #1 │ │ │ │ + orrs.w r0, sl, lr, lsl #1 │ │ │ │ + bics.w r0, sl, lr, lsl #1 │ │ │ │ │ │ │ │ 002691f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r3, [pc, #1540] @ 269818 │ │ │ │ ldr.w r2, [pc, #1540] @ 26981c │ │ │ │ ldr.w r1, [pc, #1540] @ 269820 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2694d4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6894,30 +6894,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (26982c ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269496 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 2692fa │ │ │ │ ldr r3, [pc, #944] @ (269830 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (269834 ) │ │ │ │ ldr r1, [pc, #944] @ (269838 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6976,15 +6976,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -7026,15 +7026,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 260fa0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 269758 │ │ │ │ @@ -7049,15 +7049,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 269548 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (269848 ) │ │ │ │ ldr r4, [pc, #564] @ (26984c ) │ │ │ │ @@ -7066,15 +7066,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (269850 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269496 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 26935a │ │ │ │ ldr r3, [pc, #528] @ (269854 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -7082,15 +7082,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (26985c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269496 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 26936a │ │ │ │ ldr r3, [pc, #500] @ (269860 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -7098,15 +7098,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (269868 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269496 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -7131,15 +7131,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (269874 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2695ce │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 26937c │ │ │ │ ldr r3, [pc, #392] @ (269878 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -7147,15 +7147,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (269880 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269496 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 26938c │ │ │ │ ldr r3, [pc, #364] @ (269884 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -7163,15 +7163,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (26988c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269496 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 26939c │ │ │ │ ldr r3, [pc, #336] @ (269890 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -7179,15 +7179,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (269898 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269496 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 2697b2 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -7196,15 +7196,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 269548 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 2697b2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -7213,15 +7213,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 269548 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 269548 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7229,15 +7229,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 269548 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 269682 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7251,78 +7251,75 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 26959c │ │ │ │ nop │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2697b8 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + @ instruction: 0xe834004e │ │ │ │ + subs r1, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrd r0, r0, [r4, #312]! @ 0x138 │ │ │ │ - b.n 269568 │ │ │ │ + orrs.w r0, ip, lr, lsl #1 │ │ │ │ + b.n 269638 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2696f0 │ │ │ │ + b.n 2697c0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269534 │ │ │ │ + b.n 269604 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26982c │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xe85e004e │ │ │ │ + ldmia r1!, {r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2692d4 │ │ │ │ + b.n 2693a4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269830 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - b.n 269210 │ │ │ │ + @ instruction: 0xe858004e │ │ │ │ + b.n 2692e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + ldmia r0!, {r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269420 │ │ │ │ + b.n 2694f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2691d4 │ │ │ │ + b.n 2692a4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ + ldmia r0!, {r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269454 │ │ │ │ + b.n 269524 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269190 │ │ │ │ + b.n 269260 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269578 │ │ │ │ + b.n 269648 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2690dc │ │ │ │ + b.n 2691ac │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2693d8 │ │ │ │ + b.n 2694a8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26909c │ │ │ │ + b.n 26916c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269404 │ │ │ │ + b.n 2694d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a058 │ │ │ │ + b.n 269128 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269430 │ │ │ │ + b.n 269500 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a014 │ │ │ │ + b.n 2690e4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026989c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7335,25 +7332,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (269ae0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #532] @ (269ae4 ) │ │ │ │ ldr r2, [pc, #536] @ (269ae8 ) │ │ │ │ ldr r1, [pc, #536] @ (269aec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26995a │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7379,27 +7376,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2698f2 │ │ │ │ ldr r3, [pc, #444] @ (269af0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #436] @ (269af4 ) │ │ │ │ ldr r2, [pc, #440] @ (269af8 ) │ │ │ │ ldr r1, [pc, #440] @ (269afc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2699fc │ │ │ │ ldr r3, [pc, #420] @ (269b00 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (269b04 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7414,21 +7411,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269a88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 269a5a │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #368] @ (269b08 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2699c8 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 269a36 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 269a26 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7445,27 +7442,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2699ba │ │ │ │ ldr r3, [pc, #312] @ (269b0c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #300] @ (269b10 ) │ │ │ │ ldr r2, [pc, #304] @ (269b14 ) │ │ │ │ ldr r1, [pc, #304] @ (269b18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (269b1c ) │ │ │ │ ldr r3, [pc, #216] @ (269adc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7503,114 +7500,114 @@ │ │ │ │ bne.n 269972 │ │ │ │ b.n 2699c0 │ │ │ │ ldr r3, [pc, #176] @ (269b0c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #180] @ (269b20 ) │ │ │ │ ldr r2, [pc, #180] @ (269b24 ) │ │ │ │ ldr r1, [pc, #184] @ (269b28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2699fc │ │ │ │ ldr r3, [pc, #100] @ (269af0 ) │ │ │ │ ldr r4, [pc, #160] @ (269b2c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #148] @ (269b30 ) │ │ │ │ ldr r1, [pc, #148] @ (269b34 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2699fc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #120] @ (269b38 ) │ │ │ │ ldr r2, [pc, #120] @ (269b3c ) │ │ │ │ ldr r1, [pc, #124] @ (269b40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ b.n 2699ba │ │ │ │ nop │ │ │ │ asrs r0, r6, #16 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #16 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269d18 │ │ │ │ + b.n 269de8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2695a4 │ │ │ │ + b.n 269674 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269e7c │ │ │ │ + b.n 269f4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269c04 │ │ │ │ + b.n 269cd4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2695c0 │ │ │ │ + b.n 269690 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269d50 │ │ │ │ + b.n 269e20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r2, r4, #11 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r4!, {} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26945c │ │ │ │ + b.n 26952c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269c4c │ │ │ │ + b.n 269d1c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2693d0 │ │ │ │ + b.n 2694a0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269bfc │ │ │ │ + b.n 269ccc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r3!, {r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 36 @ 0x24 │ │ │ │ + svc 140 @ 0x8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r7, #244 @ 0xf4 │ │ │ │ + adds r0, #92 @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00269b44 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7685,15 +7682,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (269c48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7704,29 +7701,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (269c54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 269c0a │ │ │ │ bl 263748 │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a36c │ │ │ │ + b.n 26a43c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 8 │ │ │ │ + svc 112 @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a3cc │ │ │ │ + b.n 26949c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - udf #218 @ 0xda │ │ │ │ + svc 66 @ 0x42 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (269c6c ) │ │ │ │ ldr r2, [pc, #20] @ (269c70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (269c74 ) │ │ │ │ @@ -7734,22 +7731,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ asrs r0, r1, #2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26a424 │ │ │ │ + b.n 2694f4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (269c84 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ nop │ │ │ │ - b.n 26a408 │ │ │ │ + b.n 2694d8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (269cdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7769,44 +7766,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 268c80 │ │ │ │ asrs r6, r0, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 269cbc │ │ │ │ + ble.n 269d8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269ce8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (269d24 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 7284f8 │ │ │ │ + bl 728560 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 7284f8 │ │ │ │ + bl 728560 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7284f8 │ │ │ │ + b.w 728560 │ │ │ │ nop │ │ │ │ lsrs r2, r4, #8 │ │ │ │ lsls r1, r1, #2 │ │ │ │ │ │ │ │ 00269d28 : │ │ │ │ ldr r3, [pc, #20] @ (269d40 ) │ │ │ │ ldr r2, [pc, #24] @ (269d44 ) │ │ │ │ @@ -7822,28 +7819,28 @@ │ │ │ │ bx r3 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bgt.n 269e0c │ │ │ │ + bgt.n 269cdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269d50 : │ │ │ │ ldr r0, [pc, #12] @ (269d60 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (269d64 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ lsrs r6, r0, #7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bgt.n 269de8 │ │ │ │ + bgt.n 269cb8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269d68 : │ │ │ │ ldr r3, [pc, #40] @ (269d94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 269d8a │ │ │ │ @@ -7955,33 +7952,33 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r5, #28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - b.n 26a35c │ │ │ │ + b.n 26a42c │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r4, [r3, #32] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r6, r3, #4 │ │ │ │ lsls r1, r1, #2 │ │ │ │ str r2, [r5, #28] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 269f30 │ │ │ │ + blt.n 269e00 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a2b0 │ │ │ │ + b.n 26a380 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 269f0c │ │ │ │ + blt.n 269ddc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a2dc │ │ │ │ + b.n 26a3ac │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269e9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8028,15 +8025,15 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r6, #24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - b.n 26a214 │ │ │ │ + b.n 26a2e4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r2, r6, #32 │ │ │ │ lsls r1, r1, #2 │ │ │ │ str r4, [r7, #12] │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00269f28 : │ │ │ │ @@ -8143,15 +8140,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #21 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r0, r2, #21 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r6, r1, #29 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bls.n 269f9c │ │ │ │ + bge.n 26a06c │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 0026a038 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8274,15 +8271,15 @@ │ │ │ │ bgt.n 26a152 │ │ │ │ ldr r0, [pc, #116] @ (26a1dc ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (26a1e0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8308,35 +8305,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #25 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bhi.n 26a15c │ │ │ │ + bls.n 26a22c │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #24 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldrsh r2, [r7, r3] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r2, r4, #23 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bhi.n 26a274 │ │ │ │ + bhi.n 26a144 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r0, r6, #22 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bhi.n 26a238 │ │ │ │ + bhi.n 26a108 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - pop {r2, r3, r4, r6, pc} │ │ │ │ + pop {r2, r6, r7, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + svc 94 @ 0x5e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 26a1cc │ │ │ │ + bhi.n 26a29c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a1f0 : │ │ │ │ ldr r2, [pc, #104] @ (26a25c ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (26a260 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8367,30 +8364,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 728630 │ │ │ │ + bl 728698 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #11 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #19 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bvc.n 26a334 │ │ │ │ + bvc.n 26a204 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a270 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -8423,15 +8420,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26a28e │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (26a340 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 26a28e │ │ │ │ ldr r3, [pc, #108] @ (26a344 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (26a348 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -8471,25 +8468,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #18 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 26a314 │ │ │ │ + udf #80 @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 26a400 │ │ │ │ + ble.n 26a2d0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r5, #16 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 26a27c │ │ │ │ + bvs.n 26a34c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a358 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8549,45 +8546,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a388 │ │ │ │ ldr r0, [pc, #80] @ (26a430 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 26a3b2 │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7285f0 │ │ │ │ + bl 728658 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26a3b2 │ │ │ │ nop │ │ │ │ lsrs r6, r6, #5 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r2, r4, #14 │ │ │ │ lsls r1, r1, #2 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26a350 │ │ │ │ + bgt.n 26a420 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r4, #13 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26a404 │ │ │ │ + ble.n 26a4d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a434 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8681,15 +8678,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26a5a6 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 26a586 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -8705,20 +8702,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26a51a │ │ │ │ ldr r1, [pc, #96] @ (26a5cc ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r0, [pc, #84] @ (26a5d0 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 728630 │ │ │ │ + b.w 728698 │ │ │ │ bl 42ed70 │ │ │ │ bl 26a074 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 26a1f0 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -8728,22 +8725,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 26a530 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ lsls r6, r7, #31 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 26a504 │ │ │ │ + bpl.n 26a5d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 26a61c │ │ │ │ + bmi.n 26a4ec │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r3, #6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ │ │ │ │ 0026a5d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8811,25 +8808,25 @@ │ │ │ │ bpl.n 26a638 │ │ │ │ ldr r0, [pc, #32] @ (26a6a4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 26a638 │ │ │ │ lsls r0, r6, #27 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 26a75c │ │ │ │ + bge.n 26a62c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a6a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8866,25 +8863,25 @@ │ │ │ │ bpl.n 26a6da │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (26a724 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 26a6da │ │ │ │ lsls r0, r5, #24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 26a738 │ │ │ │ + bge.n 26a808 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9066,15 +9063,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 717c18 │ │ │ │ + b.w 717c80 │ │ │ │ lsls r6, r7, #16 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (26a9fc ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -9162,15 +9159,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717c18 │ │ │ │ + bl 717c80 │ │ │ │ b.n 26a9a8 │ │ │ │ nop │ │ │ │ lsls r2, r1, #13 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (26aaf8 ) │ │ │ │ @@ -9207,15 +9204,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717c18 │ │ │ │ + bl 717c80 │ │ │ │ b.n 26aa18 │ │ │ │ nop │ │ │ │ lsls r2, r3, #11 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (26ab68 ) │ │ │ │ @@ -9251,15 +9248,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717c18 │ │ │ │ + bl 717c80 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10601,19 +10598,19 @@ │ │ │ │ mov.w r3, #428 @ 0x1ac │ │ │ │ b.w 26ac3c │ │ │ │ mov.w r3, #410 @ 0x19a │ │ │ │ b.w 26ac3c │ │ │ │ mov.w r3, #422 @ 0x1a6 │ │ │ │ b.w 26ac3c │ │ │ │ nop │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + cbz r2, 26b87c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov.w r3, #430 @ 0x1ae │ │ │ │ b.w 26ac3c │ │ │ │ ands.w r1, r1, #31 │ │ │ │ beq.w 26d530 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ @@ -11497,15 +11494,15 @@ │ │ │ │ b.w 26ac3c │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ b.w 26ac3c │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ b.w 26ac3c │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ b.w 26ac3c │ │ │ │ - add r5, pc, #616 @ (adr r5, 26c5c4 ) │ │ │ │ + add r6, pc, #8 @ (adr r6, 26c364 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #417 @ 0x1a1 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.w 26b034 │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ add ip, r1 │ │ │ │ @@ -13593,29 +13590,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movw r3, #615 @ 0x267 │ │ │ │ b.w 26ac3c │ │ │ │ mov.w r3, #612 @ 0x264 │ │ │ │ b.w 26ac3c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ b.w 26ac3c │ │ │ │ - ldrh r0, [r2, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r5, #34] @ 0x22 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #24] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r1, #22] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #509 @ 0x1fd │ │ │ │ b.w 26ac3c │ │ │ │ movw r3, #857 @ 0x359 │ │ │ │ b.w 26ac3c │ │ │ │ movw r3, #870 @ 0x366 │ │ │ │ b.w 26ac3c │ │ │ │ @@ -16025,62 +16022,62 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ b.n 26fa20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #800] @ (26fee0 ) │ │ │ │ + ldr r5, [pc, #192] @ (26fc80 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ @ instruction: 0xb7ba │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [sp, #456] @ 0x1c8 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stc2 0, cr0, [ip], {82} @ 0x52 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + ldc2l 0, cr0, [r4], #-328 @ 0xfffffeb8 │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + str r0, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r0, #100] @ 0x64 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #2] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, #80] @ 0x50 │ │ │ │ + str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #68] @ 0x44 │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ lsls r1, r3, #28 │ │ │ │ bpl.n 26fc42 │ │ │ │ cbz r4, 26fc32 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -16155,15 +16152,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bcc.n 26fccc │ │ │ │ movs r2, #32 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ blx 262af4 │ │ │ │ b.n 26fcda │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ cmp.w r2, #1008 @ 0x3f0 │ │ │ │ bge.w 270882 │ │ │ │ movw r3, #1007 @ 0x3ef │ │ │ │ cmp r2, r3 │ │ │ │ @@ -18266,59 +18263,59 @@ │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ adds r3, #3 │ │ │ │ str r3, [r4, #4] │ │ │ │ strb r0, [r2, r3] │ │ │ │ b.w 26f4fc │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r6, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r7, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + ldrb r4, [r2, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r6, r5] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r6, r4] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + ldrb r0, [r3, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r6, #27] │ │ │ │ + ldrb r2, [r3, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r3, #24] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 271926 │ │ │ │ ldrd r2, r3, [r4, #4] │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #3 │ │ │ │ bls.w 271458 │ │ │ │ @@ -19552,191 +19549,165 @@ │ │ │ │ b.w 2713ba │ │ │ │ ldr r6, [pc, #932] @ (27213c ) │ │ │ │ add r6, pc │ │ │ │ b.w 2713ba │ │ │ │ ldr r6, [pc, #928] @ (272140 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2713ba │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r0, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r7, #17] │ │ │ │ + ldrb r2, [r4, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #15] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r0, #13] │ │ │ │ + ldrb r4, [r5, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 271e18 │ │ │ │ + bvc.n 271ce8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 271d54 │ │ │ │ + bvc.n 271e24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r3, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r0, #3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + ldrb r6, [r7, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #30] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 271d68 │ │ │ │ + bmi.n 271e38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r6, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #28] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r7, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r2, #170 @ 0xaa │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r1, #26] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r5, #25] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r2, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r1, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ + ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r6, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #104] @ 0x68 │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ @@ -19764,265 +19735,291 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r2, #13] │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r2, [r3, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + strb r6, [r7, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r3, #10] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + strb r4, [r0, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r4, #116] @ 0x74 │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #20 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + strb r0, [r0, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + strb r6, [r4, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r2, #104] @ 0x68 │ │ │ │ + str r6, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #60] @ 0x3c │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #68] @ 0x44 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #22 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [pc, #644] @ (2723cc ) │ │ │ │ add r6, pc │ │ │ │ b.w 2713ba │ │ │ │ ldr r6, [pc, #640] @ (2723d0 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2713ba │ │ │ │ @@ -20259,175 +20256,175 @@ │ │ │ │ b.w 2713ba │ │ │ │ ldr r6, [pc, #328] @ (272508 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2713ba │ │ │ │ ldr r6, [pc, #324] @ (27250c ) │ │ │ │ add r6, pc │ │ │ │ b.w 2713ba │ │ │ │ - adds r2, #14 │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #198 @ 0xc6 │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ + ldr r6, [r3, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + ldr r6, [r7, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r0, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r2, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r6, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + ldr r6, [r7, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r1, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r1, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #214 @ 0xd6 │ │ │ │ + adds r1, #62 @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + ldr r0, [pc, #136] @ (272500 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #254 @ 0xfe │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #82 @ 0x52 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r0, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #10 │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #186 @ 0xba │ │ │ │ + adds r0, #34 @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #234 @ 0xea │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r2, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r1, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00272510 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 26f07c │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -20951,15 +20948,15 @@ │ │ │ │ cmp r2, #6 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 272a2c │ │ │ │ ldr r3, [pc, #8] @ (272a54 ) │ │ │ │ add r3, pc │ │ │ │ ldrh.w r3, [r3, r2, lsl #1] │ │ │ │ b.n 272a2c │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272a58 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #11 │ │ │ │ beq.n 272a70 │ │ │ │ @@ -20990,17 +20987,17 @@ │ │ │ │ bcs.n 272a64 │ │ │ │ ldr r3, [pc, #16] @ (272ab4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b.n 272a64 │ │ │ │ nop │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r2, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #124 @ 0x7c │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272ab8 : │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r2, #11 │ │ │ │ beq.n 272ad0 │ │ │ │ @@ -21077,15 +21074,15 @@ │ │ │ │ bcs.n 272b30 │ │ │ │ ldr r3, [pc, #12] @ (272b6c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ ldrh.w r3, [r3, #100] @ 0x64 │ │ │ │ b.n 272b30 │ │ │ │ nop │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272b70 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ it ne │ │ │ │ @@ -21240,23 +21237,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (272de0 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -21281,15 +21278,15 @@ │ │ │ │ bl 272bcc │ │ │ │ cmp r6, fp │ │ │ │ bge.n 272d7e │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr r1, [pc, #140] @ (272de4 ) │ │ │ │ ldr r3, [pc, #140] @ (272de8 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -21339,25 +21336,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r0, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r1, #52] @ 0x34 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bge.n 272eac │ │ │ │ + bge.n 272d7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -21556,17 +21553,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #24] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #21] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273000 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -21642,15 +21639,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r5, #17] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + ldrh r6, [r0, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002730c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -21788,23 +21785,23 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #2] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r4, #11] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #4] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273264 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -21892,33 +21889,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #9] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #8] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (27336c ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -22056,15 +22053,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, #3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r0, [r4, #1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [pc, #880] @ (27384c ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -22204,21 +22201,21 @@ │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #30] │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r2, [r3, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273644 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -22384,47 +22381,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r7, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002737f8 : │ │ │ │ ldr r3, [pc, #4] @ (273800 ) │ │ │ │ add r3, pc │ │ │ │ b.n 273728 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273804 : │ │ │ │ ldr r3, [pc, #4] @ (27380c ) │ │ │ │ add r3, pc │ │ │ │ b.n 273728 │ │ │ │ nop │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (273828 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - cbz r2, 27383c │ │ │ │ + cbz r2, 273856 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -22440,17 +22437,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (273864 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273868 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -22533,19 +22530,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #20] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273954 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -22624,15 +22621,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 273ae8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -23242,23 +23239,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2740b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #13] │ │ │ │ + ldrb r0, [r0, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r6, #13] │ │ │ │ + ldrb r0, [r3, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -23343,29 +23340,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 260c88 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + movs r3, #196 @ 0xc4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #66 @ 0x42 │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r5, #10] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -24331,61 +24328,61 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r1, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r5, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r3, #14] │ │ │ │ + strb r2, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, r1, r7 │ │ │ │ + adds r4, r6, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #11] │ │ │ │ + strb r4, [r1, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r3, r3 │ │ │ │ + adds r6, r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r1, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r5, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r1, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + strb r6, [r0, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #2] │ │ │ │ + strb r4, [r0, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r1, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + strb r0, [r2, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r3, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, r2, r1 │ │ │ │ + adds r0, r7, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #124] @ 0x7c │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 27579c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -25335,61 +25332,61 @@ │ │ │ │ nop │ │ │ │ ldrsh r4, [r1, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r7, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + asrs r0, r0, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r6, #4] │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r0, #3 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r0, #92] @ 0x5c │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r0, #88] @ 0x58 │ │ │ │ + str r4, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r6, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r3, #21 │ │ │ │ + lsrs r0, r0, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 276364 │ │ │ │ @@ -26396,61 +26393,61 @@ │ │ │ │ blx 260c88 │ │ │ │ strb r2, [r0, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, r7] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, r7] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r5, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldrh r4, [r0, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, r3] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, r3] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r4, #6 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r0, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r6, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r2, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r7, #5 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + ldr r0, [r0, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 276e78 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -27403,52 +27400,52 @@ │ │ │ │ nop │ │ │ │ ldr r0, [pc, #992] @ (27725c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47f2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xfa6c005b │ │ │ │ - str r2, [r1, r6] │ │ │ │ + @ instruction: 0xfad4005b │ │ │ │ + str r2, [r6, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + strh r2, [r1, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr??.w r0, [r8, #91] @ 0x5b │ │ │ │ - str r6, [r0, r6] │ │ │ │ + @ instruction: 0xfa40005b │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r3, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf74e005b │ │ │ │ - ldr r6, [pc, #800] @ (2771c4 ) │ │ │ │ + @ instruction: 0xf7b6005b │ │ │ │ + ldr r7, [pc, #192] @ (276f64 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #912] @ (277238 ) │ │ │ │ + ldr r7, [pc, #304] @ (276fd8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf6e4005b │ │ │ │ - ldr r6, [pc, #664] @ (277148 ) │ │ │ │ + @ instruction: 0xf74c005b │ │ │ │ + ldr r7, [pc, #56] @ (276ee8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #1008] @ (2772a4 ) │ │ │ │ + ldr r6, [pc, #400] @ (277044 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movt r0, #51291 @ 0xc85b │ │ │ │ - ldr r6, [pc, #680] @ (277164 ) │ │ │ │ + @ instruction: 0xf734005b │ │ │ │ + ldr r7, [pc, #72] @ (276f04 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #912] @ (277250 ) │ │ │ │ + ldr r6, [pc, #304] @ (276ff0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf6b0005b │ │ │ │ - ldr r6, [pc, #648] @ (277150 ) │ │ │ │ + @ instruction: 0xf718005b │ │ │ │ + ldr r7, [pc, #40] @ (276ef0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #152] @ (276f64 ) │ │ │ │ + ldr r6, [pc, #568] @ (277104 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf692005b │ │ │ │ - ldr r5, [pc, #696] @ (27718c ) │ │ │ │ + @ instruction: 0xf6fa005b │ │ │ │ + ldr r6, [pc, #88] @ (276f2c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf67c005b │ │ │ │ - ldr r5, [pc, #608] @ (27713c ) │ │ │ │ + @ instruction: 0xf6e4005b │ │ │ │ + ldr r6, [pc, #0] @ (276edc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf66a005b │ │ │ │ - ldr r5, [pc, #536] @ (2770fc ) │ │ │ │ + @ instruction: 0xf6d2005b │ │ │ │ + ldr r5, [pc, #952] @ (27729c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 276fcc │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -27534,16 +27531,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4f2005b │ │ │ │ - ldr r4, [pc, #1008] @ (2773ec ) │ │ │ │ + adcs.w r0, sl, #14352384 @ 0xdb0000 │ │ │ │ + ldr r5, [pc, #400] @ (27718c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -29326,61 +29323,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (278514 ) │ │ │ │ ldr r0, [pc, #104] @ (278518 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - b.n 278360 │ │ │ │ + b.n 278430 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278104 │ │ │ │ + b.n 2781d4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #158 @ 0x9e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278634 │ │ │ │ + b.n 278704 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #114 @ 0x72 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278608 │ │ │ │ + b.n 2786d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #10 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2785e8 │ │ │ │ + b.n 2786b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + subs r0, #196 @ 0xc4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #150 @ 0x96 │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2785c0 │ │ │ │ + b.n 278690 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #128 @ 0x80 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2785a0 │ │ │ │ + b.n 278670 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278580 │ │ │ │ + b.n 278650 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + adds r7, #190 @ 0xbe │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 27855c │ │ │ │ + b.n 27862c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #66 @ 0x42 │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -29459,15 +29456,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -29488,15 +29485,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2787fe │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -30227,49 +30224,49 @@ │ │ │ │ nop │ │ │ │ movs r7, #168 @ 0xa8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #92 @ 0x5c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bge.n 278db4 │ │ │ │ + blt.n 278e84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #238 @ 0xee │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bge.n 278f00 │ │ │ │ + bge.n 278dd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #142 @ 0x8e │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r2, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 278d6c │ │ │ │ + bhi.n 278e3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #26 │ │ │ │ + cmp r7, #130 @ 0x82 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r7, #54 @ 0x36 │ │ │ │ + cmp r7, #158 @ 0x9e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 278eb8 │ │ │ │ + bvc.n 278d88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #196 @ 0xc4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 278e60 │ │ │ │ + bvc.n 278f30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 278e2c │ │ │ │ + bvc.n 278efc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 278e10 │ │ │ │ + bvc.n 278ee0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 2797c0 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -30353,15 +30350,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -30382,15 +30379,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 279168 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -31150,41 +31147,41 @@ │ │ │ │ ... │ │ │ │ subs r0, r6, #1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r6, r7 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bne.n 279818 │ │ │ │ + bne.n 2796e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - beq.n 279754 │ │ │ │ + bne.n 279824 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r5, #86 @ 0x56 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #32 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (27982c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (279830 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -31195,21 +31192,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (279838 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - ldmia r4!, {r3, r6, r7} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + movs r4, #76 @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -31385,23 +31382,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (279a3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r2, #76 @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #48 @ 0x30 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 279ac6 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -31464,17 +31461,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -31642,21 +31639,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 260c88 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r0!, {r1, r2, r3, r5} │ │ │ │ + ldmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r1, #5 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31754,17 +31751,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31879,17 +31876,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - stmia r5!, {r4, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r2, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -31975,17 +31972,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (27a044 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 260c88 │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -32215,19 +32212,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a206 │ │ │ │ b.n 27a166 │ │ │ │ nop │ │ │ │ - stmia r2!, {r6, r7} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r2, r7 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32458,19 +32455,19 @@ │ │ │ │ bne.n 27a442 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a468 │ │ │ │ b.n 27a3e4 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r3, r2 │ │ │ │ + adds r0, r0, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -32743,19 +32740,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 27a750 │ │ │ │ b.n 27a68e │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32986,19 +32983,19 @@ │ │ │ │ bne.n 27a9b2 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a9d8 │ │ │ │ b.n 27a954 │ │ │ │ - revsh r6, r5 │ │ │ │ + cbnz r6, 27aafc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r5, #12 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -33433,19 +33430,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 27ae00 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 27aca0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -33679,25 +33676,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (27b28c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r4, r4 │ │ │ │ + cbz r4, 27b2c2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sxtb r6, r4 │ │ │ │ + uxtb r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r5, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -33759,15 +33756,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 27b3e6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -34407,57 +34404,57 @@ │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0xfa320077 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [ip, r7, lsl #3] │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r0, #20 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r4, #12 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r6, #12 │ │ │ │ + lsls r4, r3, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (27ba40 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (27ba44 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r3, sp, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 27c2a0 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -34524,15 +34521,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 27bbde │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -35210,33 +35207,33 @@ │ │ │ │ movs r1, #8 │ │ │ │ b.n 27c03a │ │ │ │ ... │ │ │ │ @ instruction: 0xf27e0077 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r0, #119 @ 0x77 │ │ │ │ - add r5, pc, #256 @ (adr r5, 27c3b0 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 27c550 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrrc2 0, 4, r0, lr, cr13 │ │ │ │ - ldc2l 0, cr0, [r6], #-308 @ 0xfffffecc │ │ │ │ - add r3, pc, #280 @ (adr r3, 27c3d4 ) │ │ │ │ + stc2l 0, cr0, [r6], {77} @ 0x4d │ │ │ │ + ldc2l 0, cr0, [lr], {77} @ 0x4d │ │ │ │ + add r3, pc, #696 @ (adr r3, 27c574 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfa62004d │ │ │ │ - add r2, pc, #856 @ (adr r2, 27c61c ) │ │ │ │ + @ instruction: 0xfaca004d │ │ │ │ + add r3, pc, #248 @ (adr r3, 27c3bc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfa50004d │ │ │ │ - @ instruction: 0xfa6c004d │ │ │ │ - add r2, pc, #432 @ (adr r2, 27c480 ) │ │ │ │ + @ instruction: 0xfab8004d │ │ │ │ + @ instruction: 0xfad4004d │ │ │ │ + add r2, pc, #848 @ (adr r2, 27c620 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfa5e004d │ │ │ │ - vld1.8 {d16[2]}, [r2]! │ │ │ │ - add r2, pc, #344 @ (adr r2, 27c434 ) │ │ │ │ + @ instruction: 0xfac6004d │ │ │ │ + @ instruction: 0xfa4a004d │ │ │ │ + add r2, pc, #760 @ (adr r2, 27c5d4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfaac004d │ │ │ │ - vld4.16 {d16-d19}, [ip]! │ │ │ │ + @ instruction: 0xfb14004d │ │ │ │ + ldr??.w r0, [r4, #77] @ 0x4d │ │ │ │ ldr r3, [pc, #36] @ (27c30c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (27c310 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ @@ -35246,20 +35243,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (27c318 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - add r1, pc, #928 @ (adr r1, 27c6b0 ) │ │ │ │ + add r2, pc, #320 @ (adr r2, 27c450 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vst4.16 {d0-d3}, [r4]! │ │ │ │ - add r1, pc, #840 @ (adr r1, 27c660 ) │ │ │ │ + vld4.16 {d16-d19}, [ip]! │ │ │ │ + add r2, pc, #232 @ (adr r2, 27c400 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str??.w r0, [lr, #77] @ 0x4d │ │ │ │ + ldr??.w r0, [r6, sp] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (27c6d8 ) │ │ │ │ ldr r3, [pc, #936] @ (27c6dc ) │ │ │ │ @@ -35320,31 +35317,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -35588,25 +35585,25 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ @ instruction: 0xe9b00077 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #232 @ (adr r1, 27c7cc ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 27c96c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 27c680 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ + ldr r6, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rsbs r0, r2, #13434880 @ 0xcd0000 │ │ │ │ - @ instruction: 0xf5ee004d │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + @ instruction: 0xf63a004d │ │ │ │ + @ instruction: 0xf656004d │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf524004d │ │ │ │ + @ instruction: 0xf58c004d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (27c728 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #28] @ 27c72c │ │ │ │ @@ -35615,18 +35612,18 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c88 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs.w r0, r0, #13434880 @ 0xcd0000 │ │ │ │ - @ instruction: 0xf534004d │ │ │ │ + @ instruction: 0xf618004d │ │ │ │ + @ instruction: 0xf59c004d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 27c74a │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ ubfx ip, ip, #4, #1 │ │ │ │ @@ -36103,21 +36100,21 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 27cb84 │ │ │ │ b.n 27ca7e │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs.w r0, ip, #77 @ 0x4d │ │ │ │ - orrs.w r0, r8, #77 @ 0x4d │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + @ instruction: 0xf1e4004d │ │ │ │ + @ instruction: 0xf0c0004d │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf0a8004d │ │ │ │ + adds.w r0, r0, #77 @ 0x4d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 27d8f4 │ │ │ │ ldr.w r1, [pc, #3176] @ 27d8f8 │ │ │ │ @@ -37194,25 +37191,25 @@ │ │ │ │ b.n 27d270 │ │ │ │ b.n 27d99c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ udf #28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27e1c0 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 27d932 │ │ │ │ @@ -38311,77 +38308,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (27e618 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 27e924 │ │ │ │ + b.n 27e9f4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 27e958 │ │ │ │ + b.n 27ea28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 27e544 │ │ │ │ + blt.n 27e614 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 27e580 │ │ │ │ + blt.n 27e650 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 27e5ac │ │ │ │ + bls.n 27e67c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 27e5c8 │ │ │ │ + bhi.n 27e698 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 27e640 │ │ │ │ + bvc.n 27e510 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + strh r0, [r6, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e568 │ │ │ │ + bhi.n 27e638 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 27e618 │ │ │ │ + bvc.n 27e4e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r6, #31] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e51c │ │ │ │ + bhi.n 27e5ec │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 27e5f4 │ │ │ │ + bvc.n 27e6c4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + strh r2, [r3, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e534 │ │ │ │ + bhi.n 27e604 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 27e640 │ │ │ │ + bvc.n 27e510 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + strh r2, [r0, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e544 │ │ │ │ + bhi.n 27e614 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r5, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e540 │ │ │ │ + bvc.n 27e610 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e520 │ │ │ │ + bvs.n 27e5f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 27e554 │ │ │ │ + bvc.n 27e624 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e6fc │ │ │ │ + bvs.n 27e5cc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e6d8 │ │ │ │ + bvs.n 27e5a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 27e636 │ │ │ │ @@ -38732,19 +38729,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (27ea2c ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 260c88 │ │ │ │ - ldrb r4, [r7, #12] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcs.n 27e9c4 │ │ │ │ + bcc.n 27ea94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -39029,19 +39026,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (27ed98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r2, #29] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 27edd6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39105,17 +39102,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 260c88 │ │ │ │ bl 27c6fc │ │ │ │ - strb r6, [r2, #26] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -39247,17 +39244,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (27efb0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 260c88 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -39446,21 +39443,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (27f1d8 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 260c88 │ │ │ │ - strb r6, [r1, #14] │ │ │ │ + strb r6, [r6, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -39575,21 +39572,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27f31a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -39620,15 +39617,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27f3a0 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -39637,21 +39634,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -39745,24 +39742,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 27f516 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -39829,22 +39826,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -40227,15 +40224,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 260c88 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 27f714 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 27fb92 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -40370,19 +40367,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 27f8da │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27f8f0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ cbz r6, 27fc24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40726,21 +40723,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (27ffec ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 260c88 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r2, r4, r5} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -40838,17 +40835,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (280100 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 260c88 │ │ │ │ - str r6, [r4, #60] @ 0x3c │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 280144 │ │ │ │ + cbnz r2, 28015e │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -40939,17 +40936,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (280200 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 260c88 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rev r2, r0 │ │ │ │ + rev16 r2, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -41141,21 +41138,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 260c88 │ │ │ │ add r2, sp, #744 @ 0x2e8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r1, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r4, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + cbnz r2, 280448 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -41330,21 +41327,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 260c88 │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #4] │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r7, pc, #288 @ (adr r7, 280754 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrsh r6, [r7, r2] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + @ instruction: 0xb732 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -41969,23 +41966,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (280d44 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 260c88 │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #288 @ 0x120 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r5, r6] │ │ │ │ + ldr r4, [r2, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (280e90 ) │ │ │ │ @@ -42110,27 +42107,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrsb r6, [r6, r3] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r5, r2] │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r2, r1] │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #800 @ 0x320 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -42223,19 +42220,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, sp, #200 @ 0xc8 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -42332,23 +42329,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (281108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #928 @ 0x3a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -42495,23 +42492,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - strh r2, [r5, r1] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #304 @ 0x130 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -42664,37 +42661,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (281460 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r4, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 281834 ) │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r0, r3] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #888 @ (adr r7, 2817d0 ) │ │ │ │ + add r0, sp, #280 @ 0x118 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -42876,21 +42873,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #952] @ (281a24 ) │ │ │ │ + ldr r7, [pc, #344] @ (2817c4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #40 @ (adr r6, 281698 ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 281838 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #496] @ (281864 ) │ │ │ │ + ldr r6, [pc, #912] @ (281a04 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #608 @ (adr r5, 2818d8 ) │ │ │ │ + add r6, pc, #0 @ (adr r6, 281678 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -42969,15 +42966,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #192] @ (281828 ) │ │ │ │ + ldr r6, [pc, #608] @ (2819c8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43058,15 +43055,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #240] @ (28194c ) │ │ │ │ + ldr r5, [pc, #656] @ (281aec ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43145,15 +43142,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #288] @ (281a6c ) │ │ │ │ + ldr r4, [pc, #704] @ (281c0c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43236,15 +43233,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #344] @ (281b9c ) │ │ │ │ + ldr r3, [pc, #760] @ (281d3c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -43447,36 +43444,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -43529,15 +43526,15 @@ │ │ │ │ b.n 281b5c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 281b5c │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -43673,23 +43670,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (281f40 ) │ │ │ │ ldr r0, [pc, #28] @ (281f44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - cmp lr, r8 │ │ │ │ + mov r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp ip, r5 │ │ │ │ + mov r4, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (282250 ) │ │ │ │ @@ -43761,22 +43758,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 282026 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -43804,28 +43801,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2820a4 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -43982,23 +43979,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2822a6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -44027,15 +44024,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 28242a │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 282424 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -44044,15 +44041,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -44260,29 +44257,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2825cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ands r2, r1 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ + str r7, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -44324,15 +44321,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -44353,15 +44350,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 282736 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -44498,25 +44495,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (282848 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #202 @ 0xca │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r5, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2829d4 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -44550,15 +44547,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -44666,27 +44663,27 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #30] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r3, #132 @ 0x84 │ │ │ │ + subs r3, #236 @ 0xec │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r2, [r0, #26] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r3, #12 │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 282ff4 │ │ │ │ @@ -44746,15 +44743,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 282afa │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -45214,41 +45211,41 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r4, [r1, #22] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, #6] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r2, #38] @ 0x26 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r5, #72 @ 0x48 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r4, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r4, #32] │ │ │ │ + ldrh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #238 @ 0xee │ │ │ │ + adds r5, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00283038 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -45278,19 +45275,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28309c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r6, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002830a0 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -45756,19 +45753,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2834f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #244 @ 0xf4 │ │ │ │ + adds r0, #92 @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002834fc : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -46408,15 +46405,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, #7] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r2, [r7, #4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00283bdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -46492,15 +46489,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r5, #3] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r2, [r3, #1] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00283cbc : │ │ │ │ movs r3, #0 │ │ │ │ b.w 2763d0 │ │ │ │ @@ -46792,15 +46789,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 284048 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -47448,57 +47445,57 @@ │ │ │ │ ... │ │ │ │ ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r1, #84 @ 0x54 │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r6, #1] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r7, #5 │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r0, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r5, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r1, #3 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r4, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ + subs r4, r3, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r6, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r2, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2846b8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2846bc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r1, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r5, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002846c0 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 28479c │ │ │ │ @@ -47787,15 +47784,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r5 │ │ │ │ + subs r6, r4, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00284a08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -47861,15 +47858,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 284b5e │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -48511,57 +48508,57 @@ │ │ │ │ ... │ │ │ │ str r2, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #12] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r6, r2, #25 │ │ │ │ + asrs r6, r7, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r4, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r3, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r0, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r6, #14 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r7, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2851b8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2851bc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002851c0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48673,35 +48670,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -49667,23 +49664,23 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r7, r4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r0, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -49775,39 +49772,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r5, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r3, r1] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r1, r7] │ │ │ │ + ldrsh r2, [r6, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r6, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r3, r3] │ │ │ │ + ldrb r4, [r0, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r1, r3] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r6, r2] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00285f80 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -49934,35 +49931,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -50896,36 +50893,36 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2866c4 │ │ │ │ ldr r5, [pc, #304] @ (286d40 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + lsls r0, r3, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (286c64 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ + lsls r4, r2, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mcr2 0, 0, r0, cr8, cr10, {2} │ │ │ │ - ldc2 0, cr0, [r0, #360] @ 0x168 │ │ │ │ - ldc2 0, cr0, [sl], {90} @ 0x5a │ │ │ │ - @ instruction: 0xfa2e005a │ │ │ │ - vst4.16 {d16-d19}, [r4 :64], sl │ │ │ │ - str r2, [r4, r1] │ │ │ │ + mrc2 0, 3, r0, cr0, cr10, {2} │ │ │ │ + ldc2l 0, cr0, [r8, #360]! @ 0x168 │ │ │ │ + stc2 0, cr0, [r2], {90} @ 0x5a │ │ │ │ + @ instruction: 0xfa96005a │ │ │ │ + vld1.8 @ instruction: 0xf9ac005a │ │ │ │ + str r2, [r1, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r4, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -51513,43 +51510,43 @@ │ │ │ │ ldr r1, [pc, #80] @ (28731c ) │ │ │ │ ldr r0, [pc, #84] @ (287320 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - rsb r0, r4, #14286848 @ 0xda0000 │ │ │ │ - ldr r5, [pc, #248] @ (2873d8 ) │ │ │ │ + @ instruction: 0xf62c005a │ │ │ │ + ldr r5, [pc, #664] @ (287578 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #360] @ (28744c ) │ │ │ │ + ldr r5, [pc, #776] @ (2875ec ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - usat r0, #26, r2, asr #1 │ │ │ │ - ldr r3, [pc, #696] @ (2875a4 ) │ │ │ │ + and.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ + ldr r4, [pc, #88] @ (287344 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subw r0, r8, #90 @ 0x5a │ │ │ │ - ldr r2, [pc, #616] @ (28755c ) │ │ │ │ + @ instruction: 0xf310005a │ │ │ │ + ldr r3, [pc, #8] @ (2872fc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [pc, #120] @ (287370 ) │ │ │ │ + ldr r2, [pc, #536] @ (287510 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf25e005a │ │ │ │ - ldr r2, [pc, #424] @ (2874a8 ) │ │ │ │ + movt r0, #24666 @ 0x605a │ │ │ │ + ldr r2, [pc, #840] @ (287648 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movw r0, #24666 @ 0x605a │ │ │ │ - ldr r1, [pc, #392] @ (287490 ) │ │ │ │ + subw r0, lr, #90 @ 0x5a │ │ │ │ + ldr r1, [pc, #808] @ (287630 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf234005a │ │ │ │ - ldr r1, [pc, #320] @ (287450 ) │ │ │ │ + @ instruction: 0xf29c005a │ │ │ │ + ldr r1, [pc, #736] @ (2875f0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf21e005a │ │ │ │ - ldr r1, [pc, #232] @ (287400 ) │ │ │ │ + @ instruction: 0xf286005a │ │ │ │ + ldr r1, [pc, #648] @ (2875a0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - addw r0, r8, #90 @ 0x5a │ │ │ │ - ldr r1, [pc, #152] @ (2873b8 ) │ │ │ │ + @ instruction: 0xf270005a │ │ │ │ + ldr r1, [pc, #568] @ (287558 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [pc, #248] @ (28741c ) │ │ │ │ + ldr r1, [pc, #664] @ (2875bc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00287324 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -51665,15 +51662,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2874ba │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -52624,29 +52621,28 @@ │ │ │ │ b.w 287574 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #198 @ 0xc6 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - b.n 287f04 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r7, #0 │ │ │ │ + strex r0, r0, [ip, #360] @ 0x168 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 287e70 │ │ │ │ + b.n 287f40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - eors r0, r4 │ │ │ │ + lsrs r0, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r7, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 287e34 │ │ │ │ + b.n 287f04 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 288314 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2882ac │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -53069,45 +53065,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (288454 ) │ │ │ │ ldr r0, [pc, #72] @ (288458 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - b.n 2886ac │ │ │ │ + b.n 28877c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r2, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 288688 │ │ │ │ + b.n 288758 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 288640 │ │ │ │ + b.n 288710 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #124 @ 0x7c │ │ │ │ + subs r0, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 28861c │ │ │ │ + b.n 2886ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #10 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2885fc │ │ │ │ + b.n 2886cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #120 @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2885e0 │ │ │ │ + b.n 2886b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #76 @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #210 @ 0xd2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028845c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -53244,15 +53240,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 288626 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -54198,29 +54194,29 @@ │ │ │ │ nop │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #86 @ 0x56 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - bvs.n 288fb0 │ │ │ │ + bvs.n 289080 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #164 @ 0xa4 │ │ │ │ + cmp r6, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 28911c │ │ │ │ + bvs.n 288fec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #4 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 2890e0 │ │ │ │ + bvs.n 2891b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #144 @ 0x90 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + cmp r6, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 28947e │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 289416 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -54645,45 +54641,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2895bc ) │ │ │ │ ldr r0, [pc, #72] @ (2895c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ + beq.n 289614 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r6, r7} │ │ │ │ + beq.n 2895f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + beq.n 2895a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r7, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #168 @ 0xa8 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002895c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -54806,15 +54802,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 28977e │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -55786,29 +55782,29 @@ │ │ │ │ b.n 28a096 │ │ │ │ asrs r2, r0, #28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #11 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r0, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r1, #6 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r3, r7 │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -56209,45 +56205,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (28a79c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x0006 │ │ │ │ + bkpt 0x006e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r0, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0054 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + bkpt 0x003e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r6, #19 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + bkpt 0x0014 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r6, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r3, r4, r7, pc} │ │ │ │ + bkpt 0x0002 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r7, #24 │ │ │ │ + asrs r6, r4, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r4, #18 │ │ │ │ + asrs r0, r1, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028a7a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56670,15 +56666,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - cbnz r4, 28aca6 │ │ │ │ + cbnz r4, 28acc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r2, r2, #5 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsls r7, r6, #1 │ │ │ │ @@ -56799,15 +56795,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 28ae3e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -57767,29 +57763,29 @@ │ │ │ │ b.w 28afa4 │ │ │ │ nop │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r8], #-472 @ 0xfffffe28 │ │ │ │ - sxth r4, r3 │ │ │ │ + uxth r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 28b08a │ │ │ │ b.n 28b73c │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -58176,38 +58172,38 @@ │ │ │ │ ldr r0, [pc, #72] @ (28bdec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #720 @ (adr r7, 28c084 ) │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, r1 │ │ │ │ + lsls r2, r6, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cdp2 0, 12, cr0, cr12, cr12, {2} │ │ │ │ - add r7, pc, #616 @ (adr r7, 28c028 ) │ │ │ │ + vhadd.u q0, q2, q6 │ │ │ │ + add r0, sp, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vmla.i q0, q6, d0[3] │ │ │ │ - vhadd.u16 q0, q0, q6 │ │ │ │ - add r7, pc, #528 @ (adr r7, 28bfdc ) │ │ │ │ + vrev64.16 q8, q6 │ │ │ │ + vhadd.u q8, q4, q6 │ │ │ │ + add r7, pc, #944 @ (adr r7, 28c17c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 10, cr0, cr0, cr12, {2} │ │ │ │ - add r7, pc, #376 @ (adr r7, 28bf4c ) │ │ │ │ + vhadd.u8 q0, q4, q6 │ │ │ │ + add r7, pc, #792 @ (adr r7, 28c0ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 7, cr0, cr12, cr12, {2} │ │ │ │ - movs r2, r0 │ │ │ │ + cdp2 0, 14, cr0, cr4, cr12, {2} │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #280 @ (adr r7, 28bef8 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 28c098 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 6, cr0, cr2, cr12, {2} │ │ │ │ - add r7, pc, #200 @ (adr r7, 28beb0 ) │ │ │ │ + cdp2 0, 12, cr0, cr10, cr12, {2} │ │ │ │ + add r7, pc, #616 @ (adr r7, 28c050 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 5, cr0, cr0, cr12, {2} │ │ │ │ - cdp2 0, 6, cr0, cr8, cr12, {2} │ │ │ │ + cdp2 0, 11, cr0, cr8, cr12, {2} │ │ │ │ + cdp2 0, 13, cr0, cr0, cr12, {2} │ │ │ │ │ │ │ │ 0028bdf0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -58388,35 +58384,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -60810,25 +60806,25 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 28d55e │ │ │ │ nop │ │ │ │ - str r6, [sp, #416] @ 0x1a0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [r4, #304] @ 0x130 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + stcl 0, cr0, [ip, #304]! @ 0x130 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 15, cr0, cr12, cr12, {2} │ │ │ │ - stcl 0, cr0, [r8, #-304] @ 0xfffffed0 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + vhadd.s32 q8, q2, q6 │ │ │ │ + ldc 0, cr0, [r0, #304]! @ 0x130 │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stcl 0, cr0, [r2, #-304]! @ 0xfffffed0 │ │ │ │ - ldcl 0, cr0, [lr, #-304]! @ 0xfffffed0 │ │ │ │ + stcl 0, cr0, [sl, #304] @ 0x130 │ │ │ │ + stcl 0, cr0, [r6, #304]! @ 0x130 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -60977,45 +60973,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (28dca0 ) │ │ │ │ ldr r0, [pc, #72] @ (28dca4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r3, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28dc88 │ │ │ │ + b.n 28dd58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28de0c │ │ │ │ + b.n 28dedc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28dd18 │ │ │ │ + b.n 28dde8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r4, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28deac │ │ │ │ + b.n 28df7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + b.n 28dd04 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + b.n 28dce4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + b.n 28dd18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + b.n 28dcc0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + b.n 28dca4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28dee4 │ │ │ │ + b.n 28dfb4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028dca8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61095,15 +61091,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ beq.n 28ddd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + ldrh r4, [r6, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r7, {r1, r2, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028dd98 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -61387,15 +61383,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r4, {r3, r4, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028e0c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61478,15 +61474,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -61507,15 +61503,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 28e3a4 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -62245,49 +62241,49 @@ │ │ │ │ nop │ │ │ │ ldmia r4!, {r2} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 28ea4c │ │ │ │ + bvc.n 28e91c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 28ea40 │ │ │ │ + bvs.n 28e910 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 28e998 │ │ │ │ + bvs.n 28ea68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 28e9cc │ │ │ │ + bvs.n 28ea9c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 28e8d0 │ │ │ │ + bcc.n 28e9a0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcc.n 28e90c │ │ │ │ + bmi.n 28e9dc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 28e968 │ │ │ │ + bcc.n 28ea38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r0, #14] │ │ │ │ + ldrb r4, [r5, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 28eabc │ │ │ │ + bcc.n 28e98c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcs.n 28e9c8 │ │ │ │ + bcc.n 28ea98 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 28e8dc │ │ │ │ + bcs.n 28e9ac │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 28eac0 │ │ │ │ + bcs.n 28e990 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e9e4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -62423,25 +62419,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28eb6e │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -62469,36 +62465,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28ebea │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 28eef0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -62572,21 +62568,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28ed30 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -62616,31 +62612,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28edb6 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -63832,49 +63828,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r5, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r6, r7} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028fae4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -64009,24 +64005,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28fc7e │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -64055,15 +64051,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28fd02 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 290018 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -64071,22 +64067,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -64162,21 +64158,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28fe44 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -64207,33 +64203,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28fed0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ vldr d7, [pc, #328] @ 290018 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -64421,19 +64417,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27ee58 │ │ │ │ mov r1, r0 │ │ │ │ b.n 28ffde │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbnz r6, 29015a │ │ │ │ + cbnz r6, 290174 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002900fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -64513,15 +64509,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #832 @ 0x340 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002901ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64606,15 +64602,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #880 @ 0x370 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002902e4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64700,15 +64696,15 @@ │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #880 @ 0x370 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, sp, #256 @ 0x100 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002903e0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65048,21 +65044,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2906c8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #408 @ (adr r6, 2908dc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r5, pc, #920 @ (adr r5, 290aec ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r2, [r6, r6] │ │ │ │ + ldrsh r2, [r3, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00290758 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65148,21 +65144,21 @@ │ │ │ │ b.n 2907b8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #472 @ (adr r5, 290a14 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r5] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r2, r4] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, pc, #952 @ (adr r4, 290c04 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r4, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00290850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65249,17 +65245,17 @@ │ │ │ │ b.n 2908b4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #496 @ (adr r4, 290b2c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r3, r0] │ │ │ │ + ldrb r4, [r0, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r3, pc, #992 @ (adr r3, 290d2c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029094c : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -65373,17 +65369,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 2909f6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #224 @ (adr r3, 290b5c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + ldrh r2, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r2, pc, #744 @ (adr r2, 290d74 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290a8c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65459,19 +65455,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 290ae8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #264 @ (adr r2, 290c64 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r7] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #800 @ (adr r1, 290e8c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290b6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65546,17 +65542,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 290bcc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #384 @ (adr r1, 290dbc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r4] │ │ │ │ + ldr r4, [r1, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, pc, #912 @ (adr r0, 290fdc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290c4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65634,17 +65630,17 @@ │ │ │ │ b.n 290cac │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #512 @ (adr r0, 290f24 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r1] │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290d34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65721,17 +65717,17 @@ │ │ │ │ b.n 290d94 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r5] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r4, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290e18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65809,19 +65805,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 290e74 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsb r4, [r3, r2] │ │ │ │ + ldrsb r4, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r1] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290efc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65922,17 +65918,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 290fec │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291020 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66036,17 +66032,17 @@ │ │ │ │ b.n 291116 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r1, r0] │ │ │ │ + strb r6, [r6, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029114c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66126,15 +66122,15 @@ │ │ │ │ b.n 2911ca │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029122c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66216,15 +66212,15 @@ │ │ │ │ b.n 2912ba │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r1] │ │ │ │ + strh r0, [r4, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029131c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66346,23 +66342,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r4, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #984 @ (adr r7, 291854 ) │ │ │ │ + add r0, sp, #376 @ 0x178 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291480 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -66484,23 +66480,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #576] @ (291818 ) │ │ │ │ + ldr r7, [pc, #992] @ (2919b8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r7, [pc, #80] @ (291630 ) │ │ │ │ + ldr r7, [pc, #496] @ (2917d0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, 29181c ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 2919bc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, pc, #680 @ (adr r6, 291890 ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 291630 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002915e8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66594,19 +66590,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r6, [pc, #32] @ (291708 ) │ │ │ │ + ldr r6, [pc, #448] @ (2918a8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 2918f4 ) │ │ │ │ + add r5, pc, #936 @ (adr r5, 291a94 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #632 @ (adr r5, 291968 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 291708 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002916f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66684,15 +66680,15 @@ │ │ │ │ b.n 29176e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #720] @ (291a9c ) │ │ │ │ + ldr r6, [pc, #112] @ (29183c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r5, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002917d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66774,15 +66770,15 @@ │ │ │ │ b.n 29185e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #848] @ (291c0c ) │ │ │ │ + ldr r5, [pc, #240] @ (2919ac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002918c0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66857,15 +66853,15 @@ │ │ │ │ b.n 29192c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #864] @ (291cec ) │ │ │ │ + ldr r4, [pc, #256] @ (291a8c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291990 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66959,23 +66955,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c88 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #40] @ (291ab4 ) │ │ │ │ + ldr r3, [pc, #456] @ (291c54 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #832] @ (291dd0 ) │ │ │ │ + ldr r3, [pc, #224] @ (291b70 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r2, [pc, #392] @ (291c20 ) │ │ │ │ + ldr r2, [pc, #808] @ (291dc0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #504 @ (adr r1, 291c94 ) │ │ │ │ + add r1, pc, #920 @ (adr r1, 291e34 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291a9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67067,23 +67063,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #1016] @ (291f90 ) │ │ │ │ + ldr r2, [pc, #408] @ (291d30 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #784] @ (291eac ) │ │ │ │ + ldr r2, [pc, #176] @ (291c4c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r1, [pc, #352] @ (291d04 ) │ │ │ │ + ldr r1, [pc, #768] @ (291ea4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #464 @ (adr r0, 291d78 ) │ │ │ │ + add r0, pc, #880 @ (adr r0, 291f18 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291ba8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67176,25 +67172,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c88 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r1, [pc, #48] @ (291cd8 ) │ │ │ │ + ldr r1, [pc, #464] @ (291e78 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #712] @ (291f78 ) │ │ │ │ + ldr r1, [pc, #104] @ (291d18 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r0, [pc, #264] @ (291dc0 ) │ │ │ │ + ldr r0, [pc, #680] @ (291f60 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291cbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67286,23 +67282,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c88 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + ldr r0, [pc, #280] @ (291ed0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blxns r4 │ │ │ │ + ldr r0, [pc, #48] @ (291dec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bx r6 │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291dc8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67391,21 +67387,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 260c88 │ │ │ │ ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, sl │ │ │ │ + bx r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - mov r2, r6 │ │ │ │ + mov sl, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291ec8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67499,19 +67495,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp lr, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291fcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -67578,15 +67574,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, sl │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292090 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67654,15 +67650,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vcvt.f16.u16 d24, d30, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, #30] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292150 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67730,15 +67726,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r7, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r2 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292210 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67805,15 +67801,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r6, [r7, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmn r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002922d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67881,15 +67877,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff89fe │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r2 │ │ │ │ + tst r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292390 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67957,15 +67953,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r7, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2 │ │ │ │ + adcs r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292450 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68032,15 +68028,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r6, [r7, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r2 │ │ │ │ + lsls r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292510 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68106,15 +68102,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vshr.u64 d20, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + ands r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002925d0 : │ │ │ │ @@ -68182,15 +68178,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #228 @ 0xe4 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292690 : │ │ │ │ @@ -68255,15 +68251,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #36 @ 0x24 │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292748 : │ │ │ │ @@ -68333,15 +68329,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #192 @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292808 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68409,15 +68405,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmls.i q12, , d6[0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002928c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68485,15 +68481,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r6, [r0, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #216 @ 0xd8 │ │ │ │ + subs r4, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r4, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292988 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68560,15 +68556,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r6, [r0, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #24 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r4, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292a48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68631,15 +68627,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r0, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #90 @ 0x5a │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r4, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292afc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68702,15 +68698,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r2, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r2, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r5, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292bb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68772,15 +68768,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r3, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r6, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292c68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68840,15 +68836,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r4, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #58 @ 0x3a │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292d18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68911,15 +68907,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r6, #30] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r1, #29] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292dd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68981,15 +68977,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #27] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #58 @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r3, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292e84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69049,15 +69045,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, #25] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #30 │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r4, #23] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292f34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69120,15 +69116,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292ff4 : │ │ │ │ @@ -69190,15 +69186,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r3, #19] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r4, #190 @ 0xbe │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #17] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002930ac : │ │ │ │ @@ -69260,15 +69256,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293164 : │ │ │ │ @@ -69337,15 +69333,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r5, #11] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293230 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69410,15 +69406,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r3, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #136 @ 0x88 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r3, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002932f8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69554,19 +69550,19 @@ │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r4, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r0, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00293478 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69647,19 +69643,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrb r0, [r3, #1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #31] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cmp r7, #140 @ 0x8c │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029356c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69723,15 +69719,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshl.u32 , q6, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r0, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293630 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69795,15 +69791,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r3, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #104 @ 0x68 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002936f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69867,15 +69863,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r0, [r3, #23] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, #21] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002937b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69940,15 +69936,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.32 d23, d8, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293870 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70012,15 +70008,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r3, #17] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293930 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70084,15 +70080,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r0, [r3, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #104 @ 0x68 │ │ │ │ + cmp r3, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002939f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70159,15 +70155,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrshr.u64 , q6, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r3, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r7, #9] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293ab8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70234,15 +70230,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r4, [r2, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r6, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293b80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70306,15 +70302,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r4, [r1, #5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r5, #3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293c40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70381,15 +70377,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r1, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293d0c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70454,15 +70450,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293dd4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70595,19 +70591,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r4, [r7, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r6, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r6, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00293f44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -70687,19 +70683,19 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r1, #88] @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r5, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r3, #17] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00294034 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70760,15 +70756,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #110 @ 0x6e │ │ │ │ + movs r4, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002940e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70831,15 +70827,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002941a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70901,15 +70897,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #2 │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294254 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70969,15 +70965,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r2, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294304 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71043,15 +71039,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r0, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002943c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71116,15 +71112,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d22, {d15-d16}, d0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r1, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294488 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71188,15 +71184,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r0, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #16 │ │ │ │ + movs r0, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294548 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71260,15 +71256,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #5 │ │ │ │ + subs r0, r7, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294608 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71323,15 +71319,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002946a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71386,15 +71382,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294748 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71458,15 +71454,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r0, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002947f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71529,15 +71525,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + adds r0, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002948a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71600,15 +71596,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + adds r0, r4, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71669,15 +71665,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294a08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71740,15 +71736,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294ab8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71811,15 +71807,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r7 │ │ │ │ + subs r0, r2, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294b68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71880,15 +71876,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r4, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r1, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294c18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71949,15 +71945,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r2 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294cc8 : │ │ │ │ @@ -72020,15 +72016,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r6, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldrsh r4, [r5, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294d78 : │ │ │ │ @@ -72087,15 +72083,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #28 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r0, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldrsh r4, [r7, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294e20 : │ │ │ │ @@ -72161,15 +72157,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r5, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r2, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294ed0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72232,15 +72228,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #23 │ │ │ │ + asrs r0, r7, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r4, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294f80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72303,15 +72299,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #20 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r6, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295030 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72372,15 +72368,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r6, [r3, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r0, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002950e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72440,15 +72436,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r5, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r2, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295188 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72507,15 +72503,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r0, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r5, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295230 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72574,15 +72570,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r3, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r0, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002952d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72640,15 +72636,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r6, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r3, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295380 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72707,15 +72703,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #4 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295428 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72774,15 +72770,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r4, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r4, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002954d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72840,15 +72836,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r7, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #31 │ │ │ │ + asrs r2, r7, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r2, [r4, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295578 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72907,15 +72903,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r2, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsrs r2, r7, #28 │ │ │ │ + lsrs r2, r4, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r6, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295628 : │ │ │ │ @@ -72974,15 +72970,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r4, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsrs r2, r1, #26 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r0, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002956d4 : │ │ │ │ @@ -73040,15 +73036,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r7, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsrs r6, r3, #23 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295780 : │ │ │ │ @@ -73114,15 +73110,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #20 │ │ │ │ + lsrs r0, r4, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r3, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295840 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73185,15 +73181,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #17 │ │ │ │ + lsrs r0, r4, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r2, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295900 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73304,15 +73300,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #12 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r5, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295a38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73371,15 +73367,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #9 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r7, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295ae8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73437,15 +73433,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r0, [r4, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #6 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r1, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295b98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73505,15 +73501,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #4 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r3, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295c48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73572,15 +73568,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r5, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295cf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73638,15 +73634,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r7, [pc, #832] @ (2960dc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #504] @ (295fa0 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295da8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73708,15 +73704,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #144] @ (295ee4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #800] @ (296180 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295e60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73778,15 +73774,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #432] @ (2960bc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #25 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #64] @ (295f58 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295f18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73844,15 +73840,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r5, [pc, #720] @ (29628c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #352] @ (296128 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295fc8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73916,15 +73912,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #24] @ (296094 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #576] @ (2962c8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296088 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73987,15 +73983,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #280] @ (296254 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #824] @ (296480 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296148 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74106,15 +74102,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #24] @ (29627c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #696] @ (296528 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296270 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74173,15 +74169,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #376] @ (296484 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #8 │ │ │ │ + lsls r2, r3, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #16] @ (296328 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296318 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74240,15 +74236,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #728] @ (29668c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #368] @ (296530 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002963c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74306,15 +74302,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #56] @ (296494 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #3 │ │ │ │ + lsls r2, r1, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #712] @ (296730 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296468 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74375,15 +74371,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #384] @ (29668c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, r6 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #56] @ (296550 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74443,15 +74439,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blx r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vmov.i32 q0, #137 @ 0x00000089 │ │ │ │ + vshr.u32 q8, , #24 │ │ │ │ bx fp │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002965c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74509,15 +74505,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr0, cr9, {2} │ │ │ │ + vqadd.u64 q0, q4, │ │ │ │ mov lr, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296678 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74574,15 +74570,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ mov r0, sl │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 1, r0, cr0, cr9, {2} │ │ │ │ + mcr2 0, 4, r0, cr8, cr9, {2} │ │ │ │ cmp lr, pc │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296728 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74676,15 +74672,15 @@ │ │ │ │ b.n 296804 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp ip, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4, #-356] @ 0xfffffe9c │ │ │ │ + ldc2l 0, cr0, [ip, #-356]! @ 0xfffffe9c │ │ │ │ cmp r4, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296840 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74778,15 +74774,15 @@ │ │ │ │ b.n 29691a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add lr, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbfe0059 │ │ │ │ + stc2l 0, cr0, [r6], #-356 @ 0xfffffe9c │ │ │ │ mvns r6, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296954 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74880,15 +74876,15 @@ │ │ │ │ b.n 296a2e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ muls r2, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaea0059 │ │ │ │ + @ instruction: 0xfb520059 │ │ │ │ cmn r2, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296a68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74971,15 +74967,15 @@ │ │ │ │ bne.n 296aba │ │ │ │ b.n 296b2a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ negs r4, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9ee0059 │ │ │ │ + @ instruction: 0xfa560059 │ │ │ │ rors r6, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296b64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75061,15 +75057,15 @@ │ │ │ │ b.n 296c1e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r2, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [sl, #89] @ 0x59 │ │ │ │ + vld4.16 {d16-d19}, [r2 :64], r9 │ │ │ │ lsrs r2, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296c58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75151,15 +75147,15 @@ │ │ │ │ b.n 296d12 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eors r6, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r6, r9, lsl #1] │ │ │ │ + str??.w r0, [lr, r9, lsl #1] │ │ │ │ ands r6, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296d4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75241,15 +75237,15 @@ │ │ │ │ b.n 296e06 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #130 @ 0x82 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7120059 │ │ │ │ + @ instruction: 0xf77a0059 │ │ │ │ subs r7, #18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296e40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75267,15 +75263,15 @@ │ │ │ │ cbnz r2, 296eae │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 296eae │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 296eae │ │ │ │ - bl 7574ec │ │ │ │ + bl 757554 │ │ │ │ ldr r2, [pc, #240] @ (296f7c ) │ │ │ │ ldr r3, [pc, #236] @ (296f78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75354,15 +75350,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #88 @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf5840059 │ │ │ │ + @ instruction: 0xf5ec0059 │ │ │ │ │ │ │ │ 00296f84 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 296e40 │ │ │ │ nop │ │ │ │ @@ -75391,15 +75387,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 297002 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 297002 │ │ │ │ - bl 7574ec │ │ │ │ + bl 757554 │ │ │ │ ldr r2, [pc, #204] @ (2970ac ) │ │ │ │ ldr r3, [pc, #200] @ (2970a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75468,15 +75464,15 @@ │ │ │ │ nop │ │ │ │ subs r5, #48 @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - orrs.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf4be0059 │ │ │ │ │ │ │ │ 002970b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #236] @ (2971b0 ) │ │ │ │ @@ -75566,15 +75562,15 @@ │ │ │ │ nop │ │ │ │ subs r4, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #246 @ 0xf6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - sbfx r0, sl, #1, #26 │ │ │ │ + @ instruction: 0xf3b20059 │ │ │ │ │ │ │ │ 002971c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #236] @ (2972bc ) │ │ │ │ @@ -75664,15 +75660,15 @@ │ │ │ │ nop │ │ │ │ subs r3, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #234 @ 0xea │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf23e0059 │ │ │ │ + subw r0, r6, #89 @ 0x59 │ │ │ │ │ │ │ │ 002972cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #296] @ 297404 │ │ │ │ @@ -75688,15 +75684,15 @@ │ │ │ │ cbnz r2, 297338 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 297338 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 297338 │ │ │ │ - bl 7572f0 │ │ │ │ + bl 757358 │ │ │ │ ldr r2, [pc, #244] @ (29740c ) │ │ │ │ ldr r3, [pc, #240] @ (297408 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75778,15 +75774,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ subs r1, #254 @ 0xfe │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #204 @ 0xcc │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf0fa0059 │ │ │ │ + sbc.w r0, r2, #89 @ 0x59 │ │ │ │ │ │ │ │ 00297414 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #288] @ 297544 │ │ │ │ @@ -75892,15 +75888,15 @@ │ │ │ │ nop │ │ │ │ subs r0, #186 @ 0xba │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - vshr.s32 q0, , #4 │ │ │ │ + bic.w r0, r4, #89 @ 0x59 │ │ │ │ │ │ │ │ 00297554 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #288] @ 297684 │ │ │ │ @@ -76006,15 +76002,15 @@ │ │ │ │ nop │ │ │ │ adds r7, #122 @ 0x7a │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - mrc 0, 3, r0, cr12, cr9, {2} │ │ │ │ + mcr 0, 7, r0, cr4, cr9, {2} │ │ │ │ │ │ │ │ 00297694 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 2977a0 │ │ │ │ @@ -76029,15 +76025,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2976f8 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2976f8 │ │ │ │ - bl 7572f0 │ │ │ │ + bl 757358 │ │ │ │ ldr r2, [pc, #208] @ (2977a8 ) │ │ │ │ ldr r3, [pc, #204] @ (2977a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76109,15 +76105,15 @@ │ │ │ │ nop │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - stcl 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ + stcl 0, cr0, [r8, #356] @ 0x164 │ │ │ │ │ │ │ │ 002977b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #244] @ (2978b4 ) │ │ │ │ @@ -76211,15 +76207,15 @@ │ │ │ │ nop │ │ │ │ adds r5, #32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #246 @ 0xf6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - mcrr 0, 5, r0, ip, cr9 │ │ │ │ + ldc 0, cr0, [r4], #356 @ 0x164 │ │ │ │ │ │ │ │ 002978c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #244] @ (2979c8 ) │ │ │ │ @@ -76313,15 +76309,15 @@ │ │ │ │ nop │ │ │ │ adds r4, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #226 @ 0xe2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xeb380059 │ │ │ │ + sub.w r0, r0, r9, lsr #1 │ │ │ │ │ │ │ │ 002979d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #248] @ 297ae0 │ │ │ │ @@ -76413,15 +76409,15 @@ │ │ │ │ b.n 297ab4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r4, r9, lsr #1 │ │ │ │ + @ instruction: 0xeacc0059 │ │ │ │ adds r2, #100 @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00297af0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ @@ -77047,15 +77043,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 298108 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2988b8 │ │ │ │ + b.n 298988 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #122 @ 0x7a │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002981b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77126,15 +77122,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 298226 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2987d8 │ │ │ │ + b.n 2988a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #156 @ 0x9c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00298294 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77205,15 +77201,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 298302 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2986fc │ │ │ │ + b.n 2987cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00298370 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77283,15 +77279,15 @@ │ │ │ │ b.n 2983b0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29862c │ │ │ │ + b.n 2986fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #240 @ 0xf0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00298444 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77350,15 +77346,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #136 @ 0x88 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298560 │ │ │ │ + b.n 298630 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #54 @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002984f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77417,15 +77413,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 136 @ 0x88 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #134 @ 0x86 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002985a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77484,15 +77480,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + svc 64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r6, #214 @ 0xd6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00298654 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77510,15 +77506,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2986b6 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2986b6 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2986b6 │ │ │ │ - bl 7574dc │ │ │ │ + bl 757544 │ │ │ │ ldr r2, [pc, #184] @ (29874c ) │ │ │ │ ldr r3, [pc, #180] @ (298748 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77580,15 +77576,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ble.n 2986c4 │ │ │ │ + udf #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298754 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77667,15 +77663,15 @@ │ │ │ │ nop │ │ │ │ movs r5, #122 @ 0x7a │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #80 @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ble.n 298854 │ │ │ │ + ble.n 298924 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298844 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77754,15 +77750,15 @@ │ │ │ │ nop │ │ │ │ movs r4, #138 @ 0x8a │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bgt.n 298964 │ │ │ │ + bgt.n 298834 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298934 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77777,15 +77773,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 298990 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 298990 │ │ │ │ - bl 7574dc │ │ │ │ + bl 757544 │ │ │ │ ldr r2, [pc, #168] @ (298a14 ) │ │ │ │ ldr r3, [pc, #160] @ (298a10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77839,15 +77835,15 @@ │ │ │ │ nop │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #118 @ 0x76 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bge.n 298a10 │ │ │ │ + blt.n 298ae0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298a1c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77914,15 +77910,15 @@ │ │ │ │ nop │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bge.n 298b34 │ │ │ │ + bge.n 298a04 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298adc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77989,15 +77985,15 @@ │ │ │ │ nop │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #206 @ 0xce │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bls.n 298c74 │ │ │ │ + bls.n 298b44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298b9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78013,15 +78009,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 298bfc │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 298bfc │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 298bfc │ │ │ │ - bl 7572e0 │ │ │ │ + bl 757348 │ │ │ │ ldr r2, [pc, #188] @ (298c98 ) │ │ │ │ ldr r3, [pc, #184] @ (298c94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78085,15 +78081,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bhi.n 298d84 │ │ │ │ + bhi.n 298c54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298ca0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78175,15 +78171,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvc.n 298d0c │ │ │ │ + bhi.n 298ddc │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298d98 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78265,15 +78261,15 @@ │ │ │ │ nop │ │ │ │ subs r6, r6, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvs.n 298e14 │ │ │ │ + bvc.n 298ee4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298e90 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78288,15 +78284,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 298eea │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 298eea │ │ │ │ - bl 7572e0 │ │ │ │ + bl 757348 │ │ │ │ ldr r2, [pc, #172] @ (298f74 ) │ │ │ │ ldr r3, [pc, #164] @ (298f70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78352,15 +78348,15 @@ │ │ │ │ nop │ │ │ │ subs r4, r7, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bpl.n 298ebc │ │ │ │ + bvs.n 298f8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298f7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78430,15 +78426,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r2, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r5, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bmi.n 298fd8 │ │ │ │ + bpl.n 2990a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00299044 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78508,15 +78504,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r1, #2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bmi.n 299110 │ │ │ │ + bmi.n 2991e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029910c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78593,15 +78589,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 299150 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ subs r2, r0, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 299270 │ │ │ │ + bcc.n 299140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, r6, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00299200 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -78692,15 +78688,15 @@ │ │ │ │ b.n 299264 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r5, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 299378 │ │ │ │ + bcs.n 299248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r4, r7, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002992f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78759,15 +78755,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r2, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2992ac │ │ │ │ + bne.n 29937c │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r0, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002993a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78826,15 +78822,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r4, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2993fc │ │ │ │ + bne.n 2994cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00299458 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78893,15 +78889,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r6, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29954c │ │ │ │ + beq.n 29941c │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r4, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00299508 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79464,15 +79460,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r4, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79567,15 +79563,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3} │ │ │ │ + ldmia r2!, {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r2, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79670,15 +79666,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r7, #3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79773,15 +79769,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #29 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79876,15 +79872,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r4, r2, #27 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79979,15 +79975,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r0, #23 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80082,15 +80078,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r4, r5, #18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80185,15 +80181,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r4, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r3, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #11 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80591,24 +80587,24 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c88 │ │ │ │ lsls r6, r5, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - itte hi │ │ │ │ + itee al │ │ │ │ + lslal r1, r3, #1 │ │ │ │ + it hi @ unpredictable > │ │ │ │ lslhi r1, r3, #1 │ │ │ │ - wfehi │ │ │ │ - lslls r1, r3, #1 │ │ │ │ lsls r2, r2, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bkpt 0x00be │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + itte cs │ │ │ │ + lslcs r1, r3, #1 │ │ │ │ + asrcs r2, r0, #25 │ │ │ │ + lslcc r4, r1, #1 │ │ │ │ │ │ │ │ 0029a640 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -80707,23 +80703,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ lsls r6, r1, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0066 │ │ │ │ + bkpt 0x00ce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x0000 │ │ │ │ + bkpt 0x0068 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r6, #23 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r4, #20 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a760 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80824,25 +80820,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c88 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r4, #21 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7} │ │ │ │ + pop {r2, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r0, #19 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r7, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a888 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80942,23 +80938,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c88 │ │ │ │ lsls r6, r0, #17 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 29aa0a │ │ │ │ + pop {r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r5, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbnz r6, 29a9f8 │ │ │ │ + cbnz r6, 29aa12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a9a8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -81053,21 +81049,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 260c88 │ │ │ │ lsls r6, r3, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 29ab04 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r2, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - rev16 r2, r0 │ │ │ │ + hlt 0x002a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029aab8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -81161,17 +81157,17 @@ │ │ │ │ blx 260c88 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r2, r2, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbnz r6, 29abc8 │ │ │ │ + cbnz r6, 29abe2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #1 │ │ │ │ + asrs r2, r7, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029abc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81408,25 +81404,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (29aea4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8c2 │ │ │ │ + cbnz r2, 29ae9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb6f6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r6, #25 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb6b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r2, #23 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029aea8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81599,31 +81595,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -81760,32 +81756,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4, #-468] @ 0xfffffe2c │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 29b2cc │ │ │ │ + cbz r2, 29b2e6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfb5e0075 │ │ │ │ - uxth r4, r3 │ │ │ │ + cbz r4, 29b2bc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - uxth r2, r0 │ │ │ │ + uxtb r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r0, #10 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029b28c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82020,25 +82016,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (29b570 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - cbz r2, 29b59e │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #768 @ 0x300 │ │ │ │ + add sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r7, #28 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsls r6, r7, #30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r0, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029b574 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -82129,59 +82125,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -82202,38 +82198,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -82289,33 +82285,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -82375,52 +82371,52 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 29b9cc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xf7440075 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -82471,15 +82467,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -82994,28 +82990,28 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 260c88 │ │ │ │ eors.w r0, sl, #117 @ 0x75 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #528 @ (adr r6, 29c22c ) │ │ │ │ + add r6, pc, #944 @ (adr r6, 29c3cc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #300]! @ 0x12c │ │ │ │ - cdp2 0, 1, cr0, cr10, cr11, {2} │ │ │ │ - add r6, pc, #224 @ (adr r6, 29c108 ) │ │ │ │ + cdp2 0, 6, cr0, cr6, cr11, {2} │ │ │ │ + cdp2 0, 8, cr0, cr2, cr11, {2} │ │ │ │ + add r6, pc, #640 @ (adr r6, 29c2a8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-300] @ 0xfffffed4 │ │ │ │ - add r4, pc, #928 @ (adr r4, 29c3d0 ) │ │ │ │ + ldc2 0, cr0, [ip, #300]! @ 0x12c │ │ │ │ + add r5, pc, #320 @ (adr r5, 29c170 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [sl], {75} @ 0x4b │ │ │ │ - mrrc2 0, 4, r0, lr, cr11 │ │ │ │ - add r4, pc, #832 @ (adr r4, 29c37c ) │ │ │ │ + stc2l 0, cr0, [r2, #-300] @ 0xfffffed4 │ │ │ │ + stc2l 0, cr0, [r6], {75} @ 0x4b │ │ │ │ + add r5, pc, #224 @ (adr r5, 29c11c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfbec004b │ │ │ │ + mrrc2 0, 4, r0, r4, cr11 │ │ │ │ │ │ │ │ 0029c040 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83101,58 +83097,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -83176,42 +83172,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -83268,33 +83264,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -83356,43 +83352,43 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 29c484 │ │ │ │ ... │ │ │ │ ldcl 0, cr0, [r2], #-468 @ 0xfffffe2c │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #704 @ (adr r3, 29c744 ) │ │ │ │ + add r4, pc, #96 @ (adr r4, 29c4e4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83450,15 +83446,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 72b188 │ │ │ │ + bl 72b1f0 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -83640,17 +83636,17 @@ │ │ │ │ blx 260c88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 29c410 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #592] @ 0x250 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf4b0004b │ │ │ │ + adds.w r0, r8, #13303808 @ 0xcb0000 │ │ │ │ │ │ │ │ 0029c764 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #152] @ (29c80c ) │ │ │ │ @@ -83710,15 +83706,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ b.n 29c2e4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 29c218 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029c81c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83784,15 +83780,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 29c224 │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 29c150 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029c8e0 : │ │ │ │ @@ -83822,18 +83818,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29c938 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ssat r0, #12, ip, asr #1 │ │ │ │ - sbfx r0, r8, #1, #12 │ │ │ │ + @ instruction: 0xf394004b │ │ │ │ + @ instruction: 0xf3b0004b │ │ │ │ │ │ │ │ 0029c93c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ @@ -83858,18 +83854,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29c994 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf2d0004b │ │ │ │ - @ instruction: 0xf2ec004b │ │ │ │ + @ instruction: 0xf338004b │ │ │ │ + @ instruction: 0xf354004b │ │ │ │ │ │ │ │ 0029c998 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ @@ -83897,18 +83893,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29c9fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf268004b │ │ │ │ - @ instruction: 0xf284004b │ │ │ │ + @ instruction: 0xf2d0004b │ │ │ │ + @ instruction: 0xf2ec004b │ │ │ │ │ │ │ │ 0029ca00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ @@ -83940,18 +83936,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29ca70 ) │ │ │ │ ldr r0, [pc, #20] @ (29ca74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf1ee004b │ │ │ │ - addw r0, sl, #75 @ 0x4b │ │ │ │ + @ instruction: 0xf256004b │ │ │ │ + @ instruction: 0xf272004b │ │ │ │ │ │ │ │ 0029ca78 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ @@ -83971,18 +83967,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29cabc ) │ │ │ │ ldr r0, [pc, #20] @ (29cac0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub.w r0, r2, #75 @ 0x4b │ │ │ │ - subs.w r0, lr, #75 @ 0x4b │ │ │ │ + addw r0, sl, #75 @ 0x4b │ │ │ │ + @ instruction: 0xf226004b │ │ │ │ │ │ │ │ 0029cac4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #15] │ │ │ │ @@ -84954,18 +84950,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 29d386 │ │ │ │ b.n 29d2ba │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, #60] @ 0x3c │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29d4ac │ │ │ │ - lsls r3, r1, #1 │ │ │ │ + @ instruction: 0xe804004b │ │ │ │ │ │ │ │ 0029d574 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #268] @ (29d694 ) │ │ │ │ @@ -85265,25 +85260,25 @@ │ │ │ │ bne.n 29d864 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 29d8e6 │ │ │ │ bvs.n 29d91c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #46] @ 0x2e │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ bmi.n 29d898 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29d15c │ │ │ │ + b.n 29d22c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d8e8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -85357,15 +85352,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (29d9ec ) │ │ │ │ ldr r1, [pc, #76] @ (29d9f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 29d9c2 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -85380,23 +85375,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #376 @ (adr r0, 29db68 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 29dd08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - and.w r0, r8, #13369344 @ 0xcc0000 │ │ │ │ + orns r0, r0, #13369344 @ 0xcc0000 │ │ │ │ ldr r0, [pc, #8] @ (29da00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ str r4, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0029da04 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -85404,110 +85399,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (29da5c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2dac │ │ │ │ + bl 5e2e14 │ │ │ │ ldr.w ip, [pc, #56] @ 29da60 │ │ │ │ ldr r2, [pc, #56] @ (29da64 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (29da68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 29e1e0 │ │ │ │ + b.n 29d2b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e1c8 │ │ │ │ + b.n 29d298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029da6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4d7bd8 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #44] @ 29dab4 │ │ │ │ ldr r2, [pc, #44] @ (29dab8 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (29dabc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r2, [sp, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e15c │ │ │ │ + b.n 29e22c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, #4] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dac0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4d7cbc │ │ │ │ bl 26a8fc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cf0 │ │ │ │ + bl 5e2d58 │ │ │ │ cbz r0, 29db28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (29db40 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d60 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 29db14 │ │ │ │ ldr r0, [pc, #64] @ (29db44 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e2ef8 │ │ │ │ + b.w 5e2f60 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85519,22 +85514,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r2] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e0e4 │ │ │ │ + b.n 29e1b4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e0b0 │ │ │ │ + b.n 29e180 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029db54 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29db62 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -85550,25 +85545,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d7bd8 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #80] @ (29dbdc ) │ │ │ │ ldr r2, [pc, #84] @ (29dbe0 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (29dbe4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29dbb8 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 29dbb8 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -85588,99 +85583,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e080 │ │ │ │ + b.n 29e150 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dbe8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d7bd8 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #60] @ 29dc40 │ │ │ │ ldr r2, [pc, #60] @ (29dc44 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (29dc48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 29dc2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29dfec │ │ │ │ + b.n 29e0bc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dc4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4d7bd8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #60] @ 29dca4 │ │ │ │ ldr r2, [pc, #60] @ (29dca8 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (29dcac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 29dc90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29df88 │ │ │ │ + b.n 29e058 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (29dcc4 ) │ │ │ │ ldr r2, [pc, #20] @ (29dcc8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (29dccc ) │ │ │ │ @@ -85688,22 +85683,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ beq.n 29dd28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #504 @ (adr r3, 29dec8 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 29e068 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (29dcdc ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 7284f4 │ │ │ │ + b.w 72855c │ │ │ │ nop │ │ │ │ - add r3, pc, #416 @ (adr r3, 29de80 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 29e020 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -85777,26 +85772,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7388ec │ │ │ │ + bl 738954 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260fa0 │ │ │ │ blx 261a6c │ │ │ │ ldr r1, [pc, #104] @ (29de2c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (29de30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ b.n 29dd7a │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 29dd5e │ │ │ │ ldr r2, [pc, #92] @ (29de34 ) │ │ │ │ ldr r3, [pc, #96] @ (29de38 ) │ │ │ │ ldr r1, [pc, #96] @ (29de3c ) │ │ │ │ add r2, pc │ │ │ │ @@ -85821,44 +85816,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ ldr r0, [pc, #64] @ (29de58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #14 │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29de98 │ │ │ │ + b.n 29df68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29dea4 │ │ │ │ + b.n 29df74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29de78 │ │ │ │ + b.n 29df48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29de9c │ │ │ │ + b.n 29df6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 252 @ 0xfc │ │ │ │ + b.n 29df20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29deb4 │ │ │ │ + b.n 29df84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (29e004 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -85961,58 +85956,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717ca4 │ │ │ │ + bl 717d0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29df02 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 26156c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29dfee │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (29e02c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr r0, [pc, #168] @ (29e030 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ b.n 29df10 │ │ │ │ ldr r3, [pc, #160] @ (29e034 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (29e038 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (29e03c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #1 │ │ │ │ b.n 29df30 │ │ │ │ ldr r3, [pc, #144] @ (29e040 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (29e044 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (29e048 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 29dfaa │ │ │ │ movs r0, #20 │ │ │ │ blx 260c70 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -86035,49 +86030,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 29df7c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e05c │ │ │ │ + b.n 29e12c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e070 │ │ │ │ + b.n 29e140 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e09c │ │ │ │ + b.n 29e16c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + b.n 29e0e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r0, #7 │ │ │ │ + lsls r0, r5, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 29e0c8 │ │ │ │ + b.n 29e198 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e0b8 │ │ │ │ + b.n 29e188 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r5, {r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - svc 216 @ 0xd8 │ │ │ │ + b.n 29e0b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 238 @ 0xee │ │ │ │ + b.n 29e0e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 102 @ 0x66 │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r3, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #704 @ (adr r6, 29e310 ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 29e0b0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (29e0a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -86098,23 +86093,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 29dce0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7284f4 │ │ │ │ + b.w 72855c │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 29dfd4 │ │ │ │ + ble.n 29e0a4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e0b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86151,15 +86146,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 735044 │ │ │ │ + bl 7350ac │ │ │ │ cbz r0, 29e15c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -86175,19 +86170,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bgt.n 29e0cc │ │ │ │ + ble.n 29e19c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e18c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86204,31 +86199,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (29e228 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (29e22c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f38c │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 73138c │ │ │ │ + bl 7313f4 │ │ │ │ cbz r0, 29e216 │ │ │ │ ldr r3, [pc, #92] @ (29e230 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (29e234 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 730d54 │ │ │ │ + bl 730dbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 731100 │ │ │ │ + bl 731168 │ │ │ │ ldr r2, [pc, #72] @ (29e238 ) │ │ │ │ ldr r3, [pc, #52] @ (29e224 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86245,15 +86240,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 29e1e8 │ │ │ │ + udf #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r3, {r2, r3, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ @@ -86331,26 +86326,26 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 29dce0 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7284f4 │ │ │ │ + b.w 72855c │ │ │ │ mcr2 0, 2, r0, cr4, cr5, {3} │ │ │ │ ldmia r2!, {r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #824] @ 0x338 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - blt.n 29e36c │ │ │ │ + blt.n 29e23c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e320 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -86400,15 +86395,15 @@ │ │ │ │ beq.w 29e648 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 738888 │ │ │ │ + bl 7388f0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 262aa4 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -86507,15 +86502,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29e5ea │ │ │ │ ldr r1, [pc, #464] @ (29e6ac ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 7284f4 │ │ │ │ + bl 72855c │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29e398 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29e39a │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -86528,18 +86523,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7388ec │ │ │ │ + bl 738954 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #396] @ (29e6bc ) │ │ │ │ ldr r3, [pc, #348] @ (29e68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -86565,15 +86560,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 262c94 │ │ │ │ b.n 29e51e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -86583,43 +86578,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (29e6d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 29e57c │ │ │ │ ldr r2, [pc, #300] @ (29e6d8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (29e6dc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (29e6e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 29e57c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 261a6c │ │ │ │ ldr r3, [pc, #276] @ (29e6e4 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (29e6e8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (29e6ec ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 29e57c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (29e6f0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -86629,21 +86624,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (29e6f8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 29e64c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 7284f4 │ │ │ │ + bl 72855c │ │ │ │ b.n 29e526 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (29e6fc ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -86651,25 +86646,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (29e700 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (29e704 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 29e57c │ │ │ │ movs r7, #0 │ │ │ │ b.n 29e526 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 29e23c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 7284f4 │ │ │ │ + bl 72855c │ │ │ │ b.n 29e526 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 29e43e │ │ │ │ ldr r3, [pc, #152] @ (29e708 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (29e70c ) │ │ │ │ ldr r1, [pc, #156] @ (29e710 ) │ │ │ │ @@ -86685,75 +86680,75 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 29e654 │ │ │ │ + bgt.n 29e724 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 29e6b4 │ │ │ │ + bgt.n 29e784 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 29e678 │ │ │ │ + bge.n 29e748 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e700 │ │ │ │ + bls.n 29e5d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 29e5d8 │ │ │ │ + bge.n 29e6a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 29e6b4 │ │ │ │ + bls.n 29e784 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r7!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r5, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 29e72c │ │ │ │ + bge.n 29e5fc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 29e608 │ │ │ │ + bls.n 29e6d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29e74c │ │ │ │ + blt.n 29e61c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 29e7b0 │ │ │ │ + bhi.n 29e680 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e71c │ │ │ │ + bge.n 29e5ec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 29e780 │ │ │ │ + bhi.n 29e650 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e77c │ │ │ │ + bge.n 29e64c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 29e754 │ │ │ │ + bhi.n 29e624 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 29e774 │ │ │ │ + blt.n 29e644 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 29e710 │ │ │ │ + bhi.n 29e7e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e760 │ │ │ │ + bge.n 29e630 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 29e6a0 │ │ │ │ + bhi.n 29e770 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 29e638 │ │ │ │ + bvc.n 29e708 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e714 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86802,19 +86797,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263778 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 29e7f4 │ │ │ │ + bge.n 29e6c4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e820 │ │ │ │ + bge.n 29e6f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e79c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86863,19 +86858,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263778 │ │ │ │ stmia r5!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e76c │ │ │ │ + bge.n 29e83c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e798 │ │ │ │ + bge.n 29e868 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e824 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86887,32 +86882,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (29e8ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #92] @ (29e8b0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 71e5b8 │ │ │ │ + bl 71e620 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 74cf00 │ │ │ │ + bl 74cf68 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 29e878 │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ ldr r2, [pc, #56] @ (29e8b4 ) │ │ │ │ ldr r3, [pc, #44] @ (29e8a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86927,17 +86922,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ stmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e158 │ │ │ │ + b.n 29e228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 29e88c │ │ │ │ + bvc.n 29e95c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r4!, {r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029e8b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86951,40 +86946,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29e964 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29e950 │ │ │ │ mov r1, sp │ │ │ │ - bl 74ce0c │ │ │ │ + bl 74ce74 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 29e94a │ │ │ │ cbz r7, 29e91c │ │ │ │ ldr r6, [pc, #108] @ (29e968 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29e8fe │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fe268 │ │ │ │ + bl 6fe2d0 │ │ │ │ ldr r2, [pc, #72] @ (29e96c ) │ │ │ │ ldr r3, [pc, #56] @ (29e960 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86994,32 +86989,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 29e922 │ │ │ │ ldr r0, [pc, #28] @ (29e970 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29e8ea │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29f0e4 │ │ │ │ + b.n 29e1b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 29e93c │ │ │ │ + bls.n 29ea0c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0029e974 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87034,15 +87029,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2622cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745934 │ │ │ │ + bl 74599c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29e9d4 │ │ │ │ ldr r2, [pc, #108] @ (29ea1c ) │ │ │ │ ldr r3, [pc, #104] @ (29ea18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -87064,35 +87059,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 260ce4 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 74c778 │ │ │ │ + bl 74c7e0 │ │ │ │ b.n 29e9fc │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 745870 │ │ │ │ + bl 7458d8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 74c7a4 │ │ │ │ + bl 74c80c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29e9f4 │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ b.n 29e9ac │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bhi.n 29ea58 │ │ │ │ + bhi.n 29e928 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ea24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -87107,15 +87102,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2622cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745934 │ │ │ │ + bl 74599c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29ea88 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 29eac2 │ │ │ │ ldr r2, [pc, #156] @ (29eb00 ) │ │ │ │ ldr r3, [pc, #152] @ (29eafc ) │ │ │ │ add r2, pc │ │ │ │ @@ -87139,31 +87134,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 260ce4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 74c778 │ │ │ │ + bl 74c7e0 │ │ │ │ b.n 29eab0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 745870 │ │ │ │ + bl 7458d8 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 74c7a4 │ │ │ │ + bl 74c80c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29eaa8 │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ b.n 29ea60 │ │ │ │ ldr r2, [pc, #68] @ (29eb08 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7458ec │ │ │ │ + bl 745954 │ │ │ │ ldr r2, [pc, #60] @ (29eb0c ) │ │ │ │ ldr r3, [pc, #40] @ (29eafc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -87171,64 +87166,64 @@ │ │ │ │ bne.n 29eaf4 │ │ │ │ ldr r2, [pc, #44] @ (29eb10 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7458ec │ │ │ │ + b.w 745954 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvc.n 29ebcc │ │ │ │ + bvc.n 29ea9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r2!, {r1, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xeab0004f │ │ │ │ + adds.w r0, r8, pc, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 26312c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e4de4 │ │ │ │ + bl 5e4e4c │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 29eba4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r3, [pc, #92] @ (29ebac ) │ │ │ │ ldr r1, [pc, #92] @ (29ebb0 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #80] @ (29ebb4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5e2fc4 │ │ │ │ + bl 5e302c │ │ │ │ ldr r1, [pc, #68] @ (29ebb8 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 261d88 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 29eb96 │ │ │ │ @@ -87245,36 +87240,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2609fc │ │ │ │ ldr.w r8, [pc, #20] @ 29ebbc │ │ │ │ add r8, pc │ │ │ │ b.n 29eb48 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 29eaf0 │ │ │ │ + bvc.n 29ebc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2626b8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87308,20 +87303,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29eccc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29ecb2 │ │ │ │ mov r1, sp │ │ │ │ - bl 6a2c18 │ │ │ │ + bl 6a2c80 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 29ec8c │ │ │ │ mov r0, r5 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #104] @ (29ecd0 ) │ │ │ │ ldr r3, [pc, #96] @ (29ecc8 ) │ │ │ │ @@ -87344,40 +87339,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (29ecd4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29ec94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f1e40 │ │ │ │ + bl 6f1ea8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 29ec5e │ │ │ │ ldr r1, [pc, #36] @ (29ecd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 29ec64 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #8 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bpl.n 29edac │ │ │ │ + bpl.n 29ec7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 29ed80 │ │ │ │ + bpl.n 29ec50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ecdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87391,42 +87386,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e79c │ │ │ │ + bl 71e804 │ │ │ │ ldr r1, [pc, #188] @ (29edcc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #180] @ (29edd0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #172] @ (29edd4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 29ed80 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e5df0 │ │ │ │ + bl 5e5e58 │ │ │ │ cbz r0, 29ed9c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5e4c88 │ │ │ │ + bl 5e4cf0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #128] @ (29edd8 ) │ │ │ │ ldr r3, [pc, #104] @ (29edc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87440,60 +87435,60 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 71f7d0 │ │ │ │ + bl 71f838 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29ed50 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a2dd8 │ │ │ │ + bl 6a2e40 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29ed50 │ │ │ │ ldr r2, [pc, #60] @ (29eddc ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (29ede0 ) │ │ │ │ ldr r1, [pc, #64] @ (29ede4 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 72de74 │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29ed50 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop {15} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 29edec │ │ │ │ + bpl.n 29eebc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r5, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #912 @ (adr r3, 29f164 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 29ef04 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, #28] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ itet hi │ │ │ │ lslhi r5, r6, #1 │ │ │ │ - bls.n 29f170 @ unpredictable branch in IT block │ │ │ │ + bls.n 29f240 @ unpredictable branch in IT block │ │ │ │ │ │ │ │ lslhi r1, r2, #1 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 29eebc │ │ │ │ + bmi.n 29ed8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ede8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -87506,26 +87501,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #192] @ (29eed8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a2e4c │ │ │ │ + bl 6a2eb4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 29ee90 │ │ │ │ cbz r3, 29ee58 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29eeb6 │ │ │ │ @@ -87555,25 +87550,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 71fa24 │ │ │ │ + bl 71fa8c │ │ │ │ b.n 29ee58 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71f9c4 │ │ │ │ + bl 71fa2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (29eee0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260af4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29ee36 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (29eee4 ) │ │ │ │ @@ -87586,27 +87581,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x00e6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #1 │ │ │ │ + asrs r2, r7, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #928 @ (adr r2, 29f27c ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 29f01c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x0080 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 29f404 │ │ │ │ + b.n 29f4d4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 29efbc │ │ │ │ + bcc.n 29ee8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcc.n 29edf0 │ │ │ │ + bcc.n 29eec0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029eef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87618,21 +87613,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (29ef98 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 29ef6a │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5e5df0 │ │ │ │ + bl 5e5e58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 29ef7e │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 29ef72 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87650,40 +87645,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ mov r1, r0 │ │ │ │ b.n 29ef3a │ │ │ │ ldr r1, [pc, #44] @ (29efa0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 29ef42 │ │ │ │ ldr r1, [pc, #36] @ (29efa4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 29ef42 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ pop {r1, r2, r3, r4, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bcc.n 29efc0 │ │ │ │ + bcc.n 29f090 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29ef64 │ │ │ │ + bcc.n 29f034 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029efa8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87695,19 +87690,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f01c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5e71f4 │ │ │ │ + bl 5e725c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #56] @ (29f020 ) │ │ │ │ ldr r3, [pc, #44] @ (29f018 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87726,15 +87721,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r5, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029f024 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87748,19 +87743,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f098 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5e72e4 │ │ │ │ + bl 5e734c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #56] @ (29f09c ) │ │ │ │ ldr r3, [pc, #44] @ (29f094 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87779,15 +87774,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029f0a0 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29f0b2 │ │ │ │ @@ -87806,43 +87801,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 2622cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745934 │ │ │ │ + bl 74599c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2fd4 │ │ │ │ + bl 5e303c │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 29f110 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29f0ee │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 29f110 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2cf0 │ │ │ │ + bl 5e2d58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f0ea │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7458ec │ │ │ │ + bl 745954 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29f0ee │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 261fb4 │ │ │ │ nop │ │ │ │ - bne.n 29f0d8 │ │ │ │ + bcs.n 29f1a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f120 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29f132 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -87857,19 +87852,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 2622cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745934 │ │ │ │ + bl 74599c │ │ │ │ ldr r0, [pc, #68] @ (29f19c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2c18 │ │ │ │ + bl 6a2c80 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29f190 │ │ │ │ ldr r6, [pc, #56] @ (29f1a0 ) │ │ │ │ add r6, pc │ │ │ │ b.n 29f170 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -87880,29 +87875,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 26104c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29f16c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7458ec │ │ │ │ + bl 745954 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29f170 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6f1e40 │ │ │ │ + b.w 6f1ea8 │ │ │ │ nop │ │ │ │ - bne.n 29f25c │ │ │ │ + bne.n 29f12c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 29f25c │ │ │ │ + bne.n 29f12c │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (29f1ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r5, [pc, #808] @ (29f4d8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87911,48 +87906,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (29f214 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #64] @ (29f218 ) │ │ │ │ ldr r1, [pc, #64] @ (29f21c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #48] @ (29f220 ) │ │ │ │ ldr r3, [pc, #52] @ (29f224 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + ldrb r0, [r1, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 29f218 │ │ │ │ + bne.n 29f2e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f1cc │ │ │ │ + bne.n 29f29c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 29f240 │ │ │ │ + bne.n 29f310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 29f278 │ │ │ │ + bne.n 29f148 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87965,15 +87960,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (29f28c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 29f26a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87984,26 +87979,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (29f290 ) │ │ │ │ ldr r4, [pc, #32] @ (29f294 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 29f256 │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #13] │ │ │ │ + ldrb r0, [r2, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 29f248 │ │ │ │ + bne.n 29f318 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f27c │ │ │ │ + bne.n 29f34c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f244 │ │ │ │ + bne.n 29f314 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f278 │ │ │ │ + bne.n 29f348 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -88023,15 +88018,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (29f454 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -88113,15 +88108,15 @@ │ │ │ │ blx 263120 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (29f464 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 29f33a │ │ │ │ blx 26200c │ │ │ │ ldr r3, [pc, #160] @ (29f468 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (29f46c ) │ │ │ │ add r3, pc │ │ │ │ @@ -88129,15 +88124,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 29f362 │ │ │ │ ldr r3, [pc, #136] @ (29f474 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -88145,15 +88140,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (29f460 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29f2f0 │ │ │ │ ldr r0, [pc, #112] @ (29f478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 29f2f0 │ │ │ │ ldr r3, [pc, #104] @ (29f47c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f35c │ │ │ │ @@ -88162,52 +88157,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f35c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (29f480 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 29f35c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ rev r2, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - beq.n 29f508 │ │ │ │ + beq.n 29f3d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29f544 │ │ │ │ + beq.n 29f414 │ │ │ │ lsls r3, r1, #1 │ │ │ │ rev r2, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 29f47a │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29f4bc │ │ │ │ + beq.n 29f38c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + beq.n 29f504 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + beq.n 29f544 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 29f4c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -88216,25 +88211,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (29f4c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29f298 │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #4] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + beq.n 29f4f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ + beq.n 29f548 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f4cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88246,15 +88241,15 @@ │ │ │ │ cbz r1, 29f4f8 │ │ │ │ ldr r0, [pc, #40] @ (29f510 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f900 │ │ │ │ + b.w 72f968 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (29f514 ) │ │ │ │ add r0, pc │ │ │ │ bl 44d5dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -88334,15 +88329,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29f5d8 │ │ │ │ ldr r0, [pc, #112] @ (29f630 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29f5d8 │ │ │ │ ldr r3, [pc, #84] @ (29f624 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29f5f2 │ │ │ │ movs r3, #1 │ │ │ │ @@ -88369,29 +88364,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f5d6 │ │ │ │ ldr r0, [pc, #40] @ (29f634 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 29f5d6 │ │ │ │ @ instruction: 0xb76e │ │ │ │ lsls r5, r6, #1 │ │ │ │ uxth r2, r0 │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3} │ │ │ │ + ldmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f638 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88465,15 +88460,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (29f73c ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ b.n 29f682 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 29f6fc │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f670 │ │ │ │ ldr r3, [pc, #64] @ (29f740 ) │ │ │ │ @@ -88503,25 +88498,25 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cbz r6, 29f74a │ │ │ │ lsls r5, r0, #2 │ │ │ │ @ instruction: 0xb624 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cbz r0, 29f746 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strb r0, [r2, #29] │ │ │ │ + strb r0, [r7, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r7, #28] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f758 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88587,15 +88582,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 29f808 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 29f7ec │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f918 │ │ │ │ + b.w 72f980 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -88725,19 +88720,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29f954 ) │ │ │ │ ldr r0, [pc, #20] @ (29f958 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f95c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88782,15 +88777,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 44d22c │ │ │ │ cbz r0, 29f9f8 │ │ │ │ ldr r0, [pc, #120] @ (29fa40 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ ldr r2, [pc, #112] @ (29fa44 ) │ │ │ │ ldr r3, [pc, #92] @ (29fa30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88817,15 +88812,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (29fa50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f992 │ │ │ │ ldr r0, [pc, #60] @ (29fa54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 29f992 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cbz r4, 29fa82 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 29fa88 │ │ │ │ @@ -88844,15 +88839,15 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r6, sp, #16 │ │ │ │ lsls r5, r0, #2 │ │ │ │ asrs r4, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r1, 29fa9a │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (29faa8 ) │ │ │ │ @@ -88937,21 +88932,21 @@ │ │ │ │ b.n 29fafc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29fb40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add lr, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (29fb50 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ nop │ │ │ │ add sl, sp │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88964,51 +88959,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (29fbbc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e52c4 │ │ │ │ + bl 5e532c │ │ │ │ ldr r3, [pc, #60] @ (29fbc0 ) │ │ │ │ ldr r2, [pc, #64] @ (29fbc4 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (29fbc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cbz r2, 29fbd6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r5, [pc, #608] @ (29fe1c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (29fbd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72e8c0 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + b.w 72e928 │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -89067,25 +89062,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fc48 │ │ │ │ ldr r0, [pc, #24] @ (29fc88 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 29fc48 │ │ │ │ sub sp, #144 @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -89123,26 +89118,26 @@ │ │ │ │ bne.n 29fcc8 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 29fd1c │ │ │ │ movs r0, #0 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldr r3, [pc, #56] @ (29fd58 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29fcf4 │ │ │ │ ldr r3, [pc, #48] @ (29fd5c ) │ │ │ │ @@ -89154,29 +89149,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fcf4 │ │ │ │ ldr r0, [pc, #36] @ (29fd64 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 29fcf4 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 29fce8 │ │ │ │ add sp, #248 @ 0xf8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -89201,15 +89196,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29fd98 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -89226,80 +89221,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (29fe94 ) │ │ │ │ ldr r2, [pc, #100] @ (29fe98 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (29fe9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 29fe52 │ │ │ │ bl 29fc2c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 29fe66 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 29fe80 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260fa0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r1, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (2a0024 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -89308,21 +89303,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2a002c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2a0030 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 29ffe2 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 73c204 │ │ │ │ + bl 73c26c │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2a0034 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 260c70 │ │ │ │ add r5, pc │ │ │ │ @@ -89331,45 +89326,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ffbe │ │ │ │ ldr r6, [pc, #296] @ (2a003c ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ff8c │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df534 │ │ │ │ + bl 5df59c │ │ │ │ cbnz r0, 29ff8c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 29ff3c │ │ │ │ b.n 29ff48 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 29ff48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ff32 │ │ │ │ ldr r1, [pc, #244] @ (2a0040 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ffee │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -89445,27 +89440,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (2a0048 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29ff70 │ │ │ │ add r1, sp, #384 @ 0x180 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + strb r4, [r0, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r6, r0, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r5} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r4, r3, #2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ movs r2, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89480,28 +89475,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (2a009c ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 718c84 │ │ │ │ + b.w 718cec │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a00f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89509,50 +89504,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2a0100 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2a00e2 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e3240 │ │ │ │ + b.w 5e32a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a012c │ │ │ │ ldr r1, [pc, #56] @ (2a0158 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2a013e │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -89562,22 +89557,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2a0160 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2a012c │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r2, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r0, 2a01b0 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2a01be │ │ │ │ push {lr} │ │ │ │ @@ -89592,15 +89587,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2a019c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73c374 │ │ │ │ + b.w 73c3dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89609,22 +89604,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c374 │ │ │ │ + b.w 73c3dc │ │ │ │ nop │ │ │ │ │ │ │ │ 002a01c8 : │ │ │ │ cbz r0, 2a01d2 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c374 │ │ │ │ + b.w 73c3dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a01dc : │ │ │ │ cbz r0, 2a0228 │ │ │ │ @@ -89644,15 +89639,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2a0214 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73c374 │ │ │ │ + b.w 73c3dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89661,40 +89656,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c374 │ │ │ │ + b.w 73c3dc │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0240 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 73c418 │ │ │ │ + bl 73c480 │ │ │ │ cbnz r0, 2a0268 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73c210 │ │ │ │ - bl 73b5b8 │ │ │ │ + b.w 73c278 │ │ │ │ + bl 73b620 │ │ │ │ ldr r3, [pc, #12] @ (2a027c ) │ │ │ │ ldr r1, [pc, #16] @ (2a0280 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73ab4c │ │ │ │ + bl 73abb4 │ │ │ │ b.n 2a0258 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002a0284 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -89740,31 +89735,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a02ba │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73dfe4 │ │ │ │ + b.w 73e04c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldr r3, [pc, #36] @ (2a0350 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2a0354 ) │ │ │ │ ldr r0, [pc, #40] @ (2a0358 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -89775,25 +89770,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a0360 ) │ │ │ │ ldr r0, [pc, #32] @ (2a0364 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0368 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a036c : │ │ │ │ @@ -89858,17 +89853,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a0400 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2a0438 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89917,19 +89912,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a048c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r2!, {r4, r5} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0490 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -89994,15 +89989,15 @@ │ │ │ │ bpl.n 2a04be │ │ │ │ ldr r0, [pc, #64] @ (2a0570 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a04be │ │ │ │ ldr r3, [pc, #48] @ (2a0574 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2a0578 ) │ │ │ │ ldr r0, [pc, #48] @ (2a057c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -90011,27 +90006,27 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r2!, {r3} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r4, r5} │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0580 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90069,26 +90064,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a05a0 │ │ │ │ ldr r0, [pc, #28] @ (2a0600 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a05a0 │ │ │ │ nop │ │ │ │ add r7, pc, #312 @ (adr r7, 2a072c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0604 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90123,25 +90118,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0628 │ │ │ │ ldr r0, [pc, #24] @ (2a0678 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a0628 │ │ │ │ add r6, pc, #792 @ (adr r6, 2a0984 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a067c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -90234,17 +90229,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #320 @ (adr r6, 2a08bc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + strb r4, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #600 @ (adr r5, 2a09e4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a078c : │ │ │ │ cbz r0, 2a0792 │ │ │ │ b.w 29fc2c │ │ │ │ @@ -90368,30 +90363,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2a08f0 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #92] @ 0x5c │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - bkpt 0x00c0 │ │ │ │ + bkpt 0x0026 │ │ │ │ lsls r3, r1, #1 │ │ │ │ + it cs │ │ │ │ + lslcs r3, r1, #1 │ │ │ │ │ │ │ │ 002a08f4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2a0926 │ │ │ │ @@ -90402,34 +90397,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2a0940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r3, [pc, #28] @ (2a0944 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2a0948 ) │ │ │ │ ldr r0, [pc, #28] @ (2a094c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x009a │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + ittt eq │ │ │ │ + lsleq r3, r1, #1 │ │ │ │ + streq r0, [r2, #92] @ 0x5c │ │ │ │ + lsleq r1, r3, #1 │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bkpt 0x0078 │ │ │ │ + bkpt 0x00e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0950 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -90516,28 +90511,28 @@ │ │ │ │ beq.w 2a0bee │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2a0b58 │ │ │ │ ldr r6, [pc, #580] @ (2a0c6c ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0aee │ │ │ │ ldr r5, [pc, #564] @ (2a0c70 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2a0c74 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a0a74 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2a0a64 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2a0a64 │ │ │ │ @@ -90574,15 +90569,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2a0c80 ) │ │ │ │ ldr r2, [pc, #476] @ (2a0c84 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r6, [pc, #460] @ (2a0c88 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a0bfe │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2a0ae4 │ │ │ │ @@ -90602,27 +90597,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29fbd8 │ │ │ │ b.n 2a0a26 │ │ │ │ ldr r6, [pc, #420] @ (2a0c94 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a0a74 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2a0c98 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2a0c9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2aa390 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2aa32c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90640,15 +90635,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2a0ca8 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a0ab8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2a0a26 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -90683,15 +90678,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2a0cb4 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a0ab8 │ │ │ │ ldr r3, [pc, #248] @ (2a0cb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a097a │ │ │ │ ldr r3, [pc, #240] @ (2a0cbc ) │ │ │ │ @@ -90700,15 +90695,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a097a │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2a0cc0 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a097a │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a09f6 │ │ │ │ b.n 2a0b34 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -90757,67 +90752,67 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add r3, pc, #512 @ (adr r3, 2a0e64 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - pop {r1, r5} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 2a0cee │ │ │ │ + pop {r1, r2, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 2a0cf8 │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + bkpt 0x0014 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 2a0ce6 │ │ │ │ + cbnz r4, 2a0d00 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r3, #52] @ 0x34 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 2a0cf6 │ │ │ │ + cbnz r0, 2a0d10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - revsh r4, r2 │ │ │ │ + cbnz r4, 2a0d02 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r3, r4, r7} │ │ │ │ + pop {r1, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rev r0, r5 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r6, 2a0d38 │ │ │ │ + cbnz r6, 2a0d52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0cd8 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2a0cf0 │ │ │ │ @@ -90839,15 +90834,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0d24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90891,26 +90886,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0d46 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2a0da8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2a0d46 │ │ │ │ ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2a0df4 │ │ │ │ + cbnz r2, 2a0e0e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0dac : │ │ │ │ cbz r0, 2a0db8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -90939,19 +90934,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a0dfc ) │ │ │ │ ldr r0, [pc, #20] @ (2a0e00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r2, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - revsh r2, r5 │ │ │ │ + cbnz r2, 2a0e58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0e04 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a0e98 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -90983,25 +90978,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -91107,23 +91102,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a0fac ) │ │ │ │ ldr r0, [pc, #28] @ (2a0fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r3, r4] │ │ │ │ + ldrsh r6, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb6e8 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r6, 2a0fca │ │ │ │ + cbnz r6, 2a0fe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0fb4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91304,15 +91299,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2a11a8 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2a1188 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -91340,19 +91335,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a11ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91364,15 +91359,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2a28d4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a28c8 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -91402,19 +91397,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r3, r4, r6} │ │ │ │ + push {r2, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r7} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1238 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a1242 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91428,19 +91423,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a126c ) │ │ │ │ ldr r0, [pc, #20] @ (2a1270 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r5} │ │ │ │ + push {r3, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb6b2 │ │ │ │ + @ instruction: 0xb71a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1274 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a127e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -91454,19 +91449,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a12a8 ) │ │ │ │ ldr r0, [pc, #20] @ (2a12ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r0, r0] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 2a1324 │ │ │ │ + push {r2, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb6de │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a12b0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a12ba │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -91480,19 +91475,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a12e4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a12e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 2a1352 │ │ │ │ + push {r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + @ instruction: 0xb6a2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a12ec : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91788,19 +91783,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1584 ) │ │ │ │ ldr r0, [pc, #20] @ (2a1588 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 2a158a │ │ │ │ + cbz r0, 2a15a4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r2, 2a15f2 │ │ │ │ + push {r1} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a158c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91813,18 +91808,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 260ce4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e5784 │ │ │ │ + bl 5e57ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e529c │ │ │ │ + bl 5e5304 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a15aa │ │ │ │ ldr r3, [pc, #28] @ (2a15f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -91832,17 +91827,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ eors.w r0, r4, r5, ror #1 │ │ │ │ - cbz r6, 2a1648 │ │ │ │ + cbz r6, 2a1662 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xeb280050 │ │ │ │ + @ instruction: 0xeb900050 │ │ │ │ str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a15f4 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -91861,15 +91856,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2a1654 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2a1622 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a163a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a161c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -91879,15 +91874,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ bic.w r0, r0, r5, ror #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrd r0, r0, [r4, #468]! @ 0x1d4 │ │ │ │ │ │ │ │ 002a165c : │ │ │ │ ldr r3, [pc, #28] @ (2a167c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -91930,27 +91925,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2a16c2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a1702 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5b64 │ │ │ │ + bl 5e5bcc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2a16bc │ │ │ │ ldr r1, [pc, #80] @ (2a1730 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2a16bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -91967,36 +91962,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xe99a0075 │ │ │ │ str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 2a1734 │ │ │ │ + cbz r6, 2a174e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r4, #52] @ 0x34 │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #230 @ 0xe6 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a1734 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2ff9e4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5dec64 │ │ │ │ + bl 5deccc │ │ │ │ cbz r0, 2a1776 │ │ │ │ mov r1, r5 │ │ │ │ bl 2a1680 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a179c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -92016,79 +92011,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 72de74 │ │ │ │ + bl 72dedc │ │ │ │ b.n 2a1762 │ │ │ │ ldr r3, [pc, #44] @ (2a17cc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2a17d0 ) │ │ │ │ ldr r1, [pc, #48] @ (2a17d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a1762 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r3, r4] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r6, r3] │ │ │ │ + ldrsb r4, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 2a17f4 │ │ │ │ + cbz r2, 2a180e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a17d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2a1828 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2a1814 │ │ │ │ ldr.w ip, [pc, #52] @ 2a182c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2a1830 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #800 @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r0, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1834 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -92099,67 +92094,67 @@ │ │ │ │ cbz r0, 2a186c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2a1878 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r5, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a187c : │ │ │ │ cbz r0, 2a18a8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2a18d0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2a18b2 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2a18d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r5, sp, #752 @ 0x2f0 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + cbz r6, 2a18da │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a18d8 : │ │ │ │ cbz r0, 2a18ee │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -92178,56 +92173,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1918 ) │ │ │ │ ldr r0, [pc, #20] @ (2a191c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strb r2, [r2, r6] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #880 @ 0x370 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #504 @ 0x1f8 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1920 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2a1a6c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a19e0 │ │ │ │ ldr r4, [pc, #300] @ (2a1a70 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2a1a74 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1a38 │ │ │ │ ldr r2, [pc, #276] @ (2a1a78 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2a1a7c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #264] @ (2a1a80 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a1a16 │ │ │ │ ldr r7, [pc, #256] @ (2a1a84 ) │ │ │ │ @@ -92235,25 +92230,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2a1992 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a1a16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r2, [pc, #236] @ (2a1a88 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2a198a │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2a198a │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -92266,36 +92261,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260ce0 │ │ │ │ ldr r4, [pc, #172] @ (2a1a90 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2a1a28 │ │ │ │ ldr r0, [pc, #164] @ (2a1a94 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2a1a98 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2aa104 │ │ │ │ cbz r0, 2a1a28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 263244 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1a0c │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ b.n 2a1a0c │ │ │ │ ldr r0, [pc, #112] @ (2a1a9c ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260ce0 │ │ │ │ @@ -92311,45 +92306,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2a19d2 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2a17f0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #640 @ 0x280 │ │ │ │ + add sp, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #320 @ 0x140 │ │ │ │ + add r7, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002a1aa4 : │ │ │ │ cbz r0, 2a1aaa │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -92362,45 +92357,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2a1b10 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2a1aee │ │ │ │ ldr.w ip, [pc, #64] @ 2a1b14 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2a1b18 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, r6] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1b1c : │ │ │ │ cbz r0, 2a1b3a │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a1b46 │ │ │ │ @@ -92582,28 +92577,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2a1cd2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a1da2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1cca │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2a1cca │ │ │ │ ldr r3, [pc, #292] @ (2a1e0c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2a1e10 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5b64 │ │ │ │ + bl 5e5bcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1cca │ │ │ │ ldr r3, [pc, #280] @ (2a1e14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a1dbe │ │ │ │ @@ -92621,27 +92616,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2a1e20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a1d50 │ │ │ │ ldr r3, [pc, #204] @ (2a1e0c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2a1e24 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ ldr r2, [pc, #212] @ (2a1e28 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2a067c │ │ │ │ mov r1, r0 │ │ │ │ @@ -92654,15 +92649,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -92672,15 +92667,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a1dde │ │ │ │ ldr r0, [pc, #132] @ (2a1e30 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a1d18 │ │ │ │ ldr r3, [pc, #116] @ (2a1e34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1d04 │ │ │ │ @@ -92688,66 +92683,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a1d04 │ │ │ │ ldr r0, [pc, #104] @ (2a1e3c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a1d04 │ │ │ │ ldr r3, [pc, #96] @ (2a1e40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1daa │ │ │ │ ldr r3, [pc, #76] @ (2a1e38 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1daa │ │ │ │ ldr r0, [pc, #80] @ (2a1e44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a1daa │ │ │ │ b.n 2a2508 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #344 @ 0x158 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r0, r5] │ │ │ │ + str r2, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - @ instruction: 0xffffa898 │ │ │ │ + vtbl.8 d26, {d15-d16}, d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1e48 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92769,15 +92764,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2a1eec ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2a1ef0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2a1ef4 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -92804,33 +92799,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1e7c │ │ │ │ ldr r0, [pc, #40] @ (2a1f04 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a1e7c │ │ │ │ ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + str r6, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #944] @ (2a22ac ) │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1f08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92842,15 +92837,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2a1f2c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a1f54 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1f26 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2a1f26 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -92873,15 +92868,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ b.n 2a21a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r7, pc, #168 @ (adr r7, 2a2024 ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 2a21c4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1f7c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92892,15 +92887,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2a1ffa │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2a1fcc │ │ │ │ cbz r7, 2a1fb8 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -92936,21 +92931,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a2020 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #728 @ (adr r6, 2a22f0 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 2a2090 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #592] @ (2a226c ) │ │ │ │ + ldr r6, [pc, #1008] @ (2a240c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 2a21f8 ) │ │ │ │ + add r6, pc, #888 @ (adr r6, 2a2398 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2024 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -93030,19 +93025,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r5, [pc, #776] @ (2a23f4 ) │ │ │ │ + ldr r6, [pc, #168] @ (2a2194 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 2a2380 ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 2a2120 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r1, sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a20f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -93089,54 +93084,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2a21c4 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2a21c8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72a2a0 │ │ │ │ + bl 72a308 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a219a │ │ │ │ ldr r2, [pc, #64] @ (2a21cc ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a2138 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2a213c │ │ │ │ b.n 2a212a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2a2188 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r0, [r2, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [pc, #520] @ (2a23c0 ) │ │ │ │ + ldr r5, [pc, #936] @ (2a2560 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r4, [r4, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a21d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93195,54 +93190,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2a2304 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2a2308 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72a2a0 │ │ │ │ + bl 72a308 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a22ae │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2a230c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a220c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #124] @ (2a2310 ) │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cbnz r0, 2a22ba │ │ │ │ ldr r2, [pc, #120] @ (2a2314 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2a2318 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 2a2270 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #88] @ (2a231c ) │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a229a │ │ │ │ ldr r2, [pc, #80] @ (2a2320 ) │ │ │ │ add r2, pc │ │ │ │ @@ -93266,33 +93261,33 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r0, [r2, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r2, [r6, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #632 @ (adr r7, 2a2584 ) │ │ │ │ + add r0, sp, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r0, #2 │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, pc, #432 @ (adr r7, 2a24c8 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 2a2668 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #776 @ (adr r7, 2a2624 ) │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #576 @ (adr r7, 2a2560 ) │ │ │ │ + add r7, pc, #992 @ (adr r7, 2a2700 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2a2474 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 2a2614 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #744] @ (2a2610 ) │ │ │ │ + ldr r4, [pc, #136] @ (2a23b0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #624 @ (adr r3, 2a259c ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 2a233c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 2a2468 ) │ │ │ │ + add r7, pc, #728 @ (adr r7, 2a2608 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2330 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93332,25 +93327,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r3, [pc, #144] @ (2a2434 ) │ │ │ │ + ldr r3, [pc, #560] @ (2a25d4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #24 @ (adr r3, 2a23c0 ) │ │ │ │ + add r3, pc, #440 @ (adr r3, 2a2560 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #736 @ (adr r6, 2a268c ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 2a242c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #48] @ (2a23e0 ) │ │ │ │ + ldr r3, [pc, #464] @ (2a2580 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #952 @ (adr r2, 2a276c ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 2a250c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #96 @ (adr r7, 2a2418 ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 2a25b8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a23b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93390,23 +93385,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r6, pc, #888 @ (adr r6, 2a27a0 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 2a2540 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 2a2764 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 2a2504 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #536] @ (2a2648 ) │ │ │ │ + ldr r2, [pc, #952] @ (2a27e8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #416 @ (adr r2, 2a25d4 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 2a2774 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #104 @ (adr r6, 2a24a0 ) │ │ │ │ + add r6, pc, #520 @ (adr r6, 2a2640 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2438 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93433,30 +93428,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 26148c │ │ │ │ ldr r3, [pc, #140] @ (2a2508 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2a2492 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ adds r4, #1 │ │ │ │ blx 26148c │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2a24be │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a2480 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72a2a0 │ │ │ │ + bl 72a308 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a24e0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a2480 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -93472,36 +93467,36 @@ │ │ │ │ bne.n 2a24e8 │ │ │ │ ldr r0, [pc, #60] @ (2a2510 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 261488 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 2a24b2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r2, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #504 @ (adr r6, 2a26f0 ) │ │ │ │ + add r6, pc, #920 @ (adr r6, 2a2890 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ strh r0, [r7, #28] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r5, pc, #592 @ (adr r5, 2a2754 ) │ │ │ │ + add r5, pc, #1008 @ (adr r5, 2a28f4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r6, pc, #144 @ (adr r6, 2a25a4 ) │ │ │ │ + add r6, pc, #560 @ (adr r6, 2a2744 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2a273c ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -93720,41 +93715,41 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #328 @ (adr r6, 2a2894 ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 2a2a34 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #456 @ (adr r6, 2a2918 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 2a2ab8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #464 @ (adr r6, 2a2924 ) │ │ │ │ + add r6, pc, #880 @ (adr r6, 2a2ac4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r2, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #264 @ (adr r6, 2a2864 ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 2a2a04 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r5, pc, #408 @ (adr r5, 2a2900 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 2a2aa0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r2, #0] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #448 @ (adr r5, 2a2934 ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 2a2ad4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #232 @ (adr r5, 2a2864 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 2a2a04 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #264 @ (adr r5, 2a2888 ) │ │ │ │ + add r5, pc, #680 @ (adr r5, 2a2a28 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2780 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2a2844 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -93830,17 +93825,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #848 @ (adr r4, 2a2ba0 ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 2a2940 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #888 @ (adr r4, 2a2bcc ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 2a296c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2854 : │ │ │ │ ldr r0, [pc, #4] @ (2a285c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2a2514 │ │ │ │ nop │ │ │ │ @@ -94207,19 +94202,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2bdc ) │ │ │ │ ldr r0, [pc, #20] @ (2a2be0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r6, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #696 @ (adr r3, 2a2e98 ) │ │ │ │ + add r4, pc, #88 @ (adr r4, 2a2c38 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #736 @ (adr r3, 2a2ec4 ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 2a2c64 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2be4 : │ │ │ │ cbz r0, 2a2bea │ │ │ │ b.w 260fa0 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -94246,19 +94241,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2c34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #368 @ (adr r3, 2a2da4 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 2a2f44 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #608 @ (adr r3, 2a2e98 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 2a2c38 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2c38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94302,25 +94297,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a2cc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #960 @ (adr r2, 2a3074 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 2a2e14 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 2a2d68 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 2a2f08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 2a3030 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 2a2dd0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 2a2d64 ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 2a2f04 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2cc4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94352,19 +94347,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2d24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #432 @ (adr r2, 2a2ed4 ) │ │ │ │ + add r2, pc, #848 @ (adr r2, 2a3074 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #672 @ (adr r2, 2a2fc8 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 2a2d68 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2d28 : │ │ │ │ cbz r0, 2a2d38 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94381,19 +94376,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2d64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #176 @ (adr r2, 2a2e14 ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 2a2fb4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #416 @ (adr r2, 2a2f08 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 2a30a8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2d68 : │ │ │ │ cbz r0, 2a2d78 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94410,19 +94405,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2da4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r1, r5] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #944 @ (adr r1, 2a3154 ) │ │ │ │ + add r2, pc, #336 @ (adr r2, 2a2ef4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #160 @ (adr r2, 2a2e48 ) │ │ │ │ + add r2, pc, #576 @ (adr r2, 2a2fe8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2da8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94441,19 +94436,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2de4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2de8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #664 @ (adr r1, 2a3080 ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 2a2e20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 2a3174 ) │ │ │ │ + add r2, pc, #296 @ (adr r2, 2a2f14 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2dec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94472,19 +94467,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2e28 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2e2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #392 @ (adr r1, 2a2fb4 ) │ │ │ │ + add r1, pc, #808 @ (adr r1, 2a3154 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #632 @ (adr r1, 2a30a8 ) │ │ │ │ + add r2, pc, #24 @ (adr r2, 2a2e48 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2e30 : │ │ │ │ cbz r0, 2a2e40 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94501,19 +94496,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2e6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #144 @ (adr r1, 2a2efc ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 2a309c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #384 @ (adr r1, 2a2ff0 ) │ │ │ │ + add r1, pc, #800 @ (adr r1, 2a3190 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2e70 : │ │ │ │ cbz r0, 2a2e80 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94530,19 +94525,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2eac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r1] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #912 @ (adr r0, 2a323c ) │ │ │ │ + add r1, pc, #304 @ (adr r1, 2a2fdc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #128 @ (adr r1, 2a2f30 ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 2a30d0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2eb0 : │ │ │ │ cbz r0, 2a2ec0 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -94558,19 +94553,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2eec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #656 @ (adr r0, 2a317c ) │ │ │ │ + add r1, pc, #48 @ (adr r1, 2a2f1c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #896 @ (adr r0, 2a3270 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 2a3010 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2ef0 : │ │ │ │ cbz r0, 2a2f00 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94587,19 +94582,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2f2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #400 @ (adr r0, 2a30bc ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 2a325c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #640 @ (adr r0, 2a31b0 ) │ │ │ │ + add r1, pc, #32 @ (adr r1, 2a2f50 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f30 : │ │ │ │ cbz r0, 2a2f40 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94615,19 +94610,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2f68 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2f6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + ldrsb r2, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #144 @ (adr r0, 2a2ffc ) │ │ │ │ + add r0, pc, #560 @ (adr r0, 2a319c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #376 @ (adr r0, 2a30e8 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 2a3288 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f70 : │ │ │ │ cbz r0, 2a2f80 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94643,19 +94638,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2fa8 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2fac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + add r0, pc, #304 @ (adr r0, 2a30dc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #120 @ (adr r0, 2a3028 ) │ │ │ │ + add r0, pc, #536 @ (adr r0, 2a31c8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2fb0 : │ │ │ │ cbz r0, 2a2fc0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94671,19 +94666,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2fe8 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2fec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + add r0, pc, #48 @ (adr r0, 2a301c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + add r0, pc, #280 @ (adr r0, 2a3108 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2ff0 : │ │ │ │ cbz r0, 2a3000 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94699,19 +94694,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a3028 ) │ │ │ │ ldr r0, [pc, #20] @ (2a302c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + add r0, pc, #24 @ (adr r0, 2a3048 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3030 : │ │ │ │ cbz r0, 2a3042 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94728,19 +94723,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3074 : │ │ │ │ cbz r0, 2a3084 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94756,19 +94751,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a30ac ) │ │ │ │ ldr r0, [pc, #20] @ (2a30b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a30b4 : │ │ │ │ cbz r0, 2a30c4 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94784,19 +94779,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a30ec ) │ │ │ │ ldr r0, [pc, #20] @ (2a30f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #640] @ 0x280 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a30f4 : │ │ │ │ cbz r0, 2a3106 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94813,19 +94808,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3134 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #608] @ 0x260 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3138 : │ │ │ │ cbz r0, 2a314a │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94842,19 +94837,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3178 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a317c : │ │ │ │ cbz r0, 2a318e │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94872,19 +94867,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a31bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r6, r4] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a31c0 : │ │ │ │ cbz r0, 2a31d2 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94902,19 +94897,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3204 : │ │ │ │ cbz r0, 2a3216 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94932,19 +94927,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3244 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r5, r2] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3248 : │ │ │ │ cbz r0, 2a325c │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94962,19 +94957,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a328c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3290 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2a32a4 │ │ │ │ ldr r3, [pc, #20] @ (2a32ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -94982,15 +94977,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a32b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95017,15 +95012,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2637d0 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a3304 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2a3318 │ │ │ │ ldr r3, [pc, #20] @ (2a3320 ) │ │ │ │ add r3, pc │ │ │ │ @@ -95033,15 +95028,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a3324 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95071,21 +95066,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a3384 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #560] @ 0x230 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3388 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95144,15 +95139,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2637d0 │ │ │ │ nop │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a34ce │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2a34a6 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -95268,17 +95263,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3496 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2a3476 │ │ │ │ nop │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -95360,24 +95355,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2a3620 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a3644 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 26104c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a361a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a361a │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -95585,15 +95580,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a3848 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ lsrs r6, r2, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2a38d0 │ │ │ │ @@ -95659,125 +95654,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2a399c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #148] @ (2a39a0 ) │ │ │ │ ldr r3, [pc, #148] @ (2a39a4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2a39a8 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2a39ac ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r3, [pc, #140] @ (2a39b0 ) │ │ │ │ ldr r2, [pc, #140] @ (2a39b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2a39b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r3, [pc, #132] @ (2a39bc ) │ │ │ │ ldr r2, [pc, #136] @ (2a39c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2a39c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r3, [pc, #128] @ (2a39c8 ) │ │ │ │ ldr r2, [pc, #128] @ (2a39cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2a39d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r3, [pc, #120] @ (2a39d4 ) │ │ │ │ ldr r2, [pc, #124] @ (2a39d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2a39dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r3, [pc, #116] @ (2a39e0 ) │ │ │ │ ldr r2, [pc, #116] @ (2a39e4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2a39e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r3, [pc, #108] @ (2a39ec ) │ │ │ │ ldr r2, [pc, #112] @ (2a39f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2a39f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e6010 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + b.w 5e6078 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, #14] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a38d8 │ │ │ │ + b.n 2a39a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2a3ae0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -95787,61 +95782,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3aac │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2a3aec ) │ │ │ │ ldr r6, [pc, #188] @ (2a3af0 ) │ │ │ │ - bl 5eee44 │ │ │ │ + bl 5eeeac │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #168] @ (2a3af4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2d54 │ │ │ │ + bl 5f2dbc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5ef004 │ │ │ │ + bl 5ef06c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3a96 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f36c8 │ │ │ │ + bl 5f3730 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #112] @ (2a3af8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95852,41 +95847,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (2a3b00 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #240] @ 0xf0 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #312] @ 0x138 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3b44 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95894,29 +95889,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3b4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3b50 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260ce0 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov ip, r8 │ │ │ │ + bxns r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3b94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95924,29 +95919,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3b9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3ba0 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260ce0 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #126 @ 0x7e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r4, lr │ │ │ │ + mov ip, fp │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3be4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95954,29 +95949,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3bec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3bf0 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260ce0 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r4, r4 │ │ │ │ + mov ip, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3c34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95984,29 +95979,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3c3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3c40 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260ce0 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp ip, sl │ │ │ │ + mov r4, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2a3cf0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -96023,22 +96018,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3cfc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3d00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7235cc │ │ │ │ + bl 723634 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3ca2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2a3cc2 │ │ │ │ @@ -96049,15 +96044,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3d0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #76] @ (2a3d10 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3cf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96069,29 +96064,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ + cmp r3, #144 @ 0x90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r7, #1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r6, [r3, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96110,22 +96105,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3dcc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3dd0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7235cc │ │ │ │ + bl 723634 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3d72 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2a3d92 │ │ │ │ @@ -96136,15 +96131,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3ddc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #76] @ (2a3de0 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3dc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96156,29 +96151,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96197,22 +96192,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3e9c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3ea0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7235cc │ │ │ │ + bl 723634 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3e42 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2a3e62 │ │ │ │ @@ -96223,15 +96218,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3eac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #76] @ (2a3eb0 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3e98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96243,29 +96238,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96284,22 +96279,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3f6c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3f70 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7235cc │ │ │ │ + bl 723634 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3f12 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2a3f32 │ │ │ │ @@ -96310,15 +96305,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3f7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #76] @ (2a3f80 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3f68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96330,29 +96325,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96362,24 +96357,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a3fc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a4000 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96387,24 +96382,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a4008 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - movs r7, #162 @ 0xa2 │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a4044 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96412,24 +96407,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a404c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a40a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96438,34 +96433,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a40a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a40fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -96474,34 +96469,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a4104 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2a4184 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -96509,58 +96504,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2a418c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2a4178 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2a4160 │ │ │ │ ldr.w ip, [pc, #84] @ 2a4190 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2a4194 ) │ │ │ │ ldr r1, [pc, #84] @ (2a4198 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f31d4 │ │ │ │ + bl 5f323c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260fa0 │ │ │ │ blx 2612d8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2a4134 │ │ │ │ nop │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r4, #56] @ 0x38 │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #66 @ 0x42 │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2a4218 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96571,15 +96566,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2a41ee │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 263248 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -96594,30 +96589,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2a4224 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r0, [r2, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2a42d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96627,15 +96622,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2a42dc ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #140] @ (2a42e0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2a4264 │ │ │ │ ldr r3, [pc, #132] @ (2a42e4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96683,29 +96678,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2a5ffc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2a4264 │ │ │ │ nop │ │ │ │ - movs r5, #68 @ 0x44 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r7, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 8, cr0, cr10, cr6, {3} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -96735,19 +96730,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5f3038 │ │ │ │ + bl 5f30a0 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a4374 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2a43a4 │ │ │ │ @@ -96770,20 +96765,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5f3038 │ │ │ │ + bl 5f30a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a4374 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2a4490 │ │ │ │ ldr.w r2, [pc, #1192] @ 2a4874 │ │ │ │ movs r4, #0 │ │ │ │ @@ -96927,19 +96922,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2a4888 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5f30d0 │ │ │ │ + bl 5f3138 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a4374 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2a437a │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2a4374 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -97239,42 +97234,42 @@ │ │ │ │ b.n 2a4726 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r2, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ stc2l 0, cr0, [r4], {102} @ 0x66 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #102 @ 0x66 │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r3, #26] │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #26] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #14 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r3, #22] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (2a48fc ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2a48d6 │ │ │ │ @@ -97342,15 +97337,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2a4968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -97382,15 +97377,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2a49b4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2a49b8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 72f938 │ │ │ │ + b.w 72f9a0 │ │ │ │ ldr r0, [pc, #24] @ (2a49bc ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2a4978 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2a498e │ │ │ │ @@ -97416,15 +97411,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2a49f8 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 72f938 │ │ │ │ + b.w 72f9a0 │ │ │ │ ldr r2, [pc, #16] @ (2a49fc ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2a49ca │ │ │ │ nop │ │ │ │ @ instruction: 0xb788 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -97446,15 +97441,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [pc, #20] @ (2a4a3c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 72f938 │ │ │ │ + b.w 72f9a0 │ │ │ │ ldr r1, [pc, #12] @ (2a4a40 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2a4a18 │ │ │ │ nop │ │ │ │ ldrsh r0, [r3, r0] │ │ │ │ lsls r5, r0, #2 │ │ │ │ @@ -97499,15 +97494,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2a4a80 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ @@ -97536,15 +97531,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2a4cec ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #488] @ (2a4cf0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a4cbe │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -97579,15 +97574,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2a4b16 │ │ │ │ ldr r3, [pc, #404] @ (2a4cf4 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #384] @ (2a4cf0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4b14 │ │ │ │ ldr r3, [pc, #384] @ (2a4cf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97600,24 +97595,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a4b14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2a4d00 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4b16 │ │ │ │ ldr r2, [pc, #356] @ (2a4d04 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #320] @ (2a4cf0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a4b14 │ │ │ │ ldr r2, [pc, #332] @ (2a4d08 ) │ │ │ │ @@ -97631,24 +97626,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a4b14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2a4d0c ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4b16 │ │ │ │ ldr r2, [pc, #264] @ (2a4cec ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #252] @ (2a4cf0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a4b14 │ │ │ │ ldr r2, [pc, #272] @ (2a4d10 ) │ │ │ │ @@ -97662,24 +97657,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2a4b14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2a4d14 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4b16 │ │ │ │ ldr r2, [pc, #200] @ (2a4cec ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #188] @ (2a4cf0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a4b14 │ │ │ │ ldr r2, [pc, #212] @ (2a4d18 ) │ │ │ │ @@ -97693,25 +97688,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a4b14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2a4d1c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4b16 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2a3304 │ │ │ │ ldr r3, [pc, #128] @ (2a4cf4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r2, [pc, #112] @ (2a4cf0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a4b14 │ │ │ │ ldr r3, [pc, #148] @ (2a4d20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97727,15 +97722,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2a4d24 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4b16 │ │ │ │ ldr r2, [pc, #104] @ (2a4d28 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a4b14 │ │ │ │ @@ -97745,52 +97740,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2a4b14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2a4d2c ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a4b14 │ │ │ │ nop │ │ │ │ str r4, [r1, #32] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #128] @ (2a4d7c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #384 @ (adr r2, 2a4e84 ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 2a5024 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ tst r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #344 @ (adr r2, 2a4e68 ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 2a5008 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #256 @ (adr r2, 2a4e18 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 2a4fb8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #144 @ (adr r2, 2a4db0 ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 2a4f50 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #0 @ (adr r1, 2a4d28 ) │ │ │ │ + add r1, pc, #416 @ (adr r1, 2a4ec8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ mov ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #856 @ (adr r1, 2a5088 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 2a4e28 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4d30 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97827,19 +97822,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2a4d9c ) │ │ │ │ ldr r0, [pc, #16] @ (2a4da0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r7, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #336 @ (adr r1, 2a4ef0 ) │ │ │ │ + add r1, pc, #752 @ (adr r1, 2a5090 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #376 @ (adr r1, 2a4f1c ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 2a50bc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -97872,30 +97867,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2a4e26 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2a4e6c │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2a4e34 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2a4d30 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 70e2d8 │ │ │ │ + bl 70e340 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2a4e88 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -97950,25 +97945,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ ldrh r0, [r6, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r6, [r2, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - adds r4, r1, r7 │ │ │ │ + subs r4, r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #712 @ (adr r0, 2a5198 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 2a4f38 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #280 @ (adr r0, 2a4fec ) │ │ │ │ + add r0, pc, #696 @ (adr r0, 2a518c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r6, r6 │ │ │ │ + subs r4, r3, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #712 @ (adr r0, 2a51a4 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 2a4f44 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #184 @ (adr r0, 2a4f98 ) │ │ │ │ + add r0, pc, #600 @ (adr r0, 2a5138 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4ee0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -98007,27 +98002,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2a4f54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a4efa │ │ │ │ ldr r0, [pc, #28] @ (2a4f58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a4efa │ │ │ │ ldrb r2, [r6, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r0, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r4, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #320 @ (adr r0, 2a509c ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 2a523c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4f5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98126,15 +98121,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 44d22c │ │ │ │ cbz r0, 2a505a │ │ │ │ bl 4a6224 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 70e2d8 │ │ │ │ + b.w 70e340 │ │ │ │ nop │ │ │ │ cbz r4, 2a5094 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r6, [r6, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a5070 : │ │ │ │ @@ -98189,25 +98184,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2a51dc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2a51e0 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #228] @ (2a51e4 ) │ │ │ │ ldr r1, [pc, #232] @ (2a51e8 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #216] @ (2a51ec ) │ │ │ │ ldr r3, [pc, #188] @ (2a51d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -98231,26 +98226,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2a51f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a5112 │ │ │ │ bl 44d3c4 │ │ │ │ cbnz r0, 2a5170 │ │ │ │ movs r0, #12 │ │ │ │ bl 44d22c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5112 │ │ │ │ bl 4a6224 │ │ │ │ b.n 2a5112 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2a5112 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a5190 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4d30 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -98287,27 +98282,27 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r5, [pc, #544] @ (2a5400 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #776] @ 0x308 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r6, [r1, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a51fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -98412,26 +98407,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 44d22c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5282 │ │ │ │ b.n 2a52dc │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #48] @ (2a5360 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -98440,15 +98435,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2a5364 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2a528c │ │ │ │ strb r0, [r0, r7] │ │ │ │ lsls r5, r0, #2 │ │ │ │ strb r6, [r6, r6] │ │ │ │ lsls r5, r0, #2 │ │ │ │ @@ -98624,15 +98619,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -98733,15 +98728,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -98886,15 +98881,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -98937,21 +98932,21 @@ │ │ │ │ strb r2, [r4, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a5840 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2a584c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f900 │ │ │ │ + b.w 72f968 │ │ │ │ nop │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a5850 : │ │ │ │ - b.w 72f918 │ │ │ │ + b.w 72f980 │ │ │ │ │ │ │ │ 002a5854 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2a58d0 ) │ │ │ │ @@ -99026,15 +99021,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2a5928 │ │ │ │ bl 2a496c │ │ │ │ ldr r0, [pc, #96] @ (2a596c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99047,45 +99042,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2a5978 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a5916 │ │ │ │ ldr r3, [pc, #48] @ (2a597c ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2a5980 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2a5984 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a5946 │ │ │ │ add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r7, [pc, #216] @ (2a5a48 ) │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r2, #28 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -99349,15 +99344,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2a5c64 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 72e8c0 │ │ │ │ + b.w 72e928 │ │ │ │ movs r0, #12 │ │ │ │ blx 260c70 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -99380,26 +99375,26 @@ │ │ │ │ bpl.n 2a5bf6 │ │ │ │ ldr r0, [pc, #36] @ (2a5c74 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ str r4, [r1, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2a5d18 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -99670,102 +99665,102 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (2a5fd8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a5ee2 │ │ │ │ ldr r3, [pc, #160] @ (2a5fdc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5d8c │ │ │ │ ldr r3, [pc, #152] @ (2a5fe0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a5d8c │ │ │ │ ldr r0, [pc, #144] @ (2a5fe4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a5d8c │ │ │ │ ldr r2, [pc, #136] @ (2a5fe8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (2a5fec ) │ │ │ │ ldr r1, [pc, #140] @ (2a5ff0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a5ee8 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (2a5ff4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (2a5ff8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 72e00c │ │ │ │ + bl 72e074 │ │ │ │ b.n 2a5f74 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #648] @ (2a622c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #568] @ (2a61e4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2e80055 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + @ instruction: 0xf3500055 │ │ │ │ + str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #224] @ (2a60a0 ) │ │ │ │ + ldr r3, [pc, #640] @ (2a6240 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r6, r0] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #520] @ 0x208 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r5, [pc, #968] @ (2a6398 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r3, #5 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a5ffc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99880,15 +99875,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2a6154 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a612e │ │ │ │ ldr r0, [pc, #52] @ (2a6158 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a60a8 │ │ │ │ ldr r3, [pc, #44] @ (2a615c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6120 │ │ │ │ @@ -99896,28 +99891,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a6120 │ │ │ │ ldr r0, [pc, #32] @ (2a6164 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a6120 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #456] @ (2a631c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6168 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -99953,15 +99948,15 @@ │ │ │ │ blx 260b2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 729228 │ │ │ │ + b.w 729290 │ │ │ │ │ │ │ │ 002a61d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -100098,17 +100093,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a636c ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r0, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6370 : │ │ │ │ cbz r1, 2a6380 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2a6398 │ │ │ │ @@ -100135,15 +100130,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002a63bc : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -100409,19 +100404,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a6664 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r6, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r1, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6668 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100625,15 +100620,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 7290c4 │ │ │ │ + bl 72912c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2a68e6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -100643,15 +100638,15 @@ │ │ │ │ cbz r0, 2a68ea │ │ │ │ ldr r1, [pc, #156] @ (2a6938 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 261b54 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #140] @ (2a693c ) │ │ │ │ ldr r3, [pc, #124] @ (2a692c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100680,19 +100675,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a6950 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 729228 │ │ │ │ + bl 729290 │ │ │ │ b.n 2a68e6 │ │ │ │ ldr r1, [pc, #64] @ (2a6954 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2a6958 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -100707,24 +100702,27 @@ │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ add ip, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ add r4, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - vshr.u32 q8, q6, #4 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + lsls r4, r4, #1 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vshr.u32 q8, q6, #26 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r5, #2] │ │ │ │ + ldrh r4, [r2, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vmov.i32 q8, #172 @ 0x000000ac │ │ │ │ - ldrh r0, [r4, #2] │ │ │ │ + movs r2, r5 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -100740,25 +100738,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2a6a18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #128] @ (2a6a1c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #120] @ (2a6a20 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2628e8 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -100792,33 +100790,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2a5368 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2a4f5c │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r3, #0] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r0, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6a24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2a6a74 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2a6a78 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 71e520 │ │ │ │ + bl 71e588 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2a6a5e │ │ │ │ ldr r1, [pc, #48] @ (2a6a7c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -100834,15 +100832,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ subs r6, #22 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a6a80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100858,15 +100856,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71e520 │ │ │ │ + bl 71e588 │ │ │ │ mov r1, sp │ │ │ │ bl 2a58d4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #56] @ (2a6afc ) │ │ │ │ ldr r3, [pc, #44] @ (2a6af4 ) │ │ │ │ @@ -100887,15 +100885,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ negs r4, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r6, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a6b00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100928,35 +100926,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a6b2e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70dfcc │ │ │ │ + b.w 70e034 │ │ │ │ ldr r1, [pc, #24] @ (2a6b88 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a3a3c │ │ │ │ - ldr r0, [pc, #768] @ (2a6e80 ) │ │ │ │ + b.w 6a3aa4 │ │ │ │ + ldr r1, [pc, #160] @ (2a6c20 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, #54] @ 0x36 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6b8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -101000,15 +100998,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a6d68 │ │ │ │ ldr r3, [pc, #480] @ (2a6df0 ) │ │ │ │ ldr r1, [pc, #484] @ (2a6df4 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2a6df8 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -101019,100 +101017,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2a6e00 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2a6c50 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2a6e04 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2a6e08 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2a6e0c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2a6c9e │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2a6e10 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6c30 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #392] @ (2a6e14 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ b.n 2a6c3a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a6d16 │ │ │ │ ldr.w r8, [pc, #364] @ 2a6e18 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2a6cd4 │ │ │ │ ldr r1, [pc, #352] @ (2a6e1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2a6d0c │ │ │ │ ldr r1, [pc, #344] @ (2a6e20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2a6d12 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2a6e24 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a6cb8 │ │ │ │ ldr r2, [pc, #288] @ (2a6e28 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2a6cb8 │ │ │ │ ldr r2, [pc, #284] @ (2a6e2c ) │ │ │ │ @@ -101124,22 +101122,22 @@ │ │ │ │ cbz r3, 2a6d6e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2a6d2c │ │ │ │ ldr r1, [pc, #268] @ (2a6e30 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a6bf2 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 70df54 │ │ │ │ + bl 70dfbc │ │ │ │ ldr r2, [pc, #244] @ (2a6e34 ) │ │ │ │ ldr r3, [pc, #152] @ (2a6ddc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -101159,103 +101157,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2a6d9a │ │ │ │ ldr r3, [pc, #120] @ (2a6df0 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2a6e38 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2a6e3c ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2a6d1c │ │ │ │ ldr r3, [pc, #84] @ (2a6df0 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #108] @ (2a6e14 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ b.n 2a6d88 │ │ │ │ ldr r2, [pc, #52] @ (2a6df4 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2a6ca8 │ │ │ │ ldr r1, [pc, #120] @ (2a6e40 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2a6d3e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ adcs r0, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r4, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r7, #112] @ 0x70 │ │ │ │ + str r2, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [pc, #0] @ (2a6dec ) │ │ │ │ + ldr r0, [pc, #416] @ (2a6f8c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #48] @ 0x30 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (2a7188 ) │ │ │ │ movs r0, r0 │ │ │ │ - blx sl │ │ │ │ + ldr r0, [pc, #224] @ (2a6edc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #48] @ 0x30 │ │ │ │ + strh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #42 @ 0x2a │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #162 @ 0xa2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r6, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6e44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -101268,51 +101266,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6fd0 │ │ │ │ ldr r1, [pc, #380] @ (2a6fec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a6f9c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a6f7e │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a6f78 │ │ │ │ ldr r2, [pc, #356] @ (2a6ff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2a6ff4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #348] @ (2a6ff8 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #340] @ (2a6ffc ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [pc, #332] @ (2a7000 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #324] @ (2a7004 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6fba │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a6fba │ │ │ │ ldr.w r9, [pc, #300] @ 2a7008 │ │ │ │ @@ -101321,47 +101319,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2a6efa │ │ │ │ ldr r1, [pc, #296] @ (2a7014 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a6fc4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2a7018 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2a701c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2a7020 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2a7024 │ │ │ │ ldr r2, [pc, #212] @ (2a7028 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -101380,92 +101378,92 @@ │ │ │ │ b.n 2a6e8e │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2a7034 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6e8a │ │ │ │ b.n 2a6f78 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2a7038 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6e84 │ │ │ │ b.n 2a6f7e │ │ │ │ ldr r1, [pc, #128] @ (2a703c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70dd38 │ │ │ │ + b.w 70dda0 │ │ │ │ ldr r1, [pc, #108] @ (2a7040 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70dd38 │ │ │ │ + b.w 70dda0 │ │ │ │ nop │ │ │ │ subs r6, #130 @ 0x82 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r5, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, #32] │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r7, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2a6fb8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r7, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #920 @ (adr r3, 2a73cc ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2a716c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #24] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7044 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -101480,30 +101478,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2a7138 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #192] @ (2a713c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #184] @ (2a7140 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ ldr r1, [pc, #176] @ (2a7144 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2a7148 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -101511,15 +101509,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 717c18 │ │ │ │ + bl 717c80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2a70fa │ │ │ │ mov r0, r7 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #120] @ (2a714c ) │ │ │ │ ldr r3, [pc, #92] @ (2a7130 ) │ │ │ │ @@ -101541,15 +101539,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2a7150 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 717c18 │ │ │ │ + bl 717c80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a70ca │ │ │ │ cbnz r0, 2a711a │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -101559,23 +101557,23 @@ │ │ │ │ b.n 2a70ca │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #36 @ 0x24 │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, #122 @ 0x7a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + cbz r2, 2a714e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r4, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r5, #20 │ │ │ │ ... │ │ │ │ @@ -101596,37 +101594,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2a7218 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #144] @ (2a721c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #136] @ (2a7220 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2a7224 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 717c18 │ │ │ │ + bl 717c80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2a71f2 │ │ │ │ mov r0, r9 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #92] @ (2a7228 ) │ │ │ │ ldr r3, [pc, #68] @ (2a7210 ) │ │ │ │ @@ -101655,21 +101653,21 @@ │ │ │ │ b.n 2a71c2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #120 @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r3, #106 @ 0x6a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a722c : │ │ │ │ @@ -101707,15 +101705,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72def4 │ │ │ │ + b.w 72df5c │ │ │ │ ldr r1, [pc, #56] @ (2a72cc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 48a74c │ │ │ │ @@ -101723,28 +101721,28 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2a72d4 ) │ │ │ │ ldr r1, [pc, #40] @ (2a72d8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2a7282 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r2, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf6fe005c │ │ │ │ - strh r0, [r6, #10] │ │ │ │ + @ instruction: 0xf766005c │ │ │ │ + strh r0, [r3, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 1692ce │ │ │ │ - strh r4, [r1, #12] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movt r0, #43100 @ 0xa85c │ │ │ │ - strh r4, [r7, #8] │ │ │ │ + @ instruction: 0xf732005c │ │ │ │ + strh r4, [r4, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a72dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -101761,38 +101759,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2a7464 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 71e430 │ │ │ │ + bl 71e498 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2a7386 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 7235cc │ │ │ │ + bl 723634 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a73ce │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2a743e │ │ │ │ bne.n 2a73ce │ │ │ │ @@ -101822,15 +101820,15 @@ │ │ │ │ beq.n 2a73c6 │ │ │ │ movs r0, #16 │ │ │ │ blx 260c70 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723408 │ │ │ │ + bl 723470 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a7340 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a35fc │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2a73ce │ │ │ │ @@ -101843,20 +101841,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2a739c │ │ │ │ ldr r1, [pc, #156] @ (2a746c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e080 │ │ │ │ + bl 70e0e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e0bc │ │ │ │ + bl 70e124 │ │ │ │ ldr r2, [pc, #132] @ (2a7470 ) │ │ │ │ ldr r3, [pc, #104] @ (2a7458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -101895,30 +101893,30 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ subs r1, #240 @ 0xf0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #8] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #246 @ 0xf6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf534005c │ │ │ │ - ldrb r6, [r4, #30] │ │ │ │ + @ instruction: 0xf59c005c │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r0, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101935,37 +101933,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 2622cc │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 745934 │ │ │ │ + bl 74599c │ │ │ │ ldr r3, [pc, #76] @ (2a7508 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2a74c6 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a74f2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 26104c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a74c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 745870 │ │ │ │ + bl 7458d8 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2a74c6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -101992,44 +101990,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2a75f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #176] @ (2a75f4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ ldr r1, [pc, #168] @ (2a75f8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2a75fc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ ldr r3, [pc, #148] @ (2a7600 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 717c18 │ │ │ │ + bl 717c80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2a75b6 │ │ │ │ mov r0, r6 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #116] @ (2a7604 ) │ │ │ │ ldr r3, [pc, #88] @ (2a75e8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -102066,23 +102064,23 @@ │ │ │ │ b.n 2a7586 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #192 @ 0xc0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r7, #178 @ 0xb2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r2, r2] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r7!, {r2, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #84 @ 0x54 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a7608 : │ │ │ │ @@ -102102,48 +102100,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2a7700 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #196] @ (2a7704 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2a7708 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e430 │ │ │ │ + bl 71e498 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e430 │ │ │ │ + bl 71e498 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #128] @ (2a770c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7f8 │ │ │ │ + bl 71e860 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -102180,23 +102178,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ adds r6, #196 @ 0xc4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2a7400 │ │ │ │ + b.n 2a74d0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, #26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a7714 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -102232,15 +102230,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2a7824 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102269,15 +102267,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2a7838 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102288,51 +102286,51 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2a7844 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72de74 │ │ │ │ + bl 72dedc │ │ │ │ b.n 2a7744 │ │ │ │ ldr r3, [pc, #68] @ (2a7848 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2a784c ) │ │ │ │ ldr r0, [pc, #68] @ (2a7850 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #186 @ 0xba │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf234005c │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + @ instruction: 0xf29c005c │ │ │ │ + ldrb r2, [r4, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #92 @ 0x5c │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + movw r0, #92 @ 0x5c │ │ │ │ + ldrb r6, [r0, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r3, #21] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub.w r0, r2, #92 @ 0x5c │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + addw r0, sl, #92 @ 0x5c │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf18e005c │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + @ instruction: 0xf1f6005c │ │ │ │ + ldrb r0, [r0, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r5, #20] │ │ │ │ + ldrb r0, [r2, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -102415,27 +102413,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2a79dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a78ca │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2a7956 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 723a74 │ │ │ │ + bl 723adc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a7980 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -102452,27 +102450,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2a79e8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72de74 │ │ │ │ + bl 72dedc │ │ │ │ b.n 2a78ca │ │ │ │ ldr r3, [pc, #104] @ (2a79ec ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2a79f0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2a79f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a78ca │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2a79f8 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2a79fc ) │ │ │ │ ldr r0, [pc, #88] @ (2a7a00 ) │ │ │ │ add r3, pc │ │ │ │ @@ -102480,45 +102478,45 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - eor.w r0, r2, #92 @ 0x5c │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + @ instruction: 0xf0ea005c │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r6, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bic.w r0, r4, #92 @ 0x5c │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + eor.w r0, ip, #92 @ 0x5c │ │ │ │ + ldrb r4, [r4, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - and.w r0, lr, #92 @ 0x5c │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + orns r0, r6, #92 @ 0x5c │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vshr.s32 q8, q6, #16 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + orrs.w r0, r8, #92 @ 0x5c │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7a04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102543,28 +102541,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2a7a70 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vqadd.s16 q8, q3, q6 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + vshr.s32 q0, q6, #2 │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r0, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7a74 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102601,15 +102599,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2a7b28 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72de74 │ │ │ │ + bl 72dedc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102620,31 +102618,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a7b34 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a7ae2 │ │ │ │ adds r2, #86 @ 0x56 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r5, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mcr 0, 6, r0, cr6, cr12, {2} │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + vqadd.s32 q0, q7, q6 │ │ │ │ + ldrb r6, [r0, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc 0, 4, r0, cr8, cr12, {2} │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + vqadd.s8 q0, q0, q6 │ │ │ │ + ldrb r2, [r7, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r0, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7b38 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102687,15 +102685,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a7bd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 72de74 │ │ │ │ + bl 72dedc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102703,18 +102701,18 @@ │ │ │ │ nop │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [ip, #368]! @ 0x170 │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + mcr 0, 3, r0, cr4, cr12, {2} │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7bdc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102805,15 +102803,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72def4 │ │ │ │ + b.w 72df5c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -102836,59 +102834,59 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72def4 │ │ │ │ + b.w 72df5c │ │ │ │ ldr r1, [pc, #88] @ (2a7d70 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2a7d74 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2a7d78 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72de74 │ │ │ │ - str r0, [r2, #8] │ │ │ │ + b.w 72dedc │ │ │ │ + str r0, [r7, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r0, #146 @ 0x92 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stcl 0, cr0, [r0], #368 @ 0x170 │ │ │ │ - ldrb r0, [r1, #8] │ │ │ │ + stcl 0, cr0, [r8, #-368] @ 0xfffffe90 │ │ │ │ + ldrb r0, [r6, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc 0, cr0, [sl], #368 @ 0x170 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldc 0, cr0, [r2, #-368] @ 0xfffffe90 │ │ │ │ + ldrb r4, [r1, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc 0, cr0, [sl], {92} @ 0x5c │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + stc 0, cr0, [r2, #-368] @ 0xfffffe90 │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r1, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldcl 0, cr0, [r4], #-368 @ 0xfffffe90 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + ldcl 0, cr0, [ip], {92} @ 0x5c │ │ │ │ + ldrb r4, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7d7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -102926,15 +102924,15 @@ │ │ │ │ beq.w 2a80ca │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2623e4 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 722e94 │ │ │ │ + bl 722efc │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2a8104 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -103034,15 +103032,15 @@ │ │ │ │ b.w 2a66fc │ │ │ │ blx 2613c8 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 2636b4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5ed9c4 │ │ │ │ + bl 5eda2c │ │ │ │ ldr r3, [pc, #828] @ (2a8268 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a8180 │ │ │ │ ldr r0, [pc, #820] @ (2a826c ) │ │ │ │ @@ -103062,23 +103060,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2622cc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5f3da4 │ │ │ │ + bl 5f3e0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a807c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a6618 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -103098,40 +103096,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a6668 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 260d9c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 260b2c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5f3da4 │ │ │ │ + bl 5f3e0c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2a7fa2 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2a7ff8 │ │ │ │ mov r0, fp │ │ │ │ bl 2a66fc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a800a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a808e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2a7ef2 │ │ │ │ ldr r2, [pc, #612] @ (2a827c ) │ │ │ │ ldr r3, [pc, #572] @ (2a8254 ) │ │ │ │ add r2, pc │ │ │ │ @@ -103176,17 +103174,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2a80c0 │ │ │ │ mov r0, fp │ │ │ │ blx 260fa4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a808e │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 722f64 │ │ │ │ + bl 722fcc │ │ │ │ b.n 2a7eec │ │ │ │ ldr r2, [pc, #504] @ (2a8290 ) │ │ │ │ ldr r3, [pc, #440] @ (2a8254 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -103201,15 +103199,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72def4 │ │ │ │ + b.w 72df5c │ │ │ │ ldr r2, [pc, #468] @ (2a82a0 ) │ │ │ │ ldr r3, [pc, #388] @ (2a8254 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -103223,15 +103221,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72def4 │ │ │ │ + b.w 72df5c │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a7fec │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 261324 │ │ │ │ ldr r2, [pc, #416] @ (2a82b0 ) │ │ │ │ @@ -103242,15 +103240,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2a82b8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a8014 │ │ │ │ ldr r2, [pc, #388] @ (2a82bc ) │ │ │ │ ldr r3, [pc, #284] @ (2a8254 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -103269,15 +103267,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2a82c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2a808e │ │ │ │ mov r0, r9 │ │ │ │ bl 2a66fc │ │ │ │ b.n 2a808e │ │ │ │ ldr r3, [pc, #328] @ (2a82cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -103289,24 +103287,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a7f36 │ │ │ │ ldr r0, [pc, #312] @ (2a82d4 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a7f36 │ │ │ │ cbz r0, 2a81c2 │ │ │ │ bl 2a66fc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2a7eec │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ b.n 2a7eec │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a81ba │ │ │ │ b.n 2a7eec │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ @@ -103319,29 +103317,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2a82e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8178 │ │ │ │ b.n 2a808e │ │ │ │ ldr r3, [pc, #232] @ (2a82e4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2a82e8 ) │ │ │ │ ldr r1, [pc, #232] @ (2a82ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, fp │ │ │ │ blx 260ea0 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8178 │ │ │ │ b.n 2a808e │ │ │ │ ldr r3, [pc, #204] @ (2a82f0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -103349,102 +103347,101 @@ │ │ │ │ ldr r1, [pc, #208] @ (2a82f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, fp │ │ │ │ blx 260ea0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 260ac0 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8178 │ │ │ │ b.n 2a808e │ │ │ │ cmp r7, #82 @ 0x52 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #50 @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r5, #238 @ 0xee │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orr.w r0, ip, ip, lsr #1 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + @ instruction: 0xeab4005c │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r6, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #144 @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmdb ip!, {r2, r3, r4, r6} │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + @ instruction: 0xe994005c │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r6, #18] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #74 @ 0x4a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strd r0, r0, [r2], #368 @ 0x170 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strd r0, r0, [sl, #-368] @ 0x170 │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r4, #24] │ │ │ │ + strb r4, [r1, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia.w r2!, {r2, r3, r4, r6} │ │ │ │ - strb r0, [r3, #25] │ │ │ │ + ldmdb sl, {r2, r3, r4, r6} │ │ │ │ + strb r0, [r0, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r3, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r7, #24] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrd r0, r0, [r8], #-368 @ 0x170 │ │ │ │ - strb r4, [r7, #15] │ │ │ │ + strd r0, r0, [r0], #368 @ 0x170 │ │ │ │ + strb r4, [r4, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r4, [r4, #26] │ │ │ │ + strb r4, [r1, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe82e005c │ │ │ │ + ldmia.w r6, {r2, r3, r4, r6} │ │ │ │ ldr r1, [pc, #208] @ (2a83a0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r7, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a8240 │ │ │ │ + @ instruction: 0xe816005c │ │ │ │ + b.n 2a82e4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a8214 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #22] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a81d4 │ │ │ │ + b.n 2a82a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + strb r4, [r1, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -103456,23 +103453,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #120] @ (2a83a8 ) │ │ │ │ ldr r1, [pc, #120] @ (2a83ac ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2a834e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a82fc │ │ │ │ mov r0, r6 │ │ │ │ blx 2622cc │ │ │ │ @@ -103501,24 +103498,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 2a8278 │ │ │ │ + b.n 2a8348 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf702004a │ │ │ │ - add sl, r7 │ │ │ │ + @ instruction: 0xf76a004a │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r1, #20] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a83b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103531,26 +103528,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5b64 │ │ │ │ + bl 5e5bcc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2a8478 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2a847c ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #140] @ (2a8480 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2a8428 │ │ │ │ ldr r1, [pc, #132] @ (2a8484 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 261ac8 │ │ │ │ @@ -103570,15 +103567,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2a848c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103587,51 +103584,51 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2a8494 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2a843e │ │ │ │ nop │ │ │ │ cmp r1, #26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - add r6, r0 │ │ │ │ + add r6, sp │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf634004a │ │ │ │ - b.n 2a81b4 │ │ │ │ + @ instruction: 0xf69c004a │ │ │ │ + b.n 2a8284 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r5, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r1, #19] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r3, #17] │ │ │ │ + strb r6, [r0, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r1, #17] │ │ │ │ + strb r6, [r6, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r0, #18] │ │ │ │ + strb r0, [r5, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r1, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a84a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bcs.n 2a8408 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2a84b8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ nop │ │ │ │ bcs.n 2a8400 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -103735,29 +103732,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a8118 │ │ │ │ + b.n 2a81e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #28 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r7, #136 @ 0x88 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 2a8050 │ │ │ │ + b.n 2a8120 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a8258 │ │ │ │ + b.n 2a8328 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a7fd8 │ │ │ │ + b.n 2a80a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #13] │ │ │ │ + strb r6, [r1, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2a86b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -103765,39 +103762,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69fc98 │ │ │ │ + bl 69fd00 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 72d9f8 │ │ │ │ + bl 72da60 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2a8682 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 72d89c │ │ │ │ + bl 72d904 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69fce8 │ │ │ │ + bl 69fd50 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69fc98 │ │ │ │ + bl 69fd00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -103840,74 +103837,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 260c70 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 6a0618 │ │ │ │ + bl 6a0680 │ │ │ │ ldr r1, [pc, #124] @ (2a8764 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ cbz r0, 2a86fe │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2a8768 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ cbz r0, 2a8718 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2a876c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ cbz r0, 2a8734 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2a8770 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ cbz r0, 2a8750 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #616] @ (2a89d0 ) │ │ │ │ + ldr r7, [pc, #8] @ (2a8770 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #216] @ (2a8844 ) │ │ │ │ + ldr r1, [pc, #632] @ (2a89e4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #116 @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbnz r0, 2a8790 │ │ │ │ + cbnz r0, 2a87aa │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a87d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103915,15 +103912,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2a87dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w ip, [pc, #60] @ 2a87e0 │ │ │ │ ldr r3, [pc, #60] @ (2a87e4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2a87e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2a87ec ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -103937,19 +103934,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2a8e2c │ │ │ │ + b.n 2a8efc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + strb r0, [r3, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -103980,15 +103977,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104014,31 +104011,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2a88c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2a8d20 │ │ │ │ + b.n 2a8df0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r1, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r7, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a88fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -104046,24 +104043,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2a8904 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2a85f8 │ │ │ │ - b.n 2a8cb0 │ │ │ │ + b.n 2a8d80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2a8968 ) │ │ │ │ add r4, pc │ │ │ │ @@ -104077,24 +104074,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ subs r4, r7, #4 │ │ │ │ lsls r5, r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2a89e8 ) │ │ │ │ @@ -104104,56 +104101,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a89f0 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 72d644 │ │ │ │ + bl 72d6ac │ │ │ │ ldr r1, [pc, #80] @ (2a89f4 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #56] @ (2a89f8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r5, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a8c54 │ │ │ │ + b.n 2a8d24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -104166,15 +104163,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2a8a88 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2a1834 │ │ │ │ cbz r0, 2a8a6a │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -104198,19 +104195,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2a8bc8 │ │ │ │ + b.n 2a8c98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2a8bfc ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -104219,15 +104216,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2a8c04 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a8be8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 2613c8 │ │ │ │ @@ -104337,23 +104334,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a8c08 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2a8c0c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - b.n 2a8c24 │ │ │ │ + b.n 2a8cf4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #120 @ 0x78 │ │ │ │ + subs r3, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #140 @ 0x8c │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -104374,15 +104371,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2a8cca │ │ │ │ @@ -104403,15 +104400,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -104426,33 +104423,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r2, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #34 @ 0x22 │ │ │ │ + udf #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -104486,15 +104483,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2a8f0c ) │ │ │ │ ldr r7, [pc, #404] @ (2a8f10 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8ea0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -104513,37 +104510,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a8ebc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a8e76 │ │ │ │ ldr r0, [pc, #348] @ (2a8f18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r3, [pc, #344] @ (2a8f1c ) │ │ │ │ ldr r2, [pc, #344] @ (2a8f20 ) │ │ │ │ ldr r1, [pc, #348] @ (2a8f24 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2a8f28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2a8f2c ) │ │ │ │ ldr r1, [pc, #332] @ (2a8f30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a0580 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -104565,15 +104562,15 @@ │ │ │ │ blx 260ce4 │ │ │ │ mov r4, r0 │ │ │ │ blx 2622cc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69fb90 │ │ │ │ + bl 69fbf8 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -104588,24 +104585,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a8ee2 │ │ │ │ ldr r4, [pc, #192] @ (2a8f38 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r3, [pc, #176] @ (2a8f3c ) │ │ │ │ ldr r2, [pc, #180] @ (2a8f40 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a8dda │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8d92 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -104625,71 +104622,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a8db6 │ │ │ │ ldr r0, [pc, #116] @ (2a8f4c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a8db6 │ │ │ │ ldr r3, [pc, #96] @ (2a8f44 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a8e76 │ │ │ │ ldr r3, [pc, #88] @ (2a8f48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a8e76 │ │ │ │ ldr r0, [pc, #88] @ (2a8f50 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a8e76 │ │ │ │ nop │ │ │ │ - ble.n 2a8fa8 │ │ │ │ + ble.n 2a8e78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r4, #5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r4, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 2a8f00 │ │ │ │ + ble.n 2a8fd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #204 @ 0xcc │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 2a8ed8 │ │ │ │ + ble.n 2a8fa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #84 @ 0x54 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #28 │ │ │ │ + subs r2, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 2a8f94 │ │ │ │ + bgt.n 2a8e64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2a9084 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -104698,15 +104695,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2a908c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2a902e │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2a8fee │ │ │ │ @@ -104750,15 +104747,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2a9098 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2a106c │ │ │ │ @@ -104783,45 +104780,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a90a4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2a101c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - blt.n 2a9120 │ │ │ │ + blt.n 2a8ff0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r7, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r1, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 2a9018 │ │ │ │ + blt.n 2a90e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 2a9170 │ │ │ │ + bge.n 2a9040 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2a91e0 ) │ │ │ │ @@ -104842,15 +104839,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -104873,15 +104870,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2a91f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a84bc │ │ │ │ ldr r2, [pc, #152] @ (2a91f8 ) │ │ │ │ @@ -104924,15 +104921,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a84bc │ │ │ │ b.n 2a915c │ │ │ │ @@ -104940,29 +104937,29 @@ │ │ │ │ nop │ │ │ │ adds r4, r4, #0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #28 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - bls.n 2a92ec │ │ │ │ + bls.n 2a91bc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r5, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r0, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r2, r4, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bls.n 2a920c │ │ │ │ + bls.n 2a92dc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #128 @ 0x80 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2a93e0 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -104980,15 +104977,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2a2024 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a93ce │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -105001,15 +104998,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2613c8 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2636b4 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -105055,15 +105052,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2a84bc │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -105089,15 +105086,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2a9408 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2613c8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2636b4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -105132,37 +105129,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ subs r0, r0, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r4, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 2a92fc │ │ │ │ + bhi.n 2a93cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvc.n 2a9394 │ │ │ │ + bhi.n 2a9464 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #48 @ 0x30 │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 2a9498 │ │ │ │ + bvc.n 2a9368 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r3, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #200 @ 0xc8 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, r0, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + str r4, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #84] @ 0x54 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2a9474 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -105172,42 +105169,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #60] @ (2a9480 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2a945a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a920c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2a8a8c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a920c │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 2a9388 │ │ │ │ + bvs.n 2a9458 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #22 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2a9674 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -105242,15 +105239,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a9534 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -105309,15 +105306,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2a2024 │ │ │ │ @@ -105339,15 +105336,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 261bf8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -105389,23 +105386,23 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ adds r0, r1, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bpl.n 2a96d8 │ │ │ │ + bpl.n 2a95a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r1, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r0, #44] @ 0x2c │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2aa0c8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -105419,15 +105416,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2aa0d4 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -105644,15 +105641,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2a9a22 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -105736,15 +105733,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2aa0e4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a1b8c │ │ │ │ mov r0, r9 │ │ │ │ @@ -105776,15 +105773,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a9722 │ │ │ │ ldr.w r0, [pc, #1676] @ 2aa0f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a9722 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -105918,15 +105915,15 @@ │ │ │ │ blx 260ce4 │ │ │ │ mov r6, r0 │ │ │ │ blx 2622cc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 69fce8 │ │ │ │ + bl 69fd50 │ │ │ │ b.n 2a9724 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -106189,22 +106186,22 @@ │ │ │ │ bpl.w 2a9858 │ │ │ │ ldr r0, [pc, #536] @ (2aa0fc ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2a9858 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2aa100 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 69fce8 │ │ │ │ + bl 69fd50 │ │ │ │ b.n 2a9722 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2a9722 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -106260,15 +106257,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -106301,15 +106298,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -106367,43 +106364,43 @@ │ │ │ │ bgt.w 2a9722 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2aa0a4 │ │ │ │ b.w 2a9722 │ │ │ │ - bmi.n 2aa0e0 │ │ │ │ + bmi.n 2aa1b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r3, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2aa07c │ │ │ │ + bne.n 2aa14c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r4, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + str r6, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r4, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa104 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2aa10c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -106449,22 +106446,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2aa2e0 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72d9ec │ │ │ │ + bl 72da54 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72d6e4 │ │ │ │ + bl 72d74c │ │ │ │ mov r0, r4 │ │ │ │ bl 2a85f8 │ │ │ │ b.n 2aa1c6 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2aa1c0 │ │ │ │ @@ -106583,40 +106580,40 @@ │ │ │ │ beq.n 2aa2f6 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 69fb90 │ │ │ │ + bl 69fbf8 │ │ │ │ b.n 2aa17e │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2aa17e │ │ │ │ ldr r1, [pc, #48] @ (2aa328 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 69fb90 │ │ │ │ + bl 69fbf8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2aa178 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r6, #14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r3, #12 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 002aa32c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -106632,24 +106629,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ lsls r0, r3, #20 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002aa390 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -106661,47 +106658,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2aa3d4 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a10d0 │ │ │ │ nop │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #134 @ 0x86 │ │ │ │ + movs r2, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa3d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2aa40c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d60 │ │ │ │ cbz r0, 2aa3fe │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2aa410 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5e263c │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + b.w 5e26a4 │ │ │ │ + strb r0, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r4, 2aa466 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106711,29 +106708,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2aa458 ) │ │ │ │ ldr r1, [pc, #44] @ (2aa45c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 2aa3b8 │ │ │ │ + bhi.n 2aa488 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r2, r0] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -106747,18 +106744,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2aa4a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ - strb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa4a4 : │ │ │ │ ldr r3, [pc, #48] @ (2aa4d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2aa4ae │ │ │ │ @@ -106778,15 +106775,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r2, [r6, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2aa4e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ cbz r2, 2aa532 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2aa554 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2aa546 │ │ │ │ @@ -106874,15 +106871,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2a54d4 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2aa52a │ │ │ │ - bvs.n 2aa518 │ │ │ │ + bvc.n 2aa5e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -106891,41 +106888,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 260c70 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 6a0618 │ │ │ │ + bl 6a0680 │ │ │ │ ldr r1, [pc, #52] @ (2aa634 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ ldr r1, [pc, #40] @ (2aa638 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r0, r1] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2aa69c │ │ │ │ sub sp, #12 │ │ │ │ @@ -106933,15 +106930,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2aa6a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w ip, [pc, #60] @ 2aa6a8 │ │ │ │ ldr r3, [pc, #60] @ (2aa6ac ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2aa6b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2aa6b4 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -106956,19 +106953,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bpl.n 2aa5f4 │ │ │ │ + bvs.n 2aa6c4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, r3] │ │ │ │ + strh r0, [r2, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r4, r0 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -107026,26 +107023,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2aa764 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa6d8 │ │ │ │ ldr r0, [pc, #24] @ (2aa768 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2aa6d8 │ │ │ │ nop │ │ │ │ lsls r4, r2, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r5] │ │ │ │ + strh r6, [r5, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa7fc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -107063,33 +107060,33 @@ │ │ │ │ b.n 2aa7c4 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 69fce8 │ │ │ │ + bl 69fd50 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 262120 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2aa7e6 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 69fc98 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 69fd00 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2aa79a │ │ │ │ @@ -107104,19 +107101,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bmi.n 2aa8f0 │ │ │ │ + bmi.n 2aa7c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -107212,19 +107209,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2aa948 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa86c │ │ │ │ ldr r0, [pc, #64] @ (2aa94c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2aa86c │ │ │ │ ldr r0, [pc, #56] @ (2aa950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2aa8be │ │ │ │ ldr r1, [pc, #52] @ (2aa954 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2aa862 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r5, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -107234,25 +107231,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r0, r7] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [pc, #416] @ (2aaae8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, r6] │ │ │ │ + str r4, [r6, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -107580,15 +107577,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2aac10 │ │ │ │ ldr r0, [pc, #804] @ (2aafd0 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2aac10 │ │ │ │ ldr r3, [pc, #792] @ (2aafd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107597,15 +107594,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2aab7a │ │ │ │ ldr r0, [pc, #772] @ (2aafd8 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2aab7a │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2aae4a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -107784,15 +107781,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2aade0 │ │ │ │ ldr r1, [pc, #316] @ (2ab000 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2ab004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2aae00 │ │ │ │ ldr r2, [pc, #296] @ (2aaffc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2aae00 │ │ │ │ @@ -107810,15 +107807,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2aafcc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2aad7a │ │ │ │ ldr r0, [pc, #264] @ (2ab00c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2aad7a │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 29f868 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -107845,15 +107842,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2aae98 │ │ │ │ ldr r0, [pc, #192] @ (2ab014 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2aae98 │ │ │ │ bl 29f638 │ │ │ │ b.n 2aae98 │ │ │ │ ldr.w sl, [pc, #180] @ 2ab018 │ │ │ │ add sl, pc │ │ │ │ b.n 2aaf36 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -107871,79 +107868,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2aafcc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aaf1e │ │ │ │ ldr r0, [pc, #132] @ (2ab020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2aaf1e │ │ │ │ nop │ │ │ │ lsls r2, r6, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #680 @ 0x2a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r4, sp, #104 @ 0x68 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #728] @ (2ab290 ) │ │ │ │ + ldr r7, [pc, #120] @ (2ab030 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #752] @ (2ab2ac ) │ │ │ │ + ldr r7, [pc, #144] @ (2ab04c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r6, [pc, #152] @ (2ab060 ) │ │ │ │ + ldr r6, [pc, #568] @ (2ab200 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #384] @ (2ab154 ) │ │ │ │ + ldr r6, [pc, #800] @ (2ab2f4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #640] @ (2ab258 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #80] @ (2ab02c ) │ │ │ │ + ldr r6, [pc, #496] @ (2ab1cc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #640] @ (2ab260 ) │ │ │ │ + ldr r6, [pc, #32] @ (2ab000 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r1, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #856] @ (2ab344 ) │ │ │ │ + ldr r5, [pc, #248] @ (2ab0e4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #480] @ (2ab1d4 ) │ │ │ │ + ldr r5, [pc, #896] @ (2ab374 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #656 @ 0x290 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #200] @ (2ab0c4 ) │ │ │ │ + ldr r4, [pc, #616] @ (2ab264 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #928] @ (2ab3a4 ) │ │ │ │ + ldr r4, [pc, #320] @ (2ab144 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #800] @ (2ab328 ) │ │ │ │ + ldr r5, [pc, #192] @ (2ab0c8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #184] @ (2ab0c8 ) │ │ │ │ + ldr r4, [pc, #600] @ (2ab268 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #16] @ (2ab028 ) │ │ │ │ + ldr r4, [pc, #432] @ (2ab1c8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #280] @ (2ab134 ) │ │ │ │ + ldr r3, [pc, #696] @ (2ab2d4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #88] @ (2ab07c ) │ │ │ │ + ldr r4, [pc, #504] @ (2ab21c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -107965,22 +107962,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (2ab1a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 2ab042 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69fb34 │ │ │ │ + b.w 69fb9c │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -108088,19 +108085,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2ab0de │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ab162 │ │ │ │ b.n 2ab10e │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #896] @ (2ab520 ) │ │ │ │ + ldr r1, [pc, #288] @ (2ab2c0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2ab35c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -108112,15 +108109,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2ab368 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2ab252 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -108235,85 +108232,85 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2ab370 ) │ │ │ │ ldr r0, [pc, #132] @ (2ab374 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ab2c2 │ │ │ │ b.n 2ab2c6 │ │ │ │ ldr r1, [pc, #112] @ (2ab378 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2ab37c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2ab2cc │ │ │ │ ldr r3, [pc, #100] @ (2ab380 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab274 │ │ │ │ ldr r3, [pc, #92] @ (2ab384 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ab274 │ │ │ │ ldr r0, [pc, #84] @ (2ab388 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2ab274 │ │ │ │ mov r0, r5 │ │ │ │ bl 2aab18 │ │ │ │ b.n 2ab2cc │ │ │ │ ldr r3, [pc, #68] @ (2ab38c ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (2ab390 ) │ │ │ │ ldr r0, [pc, #68] @ (2ab394 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #32] @ (2ab384 ) │ │ │ │ + ldr r2, [pc, #448] @ (2ab524 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #88] @ (2ab3c0 ) │ │ │ │ + ldr r2, [pc, #504] @ (2ab560 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfb140074 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #344] @ (2ab4d0 ) │ │ │ │ + ldr r1, [pc, #760] @ (2ab670 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #96] @ (2ab3e0 ) │ │ │ │ + ldr r1, [pc, #512] @ (2ab580 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #864] @ (2ab6ec ) │ │ │ │ + ldr r1, [pc, #256] @ (2ab48c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #504] @ (2ab58c ) │ │ │ │ + ldr r0, [pc, #920] @ (2ab72c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #648] @ (2ab620 ) │ │ │ │ + ldr r1, [pc, #40] @ (2ab3c0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ab3d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -108321,24 +108318,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2ab3d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2aa76c │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #96] @ (2ab438 ) │ │ │ │ + ldr r0, [pc, #512] @ (2ab5d8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #152] @ (2ab474 ) │ │ │ │ + ldr r0, [pc, #568] @ (2ab614 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2ab440 │ │ │ │ sub sp, #28 │ │ │ │ @@ -108346,15 +108343,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2ab448 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 262abc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2ab44c ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -108368,19 +108365,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blxns sl │ │ │ │ + ldr r0, [pc, #240] @ (2ab538 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + ldr r0, [pc, #280] @ (2ab564 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r3, pc, #952 @ (adr r3, 2ab808 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -108390,15 +108387,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2ab4b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ bl 2aa6bc │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2ab48a │ │ │ │ bl 2a4a00 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -108411,19 +108408,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx ip │ │ │ │ + blx r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2ab568 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108433,15 +108430,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ab56c ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2ab570 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2ab536 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -108483,19 +108480,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r7!, {r2, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov lr, pc │ │ │ │ + bx ip │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov ip, sp │ │ │ │ + bxns sl │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, pc, #1000 @ (adr r2, 2ab960 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -108505,15 +108502,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2ab614 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2ab5b2 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2ab5d8 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -108546,24 +108543,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 29f4cc │ │ │ │ b.n 2ab5c4 │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r4, r7 │ │ │ │ + mov ip, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r6, r8 │ │ │ │ + mov lr, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp sl, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 66b622 │ │ │ │ + bl 66b622 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2ab6f8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2ab6fc ) │ │ │ │ @@ -108573,15 +108570,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2ab704 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #176] @ (2ab708 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2ab6a8 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -108598,15 +108595,15 @@ │ │ │ │ cbnz r2, 2ab6d4 │ │ │ │ mov r0, r3 │ │ │ │ bl 2aa6bc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69fb34 │ │ │ │ + b.w 69fb9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108623,15 +108620,15 @@ │ │ │ │ bpl.n 2ab660 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2ab714 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ab660 │ │ │ │ ldr r2, [pc, #64] @ (2ab718 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ab680 │ │ │ │ @@ -108639,36 +108636,36 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab680 │ │ │ │ ldr r0, [pc, #48] @ (2ab71c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2ab680 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp ip, r1 │ │ │ │ + cmp ip, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp sl, r3 │ │ │ │ + mov r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf68c0074 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r3 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 2ab808 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -108689,15 +108686,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262aa4 │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 2ab7b0 │ │ │ │ @@ -108718,15 +108715,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ab824 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5eabe4 │ │ │ │ + bl 5eac4c │ │ │ │ ldr r2, [pc, #116] @ (2ab828 ) │ │ │ │ ldr r3, [pc, #96] @ (2ab814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108751,23 +108748,23 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2ab792 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ sub.w r0, r2, #15990784 @ 0xf40000 │ │ │ │ @ instruction: 0xf5960074 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc │ │ │ │ + add ip, ip │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add lr, r0 │ │ │ │ + add lr, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #408 @ (adr r0, 2ab9c0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xf5300074 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -108789,15 +108786,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (2ab948 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 262aa4 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -108830,15 +108827,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5e9890 │ │ │ │ + bl 5e98f8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2ab92c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab886 │ │ │ │ @@ -108870,38 +108867,38 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2ab95c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 29f4cc │ │ │ │ b.n 2ab8b6 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 2ab888 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r0, #15990784 @ 0xf40000 │ │ │ │ - muls r0, r7 │ │ │ │ + mvns r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ orrs.w r0, r8, #15990784 @ 0xf40000 │ │ │ │ ldr r7, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - tst r2, r2 │ │ │ │ + negs r2, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 1b595a │ │ │ │ bl 34995e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ab96c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add r0, pc, #664 @ (adr r0, 2abc08 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108910,44 +108907,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2aba14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #128] @ (2aba18 ) │ │ │ │ ldr r3, [pc, #128] @ (2aba1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2aba20 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2aba24 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2aba28 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r3, [pc, #120] @ (2aba2c ) │ │ │ │ ldr r2, [pc, #124] @ (2aba30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2aba34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r3, [pc, #112] @ (2aba38 ) │ │ │ │ ldr r2, [pc, #116] @ (2aba3c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2aba40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r2, [pc, #108] @ (2aba44 ) │ │ │ │ ldr r3, [pc, #108] @ (2aba48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2aba4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -108955,59 +108952,59 @@ │ │ │ │ ldr r4, [pc, #104] @ (2aba50 ) │ │ │ │ ldr r2, [pc, #104] @ (2aba54 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e61e0 │ │ │ │ + bl 5e6248 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, sl │ │ │ │ + mov r4, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3280074 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r8 │ │ │ │ + mov r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #140 @ 0x8c │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r7 │ │ │ │ + mov r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r3 │ │ │ │ + mov r4, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -109073,15 +109070,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -109100,15 +109097,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 2635d8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2abc70 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 726ffc │ │ │ │ + bl 727064 │ │ │ │ cbnz r0, 2abb8c │ │ │ │ ldr r2, [pc, #744] @ (2abe4c ) │ │ │ │ ldr r3, [pc, #728] @ (2abe3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -109209,15 +109206,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e00c │ │ │ │ + bl 72e074 │ │ │ │ b.n 2abb60 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 261f3c <__ioctl_time64@plt+0x4> │ │ │ │ @@ -109230,33 +109227,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (2abe58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2619c0 │ │ │ │ b.n 2abb60 │ │ │ │ ldr r4, [pc, #392] @ (2abe5c ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2abb60 │ │ │ │ ldr r1, [pc, #372] @ (2abe60 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2abd7e │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (2abe64 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -109275,15 +109272,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (2abe68 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2abcc8 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -109338,85 +109335,85 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (2abe74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2abcc8 │ │ │ │ ldr r2, [pc, #132] @ (2abe78 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (2abe7c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (2abe80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2abcc8 │ │ │ │ ldr r2, [pc, #112] @ (2abe84 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (2abe88 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (2abe8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2abcc8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf1fc0074 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r6 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add ip, r8 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf1800074 │ │ │ │ - mvns r2, r0 │ │ │ │ + add r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ittt al │ │ │ │ - lslal r4, r3, #1 │ │ │ │ - cmnal r6, r4 │ │ │ │ - lslal r3, r1, #1 │ │ │ │ - cmn r4, r5 │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + muls r6, r1 │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + muls r4, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ add sl, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - negs r6, r6 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - bkpt 0x00ba │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - sbcs r6, r7 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - tst r6, r0 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bkpt 0x009a │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - sbcs r6, r3 │ │ │ │ + ittt cs │ │ │ │ + lslcs r4, r3, #1 │ │ │ │ + tstcs r6, r4 │ │ │ │ + lslcs r3, r1, #1 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - tst r6, r1 │ │ │ │ + ittt eq │ │ │ │ + lsleq r4, r3, #1 │ │ │ │ + tsteq r6, r0 │ │ │ │ + lsleq r3, r1, #1 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x00e2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adcs r6, r7 │ │ │ │ + rors r6, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2ac1fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109605,15 +109602,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2619bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2abf36 │ │ │ │ b.n 2ac06c │ │ │ │ @@ -109732,17 +109729,17 @@ │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ bl 2a5368 │ │ │ │ b.n 2abeb0 │ │ │ │ mrc 0, 1, r0, cr12, cr4, {3} │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ac254 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109751,30 +109748,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ac25c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - rev16 r2, r7 │ │ │ │ + revsh r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #124 @ 0x7c │ │ │ │ + subs r5, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac2a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109782,29 +109779,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2ac2ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - rev r6, r4 │ │ │ │ + hlt 0x000e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #40 @ 0x28 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + subs r5, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac2f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109813,29 +109810,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ac2fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r6, 2ac32c │ │ │ │ + rev r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #216 @ 0xd8 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ac340 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109843,28 +109840,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2ac348 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 2ac364 │ │ │ │ + cbnz r6, 2ac37e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r5, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac390 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109873,29 +109870,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ac398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r2, 2ac3a2 │ │ │ │ + cbnz r2, 2ac3bc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #60 @ 0x3c │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ac3dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -109903,28 +109900,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2ac3e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb8ea │ │ │ │ + cbnz r2, 2ac3f4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #236 @ 0xec │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ac420 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109932,24 +109929,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2ac428 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + cbnz r6, 2ac424 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r4, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r4, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2ac494 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109957,44 +109954,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2ac49c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2ac480 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2ac48c │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 2619c0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260fa0 │ │ │ │ ldr r1, [pc, #16] @ (2ac4a0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2ac468 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb8c4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r5, #42 @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -110007,15 +110004,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2ac4f6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 263248 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -110030,30 +110027,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2ac52c ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r2, #236 @ 0xec │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb84a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r3, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r4, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ac530 : │ │ │ │ ldr r3, [pc, #124] @ (2ac5b0 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2ac54a │ │ │ │ @@ -110091,33 +110088,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 261324 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2ac5c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ subs r4, #142 @ 0x8e │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 2ac40c │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2ac3b0 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r3, #60 @ 0x3c │ │ │ │ + subs r3, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ac646 │ │ │ │ @@ -110298,53 +110295,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2ac7a8 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #112 @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #100 @ 0x64 │ │ │ │ + subs r2, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #98 @ 0x62 │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, sp, #304 @ 0x130 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 2ac824 │ │ │ │ + bgt.n 2ac6f4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r3, #21 │ │ │ │ + lsrs r0, r0, #23 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #238 @ 0xee │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #26 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #220 @ 0xdc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #76 @ 0x4c │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #16 │ │ │ │ + subs r2, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #242 @ 0xf2 │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2ac7ca │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -110537,26 +110534,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2ac9f6 │ │ │ │ ldr r2, [pc, #152] @ (2aca00 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #144] @ (2aca04 ) │ │ │ │ ldr r3, [pc, #144] @ (2aca08 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2aca0c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -110599,19 +110596,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ b.n 2ad124 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #84 @ 0x54 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r2, 2aca6e │ │ │ │ + cbz r2, 2aca88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #60 @ 0x3c │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2acac0 ) │ │ │ │ @@ -110623,32 +110620,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5eee24 │ │ │ │ + bl 5eee8c │ │ │ │ cbz r0, 2aca6e │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 260c70 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac93c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2aca98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dea0 │ │ │ │ + bl 70df08 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2acac8 ) │ │ │ │ ldr r3, [pc, #80] @ (2acac4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -110744,25 +110741,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2acba4 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2acb34 │ │ │ │ b.n 2acf94 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #100 @ 0x64 │ │ │ │ + adds r6, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2acc6c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -110774,35 +110771,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acc4a │ │ │ │ - bl 5f535c │ │ │ │ + bl 5f53c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acc4a │ │ │ │ movs r0, #20 │ │ │ │ blx 260c70 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5f5360 │ │ │ │ + bl 5f53c8 │ │ │ │ cbz r0, 2acc4e │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5eee24 │ │ │ │ + bl 5eee8c │ │ │ │ cbz r0, 2acc0a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2ac93c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac654 │ │ │ │ blx 263248 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2acc3e │ │ │ │ ldr r2, [pc, #88] @ (2acc74 ) │ │ │ │ @@ -110818,114 +110815,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 70ddb0 │ │ │ │ + bl 70de18 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ movs r4, #0 │ │ │ │ b.n 2acc1a │ │ │ │ ldr r3, [pc, #40] @ (2acc78 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2acc7c ) │ │ │ │ ldr r1, [pc, #40] @ (2acc80 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2acc0a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ b.n 2acebc │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ace04 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + cbz r2, 2acc82 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #98 @ 0x62 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2accce │ │ │ │ mov r4, r1 │ │ │ │ - bl 5f4ea8 │ │ │ │ + bl 5f4f10 │ │ │ │ ldr r1, [pc, #128] @ (2acd24 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5f4f04 │ │ │ │ + bl 5f4f6c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5f4fe0 │ │ │ │ + bl 5f5048 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2acd10 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2accaa │ │ │ │ ldr r1, [pc, #100] @ (2acd28 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5f5110 │ │ │ │ + bl 5f5178 │ │ │ │ cbz r5, 2acd02 │ │ │ │ - bl 5f4ea8 │ │ │ │ + bl 5f4f10 │ │ │ │ ldr r1, [pc, #84] @ (2acd2c ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5f4f04 │ │ │ │ + bl 5f4f6c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5f4fe0 │ │ │ │ + bl 5f5048 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2acd10 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2accde │ │ │ │ ldr r1, [pc, #56] @ (2acd30 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5f5110 │ │ │ │ + bl 5f5178 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - adds r5, #248 @ 0xf8 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #208 @ 0xd0 │ │ │ │ + adds r6, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -111010,15 +111007,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 7242e0 │ │ │ │ + bl 724348 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2acf7e │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -111085,18 +111082,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2acfc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ b.n 2acda4 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2acf46 │ │ │ │ ldr r0, [pc, #220] @ (2acfc4 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -111119,115 +111116,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2acfd0 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2aced4 │ │ │ │ ldr r3, [pc, #168] @ (2acfd4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2acfd8 ) │ │ │ │ ldr r1, [pc, #168] @ (2acfdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2aced4 │ │ │ │ ldr r3, [pc, #152] @ (2acfe0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2acfe4 ) │ │ │ │ ldr r1, [pc, #152] @ (2acfe8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2aced4 │ │ │ │ ldr r3, [pc, #136] @ (2acfec ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2acff0 ) │ │ │ │ ldr r1, [pc, #136] @ (2acff4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2aced4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2acff8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2acffc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2ad000 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2aced4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ svc 140 @ 0x8c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ svc 60 @ 0x3c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cbz r0, 2ad028 │ │ │ │ + push {r3, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r6, 2ad00a │ │ │ │ + cbz r6, 2ad024 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, sp, #976 @ 0x3d0 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r3, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #134 @ 0x86 │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r3, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r2, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + adds r4, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -111258,20 +111255,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ad0ec ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r1, [pc, #136] @ (2ad0f0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2ad0c2 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2ad08c │ │ │ │ cbz r5, 2ad098 │ │ │ │ @@ -111293,82 +111290,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2ad036 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2ad036 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r3, [pc, #40] @ (2ad0f4 ) │ │ │ │ ldr r2, [pc, #44] @ (2ad0f8 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2ad0fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ad038 │ │ │ │ - adds r3, #30 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #640 @ 0x280 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r1, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2ad11e │ │ │ │ - bl 5f5340 │ │ │ │ + bl 5f53a8 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2ad130 │ │ │ │ - bl 5f5340 │ │ │ │ + bl 5f53a8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ad154 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2ad164 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2ad1a6 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2ad186 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -111382,15 +111379,15 @@ │ │ │ │ bl 2a37cc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2ad176 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ad1bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f500 │ │ │ │ + b.w 72f568 │ │ │ │ adds r0, #54 @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2ad1d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111421,19 +111418,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ad228 ) │ │ │ │ ldr r0, [pc, #20] @ (2ad22c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + adds r0, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r2, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2ad314 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -111450,15 +111447,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2ad294 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2ad274 │ │ │ │ - bl 5fe910 │ │ │ │ + bl 5fe978 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2ad286 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2ad286 │ │ │ │ blx 263248 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -111472,30 +111469,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 260c70 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5eee34 │ │ │ │ + bl 5eee9c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2ad2c4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2ac93c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad25e │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 70ddec │ │ │ │ + bl 70de54 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ad294 │ │ │ │ ldr r2, [pc, #52] @ (2ad31c ) │ │ │ │ ldr r3, [pc, #44] @ (2ad318 ) │ │ │ │ add r2, pc │ │ │ │ @@ -111584,15 +111581,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 72cad0 │ │ │ │ + bl 72cb38 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2ad3ca │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111711,15 +111708,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2ad56a │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f31d4 │ │ │ │ + bl 5f323c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111753,26 +111750,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad50e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2ad5b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ad50e │ │ │ │ nop │ │ │ │ bvc.n 2ad568 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2ad66c ) │ │ │ │ @@ -111784,26 +111781,26 @@ │ │ │ │ beq.n 2ad5fa │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ad640 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2ad670 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ad646 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2ad5fa │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad4f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -111823,15 +111820,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ad5f0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2ad67c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ad5f0 │ │ │ │ ldr r0, [pc, #60] @ (2ad680 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ad5e8 │ │ │ │ ldr r3, [pc, #60] @ (2ad684 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111843,32 +111840,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad5f0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2ad688 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ad5f0 │ │ │ │ nop │ │ │ │ bvc.n 2ad69c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #236 @ 0xec │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2ad800 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -111890,15 +111887,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad75e │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f30d0 │ │ │ │ + bl 5f3138 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2ad784 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2ad6f4 │ │ │ │ @@ -111907,15 +111904,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 741410 │ │ │ │ + bl 741478 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2ad71a │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2ad790 │ │ │ │ cbnz r3, 2ad736 │ │ │ │ @@ -111925,15 +111922,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2ad80c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2ad810 ) │ │ │ │ ldr r3, [pc, #204] @ (2ad808 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -111950,15 +111947,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ad6cc │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f30d0 │ │ │ │ + bl 5f3138 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2ad784 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2ad6e2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -111981,15 +111978,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ad71a │ │ │ │ ldr r0, [pc, #112] @ (2ad820 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad736 │ │ │ │ b.n 2ad71c │ │ │ │ blx 2612d8 │ │ │ │ b.n 2ad722 │ │ │ │ ldr r2, [pc, #72] @ (2ad814 ) │ │ │ │ @@ -112008,15 +112005,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2ad6f2 │ │ │ │ ldr r0, [pc, #60] @ (2ad828 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ad6f2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2ad884 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bvs.n 2ad878 │ │ │ │ @@ -112029,19 +112026,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r5, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2add94 │ │ │ │ @@ -112067,28 +112064,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2a59f0 │ │ │ │ ldr.w r7, [pc, #1308] @ 2add98 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ada4c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2add9c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2adda0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a59c0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -112534,15 +112531,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adb48 │ │ │ │ ldr r0, [pc, #188] @ (2addb0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2adb48 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2a59c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2adae4 │ │ │ │ @@ -112560,68 +112557,68 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2adbae │ │ │ │ ldr r0, [pc, #128] @ (2addb8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2adbae │ │ │ │ ldr r3, [pc, #100] @ (2adda8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb48 │ │ │ │ ldr r3, [pc, #88] @ (2addac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2adb48 │ │ │ │ ldr r0, [pc, #92] @ (2addbc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2adb48 │ │ │ │ ldr r3, [pc, #72] @ (2addb4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adbae │ │ │ │ ldr r3, [pc, #48] @ (2addac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adbae │ │ │ │ ldr r0, [pc, #56] @ (2addc0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2adbae │ │ │ │ nop │ │ │ │ bmi.n 2adcd0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ands.w r0, sl, #74 @ 0x4a │ │ │ │ - stc 0, cr0, [r6, #296] @ 0x128 │ │ │ │ - add r4, pc, #400 @ (adr r4, 2adf34 ) │ │ │ │ + eor.w r0, r2, #74 @ 0x4a │ │ │ │ + stcl 0, cr0, [lr, #296]! @ 0x128 │ │ │ │ + add r4, pc, #816 @ (adr r4, 2ae0d4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #992] @ (2ae18c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #220 @ 0xdc │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #18 │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #6 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2ade70 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -112646,15 +112643,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a3304 │ │ │ │ ldr r2, [pc, #100] @ (2ade74 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r2, [pc, #92] @ (2ade78 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2ade4a │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -112681,27 +112678,27 @@ │ │ │ │ bpl.n 2ade22 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2ade84 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ade22 │ │ │ │ ldmia r7!, {r1, r2} │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #28 │ │ │ │ + movs r7, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ade88 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112716,21 +112713,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 2adebe │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2adebe │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5f535c │ │ │ │ + bl 5f53c4 │ │ │ │ cbnz r0, 2adede │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112741,46 +112738,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 2ad230 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5f5378 │ │ │ │ + bl 5f53e0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2adf34 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2adf6e │ │ │ │ bls.n 2adf44 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2adf8a │ │ │ │ ldr r3, [pc, #136] @ (2adf98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #128] @ (2adf9c ) │ │ │ │ ldr r2, [pc, #132] @ (2adfa0 ) │ │ │ │ ldr r1, [pc, #132] @ (2adfa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70de64 │ │ │ │ + bl 70decc │ │ │ │ movs r4, #0 │ │ │ │ b.n 2adeca │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -112812,19 +112809,19 @@ │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r2, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #172 @ 0xac │ │ │ │ + movs r3, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #150 @ 0x96 │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002adfa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112860,58 +112857,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2ac7ac │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2ae03e │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5e5b64 │ │ │ │ + bl 5e5bcc │ │ │ │ cbz r0, 2ae03e │ │ │ │ ldr r2, [pc, #184] @ (2ae0e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2ae072 │ │ │ │ - bl 5f535c │ │ │ │ + bl 5f53c4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ae072 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5f5360 │ │ │ │ + bl 5f53c8 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2aca10 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 2ae04e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 2ae0a6 │ │ │ │ - bl 5f535c │ │ │ │ + bl 5f53c4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ae0a6 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5f5360 │ │ │ │ + bl 5f53c8 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2aca10 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -112933,18 +112930,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xe802004d │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + strd r0, r0, [sl], #-308 @ 0x134 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ae0e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -112966,15 +112963,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ae106 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ae13e │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5fbbc0 │ │ │ │ + b.w 5fbc28 │ │ │ │ cbz r4, 2ae16c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ae124 │ │ │ │ ldr r3, [pc, #76] @ (2ae18c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -112982,15 +112979,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2ae194 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113001,29 +112998,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ae1a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ae158 │ │ │ │ movs r0, #244 @ 0xf4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #592] @ 0x250 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #178 @ 0xb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #68 @ 0x44 │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ae1a4 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 260b28 │ │ │ │ │ │ │ │ @@ -113188,24 +113185,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2ae386 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2acba8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ae386 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 713ed0 │ │ │ │ + bl 713f38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ddb0 │ │ │ │ + bl 70de18 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 70ddec │ │ │ │ + bl 70de54 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b4614 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b80c8 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2bd2b8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113236,32 +113233,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ae474 │ │ │ │ ldr r1, [pc, #156] @ (2ae4b0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2ae42e │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 29f7d4 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 728168 │ │ │ │ + bl 7281d0 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2ae440 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 260fa0 │ │ │ │ @@ -113280,31 +113277,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ae346 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2ae4bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ae346 │ │ │ │ ldmia r1, {r1, r3, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #226 @ 0xe2 │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2aef18 │ │ │ │ @@ -113439,15 +113436,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 72d2f4 │ │ │ │ + bl 72d35c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2ae850 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -113625,25 +113622,25 @@ │ │ │ │ b.n 2ae5f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 72d2f4 │ │ │ │ + bl 72d35c │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2ae6ea │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2a66fc │ │ │ │ ldr.w r1, [pc, #1756] @ 2aef30 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2aeb54 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -113795,35 +113792,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 72d2f4 │ │ │ │ + bl 72d35c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2aeac2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 72d3ac │ │ │ │ + bl 72d414 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72cc6c │ │ │ │ + bl 72ccd4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2aeaa0 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -113831,15 +113828,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2aea96 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 72cc6c │ │ │ │ + bl 72ccd4 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2aeaa0 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2aea84 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -113906,15 +113903,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ae8be │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2aef44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ae8be │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -114040,21 +114037,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 7572f0 │ │ │ │ + bl 757358 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 7572f0 │ │ │ │ + bl 757358 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -114157,15 +114154,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 72cad0 │ │ │ │ + bl 72cb38 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2aee3e │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aee0e │ │ │ │ @@ -114217,15 +114214,15 @@ │ │ │ │ bpl.w 2ae8be │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2aef50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ae8be │ │ │ │ ldr r3, [pc, #92] @ (2aef54 ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2aef58 ) │ │ │ │ ldr r0, [pc, #92] @ (2aef5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -114242,41 +114239,41 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r0!, {} │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #36 @ 0x24 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r4 │ │ │ │ + subs r4, r7, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r1!, {r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #31 │ │ │ │ + adds r0, r1, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r1, #29 │ │ │ │ + asrs r4, r6, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aef60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -114338,24 +114335,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af09a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 741330 │ │ │ │ + bl 741398 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f3038 │ │ │ │ + bl 5f30a0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2af140 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -114378,15 +114375,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af14a │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af056 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 741410 │ │ │ │ + bl 741478 │ │ │ │ b.n 2af05a │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aefce │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad4f0 │ │ │ │ b.n 2aefce │ │ │ │ @@ -114425,22 +114422,22 @@ │ │ │ │ cbnz r3, 2af152 │ │ │ │ ldr r2, [pc, #180] @ (2af1a4 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2af1a8 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ b.n 2aefbe │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2af12a │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2af12a │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2af12a │ │ │ │ @@ -114491,30 +114488,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r4, r6, pc} │ │ │ │ lsls r4, r6, #1 │ │ │ │ pop {r1, r4, pc} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #21 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - asrs r0, r7, #20 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #28] │ │ │ │ + ldrh r6, [r0, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r6, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r1, #28] │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002af1c4 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2af1d6 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -114549,15 +114546,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5f30d0 │ │ │ │ + bl 5f3138 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2af24c │ │ │ │ ldr r2, [pc, #64] @ (2af268 ) │ │ │ │ ldr r3, [pc, #56] @ (2af264 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114609,15 +114606,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5f3038 │ │ │ │ + bl 5f30a0 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2af2d8 │ │ │ │ ldr r2, [pc, #64] @ (2af2f4 ) │ │ │ │ ldr r3, [pc, #56] @ (2af2f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114679,53 +114676,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2af3cc │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2af388 │ │ │ │ mov r0, r5 │ │ │ │ - bl 741324 │ │ │ │ + bl 74138c │ │ │ │ cbz r0, 2af388 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af3e2 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2af404 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7413d4 │ │ │ │ + b.w 74143c │ │ │ │ ldr r2, [pc, #108] @ (2af408 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2af3d6 │ │ │ │ ldr r2, [pc, #104] @ (2af40c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2af3d6 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2af410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2af3d6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -114754,23 +114751,23 @@ │ │ │ │ cbnz r2, 2af434 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r1, [pc, #480] @ (2af5ec ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #8] │ │ │ │ + ldrh r6, [r7, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r6, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + asrs r6, r4, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2af4a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -115211,15 +115208,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2af9d8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ ldr r3, [pc, #228] @ (2af9cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2af9dc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -115301,21 +115298,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r0, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r2, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r2, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r2, 2afa3e │ │ │ │ lsls r4, r6, #1 │ │ │ │ cbz r4, 2afa3a │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -115530,15 +115527,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2afc4c ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2afc28 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2afc28 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2afc36 │ │ │ │ mov r0, r4 │ │ │ │ @@ -115550,17 +115547,17 @@ │ │ │ │ bl 2bfb18 │ │ │ │ b.n 2afbf6 │ │ │ │ nop │ │ │ │ cbz r0, 2afc48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2aff04 ) │ │ │ │ @@ -115700,15 +115697,15 @@ │ │ │ │ bl 2af2f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afbc0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2afe40 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2afe78 │ │ │ │ - bl 5fe910 │ │ │ │ + bl 5fe978 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2afe24 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2afe24 │ │ │ │ blx 263248 │ │ │ │ @@ -115716,17 +115713,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2afe40 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2acba8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2afe40 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 713d58 │ │ │ │ + bl 713dc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70ddb0 │ │ │ │ + bl 70de18 │ │ │ │ ldr r3, [pc, #216] @ (2aff1c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2afcc2 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad4f0 │ │ │ │ @@ -115805,31 +115802,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ add sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add sp, #120 @ 0x78 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ + lsrs r6, r7, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r4, #2 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r2, #24] │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2b005c ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -115920,30 +115917,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2af62c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r7 │ │ │ │ bl 2afbc0 │ │ │ │ b.n 2aff88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #568 @ 0x238 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #520 @ 0x208 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r5, sp, #336 @ 0x150 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2b0148 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -115998,15 +115995,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2af2f8 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [pc, #52] @ (2b015c ) │ │ │ │ ldr r3, [pc, #36] @ (2b014c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116021,15 +116018,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #336 @ 0x150 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -116074,25 +116071,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b017e │ │ │ │ ldr r0, [pc, #36] @ (2b01f0 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b017e │ │ │ │ add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #976] @ (2b05bc ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2b02ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -116138,15 +116135,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2af2f8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [pc, #56] @ (2b02c0 ) │ │ │ │ ldr r3, [pc, #36] @ (2b02b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116162,15 +116159,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #840 @ 0x348 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r7, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, sp, #360 @ 0x168 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -116244,15 +116241,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2f8 │ │ │ │ ldr r1, [pc, #180] @ (2b0448 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [pc, #168] @ (2b044c ) │ │ │ │ ldr r3, [pc, #144] @ (2b0434 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116275,15 +116272,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b0390 │ │ │ │ ldr r0, [pc, #120] @ (2b0458 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b0390 │ │ │ │ ldr r3, [pc, #112] @ (2b045c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b031e │ │ │ │ ldr r3, [pc, #92] @ (2b0454 ) │ │ │ │ @@ -116293,15 +116290,15 @@ │ │ │ │ bpl.n 2b031e │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2b0460 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b031e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2b0464 ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2b0468 ) │ │ │ │ ldr r0, [pc, #76] @ (2b046c ) │ │ │ │ add r3, pc │ │ │ │ @@ -116316,34 +116313,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #920 @ 0x398 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r4, #10 │ │ │ │ + lsls r6, r1, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #256 @ 0x100 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2 0, cr0, [lr, #296] @ 0x128 │ │ │ │ - vmla.i16 q0, q0, d2[1] │ │ │ │ + cdp2 0, 0, cr0, cr6, cr10, {2} │ │ │ │ + vrev64.32 q8, q5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2b0650 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w ip, [pc, #460] @ 2b0654 │ │ │ │ @@ -116402,15 +116399,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2f8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [pc, #316] @ (2b0668 ) │ │ │ │ ldr r3, [pc, #296] @ (2b0654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116470,15 +116467,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2f8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [pc, #164] @ (2b0674 ) │ │ │ │ ldr r3, [pc, #128] @ (2b0654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116496,15 +116493,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b0576 │ │ │ │ ldr r0, [pc, #132] @ (2b0680 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b0576 │ │ │ │ ldr r2, [pc, #116] @ (2b0684 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b04d2 │ │ │ │ @@ -116514,15 +116511,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b04d2 │ │ │ │ ldr r0, [pc, #96] @ (2b0688 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b04d2 │ │ │ │ ldr r3, [pc, #84] @ (2b068c ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2b0690 ) │ │ │ │ ldr r0, [pc, #84] @ (2b0694 ) │ │ │ │ add r3, pc │ │ │ │ @@ -116537,38 +116534,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r7, pc, #736 @ (adr r7, 2b094c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r7, pc, #608 @ (adr r7, 2b08d0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r7, pc, #72 @ (adr r7, 2b06c0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #13 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + lsls r6, r4, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r1, #27] │ │ │ │ + strb r0, [r6, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb7e004a │ │ │ │ - ldc2l 0, cr0, [r0, #-296]! @ 0xfffffed8 │ │ │ │ + @ instruction: 0xfbe6004a │ │ │ │ + ldc2l 0, cr0, [r8, #296] @ 0x128 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2b0844 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #408] @ (2b0848 ) │ │ │ │ @@ -116682,15 +116679,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2af2f8 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [pc, #112] @ (2b085c ) │ │ │ │ ldr r3, [pc, #88] @ (2b0848 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116715,35 +116712,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2b0868 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b06d2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #208 @ (adr r6, 2b0918 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #184 @ (adr r6, 2b0908 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q8, q5, q5 │ │ │ │ + vmla.i q8, q1, d2[2] │ │ │ │ add r4, pc, #984 @ (adr r4, 2b0c38 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #832] @ (2b0ba4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #5 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2b0a60 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116827,15 +116824,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2af62c │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [pc, #248] @ (2b0a78 ) │ │ │ │ ldr r3, [pc, #228] @ (2b0a64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116880,15 +116877,15 @@ │ │ │ │ bpl.n 2b090a │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2b0a88 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b090a │ │ │ │ ldr r2, [pc, #136] @ (2b0a8c ) │ │ │ │ ldr r3, [pc, #92] @ (2b0a64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -116928,35 +116925,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #336 @ (adr r4, 2b0bbc ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6, #-296]! @ 0xfffffed8 │ │ │ │ + stc2 0, cr0, [lr, #296] @ 0x128 │ │ │ │ add r3, pc, #400 @ (adr r3, 2b0c0c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r3, pc, #272 @ (adr r3, 2b0b90 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ eors r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, pc, #888 @ (adr r2, 2b0e08 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf784004a │ │ │ │ - stc2 0, cr0, [r6, #296]! @ 0x128 │ │ │ │ - strb r6, [r6, #10] │ │ │ │ + @ instruction: 0xf7ec004a │ │ │ │ + cdp2 0, 0, cr0, cr14, cr10, {2} │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf76c004a │ │ │ │ - vmla.i q0, q7, d10[0] │ │ │ │ + @ instruction: 0xf7d4004a │ │ │ │ + movs r6, r4 │ │ │ │ + lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2b16c0 │ │ │ │ ldr.w r3, [pc, #3076] @ 2b16c4 │ │ │ │ @@ -117013,15 +117011,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1cb2 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b19ce │ │ │ │ ldr.w r0, [pc, #2940] @ 2b16d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f3a │ │ │ │ b.n 2b1140 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b1848 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -117052,15 +117050,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2b1bbc │ │ │ │ ldr.w r0, [pc, #2828] @ 2b16d4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2b0f3a │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b15ae │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -117136,15 +117134,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 757658 │ │ │ │ + bl 7576c0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -117152,18 +117150,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 757658 │ │ │ │ + bl 7576c0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 757658 │ │ │ │ + bl 7576c0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2b0cf6 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -117536,15 +117534,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2af62c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afbc0 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2b0e38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2b1116 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -117764,15 +117762,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2b16f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -117931,15 +117929,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b0d70 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2b1710 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2b0d70 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2b10fe │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -117949,15 +117947,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2b10fe │ │ │ │ movs r0, #8 │ │ │ │ b.n 2b0f4e │ │ │ │ ldr r0, [pc, #352] @ (2b1714 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f3a │ │ │ │ b.n 2b1140 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b184e │ │ │ │ ldr r3, [pc, #256] @ (2b16cc ) │ │ │ │ @@ -117973,15 +117971,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2b1116 │ │ │ │ ldr r0, [pc, #284] @ (2b1718 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f3a │ │ │ │ b.n 2b1140 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -118053,43 +118051,43 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #88 @ (adr r2, 2b1724 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r7, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2b13e6 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffff9d8e │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, sl, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf632004a │ │ │ │ vqadd.s16 q8, q0, q10 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa34004a │ │ │ │ - movw r0, #74 @ 0x4a │ │ │ │ + @ instruction: 0xfa9c004a │ │ │ │ + subw r0, r8, #74 @ 0x4a │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf77c004a │ │ │ │ - @ instruction: 0xfac0004a │ │ │ │ - ldr??.w r0, [sl, #74] @ 0x4a │ │ │ │ + @ instruction: 0xf7e4004a │ │ │ │ + @ instruction: 0xfb28004a │ │ │ │ + vld4.16 {d16-d19}, [r2], sl │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2b171a │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -118163,45 +118161,45 @@ │ │ │ │ bl 2af2f8 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2b177c │ │ │ │ ldr.w r1, [pc, #1560] @ 2b1e18 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ b.w 2b0d7a │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b0698 │ │ │ │ b.w 2b0f3a │ │ │ │ movs r0, #4 │ │ │ │ b.w 2b0f4e │ │ │ │ ldr.w r0, [pc, #1528] @ 2b1e1c │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f3a │ │ │ │ b.n 2b1140 │ │ │ │ ldr.w r0, [pc, #1512] @ 2b1e20 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f3a │ │ │ │ b.n 2b1140 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2b0f4e │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2b0f4e │ │ │ │ ldr.w r0, [pc, #1484] @ 2b1e24 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f3a │ │ │ │ b.n 2b1140 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2b0d04 │ │ │ │ @@ -118217,15 +118215,15 @@ │ │ │ │ bpl.w 2b0fe8 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2b1e30 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -118267,15 +118265,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -118299,28 +118297,28 @@ │ │ │ │ bpl.w 2b0f2e │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2b1e44 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2b0f2e │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3304 │ │ │ │ ldr.w r3, [pc, #1188] @ 2b1e48 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1d74 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -118396,15 +118394,15 @@ │ │ │ │ bpl.w 2b0f3a │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2b1e58 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2b0f3a │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2b1a50 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2b1a50 │ │ │ │ @@ -118443,15 +118441,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2b1e60 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2b11d4 │ │ │ │ ldr r2, [pc, #812] @ (2b1e64 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b12ba │ │ │ │ ldr r2, [pc, #740] @ (2b1e2c ) │ │ │ │ @@ -118460,15 +118458,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2b12ba │ │ │ │ ldr r0, [pc, #788] @ (2b1e68 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2b12ba │ │ │ │ ldr r3, [pc, #768] @ (2b1e6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -118480,15 +118478,15 @@ │ │ │ │ bpl.w 2b163a │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2b1e70 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -118518,15 +118516,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 41a9bc │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b0f3a │ │ │ │ ldr r0, [pc, #652] @ (2b1e80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.w 2b0f3a │ │ │ │ ldr r2, [pc, #592] @ (2b1e50 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b1a06 │ │ │ │ @@ -118561,34 +118559,34 @@ │ │ │ │ bpl.w 2b0c16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2b1e88 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2b0c16 │ │ │ │ ldr r0, [pc, #516] @ (2b1e8c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b1a06 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2b1e90 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2b0c42 │ │ │ │ ldr r3, [pc, #480] @ (2b1e94 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -118601,22 +118599,22 @@ │ │ │ │ bpl.w 2b0b4a │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2b1e98 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2b0b4a │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2b1e9c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -118624,15 +118622,15 @@ │ │ │ │ bne.w 2b152e │ │ │ │ b.w 2b0d70 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2b1ea0 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -118642,15 +118640,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2b1ea4 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -118671,15 +118669,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2b1eac ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b19be │ │ │ │ ldr r3, [pc, #264] @ (2b1eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0bb0 │ │ │ │ ldr r3, [pc, #116] @ (2b1e2c ) │ │ │ │ @@ -118687,15 +118685,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b0bb0 │ │ │ │ ldr r0, [pc, #240] @ (2b1eb4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2b0bb0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2b1eb8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1aea │ │ │ │ @@ -118704,85 +118702,85 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2b1aea │ │ │ │ ldr r0, [pc, #200] @ (2b1ebc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b1aea │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1a50 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad4f0 │ │ │ │ b.n 2b1a50 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q0, q2, q5 │ │ │ │ - cdp 0, 3, cr0, cr12, cr10, {2} │ │ │ │ - @ instruction: 0xf754004a │ │ │ │ - @ instruction: 0xf710004a │ │ │ │ - ldr??.w r0, [r4, sl] │ │ │ │ + vhadd.s32 q8, q6, q5 │ │ │ │ + cdp 0, 10, cr0, cr4, cr10, {2} │ │ │ │ + @ instruction: 0xf7bc004a │ │ │ │ + @ instruction: 0xf778004a │ │ │ │ + ldrsh.w r0, [ip, #74] @ 0x4a │ │ │ │ subs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f6004a │ │ │ │ + @ instruction: 0xf65e004a │ │ │ │ add ip, sl │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #592] @ (2b208c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1f0004a │ │ │ │ + @ instruction: 0xf258004a │ │ │ │ movs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4b6004a │ │ │ │ + adds.w r0, lr, #13238272 @ 0xca0000 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #240] @ (2b1f40 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7fc004a │ │ │ │ + str??.w r0, [r4, sl] │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7dc004a │ │ │ │ + str.w r0, [r4, sl] │ │ │ │ asrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d2004a │ │ │ │ + @ instruction: 0xf53a004a │ │ │ │ ldr r1, [pc, #976] @ (2b2240 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf580004a │ │ │ │ + @ instruction: 0xf5e8004a │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vmlsl.u , d15, d10[0] │ │ │ │ + vqshlu.s64 d31, d18, #63 @ 0x3f │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf35e004a │ │ │ │ - @ instruction: 0xf0da004a │ │ │ │ - cdp 0, 0, cr0, cr4, cr10, {2} │ │ │ │ + ubfx r0, r6, #1, #11 │ │ │ │ + adc.w r0, r2, #74 @ 0x4a │ │ │ │ + cdp 0, 6, cr0, cr12, cr10, {2} │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ubfx r0, r4, #1, #11 │ │ │ │ - vhadd.s q0, q0, q5 │ │ │ │ - vhadd.s32 q8, q6, q5 │ │ │ │ - cdp 0, 7, cr0, cr10, cr10, {2} │ │ │ │ + bic.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ + vmla.i16 d0, d8, d2[1] │ │ │ │ + vmla.i16 d16, d4, d2[1] │ │ │ │ + cdp 0, 14, cr0, cr2, cr10, {2} │ │ │ │ add ip, pc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3da004a │ │ │ │ + orr.w r0, r2, #13238272 @ 0xca0000 │ │ │ │ subs r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ + orns r0, r8, #13238272 @ 0xca0000 │ │ │ │ lsls r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r0, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf4c8004a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2b1f7c │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ @@ -118855,15 +118853,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2b2364 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -118903,15 +118901,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b1fea │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2b2082 │ │ │ │ mov r0, r4 │ │ │ │ @@ -118939,15 +118937,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b203e │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2a66fc │ │ │ │ @@ -119023,15 +119021,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2af62c │ │ │ │ mov r0, r4 │ │ │ │ bl 2af4b4 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afbc0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2b2194 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2b2194 │ │ │ │ @@ -119174,15 +119172,15 @@ │ │ │ │ bpl.w 2b20dc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2b2398 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b20dc │ │ │ │ ldr r3, [pc, #100] @ (2b239c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b225e │ │ │ │ ldr r3, [pc, #80] @ (2b2394 ) │ │ │ │ @@ -119192,46 +119190,46 @@ │ │ │ │ bpl.n 2b225e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2b23a0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b225e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2034 │ │ │ │ + b.n 2b2104 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b1f84 │ │ │ │ + b.n 2b2054 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b1dd0 │ │ │ │ + b.n 2b1ea0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bne.n 2b236e │ │ │ │ @ instruction: 0xffff8a5e │ │ │ │ lsls r4, r6, #1 │ │ │ │ bne.n 2b2386 │ │ │ │ vcvt.f32.u32 q10, q14, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r0, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf0f8004a │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, sl, #74 @ 0x4a │ │ │ │ + eor.w r0, r2, #74 @ 0x4a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2b26a4 ) │ │ │ │ add r6, sp, #16 │ │ │ │ @@ -119302,23 +119300,23 @@ │ │ │ │ bne.n 2b2456 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5f91dc │ │ │ │ + bl 5f9244 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b2542 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5f9460 │ │ │ │ + bl 5f94c8 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b259e │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 262a04 │ │ │ │ @@ -119337,15 +119335,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2afbc0 │ │ │ │ ldr r3, [pc, #460] @ (2b26b4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5f949c │ │ │ │ + bl 5f9504 │ │ │ │ ldr r2, [pc, #448] @ (2b26b8 ) │ │ │ │ ldr r3, [pc, #432] @ (2b26a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -119360,33 +119358,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2612 │ │ │ │ mov r0, r7 │ │ │ │ bl 2b1ec0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5f949c │ │ │ │ + bl 5f9504 │ │ │ │ b.n 2b24f4 │ │ │ │ ldr r3, [pc, #380] @ (2b26b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b25e0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2b2524 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [pc, #352] @ (2b26b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2644 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ b.n 2b253e │ │ │ │ ldr r3, [pc, #332] @ (2b26b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b253e │ │ │ │ ldr r3, [pc, #332] @ (2b26bc ) │ │ │ │ @@ -119404,25 +119402,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2b26c8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2b26cc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b253e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [pc, #264] @ (2b26b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2672 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ b.n 2b2524 │ │ │ │ ldr r3, [pc, #276] @ (2b26d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b24d0 │ │ │ │ ldr r3, [pc, #248] @ (2b26c0 ) │ │ │ │ @@ -119430,15 +119428,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b24d0 │ │ │ │ ldr r0, [pc, #256] @ (2b26d4 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b24d0 │ │ │ │ ldr r3, [pc, #216] @ (2b26bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b253e │ │ │ │ ldr r3, [pc, #208] @ (2b26c0 ) │ │ │ │ @@ -119451,15 +119449,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2b26dc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b26e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b253e │ │ │ │ ldr r3, [pc, #168] @ (2b26bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2524 │ │ │ │ ldr r3, [pc, #160] @ (2b26c0 ) │ │ │ │ @@ -119472,15 +119470,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2b26e8 ) │ │ │ │ ldr r0, [pc, #184] @ (2b26ec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b2524 │ │ │ │ ldr r3, [pc, #116] @ (2b26bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2558 │ │ │ │ ldr r3, [pc, #108] @ (2b26c0 ) │ │ │ │ @@ -119491,15 +119489,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2b26f0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2b26f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b2558 │ │ │ │ ldr r3, [pc, #72] @ (2b26bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b25b0 │ │ │ │ ldr r3, [pc, #64] @ (2b26c0 ) │ │ │ │ @@ -119510,15 +119508,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2b26f8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2b26fc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b25b0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -119529,33 +119527,33 @@ │ │ │ │ bvc.n 2b277e │ │ │ │ @ instruction: 0xffff87ec │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 7, cr0, cr4, cr10, {2} │ │ │ │ - cdp 0, 8, cr0, cr6, cr10, {2} │ │ │ │ + cdp 0, 13, cr0, cr12, cr10, {2} │ │ │ │ + cdp 0, 14, cr0, cr14, cr10, {2} │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q0, q2, q5 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + vhadd.s32 q8, q6, q5 │ │ │ │ + ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 6, cr0, cr4, cr10, {2} │ │ │ │ - cdp 0, 1, cr0, cr2, cr10, {2} │ │ │ │ - ldrh r4, [r6, #44] @ 0x2c │ │ │ │ + cdp 0, 12, cr0, cr12, cr10, {2} │ │ │ │ + cdp 0, 7, cr0, cr10, cr10, {2} │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 8, cr0, cr6, cr10, {2} │ │ │ │ - stcl 0, cr0, [r2, #296]! @ 0x128 │ │ │ │ - cdp 0, 1, cr0, cr8, cr10, {2} │ │ │ │ - ldc 0, cr0, [r2, #296]! @ 0x128 │ │ │ │ - cdp 0, 0, cr0, cr4, cr10, {2} │ │ │ │ - stc 0, cr0, [r6, #296] @ 0x128 │ │ │ │ + cdp 0, 14, cr0, cr14, cr10, {2} │ │ │ │ + cdp 0, 4, cr0, cr10, cr10, {2} │ │ │ │ + cdp 0, 8, cr0, cr0, cr10, {2} │ │ │ │ + cdp 0, 1, cr0, cr10, cr10, {2} │ │ │ │ + cdp 0, 6, cr0, cr12, cr10, {2} │ │ │ │ + stcl 0, cr0, [lr, #296]! @ 0x128 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r2, [pc, #1040] @ 2b2b28 │ │ │ │ @@ -119582,94 +119580,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b2af2 │ │ │ │ add r3, pc, #968 @ (adr r3, 2b2b20 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5e3120 │ │ │ │ + bl 5e3188 │ │ │ │ ldr r3, [pc, #976] @ (2b2b38 ) │ │ │ │ ldr r2, [pc, #976] @ (2b2b3c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2b2b40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5e3120 │ │ │ │ + bl 5e3188 │ │ │ │ ldr r1, [pc, #952] @ (2b2b44 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #928] @ (2b2b48 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #920] @ (2b2b4c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #908] @ (2b2b50 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #900] @ (2b2b54 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #888] @ (2b2b58 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #876] @ (2b2b5c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #864] @ (2b2b60 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #856] @ (2b2b64 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #844] @ (2b2b68 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #836] @ (2b2b6c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r1, [pc, #824] @ (2b2b70 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b29e2 │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -119677,15 +119675,15 @@ │ │ │ │ bl 2a0cd8 │ │ │ │ ldr r3, [pc, #784] @ (2b2b74 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f3168 │ │ │ │ + bl 5f31d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b2ab4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b2a5a │ │ │ │ @@ -119699,75 +119697,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 260c70 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5eee34 │ │ │ │ + bl 5eee9c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2b28da │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 2ac93c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2b28fc │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 70ddec │ │ │ │ + bl 70de54 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2b291c │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2acba8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2b291c │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 713be0 │ │ │ │ + bl 713c48 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ddb0 │ │ │ │ + bl 70de18 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac5c8 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ ldr r2, [pc, #556] @ (2b2b7c ) │ │ │ │ ldr r0, [pc, #556] @ (2b2b80 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -119825,15 +119823,15 @@ │ │ │ │ bl 2a0cd8 │ │ │ │ ldr r3, [pc, #368] @ (2b2b74 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f3168 │ │ │ │ + bl 5f31d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b2886 │ │ │ │ blx 2612d8 │ │ │ │ b.n 2b2886 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -119846,34 +119844,34 @@ │ │ │ │ bl 2a0cd8 │ │ │ │ ldr r3, [pc, #304] @ (2b2b74 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f3168 │ │ │ │ + bl 5f31d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b2ae4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2b2b88 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ b.n 2b28ae │ │ │ │ ldr r2, [pc, #284] @ (2b2b8c ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ b.n 2b28ae │ │ │ │ ldr r1, [pc, #268] @ (2b2b90 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2af2f8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -119922,68 +119920,68 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2b2754 │ │ │ │ ldr r0, [pc, #152] @ (2b2ba8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b2754 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2b2b9a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + ldrsb r2, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc 0, cr0, [lr, #296]! @ 0x128 │ │ │ │ - ldc 0, cr0, [r4, #296]! @ 0x128 │ │ │ │ - ldc 0, cr0, [r6, #296]! @ 0x128 │ │ │ │ - ldc 0, cr0, [ip, #296]! @ 0x128 │ │ │ │ - ldc 0, cr0, [lr, #296]! @ 0x128 │ │ │ │ - stcl 0, cr0, [r4, #296] @ 0x128 │ │ │ │ - stcl 0, cr0, [sl, #296] @ 0x128 │ │ │ │ - ldcl 0, cr0, [r0, #296] @ 0x128 │ │ │ │ - ldcl 0, cr0, [r6, #296] @ 0x128 │ │ │ │ - ldcl 0, cr0, [r4, #296] @ 0x128 │ │ │ │ - ldcl 0, cr0, [r2, #296] @ 0x128 │ │ │ │ - ldcl 0, cr0, [r2, #296] @ 0x128 │ │ │ │ + cdp 0, 2, cr0, cr6, cr10, {2} │ │ │ │ + cdp 0, 1, cr0, cr12, cr10, {2} │ │ │ │ + cdp 0, 1, cr0, cr14, cr10, {2} │ │ │ │ + cdp 0, 2, cr0, cr4, cr10, {2} │ │ │ │ + cdp 0, 2, cr0, cr6, cr10, {2} │ │ │ │ + cdp 0, 2, cr0, cr12, cr10, {2} │ │ │ │ + cdp 0, 3, cr0, cr2, cr10, {2} │ │ │ │ + cdp 0, 3, cr0, cr8, cr10, {2} │ │ │ │ + cdp 0, 3, cr0, cr14, cr10, {2} │ │ │ │ + cdp 0, 3, cr0, cr12, cr10, {2} │ │ │ │ + cdp 0, 3, cr0, cr10, cr10, {2} │ │ │ │ + cdp 0, 3, cr0, cr10, cr10, {2} │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0], {74} @ 0x4a │ │ │ │ + ldc 0, cr0, [r8, #-296]! @ 0xfffffed8 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vsubw.u q12, , d26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vmls.i q9, , d0[0] │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r8, sl, lsl #1 │ │ │ │ + ldc 0, cr0, [r0], {74} @ 0x4a │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2b2abe │ │ │ │ vrshr.u32 d24, d10, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #64] @ (2b2be4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r4, sl, lsl #1 │ │ │ │ + orn r0, ip, sl, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2b2c28 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [r2, #32] │ │ │ │ @@ -119995,59 +119993,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2b2c22 │ │ │ │ ldr r1, [pc, #76] @ (2b2c34 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2d54 │ │ │ │ + bl 5f2dbc │ │ │ │ ldr r1, [pc, #72] @ (2b2c38 ) │ │ │ │ ldr r2, [pc, #76] @ (2b2c3c ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2b2c40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f36c8 │ │ │ │ + bl 5f3730 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2b2700 │ │ │ │ ldr r1, [pc, #32] @ (2b2c44 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b2be8 │ │ │ │ - str r6, [r7, r4] │ │ │ │ + str r6, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #792 @ (adr r4, 2b2f48 ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 2b2ce8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #712 @ (adr r4, 2b2efc ) │ │ │ │ + add r5, pc, #104 @ (adr r5, 2b2c9c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - orn r0, sl, sl, lsl #1 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + @ instruction: 0xead2004a │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #536 @ (adr r4, 2b2e58 ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 2b2ff8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 2b2eb4 ) │ │ │ │ + add r5, pc, #16 @ (adr r5, 2b2c54 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ands.w r0, ip, sl, lsl #1 │ │ │ │ + eor.w r0, r4, sl, lsl #1 │ │ │ │ │ │ │ │ 002b2c48 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ @@ -120094,15 +120092,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 74c690 │ │ │ │ + bl 74c6f8 │ │ │ │ cbnz r0, 2b2d08 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afbc0 │ │ │ │ @@ -120125,21 +120123,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [pc, #84] @ (2b2d68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b2d28 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1ec0 │ │ │ │ b.n 2b2ce0 │ │ │ │ ldr r3, [pc, #64] @ (2b2d6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120152,15 +120150,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2b2d74 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2b2d78 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b2d1a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r0, #2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #0] │ │ │ │ @@ -120170,16 +120168,16 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r6, {r1, r3, r6} │ │ │ │ - b.n 2b2b24 │ │ │ │ + ldrd r0, r0, [lr, #-296]! @ 0x128 │ │ │ │ + b.n 2b2bf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2b2f5c ) │ │ │ │ @@ -120249,15 +120247,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2b2f7c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2b2f80 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2af2f8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -120347,15 +120345,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b2e02 │ │ │ │ ldr r0, [pc, #112] @ (2b2f94 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b2e02 │ │ │ │ ldr r3, [pc, #96] @ (2b2f98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120365,47 +120363,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b2efc │ │ │ │ ldr r0, [pc, #80] @ (2b2f9c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b2efc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r2, #29] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, #29] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldmia.w r2!, {r1, r3, r6} │ │ │ │ + ldmdb sl, {r1, r3, r6} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia.w r4, {r1, r3, r6} │ │ │ │ - b.n 2b2b60 │ │ │ │ + ldrd r0, r0, [ip], #296 @ 0x128 │ │ │ │ + b.n 2b2c30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r4, [r2, #26] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vsubl.u q10, d15, d24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2e54 │ │ │ │ + b.n 2b2f24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2ab8 │ │ │ │ + b.n 2b2b88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2b321c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -120509,15 +120507,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2b2fe0 │ │ │ │ ldr r0, [pc, #388] @ (2b323c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b2fe0 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2af2f8 │ │ │ │ @@ -120594,15 +120592,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2b324c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b3250 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b2fe0 │ │ │ │ ldr r3, [pc, #208] @ (2b3254 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b3096 │ │ │ │ ldr r3, [pc, #168] @ (2b3238 ) │ │ │ │ @@ -120610,20 +120608,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b3096 │ │ │ │ ldr r0, [pc, #188] @ (2b3258 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b3096 │ │ │ │ ldr r0, [pc, #176] @ (2b325c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2b314c │ │ │ │ add r1, pc, #8 @ (adr r1, 2b31c8 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -120661,31 +120659,31 @@ │ │ │ │ ldrb r2, [r7, #19] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vshr.u32 d21, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2e94 │ │ │ │ + b.n 2b2f64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ tst r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2b2dc8 │ │ │ │ + b.n 2b2e98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b3798 │ │ │ │ + b.n 2b3868 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b38d4 │ │ │ │ + b.n 2b39a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b2c10 │ │ │ │ + b.n 2b2ce0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b3260 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120818,15 +120816,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a5840 │ │ │ │ - b.n 2b38ec │ │ │ │ + b.n 2b39bc │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2b33ea is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002b33ec : │ │ │ │ @@ -120902,15 +120900,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b342a │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ bl 2be630 │ │ │ │ ldr r2, [pc, #132] @ (2b354c ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2a0950 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -120945,15 +120943,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b3560 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2b34a2 │ │ │ │ ldr r0, [pc, #60] @ (2b3564 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2b34a2 │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrb r6, [r3, #3] │ │ │ │ @@ -120965,23 +120963,23 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #162 @ 0xa2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 2b37d0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vrshr.u32 q15, q7, #1 │ │ │ │ + vmlal.u q15, d31, d6[0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b39b4 │ │ │ │ + b.n 2b3a84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b3568 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121017,24 +121015,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2b35dc │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2b35a0 │ │ │ │ ldr r0, [pc, #24] @ (2b35f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a3c94 │ │ │ │ + bl 6a3cfc │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b3920 │ │ │ │ + b.n 2b39f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b35f4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -121097,17 +121095,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2b36c0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b36ae │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5f5340 │ │ │ │ + bl 5f53a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -121127,25 +121125,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2b3700 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ b.n 2b36c0 │ │ │ │ nop │ │ │ │ ldmia r3!, {r2, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - mov r4, r5 │ │ │ │ + mov ip, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b3704 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -121177,94 +121175,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b374a │ │ │ │ ldr.w r0, [pc, #2368] @ 2b40a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 730dc8 │ │ │ │ + bl 730e30 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad100 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b3966 │ │ │ │ ldr.w r1, [pc, #2344] @ 2b40ac │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2b40b0 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2b40b4 │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ ldr.w r1, [pc, #2332] @ 2b40b8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ ldr.w r1, [pc, #2256] @ 2b40bc │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3ddc │ │ │ │ ldr.w r1, [pc, #2236] @ 2b40c0 │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3996 │ │ │ │ ldr.w r1, [pc, #2224] @ 2b40c4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ cbz r0, 2b382a │ │ │ │ movs r0, #1 │ │ │ │ - bl 5ff364 │ │ │ │ + bl 5ff3cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3e5c │ │ │ │ ldr.w r2, [pc, #2204] @ 2b40c8 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 730780 │ │ │ │ + bl 7307e8 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2b3890 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -121284,15 +121282,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307fc │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b3858 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2b38ae │ │ │ │ @@ -121302,15 +121300,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2b40cc │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 730780 │ │ │ │ + bl 7307e8 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2b3922 │ │ │ │ @@ -121342,37 +121340,37 @@ │ │ │ │ bne.w 2b3ed4 │ │ │ │ movs r0, #8 │ │ │ │ blx 260c70 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b38d6 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2b399a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 730dc8 │ │ │ │ + bl 730e30 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2b3774 │ │ │ │ ldr.w r3, [pc, #1928] @ 2b40d0 │ │ │ │ ldr.w r2, [pc, #1928] @ 2b40d4 │ │ │ │ ldr.w r1, [pc, #1928] @ 2b40d8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr.w r2, [pc, #1908] @ 2b40dc │ │ │ │ ldr.w r3, [pc, #1848] @ 2b40a4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121387,39 +121385,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2b40e0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3d98 │ │ │ │ ldr.w r1, [pc, #1844] @ 2b40e4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ cbz r0, 2b3a18 │ │ │ │ ldr.w r3, [pc, #1832] @ 2b40e8 │ │ │ │ ldr.w r2, [pc, #1832] @ 2b40ec │ │ │ │ ldr.w r1, [pc, #1832] @ 2b40f0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad100 │ │ │ │ cbz r7, 2b39ec │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb5f4 │ │ │ │ + bl 6fb65c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b3966 │ │ │ │ ldr.w r2, [pc, #1792] @ 2b40f4 │ │ │ │ ldr.w r3, [pc, #1708] @ 2b40a4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121427,98 +121425,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2b3e0c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6fb5f4 │ │ │ │ + b.w 6fb65c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5fafbc │ │ │ │ + bl 5fb024 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b39de │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5f91ac │ │ │ │ + bl 5f9214 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3eb6 │ │ │ │ ldr.w r1, [pc, #1720] @ 2b40f8 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2b40fc │ │ │ │ add r1, pc │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ ldr.w r1, [pc, #1712] @ 2b4100 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ ldr.w r1, [pc, #1696] @ 2b4104 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b3ab8 │ │ │ │ - bl 5e596c │ │ │ │ + bl 5e59d4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e573c │ │ │ │ + bl 5e57a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3eec │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f0c │ │ │ │ - bl 5e3120 │ │ │ │ + bl 5e3188 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5fbad4 │ │ │ │ + bl 5fbb3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b39de │ │ │ │ ldr.w r1, [pc, #1612] @ 2b4108 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b3ad6 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b3f2c │ │ │ │ ldr.w r1, [pc, #1588] @ 2b410c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2b3e98 │ │ │ │ ldr.w r1, [pc, #1560] @ 2b4110 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3e26 │ │ │ │ ldr.w r1, [pc, #1544] @ 2b4114 │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121538,37 +121536,37 @@ │ │ │ │ bne.w 2b400e │ │ │ │ ldr.w r1, [pc, #1500] @ 2b4120 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ ldr.w r1, [pc, #1488] @ 2b4124 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ ldr.w r1, [pc, #1472] @ 2b4128 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2b412c │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2b3ba4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -121618,35 +121616,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b3f58 │ │ │ │ ldr.w r1, [pc, #1284] @ 2b4134 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f66 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 41b4a4 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b39de │ │ │ │ ldr.w r1, [pc, #1252] @ 2b4138 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f70 │ │ │ │ ldr.w r1, [pc, #1236] @ 2b413c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2a1734 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121676,100 +121674,100 @@ │ │ │ │ beq.w 2b3f78 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b4040 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b4078 │ │ │ │ - bl 5eee44 │ │ │ │ + bl 5eeeac │ │ │ │ ldr.w r3, [pc, #1120] @ 2b4140 │ │ │ │ ldr.w r2, [pc, #1120] @ 2b4144 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2b4148 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [pc, #1100] @ 2b414c │ │ │ │ add r1, pc │ │ │ │ - bl 5f2d54 │ │ │ │ + bl 5f2dbc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5ef004 │ │ │ │ + bl 5ef06c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b406a │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2700 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr.w r1, [pc, #1056] @ 2b4150 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ cbz r0, 2b3d74 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b3d74 │ │ │ │ - bl 5f535c │ │ │ │ + bl 5f53c4 │ │ │ │ cbz r0, 2b3d74 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5f5378 │ │ │ │ + bl 5f53e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f94 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2b3d68 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2b4154 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a3c94 │ │ │ │ + bl 6a3cfc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ cbz r7, 2b3d74 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb5f4 │ │ │ │ + bl 6fb65c │ │ │ │ ldr r2, [pc, #992] @ (2b4158 ) │ │ │ │ ldr r3, [pc, #812] @ (2b40a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2b3a0c │ │ │ │ b.n 2b3e0c │ │ │ │ ldr r0, [pc, #972] @ (2b415c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 730dc8 │ │ │ │ + bl 730e30 │ │ │ │ b.n 2b3944 │ │ │ │ ldr r1, [pc, #964] @ (2b4160 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7308c4 │ │ │ │ + bl 73092c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3a2c │ │ │ │ b.n 2b3a3c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2b3e10 │ │ │ │ - bl 6fb5f4 │ │ │ │ + bl 6fb65c │ │ │ │ ldr r2, [pc, #932] @ (2b4164 ) │ │ │ │ ldr r3, [pc, #740] @ (2b40a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121781,20 +121779,20 @@ │ │ │ │ b.w 2ad100 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2b399a │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3db4 │ │ │ │ - bl 6fb5f4 │ │ │ │ + bl 6fb65c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b3dbc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6fb5f4 │ │ │ │ + bl 6fb65c │ │ │ │ ldr r2, [pc, #876] @ (2b4168 ) │ │ │ │ ldr r3, [pc, #680] @ (2b40a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121827,64 +121825,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2b4178 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b3c1a │ │ │ │ ldr r3, [pc, #796] @ (2b417c ) │ │ │ │ ldr r2, [pc, #800] @ (2b4180 ) │ │ │ │ ldr r1, [pc, #800] @ (2b4184 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #780] @ (2b4188 ) │ │ │ │ ldr r3, [pc, #552] @ (2b40a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b3dd0 │ │ │ │ b.n 2b3e0c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 730dc8 │ │ │ │ + bl 730e30 │ │ │ │ b.n 2b3944 │ │ │ │ ldr r3, [pc, #752] @ (2b418c ) │ │ │ │ ldr r2, [pc, #756] @ (2b4190 ) │ │ │ │ ldr r1, [pc, #756] @ (2b4194 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2b39de │ │ │ │ ldr r3, [pc, #736] @ (2b4198 ) │ │ │ │ ldr r2, [pc, #736] @ (2b419c ) │ │ │ │ ldr r1, [pc, #740] @ (2b41a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2b39de │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 263248 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2b3916 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121899,40 +121897,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2b41ac ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2b39de │ │ │ │ ldr r3, [pc, #672] @ (2b41b0 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2b41b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2b41b8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2b39de │ │ │ │ ldr r3, [pc, #652] @ (2b41bc ) │ │ │ │ ldr r2, [pc, #656] @ (2b41c0 ) │ │ │ │ ldr r1, [pc, #656] @ (2b41c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2b39de │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2bfa4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3c22 │ │ │ │ b.n 2b39de │ │ │ │ ldr r0, [pc, #620] @ (2b41c8 ) │ │ │ │ @@ -121953,30 +121951,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2acc84 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2b402c │ │ │ │ ldr r1, [pc, #576] @ (2b41cc ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ cbnz r0, 2b3f9c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b3d6e │ │ │ │ b.n 2b3d74 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3f94 │ │ │ │ - bl 5f535c │ │ │ │ + bl 5f53c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3d44 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b3d6e │ │ │ │ b.n 2b3d74 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2b39de │ │ │ │ ldr r3, [pc, #432] @ (2b4170 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b3bec │ │ │ │ ldr r3, [pc, #424] @ (2b4174 ) │ │ │ │ @@ -121987,15 +121985,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2b41d0 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2b3bec │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b3966 │ │ │ │ ldr r2, [pc, #480] @ (2b41d4 ) │ │ │ │ ldr r3, [pc, #172] @ (2b40a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -122013,232 +122011,231 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2b39de │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad100 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b39f2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb5f4 │ │ │ │ + bl 6fb65c │ │ │ │ b.n 2b39f2 │ │ │ │ ldr r3, [pc, #416] @ (2b41e4 ) │ │ │ │ ldr r2, [pc, #420] @ (2b41e8 ) │ │ │ │ ldr r1, [pc, #420] @ (2b41ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad100 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb5f4 │ │ │ │ + bl 6fb65c │ │ │ │ b.n 2b39f2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad100 │ │ │ │ b.n 2b39f2 │ │ │ │ ldr r3, [pc, #372] @ (2b41f0 ) │ │ │ │ ldr r2, [pc, #376] @ (2b41f4 ) │ │ │ │ ldr r1, [pc, #376] @ (2b41f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2b4070 │ │ │ │ nop │ │ │ │ strb r4, [r0, #23] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r2!, {r3, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r4, [r6, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b46bc │ │ │ │ + b.n 2b478c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b412c │ │ │ │ + b.n 2b41fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b412c │ │ │ │ + b.n 2b41fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + b.n 2b4144 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + subs r4, #44 @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + svc 152 @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bics r0, r7 │ │ │ │ + add r0, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #114 @ 0x72 │ │ │ │ + udf #218 @ 0xda │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r6, [r6, #13] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - udf #136 @ 0x88 │ │ │ │ + udf #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b4020 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - muls r0, r0 │ │ │ │ + @ instruction: 0xe8040053 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #214 @ 0xd6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r2, [r5, #11] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 2b4108 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #100 @ 0x64 │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r2, #25] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #114 @ 0x72 │ │ │ │ + udf #218 @ 0xda │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #206 @ 0xce │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strb r0, [r5, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b412c │ │ │ │ + udf #98 @ 0x62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfb580056 │ │ │ │ - ands r4, r3 │ │ │ │ + @ instruction: 0xfbc00056 │ │ │ │ + lsls r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2b406c │ │ │ │ + ble.n 2b413c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 2b41d0 │ │ │ │ + ble.n 2b40a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b48c8 │ │ │ │ + b.n 2b3998 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2b40ac │ │ │ │ + bgt.n 2b417c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r7, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b40ac │ │ │ │ + bls.n 2b417c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bge.n 2b40ec │ │ │ │ + blt.n 2b41bc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #76 @ 0x4c │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b40fc │ │ │ │ + bge.n 2b41cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 2b4150 │ │ │ │ + bge.n 2b4220 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #10 │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b415c │ │ │ │ + bge.n 2b422c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b4184 │ │ │ │ + bge.n 2b4254 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vtbl.8 d16, {d15-d18}, d0 │ │ │ │ + vtbx.8 d16, {d15-d18}, d24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 2b41e4 │ │ │ │ + bge.n 2b42b4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b4104 │ │ │ │ + bls.n 2b41d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r2!, {r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b41c4 │ │ │ │ + bge.n 2b4294 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b41c0 │ │ │ │ + bge.n 2b4290 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b41fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122258,78 +122255,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b4222 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5eef80 │ │ │ │ + bl 5eefe8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b4282 │ │ │ │ ldr r3, [pc, #80] @ (2b4298 ) │ │ │ │ ldr r2, [pc, #80] @ (2b429c ) │ │ │ │ ldr r1, [pc, #84] @ (2b42a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #68] @ (2b42a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2d54 │ │ │ │ + bl 5f2dbc │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b2700 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e3240 │ │ │ │ + b.w 5e32a8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b423a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ it le │ │ │ │ lslle r4, r6, #1 │ │ │ │ - subs r2, #188 @ 0xbc │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 2b4288 │ │ │ │ + bmi.n 2b4358 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b42a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2b4308 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f38c │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2b42ec │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2b42ec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 73138c │ │ │ │ + bl 7313f4 │ │ │ │ cbz r0, 2b4302 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -122343,17 +122340,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2b42ce │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + adds r1, #168 @ 0xa8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b4310 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -122366,15 +122363,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2b43ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7310f4 │ │ │ │ + bl 73115c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b4388 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b33ec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -122401,15 +122398,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2b43f4 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2b43f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f38c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 263460 │ │ │ │ ldr r3, [pc, #92] @ (2b43fc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -122423,38 +122420,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 260ce4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730dc8 │ │ │ │ + bl 730e30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b43ae │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7310f8 │ │ │ │ + bl 731160 │ │ │ │ b.n 2b4344 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b4360 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 2b4454 │ │ │ │ + bvc.n 2b4324 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 2b4430 │ │ │ │ + bvc.n 2b4300 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b4400 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 260c6c │ │ │ │ @@ -122493,15 +122490,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2afa48 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -122557,15 +122554,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -122631,21 +122628,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b45ca │ │ │ │ nop │ │ │ │ ldr r2, [r5, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - bpl.n 2b45b4 │ │ │ │ + bvs.n 2b4684 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2b4664 │ │ │ │ + bpl.n 2b4534 │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2b45d8 │ │ │ │ + bpl.n 2b46a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b4614 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2b4646 │ │ │ │ push {lr} │ │ │ │ @@ -122656,17 +122653,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 262fbc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 741344 │ │ │ │ + b.w 7413ac │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 741344 │ │ │ │ + b.w 7413ac │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -123228,19 +123225,19 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r7, {r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -123769,19 +123766,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrsh r4, [r0, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b51a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -123900,15 +123897,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 63f2da │ │ │ │ + bl 63f2da │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -124039,28 +124036,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -124386,15 +124383,15 @@ │ │ │ │ bl 2b561c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 263654 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a6618 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 260d9c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124414,15 +124411,15 @@ │ │ │ │ blx 262878 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 263654 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a6618 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 260d9c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124476,15 +124473,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b54e0 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2f8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2b597c ) │ │ │ │ ldr r3, [pc, #108] @ (2b595c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -124524,17 +124521,17 @@ │ │ │ │ b.n 2b58ea │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r2, [r3, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #800 @ (adr r0, 2b5c84 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 2b5a24 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -124547,15 +124544,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 260d38 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 261a7c │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -124600,15 +124597,15 @@ │ │ │ │ blx 2610b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b5b2a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -124636,15 +124633,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2b54e0 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2af2f8 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124707,23 +124704,23 @@ │ │ │ │ nop │ │ │ │ strh r0, [r7, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - itet le │ │ │ │ - lslle r2, r1, #1 │ │ │ │ - movgt ip, r4 │ │ │ │ - movle r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - itt ls │ │ │ │ - lslls r2, r1, #1 │ │ │ │ - stmdbls sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov ip, r4 │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + stmia r0!, {r2} │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2b5d60 ) │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #488] @ (2b5d64 ) │ │ │ │ @@ -124855,15 +124852,15 @@ │ │ │ │ bgt.n 2b5bf6 │ │ │ │ cbz r5, 2b5d30 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b5d30 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -124880,15 +124877,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b5d14 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ b.n 2b5d32 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b5d68 ) │ │ │ │ ldr r3, [pc, #44] @ (2b5d64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125044,15 +125041,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2b5f38 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b5f38 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -125069,15 +125066,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b5f1c │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ b.n 2b5f3a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b5f70 ) │ │ │ │ ldr r3, [pc, #44] @ (2b5f6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125198,15 +125195,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2b5fee │ │ │ │ cbz r6, 2b60dc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2b60dc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -125224,15 +125221,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b60bc │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ b.n 2b60de │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b6114 ) │ │ │ │ ldr r3, [pc, #44] @ (2b6110 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125260,15 +125257,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -125406,23 +125403,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2b6196 │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r3, #2 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2b63c8 ) │ │ │ │ @@ -125507,15 +125504,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2b52e0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2b6320 │ │ │ │ nop │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r4, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -125562,15 +125559,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b6572 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 262988 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 26294c │ │ │ │ @@ -125643,15 +125640,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2b54e0 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af2f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2b65a0 ) │ │ │ │ ldr r3, [pc, #68] @ (2b6590 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -125880,15 +125877,15 @@ │ │ │ │ b.n 2b66a4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx r5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r5 │ │ │ │ + adds r6, r5, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov ip, r5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ cmp lr, r8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -126423,15 +126420,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2b6d18 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r0, sl │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -126465,15 +126462,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2af62c │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -126525,15 +126522,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2b707c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2b7054 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -126682,17 +126679,17 @@ │ │ │ │ b.n 2b7098 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r0, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r4, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2b7384 │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2b7090 │ │ │ │ @@ -126846,15 +126843,15 @@ │ │ │ │ bl 2afb8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b76d0 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -126954,15 +126951,15 @@ │ │ │ │ blx 263460 │ │ │ │ ldr r3, [pc, #456] @ (2b7530 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2b754c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 728b88 │ │ │ │ + bl 728bf0 │ │ │ │ b.n 2b6e02 │ │ │ │ mov r3, r4 │ │ │ │ b.n 2b6fb2 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b6f28 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b70a2 │ │ │ │ @@ -127128,28 +127125,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #214 @ 0xd6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r3, #88 @ 0x58 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r7, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2b77ba │ │ │ │ vtbx.8 d19, {d15}, d4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r7, #8 │ │ │ │ + lsrs r4, r4, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r7, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ blx 262aa4 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -127235,15 +127232,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2b72c8 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -127431,15 +127428,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b7902 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -127498,15 +127495,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsls r2, r1, #27 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -127558,15 +127555,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -127881,15 +127878,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2af62c │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -128242,17 +128239,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ae1a4 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2b8084 │ │ │ │ b.n 2b7ad8 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002b80ac : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2b792c │ │ │ │ nop │ │ │ │ @@ -128276,24 +128273,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2b80ea │ │ │ │ blx 262fbc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b80e0 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 741344 │ │ │ │ + b.w 7413ac │ │ │ │ │ │ │ │ 002b811c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128567,23 +128564,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -128693,15 +128690,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2b84a6 │ │ │ │ - ldc2 0, cr0, [r6, #364] @ 0x16c │ │ │ │ + ldc2l 0, cr0, [lr, #364]! @ 0x16c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #800] @ (2b885c ) │ │ │ │ @@ -129005,21 +129002,21 @@ │ │ │ │ nop │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xfb18005b │ │ │ │ + @ instruction: 0xfb80005b │ │ │ │ movs r4, #234 @ 0xea │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xfa3e005b │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + @ instruction: 0xfaa6005b │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -129237,23 +129234,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2b8bec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2b8b98 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -129297,15 +129294,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b8be8 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2b8b0a │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2b8b6e │ │ │ │ @@ -130086,23 +130083,23 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ adds r2, r0, #2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a8005b │ │ │ │ + adds.w r0, r0, #91 @ 0x5b │ │ │ │ subs r4, r2, r1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r4, r4, r0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - mcr 0, 6, r0, cr12, cr11, {2} │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + vqadd.s64 q0, q2, │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130435,21 +130432,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r2, r3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2, #-364] @ 0xfffffe94 │ │ │ │ + stcl 0, cr0, [sl, #-364]! @ 0xfffffe94 │ │ │ │ asrs r4, r4, #27 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xeb2a005b │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + @ instruction: 0xeb92005b │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130782,22 +130779,22 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ asrs r4, r6, #20 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r4, #-364]! @ 0x16c │ │ │ │ + strd r0, r0, [ip, #364] @ 0x16c │ │ │ │ asrs r6, r0, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b9a3c │ │ │ │ + b.n 2b9b0c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -131519,25 +131516,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ lsrs r2, r1, #22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ba630 │ │ │ │ + b.n 2ba700 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r4, r3, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r4, r5, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - svc 212 @ 0xd4 │ │ │ │ + b.n 2ba354 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -131870,23 +131867,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r3, #7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #10 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r4, r5, #31 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bgt.n 2ba6e0 │ │ │ │ + bgt.n 2ba5b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r7, #20] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, #21] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -132219,23 +132216,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ lsls r4, r7, #24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2baae4 │ │ │ │ + bge.n 2ba9b4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r1, #17 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bhi.n 2ba944 │ │ │ │ + bls.n 2baa14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r6, [r3, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -132952,23 +132949,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r2, #10 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2bb2fc │ │ │ │ + bcs.n 2bb1cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ mrrc2 0, 7, r0, r2, cr3 │ │ │ │ ldc2 0, cr0, [lr], {115} @ 0x73 │ │ │ │ - beq.n 2bb144 │ │ │ │ + beq.n 2bb214 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -133684,23 +133681,23 @@ │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa8a0073 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r0, r6, #15925248 @ 0xf30000 │ │ │ │ ands.w r0, r2, #15925248 @ 0xf30000 │ │ │ │ - ldmia r0!, {r1, r2, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r4, #24] │ │ │ │ + str r4, [r1, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -134418,23 +134415,23 @@ │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf27e0073 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc 0, cr0, [r4], #-460 @ 0xfffffe34 │ │ │ │ stc 0, cr0, [r0], {115} @ 0x73 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -135152,25 +135149,25 @@ │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ orn r0, sl, r3, ror #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r0 │ │ │ │ + hlt 0x002a │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2bc28c │ │ │ │ lsls r3, r6, #1 │ │ │ │ b.n 2bd228 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xb860 │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r2, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -135191,15 +135188,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2bcdc4 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -135280,15 +135277,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2bcbf4 │ │ │ │ ldr.w r3, [pc, #1660] @ 2bd230 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -135310,15 +135307,15 @@ │ │ │ │ blx 26235c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2bd216 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -135935,21 +135932,21 @@ │ │ │ │ b.n 2bd210 │ │ │ │ b.n 2bd6ec │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #1000] @ (2bd624 ) │ │ │ │ + ldr r7, [pc, #392] @ (2bd3c4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #792] @ (2bd55c ) │ │ │ │ + ldr r2, [pc, #184] @ (2bd2fc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #720] @ (2bd518 ) │ │ │ │ + ldr r1, [pc, #112] @ (2bd2b8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bd248 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135999,20 +135996,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2bd2d6 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 262fbc │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 741344 │ │ │ │ + b.w 7413ac │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2bd3f0 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -136080,15 +136077,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2bd404 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2bd3b8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bd360 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136109,35 +136106,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2bd410 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2bd414 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bd320 │ │ │ │ bls.n 2bd3a4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #288] @ (2bd528 ) │ │ │ │ + ldr r0, [pc, #704] @ (2bd6c8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2bd420 │ │ │ │ + b.n 2bd4f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [pc, #392] @ (2bd59c ) │ │ │ │ + ldr r0, [pc, #808] @ (2bd73c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ands r4, r6 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2bd62c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -136200,55 +136197,55 @@ │ │ │ │ bne.n 2bd534 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5f0634 │ │ │ │ + bl 5f069c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bd590 │ │ │ │ ldr r2, [pc, #356] @ (2bd640 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2bd644 ) │ │ │ │ ldr r7, [pc, #360] @ (2bd648 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #344] @ (2bd64c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2d54 │ │ │ │ + bl 5f2dbc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd5da │ │ │ │ mov r0, sl │ │ │ │ - bl 5f0994 │ │ │ │ + bl 5f09fc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2bd650 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5f086c │ │ │ │ + bl 5f08d4 │ │ │ │ b.n 2bd476 │ │ │ │ blx 2612d8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2bd4ba │ │ │ │ ldr r3, [pc, #276] @ (2bd654 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -136279,33 +136276,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2bd664 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2bd668 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bd462 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd600 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1dc │ │ │ │ b.n 2bd476 │ │ │ │ ldr r0, [pc, #184] @ (2bd66c ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2bd4a2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136323,15 +136320,15 @@ │ │ │ │ bpl.n 2bd516 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2bd674 ) │ │ │ │ ldr r0, [pc, #132] @ (2bd678 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bd516 │ │ │ │ ldr r3, [pc, #88] @ (2bd65c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bd5a2 │ │ │ │ ldr r3, [pc, #76] @ (2bd658 ) │ │ │ │ @@ -136342,58 +136339,58 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2bd67c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2bd680 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bd5a2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2bd598 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bd58c │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bd714 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xfba40049 │ │ │ │ - @ instruction: 0xfbba0049 │ │ │ │ - uxtb r2, r5 │ │ │ │ + stc2 0, cr0, [ip], {73} @ 0x49 │ │ │ │ + stc2 0, cr0, [r2], #-292 @ 0xfffffedc │ │ │ │ + cbz r2, 2bd6a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0x47ee │ │ │ │ + ldr r0, [pc, #344] @ (2bd7a8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #148 @ 0x94 │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov sl, r4 │ │ │ │ + bx r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - mov r8, pc │ │ │ │ + bx ip │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov lr, r5 │ │ │ │ + bx r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2bd7f4 ) │ │ │ │ @@ -136405,28 +136402,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2bd7fc ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5f5908 │ │ │ │ + bl 5f5970 │ │ │ │ cbnz r0, 2bd6f4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bd6ee │ │ │ │ ldr r2, [pc, #324] @ (2bd800 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2bd760 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -136435,24 +136432,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 2612d8 │ │ │ │ b.n 2bd6ba │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [pc, #256] @ (2bd804 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd798 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1dc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ ldr r2, [pc, #236] @ (2bd808 ) │ │ │ │ ldr r3, [pc, #224] @ (2bd7fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136514,15 +136511,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2bd818 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2bd81c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bd70c │ │ │ │ ldr r3, [pc, #76] @ (2bd810 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bd768 │ │ │ │ ldr r3, [pc, #72] @ (2bd814 ) │ │ │ │ @@ -136535,15 +136532,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2bd828 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bd768 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2bd88c │ │ │ │ lsls r3, r6, #1 │ │ │ │ bvs.n 2bd87c │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -136551,29 +136548,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2bd79c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + sub sp, #168 @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, pc │ │ │ │ + cmp sl, ip │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #100 @ 0x64 │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 2bd840 │ │ │ │ + bgt.n 2bd910 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, sl │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bd82c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136603,26 +136600,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5f5908 │ │ │ │ + bl 5f5970 │ │ │ │ cbnz r0, 2bd8d8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bd8d2 │ │ │ │ ldr r2, [pc, #92] @ (2bd8f4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2bd8f8 ) │ │ │ │ ldr r3, [pc, #64] @ (2bd8f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136638,15 +136635,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2612d8 │ │ │ │ b.n 2bd896 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ b.n 2bd8aa │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 2bd9c8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136668,20 +136665,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2bd998 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5f5908 │ │ │ │ + bl 5f5970 │ │ │ │ cbz r0, 2bd962 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1dc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ ldr r2, [pc, #96] @ (2bd99c ) │ │ │ │ ldr r3, [pc, #88] @ (2bd998 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136703,15 +136700,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2bd93a │ │ │ │ blx 2612d8 │ │ │ │ b.n 2bd96c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2bd938 │ │ │ │ @@ -136737,49 +136734,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bda50 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2bda34 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f29fc │ │ │ │ + bl 5f2a64 │ │ │ │ ldr r6, [pc, #176] @ (2bda84 ) │ │ │ │ ldr r2, [pc, #180] @ (2bda88 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2bda8c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #164] @ (2bda90 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2d54 │ │ │ │ + bl 5f2dbc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #140] @ (2bda94 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bda5a │ │ │ │ ldr r1, [pc, #132] @ (2bda98 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ad4 │ │ │ │ + bl 5f2b3c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -136810,34 +136807,34 @@ │ │ │ │ bpl.n 2bda10 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2bdaa4 ) │ │ │ │ ldr r0, [pc, #52] @ (2bdaa8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bda10 │ │ │ │ bcc.n 2bdad0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #560 @ 0x230 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subw r0, sl, #2121 @ 0x849 │ │ │ │ - @ instruction: 0xf6be0049 │ │ │ │ - muls r0, r7 │ │ │ │ + @ instruction: 0xf7120049 │ │ │ │ + @ instruction: 0xf7260049 │ │ │ │ + mvns r0, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r0 │ │ │ │ + mov r2, sp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r0, r7 │ │ │ │ + cmn r0, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bdaac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136863,58 +136860,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5f0634 │ │ │ │ + bl 5f069c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bdb90 │ │ │ │ ldr r2, [pc, #208] @ (2bdbdc ) │ │ │ │ ldr r1, [pc, #212] @ (2bdbe0 ) │ │ │ │ ldr r3, [pc, #212] @ (2bdbe4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #196] @ (2bdbe8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2d54 │ │ │ │ + bl 5f2dbc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #168] @ (2bdbec ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bdba6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5f0994 │ │ │ │ + bl 5f09fc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2bdbf0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5f086c │ │ │ │ + bl 5f08d4 │ │ │ │ ldr r2, [pc, #140] @ (2bdbf4 ) │ │ │ │ ldr r3, [pc, #104] @ (2bdbd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136925,15 +136922,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1dc │ │ │ │ b.n 2bdb66 │ │ │ │ blx 2612d8 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2bdae0 │ │ │ │ ldr r3, [pc, #80] @ (2bdbf8 ) │ │ │ │ @@ -136948,41 +136945,41 @@ │ │ │ │ bpl.n 2bdb4a │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2bdc00 ) │ │ │ │ ldr r0, [pc, #68] @ (2bdc04 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bdb4a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2bdc0c │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2bdc00 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - sbcs.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ - @ instruction: 0xf58c0049 │ │ │ │ - add r4, sp, #928 @ 0x3a0 │ │ │ │ + rsbs r0, lr, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xf5f40049 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + cmn r0, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ bne.n 2bdcec │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -137042,15 +137039,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bdc94 │ │ │ │ ldr.w r4, [pc, #1120] @ 2be11c │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2be212 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -137076,15 +137073,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bdda2 │ │ │ │ ldr.w r1, [pc, #1032] @ 2be124 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2be128 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -137096,17 +137093,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2be12c ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 728630 │ │ │ │ + bl 728698 │ │ │ │ mov r0, r7 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2be130 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2be104 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -137123,36 +137120,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 741324 │ │ │ │ + bl 74138c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2be184 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2be134 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2be138 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 741190 │ │ │ │ + bl 7411f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2be0f8 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -137272,15 +137269,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2be148 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bdece │ │ │ │ mov r7, r3 │ │ │ │ b.n 2bdcb8 │ │ │ │ ldr.w lr, [pc, #480] @ 2be14c │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -137293,15 +137290,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2be150 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -137338,21 +137335,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2bdd2c │ │ │ │ mov r5, sl │ │ │ │ @@ -137368,15 +137365,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2be158 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -137396,106 +137393,106 @@ │ │ │ │ beq.n 2be160 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 741508 │ │ │ │ + bl 741570 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abf4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2be15c ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ b.n 2bdd2c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2be172 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ beq.n 2be050 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2be018 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1 │ │ │ │ + adcs r4, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r0 │ │ │ │ + adcs r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2 │ │ │ │ + asrs r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r1, #164 @ 0xa4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - eors r2, r3 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ands r6, r7 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + eors r0, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r6, #164 @ 0xa4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #56 @ 0x38 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #86 @ 0x56 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74133c │ │ │ │ + bl 7413a4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 741344 │ │ │ │ + bl 7413ac │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2be0de │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 741440 │ │ │ │ + bl 7414a8 │ │ │ │ b.n 2bddb6 │ │ │ │ ldr.w ip, [pc, #140] @ 2be22c │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2bdeb6 │ │ │ │ ldr.w ip, [pc, #124] @ 2be230 │ │ │ │ @@ -137506,15 +137503,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2be234 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2bdeb6 │ │ │ │ ldr r3, [pc, #84] @ (2be238 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2be050 │ │ │ │ @@ -137529,15 +137526,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2be05a │ │ │ │ ldr r0, [pc, #60] @ (2be240 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2be05a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bdd6c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2be244 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2be248 ) │ │ │ │ @@ -137545,44 +137542,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #160] @ (2be2e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #912 @ (adr r5, 2be5d8 ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 2be378 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #122 @ 0x7a │ │ │ │ + subs r3, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 728e74 │ │ │ │ + bl 728edc │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdc08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2be262 │ │ │ │ ldr r5, [pc, #36] @ (2be294 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 7285a8 │ │ │ │ + bl 728610 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 728168 │ │ │ │ + bl 7281d0 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137625,15 +137622,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -137648,21 +137645,21 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldmia r2!, {r1, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #172 @ 0xac │ │ │ │ + subs r3, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #976 @ (adr r4, 2be704 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 2be4a4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #158 @ 0x9e │ │ │ │ + movs r1, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be33c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137705,15 +137702,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2be410 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137732,36 +137729,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2be41c ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2be36a │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #8 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #14 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be420 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137786,39 +137783,39 @@ │ │ │ │ cbz r2, 2be46a │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 728630 │ │ │ │ + bl 728698 │ │ │ │ b.n 2be470 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [pc, #36] @ (2be498 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2be49c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r0!, {r4, r5} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - subs r1, #24 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be4a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137839,19 +137836,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2be50c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2be4ec │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 741324 │ │ │ │ + bl 74138c │ │ │ │ cbnz r0, 2be540 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 741508 │ │ │ │ + bl 741570 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -137859,53 +137856,53 @@ │ │ │ │ cbz r3, 2be52e │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2be52e │ │ │ │ ldr r1, [pc, #92] @ (2be574 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2afbc0 │ │ │ │ ldr r1, [pc, #72] @ (2be578 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2be560 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be4ec │ │ │ │ ldr r2, [pc, #48] @ (2be57c ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2be4ec │ │ │ │ blx 2612d8 │ │ │ │ b.n 2be544 │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #116 @ 0x74 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #36 @ 0x24 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #12 │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ ... │ │ │ │ │ │ │ │ 002be580 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -137956,34 +137953,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be5ca │ │ │ │ ldr r1, [pc, #48] @ (2be62c ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2be4a0 │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #76 @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - adds r7, #212 @ 0xd4 │ │ │ │ + subs r0, #60 @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be630 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137999,45 +137996,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 260c70 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7284f8 │ │ │ │ + bl 728560 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2be6ac ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2be6b0 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 728ba0 │ │ │ │ + bl 728c08 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stmia r6!, {r1, r2, r5} │ │ │ │ lsls r3, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -138134,15 +138131,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af2f8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afbc0 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #128] @ (2be860 ) │ │ │ │ ldr r3, [pc, #108] @ (2be84c ) │ │ │ │ add r2, pc │ │ │ │ @@ -138187,19 +138184,19 @@ │ │ │ │ b.n 2be748 │ │ │ │ stmia r6!, {r2, r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r3, #172 @ 0xac │ │ │ │ + adds r4, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #3 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r5!, {r2} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138241,25 +138238,25 @@ │ │ │ │ bl 2afab4 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2be8c0 │ │ │ │ ldr r1, [pc, #32] @ (2be8f0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2afbc0 │ │ │ │ stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + subs r6, r2, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r5, #5 │ │ │ │ + adds r4, r2, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2be958 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138606,15 +138603,15 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r4, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r1!, {r2, r3} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r0!, {r4, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -138720,15 +138717,15 @@ │ │ │ │ stmia r0!, {r3, r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ itt │ │ │ │ lsl r3, r6, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ ittt ge │ │ │ │ lslge r3, r6, #1 │ │ │ │ pushge {r4, r5, lr} │ │ │ │ movge.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -138797,15 +138794,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2bee04 │ │ │ │ ldr r0, [pc, #48] @ (2bee5c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2bee04 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ sev │ │ │ │ lsls r3, r6, #1 │ │ │ │ itet cc │ │ │ │ lslcc r3, r6, #1 │ │ │ │ @@ -138815,15 +138812,15 @@ │ │ │ │ lslne r3, r6, #1 │ │ │ │ cmpne r2, #84 @ 0x54 │ │ │ │ movne r0, r0 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2bef5c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138898,15 +138895,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bee90 │ │ │ │ ldr r0, [pc, #76] @ (2bef70 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bee90 │ │ │ │ ldr r3, [pc, #64] @ (2bef74 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2beefc │ │ │ │ ldr r3, [pc, #48] @ (2bef6c ) │ │ │ │ @@ -138917,34 +138914,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2bef78 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2bef7c ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2beefc │ │ │ │ nop │ │ │ │ bkpt 0x0062 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + adds r0, #208 @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r5, #52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2bf048 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138999,15 +138996,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2bf064 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2befce │ │ │ │ ldr r3, [pc, #60] @ (2bf054 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2befce │ │ │ │ ldr r3, [pc, #52] @ (2bf058 ) │ │ │ │ @@ -139021,36 +139018,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2bf070 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2befce │ │ │ │ pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #228 @ 0xe4 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #220 @ 0xdc │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -139084,15 +139081,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf124 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2bf0f8 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5ffb68 │ │ │ │ + bl 5ffbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bf1ac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf18a │ │ │ │ @@ -139123,15 +139120,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bf158 │ │ │ │ ldr r0, [pc, #344] @ (2bf290 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bf208 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2bf0e2 │ │ │ │ @@ -139150,15 +139147,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2bf0f8 │ │ │ │ ldr r0, [pc, #280] @ (2bf298 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf0f8 │ │ │ │ ldr r3, [pc, #264] @ (2bf294 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf0f6 │ │ │ │ ldr r3, [pc, #244] @ (2bf28c ) │ │ │ │ @@ -139166,24 +139163,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf0f6 │ │ │ │ ldr r0, [pc, #252] @ (2bf29c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf0f6 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf248 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bf0f8 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 261d48 │ │ │ │ ldr r3, [pc, #168] @ (2bf280 ) │ │ │ │ @@ -139205,15 +139202,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2bf2a4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2bf2a8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf1c2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf168 │ │ │ │ b.n 2bf0f8 │ │ │ │ ldr r3, [pc, #108] @ (2bf280 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -139235,15 +139232,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2bf2b0 ) │ │ │ │ ldr r0, [pc, #124] @ (2bf2b4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf1c2 │ │ │ │ ldr r3, [pc, #84] @ (2bf2a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf1bc │ │ │ │ ldr r3, [pc, #56] @ (2bf28c ) │ │ │ │ @@ -139254,15 +139251,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2bf2b8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2bf2bc ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf1bc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r6} │ │ │ │ @@ -139271,37 +139268,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 2bf302 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #20 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r7, #122 @ 0x7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r2, #70 @ 0x46 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #216 @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r2, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139424,15 +139421,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2bf578 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf328 │ │ │ │ ldr r3, [pc, #368] @ (2bf57c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf384 │ │ │ │ ldr r3, [pc, #352] @ (2bf574 ) │ │ │ │ @@ -139440,15 +139437,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf384 │ │ │ │ ldr r0, [pc, #352] @ (2bf580 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf384 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bf45c │ │ │ │ ldr r3, [pc, #336] @ (2bf584 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bf45c │ │ │ │ @@ -139462,15 +139459,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2bf58c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2bf590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afab4 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afab4 │ │ │ │ ldr r1, [pc, #292] @ (2bf594 ) │ │ │ │ @@ -139515,15 +139512,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2bf5a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf49e │ │ │ │ ldr r3, [pc, #120] @ (2bf564 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf524 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bf49e │ │ │ │ @@ -139540,15 +139537,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2bf5a4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2bf5a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf49e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2bf584 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf4f2 │ │ │ │ @@ -139563,15 +139560,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bf5b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2bf5b4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf49e │ │ │ │ nop │ │ │ │ rev r4, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ rev r0, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -139582,45 +139579,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r1, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ittt ls │ │ │ │ - lslls r1, r2, #1 │ │ │ │ - cmpls r5, #118 @ 0x76 │ │ │ │ - lslls r2, r1, #1 │ │ │ │ - subs r6, r0, #7 │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - itee ne │ │ │ │ - lslne r1, r2, #1 │ │ │ │ - cmpeq r4, #216 @ 0xd8 │ │ │ │ - lsleq r2, r1, #1 │ │ │ │ - subs r4, r7, #4 │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + itte vc │ │ │ │ + lslvc r1, r2, #1 │ │ │ │ + cmpvc r5, #64 @ 0x40 │ │ │ │ + lslvs r2, r1, #1 │ │ │ │ + subs r4, r4, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ + subs r4, r5, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #160 @ 0xa0 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + cmp r4, #8 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + subs r2, r7, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bf654 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139676,30 +139673,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bf670 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf616 │ │ │ │ @ instruction: 0xb716 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + bkpt 0x0010 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #174 @ 0xae │ │ │ │ + cmp r4, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r2, #7 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139824,15 +139821,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2bf950 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf6d8 │ │ │ │ ldr r3, [pc, #388] @ (2bf954 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf734 │ │ │ │ ldr r3, [pc, #368] @ (2bf94c ) │ │ │ │ @@ -139840,15 +139837,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf734 │ │ │ │ ldr r0, [pc, #368] @ (2bf958 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf734 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bf828 │ │ │ │ ldr r3, [pc, #352] @ (2bf95c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bf828 │ │ │ │ @@ -139862,15 +139859,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2bf964 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2bf968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afab4 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afab4 │ │ │ │ ldr r1, [pc, #304] @ (2bf96c ) │ │ │ │ @@ -139915,15 +139912,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2bf978 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf86a │ │ │ │ ldr r3, [pc, #128] @ (2bf93c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf8fa │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bf86a │ │ │ │ @@ -139940,15 +139937,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2bf97c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2bf980 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf86a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2bf95c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf8c4 │ │ │ │ @@ -139963,15 +139960,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bf988 ) │ │ │ │ ldr r0, [pc, #108] @ (2bf98c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf86a │ │ │ │ @ instruction: 0xb64e │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xb64a │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -139981,45 +139978,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #864] @ (2bfcac ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #80 @ 0x50 │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2bf9d8 │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #170 @ 0xaa │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + adds r2, r4, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 2bf9c4 │ │ │ │ + cbnz r2, 2bf9de │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #112 @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r5, r5 │ │ │ │ + subs r4, r2, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #156 @ 0x9c │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + cmp r0, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bfa2c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140075,30 +140072,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bfa48 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bf9ee │ │ │ │ cbz r6, 2bfa7e │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2bfa78 │ │ │ │ + rev r0, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r7, r7 │ │ │ │ + subs r0, r4, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfa4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140126,31 +140123,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2bfac0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #168 @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, #32 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfac4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140213,15 +140210,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5f332c │ │ │ │ + bl 5f3394 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -140238,15 +140235,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bfc64 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 741410 │ │ │ │ + bl 741478 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2bfbe0 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2bfc2e │ │ │ │ movs r2, #0 │ │ │ │ @@ -140288,15 +140285,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bfbe0 │ │ │ │ ldr r0, [pc, #92] @ (2bfcb0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2bfbe0 │ │ │ │ ldr r3, [pc, #60] @ (2bfca4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfbc0 │ │ │ │ @@ -140310,33 +140307,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bfbc0 │ │ │ │ ldr r0, [pc, #44] @ (2bfcb8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2bfbc0 │ │ │ │ nop │ │ │ │ cbz r2, 2bfccc │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #2 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsrs r2, r6, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfcbc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -140391,19 +140388,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 262488 │ │ │ │ cbnz r0, 2bfd72 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 741308 │ │ │ │ + bl 741370 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 7413d4 │ │ │ │ + bl 74143c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2bfd0c │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2af1c4 │ │ │ │ b.n 2bfd0c │ │ │ │ @@ -140437,43 +140434,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2c0270 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5eee24 │ │ │ │ + bl 5eee8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bff62 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2bfdf8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2c0274 │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5eee34 │ │ │ │ + bl 5eee9c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bfff6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bff58 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2c0278 │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2c027c │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -140498,30 +140495,30 @@ │ │ │ │ bne.n 2bfe7e │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2c0074 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5eee24 │ │ │ │ + bl 5eee8c │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2bfe92 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5eee24 │ │ │ │ + bl 5eee8c │ │ │ │ cbz r0, 2bfeb6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2c002a │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2c001a │ │ │ │ @@ -140578,29 +140575,29 @@ │ │ │ │ bl 2afbc0 │ │ │ │ ldr r1, [pc, #832] @ (2c028c ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2af26c │ │ │ │ b.n 2bff8a │ │ │ │ - bl 6fb5b8 │ │ │ │ + bl 6fb620 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2bfe2a │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [pc, #788] @ (2c0288 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c00e2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ mov r0, r6 │ │ │ │ bl 2af1dc │ │ │ │ ldr r2, [pc, #772] @ (2c0290 ) │ │ │ │ ldr r3, [pc, #732] @ (2c026c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -140638,15 +140635,15 @@ │ │ │ │ bne.w 2c0168 │ │ │ │ mov r0, fp │ │ │ │ blx 2630fc │ │ │ │ b.n 2bffcc │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [pc, #640] @ (2c0288 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c01e0 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ @@ -140680,20 +140677,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2c029c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2c02a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bffee │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5fe8b0 │ │ │ │ + bl 5fe918 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2c0198 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -140722,15 +140719,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2c02a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2c02a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bffee │ │ │ │ ldr r3, [pc, #432] @ (2c0294 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bff7e │ │ │ │ ldr r3, [pc, #420] @ (2c0298 ) │ │ │ │ @@ -140741,15 +140738,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2c02ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2c02b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bff7e │ │ │ │ ldr r3, [pc, #416] @ (2c02b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2c012a │ │ │ │ ldr r3, [pc, #376] @ (2c0298 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140774,15 +140771,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2c02bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2c02c0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bffee │ │ │ │ ldr r3, [pc, #296] @ (2c0294 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffee │ │ │ │ ldr r3, [pc, #288] @ (2c0298 ) │ │ │ │ @@ -140793,19 +140790,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2c02c4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2c02c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bffee │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 72dd14 │ │ │ │ + bl 72dd7c │ │ │ │ ldr r3, [pc, #228] @ (2c0288 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffee │ │ │ │ ldr r3, [pc, #224] @ (2c0294 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140820,15 +140817,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2c02cc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2c02d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bffee │ │ │ │ ldr r3, [pc, #176] @ (2c0294 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0012 │ │ │ │ ldr r3, [pc, #168] @ (2c0298 ) │ │ │ │ @@ -140839,15 +140836,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2c02d4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2c02d8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c0012 │ │ │ │ ldr r3, [pc, #128] @ (2c0294 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffcc │ │ │ │ ldr r3, [pc, #120] @ (2c0298 ) │ │ │ │ @@ -140858,21 +140855,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2c02dc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2c02e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2bffcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2c02e4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bff20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140881,70 +140878,70 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #96 @ 0x60 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bl 2ee28e │ │ │ │ add r5, sp, #344 @ 0x158 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r3, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #136 @ 0x88 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r7, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ands r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r2 │ │ │ │ + uxtb r0, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r3, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #242 @ 0xf2 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + movs r1, #214 @ 0xd6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #10 │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r7, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r4, #7 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #118 @ 0x76 │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -141003,15 +141000,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2c03d2 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 7238c0 │ │ │ │ + bl 723928 │ │ │ │ cbnz r0, 2c03e6 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2c03f6 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -141038,15 +141035,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7238c0 │ │ │ │ + bl 723928 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2c03ea │ │ │ │ movs r0, #3 │ │ │ │ b.n 2c03ac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -141128,15 +141125,15 @@ │ │ │ │ nop │ │ │ │ add r0, sp, #768 @ 0x300 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c04ca │ │ │ │ @@ -141518,15 +141515,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2c08c0 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2c087a │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 723a74 │ │ │ │ + bl 723adc │ │ │ │ cbz r0, 2c08ba │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262cd0 │ │ │ │ b.n 2c083c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -141544,15 +141541,15 @@ │ │ │ │ b.n 2c0802 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2c0802 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 7238c0 │ │ │ │ + bl 723928 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c087a │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2c0802 │ │ │ │ bl 2c040c │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -141586,25 +141583,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #352 @ (adr r4, 2c0a6c ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ add r4, pc, #312 @ (adr r4, 2c0a48 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ add r4, pc, #656 @ (adr r4, 2c0ba4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r0, [r6, #29] │ │ │ │ + ldrb r0, [r3, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r0, r5 │ │ │ │ + subs r6, r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c092c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141654,19 +141651,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ add r3, pc, #232 @ (adr r3, 2c0aa0 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldrb r0, [r1, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c09c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -142017,15 +142014,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c0d24 │ │ │ │ ldr r0, [pc, #100] @ (2c0dac ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c0d24 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -142047,23 +142044,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #88 @ (adr r1, 2c0dec ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #560 @ (adr r0, 2c0fcc ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r3, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, pc, #464 @ (adr r0, 2c0f74 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c0db0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -142090,50 +142087,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c0dcc │ │ │ │ ldr r0, [pc, #24] @ (2c0e10 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c0dcc │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #368] @ (2c0f7c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #26 │ │ │ │ + asrs r4, r2, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2c0e44 ) │ │ │ │ add r0, pc │ │ │ │ bl 2c0db0 │ │ │ │ ldr r0, [pc, #28] @ (2c0e48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4478 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2c456c │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r2, #26 │ │ │ │ + asrs r4, r7, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c0e54 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c4660 │ │ │ │ @@ -142162,19 +142159,19 @@ │ │ │ │ bl 4a7808 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c0e86 │ │ │ │ ldr r0, [pc, #16] @ (2c0ec0 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ - add r5, pc, #336 @ (adr r5, 2c100c ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 2c11ac ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r7, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r5, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -142228,19 +142225,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c0f60 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrh r4, [r4, #18] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -142291,17 +142288,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2c1098 ) │ │ │ │ ldr r1, [pc, #132] @ (2c109c ) │ │ │ │ @@ -142352,23 +142349,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 26250c │ │ │ │ b.n 2c1062 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r1, #19 │ │ │ │ + asrs r6, r6, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r4, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2c1320 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -142601,53 +142598,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 26250c │ │ │ │ b.n 2c119a │ │ │ │ nop │ │ │ │ ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r5, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + asrs r0, r6, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r4, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r6, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r0, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2c13ac ) │ │ │ │ add r4, pc │ │ │ │ @@ -142663,17 +142660,17 @@ │ │ │ │ blx 261b48 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r4, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2c13e8 ) │ │ │ │ ldr r1, [pc, #32] @ (2c13ec ) │ │ │ │ @@ -142686,15 +142683,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2c0db0 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - cdp 0, 10, cr0, cr4, cr14, {2} │ │ │ │ + vhadd.s8 q0, q6, q7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2c1458 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #88] @ (2c145c ) │ │ │ │ @@ -142730,23 +142727,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 2616fc │ │ │ │ b.n 2c141c │ │ │ │ ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r6, r7, #5 │ │ │ │ + asrs r6, r4, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c1482 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142804,15 +142801,15 @@ │ │ │ │ b.w 2c0db0 │ │ │ │ ldrh r0, [r1, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r0, r5, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c151e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142872,15 +142869,15 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r5, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r4, r1, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142908,19 +142905,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c160c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ nop │ │ │ │ str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r4, #28] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142948,19 +142945,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c1670 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ nop │ │ │ │ str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r2, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c169e │ │ │ │ ldr r3, [pc, #48] @ (2c16ac ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -142979,17 +142976,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r5, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c16d8 │ │ │ │ @@ -143010,15 +143007,15 @@ │ │ │ │ bne.n 2c16ca │ │ │ │ ldr r0, [pc, #12] @ (2c16fc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ ldr r2, [r0, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c1700 : │ │ │ │ ldr r3, [pc, #12] @ (2c1710 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -143353,23 +143350,23 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r4, r4, #11 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2c1c58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -143568,39 +143565,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ nop │ │ │ │ str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r1, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsls r0, r6, #22 │ │ │ │ + lsls r0, r3, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r5, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r6, #13] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r4, #9 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r6, #9 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r6, #8 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2c1d68 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -143735,27 +143732,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2c1e08 ) │ │ │ │ ldr r0, [pc, #36] @ (2c1e0c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r2, [r7, #14] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c1e40 │ │ │ │ @@ -143770,17 +143767,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ ldr r0, [pc, #12] @ (2c1e50 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r5, #26 │ │ │ │ + lsls r2, r2, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2c1f68 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -143806,19 +143803,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2c1f00 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2c1f00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ - bl 5e2cf0 │ │ │ │ + bl 5e2d48 │ │ │ │ + bl 5e2d58 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c1f42 │ │ │ │ ldr r1, [pc, #172] @ (2c1f70 ) │ │ │ │ add r1, pc │ │ │ │ @@ -143883,44 +143880,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2c1f98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c1f22 │ │ │ │ ldr r0, [pc, #60] @ (2c1f9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2c1f22 │ │ │ │ ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r3, #24 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r3, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2c2220 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -144067,15 +144064,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 7238c0 │ │ │ │ + bl 723928 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c21f6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2c49bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -144185,21 +144182,21 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r6, [r5, #28] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r0, [r6, #24] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r6, #20] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r4, [r1, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c2254 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -144256,15 +144253,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c22f4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -144363,17 +144360,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c22f4 │ │ │ │ nop │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c23f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144419,15 +144416,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c2478 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -144462,17 +144459,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 260c88 │ │ │ │ ldrh r6, [r2, #2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #56] @ 0x38 │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.u16 q8, q4, │ │ │ │ + vmla.i q8, q0, d1[2] │ │ │ │ │ │ │ │ 002c24e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #156] @ (2c2590 ) │ │ │ │ @@ -144644,19 +144641,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 260c88 │ │ │ │ strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2 0, cr0, [sl, #292] @ 0x124 │ │ │ │ + cdp2 0, 0, cr0, cr2, cr9, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ cbz r3, 2c26f4 │ │ │ │ @@ -144687,15 +144684,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ nop │ │ │ │ strh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldc2l 0, cr0, [lr, #292]! @ 0x124 │ │ │ │ + cdp2 0, 6, cr0, cr6, cr9, {2} │ │ │ │ │ │ │ │ 002c270c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ bgt.n 2c2756 │ │ │ │ @@ -144790,15 +144787,15 @@ │ │ │ │ bne.n 2c27ca │ │ │ │ ldr r0, [pc, #12] @ (2c2804 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c2816 │ │ │ │ ldr r0, [pc, #84] @ (2c2864 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ @@ -144828,18 +144825,18 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2c270c │ │ │ │ ldr r0, [pc, #20] @ (2c286c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ - stc2l 0, cr0, [r0], #292 @ 0x124 │ │ │ │ + stc2l 0, cr0, [r8, #-292] @ 0xfffffedc │ │ │ │ strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r0, [r7, #4] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002c2870 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -144927,17 +144924,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r0, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfae80049 │ │ │ │ + @ instruction: 0xfb500049 │ │ │ │ │ │ │ │ 002c2960 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145013,25 +145010,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2c2a40 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e854 │ │ │ │ + b.w 72e8bc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r5, #26] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r4, [r3, #22] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldc2 0, cr0, [ip, #292] @ 0x124 │ │ │ │ + cdp2 0, 0, cr0, cr4, cr9, {2} │ │ │ │ │ │ │ │ 002c2a44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145087,16 +145084,16 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2616f8 │ │ │ │ nop │ │ │ │ strh r4, [r5, #14] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldc2 0, cr0, [ip, #-292]! @ 0xfffffedc │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + stc2 0, cr0, [r4, #292]! @ 0x124 │ │ │ │ + asrs r6, r2, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2c2b7c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -145148,15 +145145,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2c2b50 │ │ │ │ nop │ │ │ │ strh r6, [r6, #10] │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r5, #10] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - stc2l 0, cr0, [r4], #292 @ 0x124 │ │ │ │ + stc2l 0, cr0, [ip, #-292] @ 0xfffffedc │ │ │ │ strh r6, [r4, #8] │ │ │ │ lsls r3, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #224] @ (2c2c7c ) │ │ │ │ @@ -145249,18 +145246,18 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 262af4 │ │ │ │ b.n 2c2c48 │ │ │ │ nop │ │ │ │ strh r0, [r3, #6] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - vst4.16 {d16-d19}, [sl], r9 │ │ │ │ + ldrsh.w r0, [r2, #73] @ 0x49 │ │ │ │ strh r4, [r0, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - @ instruction: 0xfbec0049 │ │ │ │ + mrrc2 0, 4, r0, r4, cr9 │ │ │ │ strh r4, [r5, #0] │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r4, #0] │ │ │ │ lsls r3, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -145291,16 +145288,16 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2c2cf4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ ldrb r4, [r2, #31] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - bic.w r0, ip, #13631488 @ 0xd00000 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + eors.w r0, r4, #13631488 @ 0xd00000 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2c2d3c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -145352,15 +145349,15 @@ │ │ │ │ bl 2c2a78 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2c0db0 │ │ │ │ ldrb r0, [r4, #28] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - @ instruction: 0xfaa60049 │ │ │ │ + @ instruction: 0xfb0e0049 │ │ │ │ │ │ │ │ 002c2d94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ (2c2e2c ) │ │ │ │ @@ -145606,15 +145603,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c2f72 │ │ │ │ ldr.w r0, [pc, #1468] @ 2c35d0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c2f72 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 260eec <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -145733,15 +145730,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2c2f2e │ │ │ │ ldr.w r0, [pc, #1156] @ 2c35f0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c2f2e │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2c3258 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2c34d0 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2c30ac │ │ │ │ @@ -145798,15 +145795,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2c2f2a │ │ │ │ ldr r0, [pc, #1016] @ (2c3604 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c2f2a │ │ │ │ ldr r3, [pc, #1004] @ (2c3608 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c2f82 │ │ │ │ @@ -145814,15 +145811,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2c2f82 │ │ │ │ ldr r0, [pc, #984] @ (2c360c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2c2f82 │ │ │ │ ldr r3, [pc, #888] @ (2c35bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145895,15 +145892,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2c309c │ │ │ │ ldr r0, [pc, #812] @ (2c3620 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c309c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c309c │ │ │ │ b.n 2c32da │ │ │ │ ldr r3, [pc, #792] @ (2c3624 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -145914,15 +145911,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c2fe6 │ │ │ │ ldr r0, [pc, #772] @ (2c3628 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2c2fe6 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -146029,15 +146026,15 @@ │ │ │ │ b.n 2c33c4 │ │ │ │ ldr r4, [pc, #556] @ (2c3650 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2c33c4 │ │ │ │ ldr r0, [pc, #548] @ (2c3654 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4478 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c456c │ │ │ │ b.n 2c324e │ │ │ │ ldr r4, [pc, #532] @ (2c3658 ) │ │ │ │ add r4, pc │ │ │ │ @@ -146121,74 +146118,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2c35cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c309c │ │ │ │ ldr r0, [pc, #400] @ (2c369c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c309c │ │ │ │ ldr r2, [pc, #396] @ (2c36a0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c309c │ │ │ │ ldr r2, [pc, #172] @ (2c35cc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2c309c │ │ │ │ ldr r0, [pc, #376] @ (2c36a4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c309c │ │ │ │ ldr r3, [pc, #368] @ (2c36a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c311a │ │ │ │ ldr r3, [pc, #136] @ (2c35cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c311a │ │ │ │ ldr r0, [pc, #348] @ (2c36ac ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c311a │ │ │ │ ldr r3, [pc, #340] @ (2c36b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c324e │ │ │ │ ldr r3, [pc, #100] @ (2c35cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c324e │ │ │ │ ldr r0, [pc, #320] @ (2c36b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c324e │ │ │ │ ldr r3, [pc, #312] @ (2c36b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c334a │ │ │ │ ldr r3, [pc, #64] @ (2c35cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c334a │ │ │ │ ldr r0, [pc, #292] @ (2c36bc ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c334a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #23] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrb r6, [r1, #22] │ │ │ │ @@ -146203,75 +146200,75 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrb r6, [r1, #19] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r0, #73] @ 0x49 │ │ │ │ + ldr??.w r0, [r8, #73] @ 0x49 │ │ │ │ ldrb r6, [r6, #16] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r2, #15] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r0, #15] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r7, #13] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r1, #13] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7880049 │ │ │ │ + @ instruction: 0xf7f00049 │ │ │ │ ldrb r0, [r5, #11] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r2, [r0, #11] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r2, #10] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6580049 │ │ │ │ + movt r0, #2121 @ 0x849 │ │ │ │ ldr r2, [pc, #176] @ (2c36bc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6160049 │ │ │ │ + @ instruction: 0xf67e0049 │ │ │ │ ldrb r6, [r4, #8] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r4, [r3, #8] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r6, #7] │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f20049 │ │ │ │ + @ instruction: 0xf75a0049 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f80049 │ │ │ │ + sbc.w r0, r0, #13172736 @ 0xc90000 │ │ │ │ ldrb r4, [r5, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r3, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, #96 @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrb r0, [r6, #2] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r4, [r6, #31] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, #34 @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - eors.w r0, r2, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf0fa0049 │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #210 @ 0xd2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #190 @ 0xbe │ │ │ │ @@ -146288,37 +146285,37 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 2c39f4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #124 @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #114 @ 0x72 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #94 @ 0x5e │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #86 @ 0x56 │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r4, #30] │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4aa0049 │ │ │ │ + adds.w r0, r2, #13172736 @ 0xc90000 │ │ │ │ adds r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, sl, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xf4b20049 │ │ │ │ adds r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4e20049 │ │ │ │ + adc.w r0, sl, #13172736 @ 0xc90000 │ │ │ │ subs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ubfx r0, r4, #1, #10 │ │ │ │ + bic.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, sl, #13172736 @ 0xc90000 │ │ │ │ + sbcs.w r0, r2, #13172736 @ 0xc90000 │ │ │ │ │ │ │ │ 002c36c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (2c3740 ) │ │ │ │ @@ -146366,18 +146363,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #22] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stcl 0, cr0, [ip], #292 @ 0x124 │ │ │ │ - @ instruction: 0xf3900049 │ │ │ │ + ldcl 0, cr0, [r4, #-292] @ 0xfffffedc │ │ │ │ + @ instruction: 0xf3f80049 │ │ │ │ │ │ │ │ 002c3750 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #96] @ (2c37c0 ) │ │ │ │ @@ -146530,15 +146527,15 @@ │ │ │ │ beq.n 2c38f4 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2c39c0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c3892 │ │ │ │ ldr r0, [pc, #260] @ (2c39c4 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -146639,30 +146636,30 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #17] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xf37c0049 │ │ │ │ + @ instruction: 0xf3e40049 │ │ │ │ strb r6, [r3, #16] │ │ │ │ lsls r5, r0, #2 │ │ │ │ strb r6, [r2, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r2, #15] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r4, [r3, #14] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsrs r6, r6, #18 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r2, [r5, #13] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - subw r0, r4, #73 @ 0x49 │ │ │ │ + ssat r0, #10, ip, lsl #1 │ │ │ │ │ │ │ │ 002c39e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -146766,15 +146763,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r3, #11] │ │ │ │ lsls r5, r0, #2 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #9] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xf19c0049 │ │ │ │ + addw r0, r4, #73 @ 0x49 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #32 │ │ │ │ @@ -146821,15 +146818,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c3b64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ adds r6, #202 @ 0xca │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -146837,15 +146834,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c3bbc ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2c3bc0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #48] @ (2c3bc4 ) │ │ │ │ ldr r3, [pc, #52] @ (2c3bc8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -146855,19 +146852,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #360] @ (2c3d24 ) │ │ │ │ + ldr r5, [pc, #776] @ (2c3ec4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r6, r7, pc} │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2c3bde │ │ │ │ movs r0, #0 │ │ │ │ @@ -146928,28 +146925,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2c3d10 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2c3ce8 │ │ │ │ ldr r3, [pc, #136] @ (2c3d14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2c3d18 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 260cd4 │ │ │ │ @@ -146977,30 +146974,30 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2c3d1c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e2fc4 │ │ │ │ + b.w 5e302c │ │ │ │ ldr r1, [pc, #36] @ (2c3d20 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2c3d24 ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vmla.i16 d16, d10, d1[1] │ │ │ │ - ldr r4, [pc, #296] @ (2c3e40 ) │ │ │ │ + orr.w r0, r2, #73 @ 0x49 │ │ │ │ + ldr r4, [pc, #712] @ (2c3fe0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vmla.i d16, d14, d1[2] │ │ │ │ + bics.w r0, r6, #73 @ 0x49 │ │ │ │ vminnm.f16 , , │ │ │ │ - vhadd.s q8, q5, │ │ │ │ - vmla.i d0, d12, d1[2] │ │ │ │ + vmla.i32 d16, d2, d9[0] │ │ │ │ + vext.8 q8, q2, , #0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2c3d70 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147020,15 +147017,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2c4070 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -147232,85 +147229,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c3e5a │ │ │ │ ldr r0, [pc, #300] @ (2c4098 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c3e5a │ │ │ │ ldr r3, [pc, #292] @ (2c409c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3e9c │ │ │ │ ldr r3, [pc, #276] @ (2c4094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2c3e9c │ │ │ │ ldr r0, [pc, #276] @ (2c40a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c3e9c │ │ │ │ ldr r3, [pc, #272] @ (2c40a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3eaa │ │ │ │ ldr r3, [pc, #244] @ (2c4094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2c3eaa │ │ │ │ ldr r0, [pc, #256] @ (2c40a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c3eaa │ │ │ │ ldr r3, [pc, #248] @ (2c40ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3ec8 │ │ │ │ ldr r3, [pc, #216] @ (2c4094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c3ec8 │ │ │ │ ldr r0, [pc, #232] @ (2c40b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c3ec8 │ │ │ │ ldr r3, [pc, #228] @ (2c40b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3eba │ │ │ │ ldr r3, [pc, #184] @ (2c4094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2c3eba │ │ │ │ ldr r0, [pc, #208] @ (2c40b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c3eba │ │ │ │ ldr r3, [pc, #200] @ (2c40bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3ed8 │ │ │ │ ldr r3, [pc, #148] @ (2c4094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3ed8 │ │ │ │ ldr r0, [pc, #180] @ (2c40c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c3ed8 │ │ │ │ ldr r3, [pc, #176] @ (2c40c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3f04 │ │ │ │ ldr r3, [pc, #116] @ (2c4094 ) │ │ │ │ @@ -147323,15 +147320,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2c3f04 │ │ │ │ ldr r3, [pc, #124] @ (2c40cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -147340,57 +147337,57 @@ │ │ │ │ ldr r3, [pc, #56] @ (2c4094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c3f40 │ │ │ │ ldr r0, [pc, #104] @ (2c40d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c3f40 │ │ │ │ nop │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d16, d6, d9[0] │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + orr.w r0, lr, #73 @ 0x49 │ │ │ │ + strb r6, [r2, #21] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stcl 0, cr0, [lr, #292]! @ 0x124 │ │ │ │ - asrs r2, r6, #4 │ │ │ │ + cdp 0, 5, cr0, cr6, cr9, {2} │ │ │ │ + asrs r2, r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, r0] │ │ │ │ + str r0, [r3, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 11, cr0, cr8, cr9, {2} │ │ │ │ + vhadd.s32 q0, q0, │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr9, {2} │ │ │ │ + cdp 0, 9, cr0, cr14, cr9, {2} │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0, #292] @ 0x124 │ │ │ │ + cdp 0, 2, cr0, cr8, cr9, {2} │ │ │ │ subs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 2, cr0, cr6, cr9, {2} │ │ │ │ + cdp 0, 8, cr0, cr14, cr9, {2} │ │ │ │ asrs r4, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8, #-292] @ 0xfffffedc │ │ │ │ + stcl 0, cr0, [r0, #292] @ 0x124 │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl, #292] @ 0x124 │ │ │ │ + ldcl 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4], {73} @ 0x49 │ │ │ │ + stcl 0, cr0, [ip], #292 @ 0x124 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], #292 @ 0x124 │ │ │ │ + ldc 0, cr0, [lr, #-292] @ 0xfffffedc │ │ │ │ │ │ │ │ 002c40d4 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c40dc : │ │ │ │ @@ -147398,15 +147395,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c40e0 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c40ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6984d0 │ │ │ │ + b.w 698538 │ │ │ │ ldr r2, [r0, #80] @ 0x50 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002c40f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -147490,24 +147487,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2c4400 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a08f8 │ │ │ │ + bl 6a0960 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 48acb0 │ │ │ │ - bl 5e4de4 │ │ │ │ + bl 5e4e4c │ │ │ │ ldr r1, [pc, #556] @ (2c4404 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fc4 │ │ │ │ + bl 5e302c │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2c41f4 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2c4408 ) │ │ │ │ add r3, pc │ │ │ │ @@ -147520,29 +147517,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2c440c ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 698a00 │ │ │ │ + bl 698a68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2c4410 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2c4414 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2c4418 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ ldr r3, [pc, #484] @ (2c441c ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2c37e4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -147554,15 +147551,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2c4428 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2c4316 │ │ │ │ ldr r2, [pc, #444] @ (2c442c ) │ │ │ │ ldr r3, [pc, #364] @ (2c43e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147585,15 +147582,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2c4438 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2c4268 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c43c8 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 2622cc │ │ │ │ @@ -147612,49 +147609,49 @@ │ │ │ │ beq.n 2c4386 │ │ │ │ ldr r0, [pc, #348] @ (2c4440 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 6a0d00 │ │ │ │ + bl 6a0d68 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c4196 │ │ │ │ ldr r3, [pc, #324] @ (2c4444 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2c4448 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2c444c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r6, #0 │ │ │ │ b.n 2c4244 │ │ │ │ ldr r3, [pc, #308] @ (2c4450 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2c4454 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2c4458 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2c4244 │ │ │ │ ldr r0, [pc, #288] @ (2c445c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 698d9c │ │ │ │ + bl 698e04 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -147698,15 +147695,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c4184 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2c4470 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2c4184 │ │ │ │ ldr r1, [pc, #168] @ (2c4474 ) │ │ │ │ add r1, pc │ │ │ │ blx 262524 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c42d2 │ │ │ │ @@ -147718,61 +147715,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl, #292] @ 0x124 │ │ │ │ + cdp 0, 3, cr0, cr2, cr9, {2} │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ ldr r6, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - mov sl, r0 │ │ │ │ + mov sl, sp │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r8, cr9 │ │ │ │ - bic.w r0, r0, r9, lsl #1 │ │ │ │ + ldc 0, cr0, [r0], #292 @ 0x124 │ │ │ │ + eor.w r0, r8, r9, lsl #1 │ │ │ │ ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - mov r6, r6 │ │ │ │ + mov lr, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs.w r0, r8, r9, lsl #1 │ │ │ │ - ldrd r0, r0, [r4, #292] @ 0x124 │ │ │ │ - @ instruction: 0xfb4e0053 │ │ │ │ - stc 0, cr0, [r6], #292 @ 0x124 │ │ │ │ - cmp ip, sl │ │ │ │ + stc 0, cr0, [r0], #-292 @ 0xfffffedc │ │ │ │ + bics.w r0, ip, r9, lsl #1 │ │ │ │ + @ instruction: 0xfbb60053 │ │ │ │ + stc 0, cr0, [lr, #-292] @ 0xfffffedc │ │ │ │ + mov r4, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrrc 0, 4, r0, sl, cr9 │ │ │ │ - ldrd r0, r0, [r2, #-292]! @ 0x124 │ │ │ │ - cmp lr, r6 │ │ │ │ + stcl 0, cr0, [r2], {73} @ 0x49 │ │ │ │ + ldrd r0, r0, [sl, #292] @ 0x124 │ │ │ │ + mov r6, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs.w r0, ip, r9, lsl #1 │ │ │ │ - ldrd r0, r0, [r4, #-292] @ 0x124 │ │ │ │ + stc 0, cr0, [r4], #-292 @ 0xfffffedc │ │ │ │ + @ instruction: 0xe9bc0049 │ │ │ │ ldr r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - rsb r0, r6, r9, lsl #1 │ │ │ │ + stc 0, cr0, [lr], #-292 @ 0xfffffedc │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, sl, r9, lsl #1 │ │ │ │ - sbcs.w r0, r2, r9, lsl #1 │ │ │ │ + subs.w r0, r2, r9, lsl #1 │ │ │ │ + rsbs r0, sl, r9, lsl #1 │ │ │ │ │ │ │ │ 002c4478 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -147815,15 +147812,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2c44f2 │ │ │ │ ldr r0, [pc, #112] @ (2c4558 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 698d9c │ │ │ │ + bl 698e04 │ │ │ │ b.n 2c44ac │ │ │ │ ldr r1, [pc, #104] @ (2c455c ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -147846,15 +147843,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c44da │ │ │ │ ldr r0, [pc, #56] @ (2c4568 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2c44da │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r2, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -147864,20 +147861,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #12] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - pkhbt r0, lr, r9, lsl #1 │ │ │ │ + @ instruction: 0xeb360049 │ │ │ │ asrs r0, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r2, r9, lsl #1 │ │ │ │ + pkhbt r0, sl, r9, lsl #1 │ │ │ │ │ │ │ │ 002c456c : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 44de10 │ │ │ │ │ │ │ │ 002c4574 : │ │ │ │ @@ -147941,39 +147938,39 @@ │ │ │ │ │ │ │ │ 002c460c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr.w ip, [pc, #48] @ 2c4654 │ │ │ │ ldr r2, [pc, #48] @ (2c4658 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c465c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r2, r6 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #188 @ 0xbc │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002c4660 : │ │ │ │ ldr r3, [pc, #24] @ (2c467c ) │ │ │ │ ldr r2, [pc, #28] @ (2c4680 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -148012,15 +148009,15 @@ │ │ │ │ nop │ │ │ │ str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #116] @ 0x74 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002c46c8 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c46e4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2c46ec ) │ │ │ │ @@ -148034,17 +148031,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2c0db0 │ │ │ │ ldr r0, [pc, #12] @ (2c46f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r2, [r4, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #10 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c46f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -148086,15 +148083,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 261c8c │ │ │ │ ldr r3, [pc, #128] @ (2c47e4 ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 69fce8 │ │ │ │ + bl 69fd50 │ │ │ │ ldr r0, [pc, #116] @ (2c47e8 ) │ │ │ │ add r0, pc │ │ │ │ bl 2c0db0 │ │ │ │ ldr r2, [pc, #112] @ (2c47ec ) │ │ │ │ ldr r3, [pc, #96] @ (2c47dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148138,32 +148135,32 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ble.n 2c4890 │ │ │ │ + ble.n 2c4760 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xe8240049 │ │ │ │ - asrs r0, r3 │ │ │ │ + stmia.w ip, {r0, r3, r6} │ │ │ │ + sbcs r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xe80e0049 │ │ │ │ - b.n 2c4170 │ │ │ │ + ldrd r0, r0, [r6], #-292 @ 0x124 │ │ │ │ + b.n 2c4240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c4804 : │ │ │ │ ldr r0, [pc, #4] @ (2c480c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0db0 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r7, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c4810 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -148192,26 +148189,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2c4874 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c4842 │ │ │ │ ldr r0, [pc, #24] @ (2c4878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2c4842 │ │ │ │ str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c47ac │ │ │ │ - lsls r1, r1, #1 │ │ │ │ + @ instruction: 0xe8000049 │ │ │ │ │ │ │ │ 002c487c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #268] @ (2c4998 ) │ │ │ │ @@ -148281,15 +148277,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c48e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c489a │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73dd5c │ │ │ │ + bl 73ddc4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c489a │ │ │ │ ldr r2, [pc, #96] @ (2c49a0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2c4974 │ │ │ │ mov r0, r4 │ │ │ │ @@ -148307,15 +148303,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2c4906 │ │ │ │ ldr r0, [pc, #72] @ (2c49b0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c4906 │ │ │ │ ldr r2, [pc, #60] @ (2c49b4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c4944 │ │ │ │ @@ -148323,15 +148319,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c4944 │ │ │ │ ldr r0, [pc, #44] @ (2c49b8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c4944 │ │ │ │ nop │ │ │ │ str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -148339,19 +148335,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c4728 │ │ │ │ + b.n 2c47f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmn r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c473c │ │ │ │ + b.n 2c480c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c49bc : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2c49c8 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -148629,21 +148625,21 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #20] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2c45b0 │ │ │ │ + b.n 2c4680 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4590 │ │ │ │ + b.n 2c4660 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c455c │ │ │ │ + b.n 2c462c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c44bc │ │ │ │ + b.n 2c458c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -148738,25 +148734,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ ldr r1, [pc, #604] @ (2c4ffc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ ldr r1, [pc, #596] @ (2c5000 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2c4f74 │ │ │ │ ldr r1, [pc, #580] @ (2c5004 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ @@ -148826,30 +148822,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2c4edc │ │ │ │ ldr r1, [pc, #428] @ (2c5020 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ ldr r1, [pc, #416] @ (2c5024 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 7308d4 │ │ │ │ + bl 73093c │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 263248 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #372] @ (2c5028 ) │ │ │ │ ldr r3, [pc, #308] @ (2c4fec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -148862,32 +148858,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2c502c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7306cc │ │ │ │ + bl 730734 │ │ │ │ cbnz r0, 2c4f40 │ │ │ │ ldr r1, [pc, #324] @ (2c5030 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7306cc │ │ │ │ + bl 730734 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4ea2 │ │ │ │ ldr r2, [pc, #316] @ (2c5034 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2c5038 ) │ │ │ │ ldr r1, [pc, #316] @ (2c503c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c4eaa │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2c4e4e │ │ │ │ ldr r1, [pc, #288] @ (2c5040 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -148897,167 +148893,167 @@ │ │ │ │ bne.n 2c4fc2 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2c4dce │ │ │ │ ldr r1, [pc, #268] @ (2c5044 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72db84 │ │ │ │ + bl 72dbec │ │ │ │ b.n 2c4f0e │ │ │ │ ldr r2, [pc, #260] @ (2c5048 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2c504c ) │ │ │ │ ldr r1, [pc, #264] @ (2c5050 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2c4f0e │ │ │ │ ldr r4, [pc, #248] @ (2c5054 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2c5058 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2c505c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2c4f0e │ │ │ │ ldr r2, [pc, #232] @ (2c5060 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2c5064 ) │ │ │ │ ldr r1, [pc, #236] @ (2c5068 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [pc, #220] @ (2c506c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ b.n 2c4f0e │ │ │ │ ldr r2, [pc, #212] @ (2c5070 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2c5074 ) │ │ │ │ ldr r1, [pc, #216] @ (2c5078 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [pc, #200] @ (2c507c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ b.n 2c4f0e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2c5080 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2c5084 ) │ │ │ │ ldr r1, [pc, #188] @ (2c5088 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [pc, #172] @ (2c508c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ b.n 2c4f0e │ │ │ │ ldrsh r0, [r7, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r4, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c5668 │ │ │ │ + b.n 2c5738 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + cbz r6, 2c5006 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2c5648 │ │ │ │ + b.n 2c5718 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + cbz r4, 2c501a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2c57b0 │ │ │ │ + b.n 2c4880 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c57a8 │ │ │ │ + b.n 2c4878 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c579c │ │ │ │ + b.n 2c486c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c56bc │ │ │ │ + b.n 2c578c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c56b8 │ │ │ │ + b.n 2c5788 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2c57a4 │ │ │ │ + b.n 2c4874 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c578c │ │ │ │ + b.n 2c485c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsh r6, [r5, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2c56e8 │ │ │ │ + b.n 2c57b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c56e4 │ │ │ │ + b.n 2c57b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5734 │ │ │ │ + b.n 2c5804 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #60 @ 0x3c │ │ │ │ + subs r2, #164 @ 0xa4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c53f0 │ │ │ │ + b.n 2c54c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c54f0 │ │ │ │ + b.n 2c55c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5608 │ │ │ │ + b.n 2c56d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5654 │ │ │ │ + b.n 2c5724 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #242 @ 0xf2 │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c5370 │ │ │ │ + b.n 2c5440 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 2c53e0 ) │ │ │ │ + add r2, pc, #296 @ (adr r2, 2c5180 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c5340 │ │ │ │ + b.n 2c5410 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c534c │ │ │ │ + b.n 2c541c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c5320 │ │ │ │ + b.n 2c53f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5370 │ │ │ │ + b.n 2c5440 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c54bc │ │ │ │ + b.n 2c558c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c52e4 │ │ │ │ + b.n 2c53b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c54dc │ │ │ │ + b.n 2c55ac │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c53f8 │ │ │ │ + b.n 2c54c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #112 @ 0x70 │ │ │ │ + subs r1, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c52a0 │ │ │ │ + b.n 2c5370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c52f0 │ │ │ │ + b.n 2c53c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2c518c ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -149162,21 +149158,21 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r7, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - svc 114 @ 0x72 │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + svc 204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 88 @ 0x58 │ │ │ │ + svc 192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2c5304 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -149285,15 +149281,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2c532c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c5240 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -149306,15 +149302,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2c5338 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 2619c0 │ │ │ │ b.n 2c52c2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r4, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -149328,25 +149324,25 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c5364 │ │ │ │ + b.n 2c5434 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #244 @ 0xf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + udf #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + b.n 2c5400 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 2c5320 │ │ │ │ + udf #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -149476,36 +149472,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c54a4 ) │ │ │ │ ldr r0, [pc, #56] @ (2c54a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + b.n 2c549c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 144 @ 0x90 │ │ │ │ + svc 248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldcl 0, cr0, [ip, #320]! @ 0x140 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + mcr 0, 3, r0, cr4, cr0, {2} │ │ │ │ + @ instruction: 0xb8de │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 2c539c │ │ │ │ + bgt.n 2c546c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #204 @ 0xcc │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #204 @ 0xcc │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 2c557c │ │ │ │ + bgt.n 2c544c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + svc 30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c54b8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 263368 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -149547,29 +149543,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 263318 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5538 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2c5534 │ │ │ │ - b.w 723148 │ │ │ │ + b.w 7231b0 │ │ │ │ b.w 262fe0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 262cdc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2c555e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 723148 │ │ │ │ + b.w 7231b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 262fe0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -149611,17 +149607,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ble.n 2c56e4 │ │ │ │ + ble.n 2c55b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2c550c │ │ │ │ + ble.n 2c55dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -149699,17 +149695,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2c5610 │ │ │ │ b.n 2c5670 │ │ │ │ nop │ │ │ │ - bgt.n 2c56a0 │ │ │ │ + ble.n 2c5770 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2c579c │ │ │ │ + bgt.n 2c566c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2c57cc ) │ │ │ │ @@ -149792,30 +149788,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c4ae8 │ │ │ │ b.n 2c5718 │ │ │ │ ldr r1, [pc, #44] @ (2c57d8 ) │ │ │ │ ldr r0, [pc, #44] @ (2c57dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72eac8 │ │ │ │ + bl 72eb30 │ │ │ │ mov r0, r5 │ │ │ │ blx 2619c0 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c5718 │ │ │ │ bl 26382c │ │ │ │ nop │ │ │ │ strb r2, [r7, r7] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r7] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - blt.n 2c5710 │ │ │ │ + bgt.n 2c57e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsb r0, [r4, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -150111,59 +150107,59 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, r3] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str.w r0, [r6, r3, lsl #1] │ │ │ │ - bge.n 2c5aa8 │ │ │ │ + strh.w r0, [lr, #83] @ 0x53 │ │ │ │ + blt.n 2c5b78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5b98 │ │ │ │ + blt.n 2c5a68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5bd0 │ │ │ │ + blt.n 2c5aa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5ba8 │ │ │ │ + blt.n 2c5a78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5b94 │ │ │ │ + blt.n 2c5a64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bge.n 2c5b14 │ │ │ │ + bge.n 2c5be4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5a28 │ │ │ │ + bge.n 2c5af8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5a28 │ │ │ │ + bge.n 2c5af8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5a24 │ │ │ │ + bge.n 2c5af4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5a20 │ │ │ │ + bge.n 2c5af0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r4, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bls.n 2c5b20 │ │ │ │ + bls.n 2c5bf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2c5aec │ │ │ │ + bls.n 2c5bbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf6500053 │ │ │ │ - nop {6} │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - itet mi │ │ │ │ - lslmi r6, r2, #1 │ │ │ │ - cmppl r6, #134 @ 0x86 │ │ │ │ - lslmi r3, r3, #1 │ │ │ │ - bvs.n 2c5b78 │ │ │ │ + @ instruction: 0xf6b80053 │ │ │ │ + it gt │ │ │ │ + lslgt r6, r2, #1 │ │ │ │ + itee lt │ │ │ │ + lsllt r6, r2, #1 │ │ │ │ + cmpge r6, #238 @ 0xee │ │ │ │ + lslge r3, r3, #1 │ │ │ │ + bvs.n 2c5a48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2c5b94 │ │ │ │ + bls.n 2c5a64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 2c5b58 │ │ │ │ + bvs.n 2c5c28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2c5b94 │ │ │ │ + bls.n 2c5a64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2c5c34 ) │ │ │ │ @@ -150257,15 +150253,15 @@ │ │ │ │ nop │ │ │ │ str r6, [r1, r6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bhi.n 2c5cdc │ │ │ │ + bhi.n 2c5bac │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c5c44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -150345,15 +150341,15 @@ │ │ │ │ beq.n 2c5d64 │ │ │ │ mov r5, r9 │ │ │ │ b.n 2c5c9a │ │ │ │ ldr r1, [pc, #220] @ (2c5df4 ) │ │ │ │ ldr r0, [pc, #224] @ (2c5df8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72eac8 │ │ │ │ + bl 72eb30 │ │ │ │ mov r0, r4 │ │ │ │ blx 2619c0 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -150432,31 +150428,31 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 26382c │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, r2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvs.n 2c5e58 │ │ │ │ + bvs.n 2c5d28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r6, r3] │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r7, [pc, #648] @ (2c6088 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcc.n 2c5e30 │ │ │ │ + bcc.n 2c5f00 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2c5d54 │ │ │ │ + bvc.n 2c5e24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #98 @ 0x62 │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcc.n 2c5e14 │ │ │ │ + bcc.n 2c5ee4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2c5f10 │ │ │ │ + bvs.n 2c5de0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -150639,17 +150635,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - bcc.n 2c60f0 │ │ │ │ + bcc.n 2c5fc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2c60c8 │ │ │ │ + bcc.n 2c5f98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -150805,21 +150801,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 2619c0 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c605c │ │ │ │ nop │ │ │ │ - bcs.n 2c6160 │ │ │ │ + bcc.n 2c6230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2c616c │ │ │ │ + bcc.n 2c623c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2c61f4 │ │ │ │ + bcs.n 2c62c4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2c6190 │ │ │ │ + bcs.n 2c6260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2c6288 ) │ │ │ │ @@ -151014,17 +151010,17 @@ │ │ │ │ b.n 2c6338 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c6376 │ │ │ │ nop │ │ │ │ - beq.n 2c6474 │ │ │ │ + beq.n 2c6344 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2c6444 │ │ │ │ + beq.n 2c6314 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2c667c ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -151244,15 +151240,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2c6544 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2c6690 ) │ │ │ │ ldr r0, [pc, #88] @ (2c6694 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72eac8 │ │ │ │ + bl 72eb30 │ │ │ │ mov r0, r5 │ │ │ │ blx 2619c0 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -151271,25 +151267,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2c663e │ │ │ │ bl 26382c │ │ │ │ ldr r0, [pc, #912] @ (2c6a10 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #664] @ (2c6924 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ blxns sl │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ blxns r3 │ │ │ │ lsls r5, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151481,21 +151477,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 2619c0 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c673c │ │ │ │ nop │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2c6af4 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -151682,15 +151678,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c6a8c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2c6b08 ) │ │ │ │ ldr r0, [pc, #80] @ (2c6b0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72eac8 │ │ │ │ + bl 72eb30 │ │ │ │ mov r0, r4 │ │ │ │ blx 2619c0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -151704,21 +151700,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2c6982 │ │ │ │ bl 26382c │ │ │ │ add r0, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvns r6, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ muls r4, r2 │ │ │ │ lsls r5, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -151973,17 +151969,17 @@ │ │ │ │ b.n 2c6d14 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c6d58 │ │ │ │ ... │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -152463,63 +152459,63 @@ │ │ │ │ ... │ │ │ │ subs r4, #156 @ 0x9c │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #44 @ 0x2c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - itet hi │ │ │ │ - lslhi r1, r1, #1 │ │ │ │ - itt vc @ unpredictable │ │ │ │ - lslvc r1, r1, #1 │ │ │ │ - itee vs @ unpredictable │ │ │ │ - lslvs r1, r1, #1 │ │ │ │ - itt vs @ unpredictable │ │ │ │ - lslvs r1, r1, #1 │ │ │ │ - udfvs #242 @ 0xf2 │ │ │ │ + itee │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + itt al @ unpredictable │ │ │ │ + lslal r1, r1, #1 │ │ │ │ + itet le @ unpredictable │ │ │ │ + lslle r1, r1, #1 │ │ │ │ + ite gt @ unpredictable │ │ │ │ + lslgt r1, r1, #1 │ │ │ │ + svcle 90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r5} │ │ │ │ + stmia r2!, {r2, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #10 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002c72dc : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2c5c44 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2c72f0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8b48 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c72fc ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8b48 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c7308 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8ac4 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c7314 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8ac4 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c735c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152540,15 +152536,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c73b6 │ │ │ │ mov lr, r3 │ │ │ │ @@ -152582,15 +152578,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c73a8 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c741c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152611,15 +152607,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r0!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c746e │ │ │ │ mov lr, r3 │ │ │ │ @@ -152651,15 +152647,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c7460 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2c74e0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152739,17 +152735,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2c7578 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #11 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c7590 ) │ │ │ │ ldr r2, [pc, #20] @ (2c7594 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c7598 ) │ │ │ │ @@ -152757,15 +152753,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r7, #100 @ 0x64 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -152830,15 +152826,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c7676 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -153284,15 +153280,15 @@ │ │ │ │ beq.n 2c7bbe │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c7c1e │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2c7bd8 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c7b72 │ │ │ │ ldr r3, [pc, #224] @ (2c7c48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153306,15 +153302,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2c7b8e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c7b7a │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7c38 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2c7bb0 │ │ │ │ dmb ish │ │ │ │ @@ -153375,15 +153371,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2c7b56 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2c7c54 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ b.n 2c7bb0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bl 26385c │ │ │ │ adds r1, #190 @ 0xbe │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153530,15 +153526,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2c7eec │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c7e06 │ │ │ │ ldr r3, [pc, #244] @ (2c7ef0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153552,15 +153548,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2c7e1e │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2c7e0e │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7ee8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2c7e92 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -153606,15 +153602,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c7e2e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2c7ef4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c7e32 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -153636,19 +153632,19 @@ │ │ │ │ bl 26385c │ │ │ │ cmp r6, #254 @ 0xfe │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r3, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + @ instruction: 0xb6a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + @ instruction: 0xb688 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c7f04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153744,21 +153740,21 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r5, #198 @ 0xc6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #202 @ 0xca │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + lsls r6, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #154 @ 0x9a │ │ │ │ lsls r5, r0, #2 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #86 @ 0x56 │ │ │ │ lsls r5, r0, #2 │ │ │ │ strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 002c8014 : │ │ │ │ @@ -153840,15 +153836,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c8100 │ │ │ │ adds r4, #4 │ │ │ │ @@ -153867,15 +153863,16 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r4, #182 @ 0xb6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #186 @ 0xba │ │ │ │ lsls r5, r0, #2 │ │ │ │ - vmla.i16 q8, q7, d0[1] │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ lsls r5, r0, #2 │ │ │ │ strh r6, [r1, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -153896,15 +153893,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2c8344 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -154083,71 +154080,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #26] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #180 @ 0xb4 │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cbz r4, 2c83be │ │ │ │ + push {r2, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #968] @ (2c8714 ) │ │ │ │ + ldr r7, [pc, #360] @ (2c84b4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2c83be │ │ │ │ + push {r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c83b4 │ │ │ │ + cbz r6, 2c83ce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bl 61e35a │ │ │ │ - add r0, pc, #152 @ (adr r0, 2c83f8 ) │ │ │ │ + bl 61e35a │ │ │ │ + add r0, pc, #568 @ (adr r0, 2c8598 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - cbz r2, 2c83ba │ │ │ │ + cbz r2, 2c83d4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c83ba │ │ │ │ + cbz r6, 2c83d4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c83bc │ │ │ │ + cbz r4, 2c83d6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #98 @ 0x62 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r0, r1 │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add sp, #16 │ │ │ │ + add sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + lsls r0, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxth r2, r6 │ │ │ │ + uxth r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #952 @ 0x3b8 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxth r4, r3 │ │ │ │ + uxth r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #864 @ 0x360 │ │ │ │ + add sp, #256 @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r7, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + sxtb r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add sp, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r7, #26 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 2c83e8 │ │ │ │ + sxtb r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #688 @ 0x2b0 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r5, #26 │ │ │ │ + lsls r0, r2, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 2c83ee │ │ │ │ + sxtb r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c83bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154330,83 +154327,83 @@ │ │ │ │ bne.n 2c8482 │ │ │ │ ldr r0, [pc, #144] @ (2c8604 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c8486 │ │ │ │ ldr.w lr, [pc, #140] @ 2c8608 │ │ │ │ add lr, pc │ │ │ │ b.n 2c83e2 │ │ │ │ - cbz r0, 2c85b2 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c85b8 │ │ │ │ + sxth r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c85bc │ │ │ │ + sxth r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c85c0 │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2c85c4 │ │ │ │ + sxth r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c85c8 │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c85ca │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2c85d0 │ │ │ │ + sxth r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c85d4 │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c85d8 │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c85dc │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c85e2 │ │ │ │ + sxth r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c85e6 │ │ │ │ + sxth r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c85ea │ │ │ │ + sxth r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r6, 2c85ee │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c85f2 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + cbz r6, 2c85d6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #252 @ 0xfc │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #232 @ 0xe8 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r7, #70 @ 0x46 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r7, #62 @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #204 @ 0xcc │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r7, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r7, #22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r7, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + cbz r0, 2c8610 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #144 @ 0x90 │ │ │ │ + sub sp, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -154446,17 +154443,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c865e │ │ │ │ nop │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + sub sp, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154484,15 +154481,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154520,15 +154517,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #728 @ 0x2d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2c878c ) │ │ │ │ @@ -154550,15 +154547,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c8790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -155162,15 +155159,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ subs r2, r0, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [lr], {90} @ 0x5a │ │ │ │ + ldc2 0, cr0, [r6, #-360]! @ 0xfffffe98 │ │ │ │ subs r0, r1, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq ip, r0 │ │ │ │ @@ -155435,18 +155432,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9034 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr??.w r0, [sl, #90] @ 0x5a │ │ │ │ - add r6, pc, #400 @ (adr r6, 2c91c4 ) │ │ │ │ + @ instruction: 0xfa42005a │ │ │ │ + add r6, pc, #816 @ (adr r6, 2c9364 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #448 @ (adr r6, 2c91f8 ) │ │ │ │ + add r6, pc, #864 @ (adr r6, 2c9398 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2c90e0 ) │ │ │ │ @@ -155475,23 +155472,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 7446e8 │ │ │ │ + bl 744750 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74486c │ │ │ │ + bl 7448d4 │ │ │ │ ldr r2, [pc, #56] @ (2c90e8 ) │ │ │ │ ldr r3, [pc, #48] @ (2c90e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155643,18 +155640,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9244 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7ca005a │ │ │ │ - add r4, pc, #336 @ (adr r4, 2c9394 ) │ │ │ │ + ldrh.w r0, [r2, sl, lsl #1] │ │ │ │ + add r4, pc, #752 @ (adr r4, 2c9534 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #448 @ (adr r4, 2c9408 ) │ │ │ │ + add r4, pc, #864 @ (adr r4, 2c95a8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -155944,21 +155941,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2c9574 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 420158 │ │ │ │ b.n 2c94d6 │ │ │ │ nop │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r1, pc, #592 @ (adr r1, 2c97c0 ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 2c9960 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #400 @ (adr r1, 2c9704 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 2c98a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #456 @ (adr r1, 2c9740 ) │ │ │ │ + add r1, pc, #872 @ (adr r1, 2c98e0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -156069,21 +156066,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 262b00 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c9732 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c9742 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -156097,34 +156094,34 @@ │ │ │ │ ldr r0, [pc, #64] @ (2c9768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 73c424 │ │ │ │ + bl 73c48c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c96f8 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 73c424 │ │ │ │ + bl 73c48c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2d2005a │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + @ instruction: 0xf33a005a │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c97ec ) │ │ │ │ @@ -156148,15 +156145,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2c97c0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2c97c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c97f4 ) │ │ │ │ ldr r2, [pc, #44] @ (2c97f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -156211,15 +156208,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2c9c76 │ │ │ │ ldr.w r0, [pc, #1116] @ 2c9ca8 │ │ │ │ ldr.w r1, [pc, #1116] @ 2c9cac │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 72eb70 │ │ │ │ + bl 72ebd8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -156261,15 +156258,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 73503c │ │ │ │ + bl 7350a4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c9b38 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -156334,15 +156331,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73503c │ │ │ │ + bl 7350a4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c9a0e │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -156383,23 +156380,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2c9578 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 735044 │ │ │ │ + bl 7350ac │ │ │ │ b.n 2c99e0 │ │ │ │ ldr r3, [pc, #576] @ (2c9cb4 ) │ │ │ │ ldr r1, [pc, #580] @ (2c9cb8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 72eb70 │ │ │ │ + bl 72ebd8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -156441,15 +156438,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 73503c │ │ │ │ + bl 7350a4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2c9b8c │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2c986a │ │ │ │ movs r0, #16 │ │ │ │ blx 260c70 │ │ │ │ @@ -156467,15 +156464,15 @@ │ │ │ │ bl 2c9578 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 735044 │ │ │ │ + bl 7350ac │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -156550,51 +156547,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 735044 │ │ │ │ + bl 7350ac │ │ │ │ b.n 2c9b2e │ │ │ │ ldr r0, [pc, #68] @ (2c9cbc ) │ │ │ │ ldr r1, [pc, #68] @ (2c9cc0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 72eac8 │ │ │ │ + bl 72eb30 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2c98a0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2c9cc4 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72eac8 │ │ │ │ + bl 72eb30 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2c98a0 │ │ │ │ asrs r0, r2, #19 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #23 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + add r0, pc, #88 @ (adr r0, 2c9d08 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r7, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r0, #15 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r4, [sp, #384] @ 0x180 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r7, #6 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c9cc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -156895,17 +156892,17 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r3, #26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r2, [r7, #25] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r2, pc, #344 @ (adr r2, 2ca14c ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 2ca2ec ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c9ff4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -157031,30 +157028,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2ca1d0 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2ca1ee │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2ca102 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #244] @ (2ca23c ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2ca240 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ca21e │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -157071,15 +157068,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ca17a │ │ │ │ mov r5, r1 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r2, [pc, #156] @ (2ca244 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -157117,36 +157114,36 @@ │ │ │ │ b.n 2ca13a │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2ca192 │ │ │ │ ldr r0, [pc, #48] @ (2ca248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2ca194 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ b.n 2ca1c6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r2, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r0, r1, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r0, #21 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r3, [pc, #864] @ (2ca5a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r0, r2, #18 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ca24c : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ca284 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -157216,19 +157213,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ blx 260c88 │ │ │ │ - b.n 2ca124 │ │ │ │ + b.n 2ca1f4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2ca49c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -157314,15 +157311,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 73c330 │ │ │ │ + bl 73c398 │ │ │ │ cbz r0, 2ca40c │ │ │ │ ldr r2, [pc, #216] @ (2ca4b8 ) │ │ │ │ ldr r3, [pc, #192] @ (2ca4a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -157375,15 +157372,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ca3aa │ │ │ │ ldr r0, [pc, #104] @ (2ca4c8 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2ca3aa │ │ │ │ ldr r3, [pc, #92] @ (2ca4cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca440 │ │ │ │ @@ -157392,46 +157389,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ca440 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2ca4d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2ca440 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r1, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2ca1fc │ │ │ │ + b.n 2ca2cc │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r0, #4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r4, r2, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #128] @ (2ca544 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2ca300 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2ca300 │ │ │ │ nop │ │ │ │ @@ -157713,15 +157710,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ca568 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2ca7fc │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ca6ec │ │ │ │ @@ -157749,39 +157746,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ca852 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2ca604 │ │ │ │ b.n 2ca624 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2ca824 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2ca83e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #31 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ands r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157922,15 +157919,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ca8ee │ │ │ │ ldr r0, [pc, #108] @ (2caa58 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2ca8ee │ │ │ │ ldr r3, [pc, #92] @ (2caa5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca9ac │ │ │ │ @@ -157944,40 +157941,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2caa60 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ca9ac │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r7, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2cacf4 │ │ │ │ + b.n 2cadc4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [pc, #336] @ (2caba4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2cab74 │ │ │ │ sub sp, #16 │ │ │ │ @@ -158079,35 +158076,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2caaae │ │ │ │ ldr r0, [pc, #48] @ (2cab94 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2caaae │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r5, #9 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + b.n 2caba0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r0, r3, #9 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ muls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2cac70 │ │ │ │ sub sp, #16 │ │ │ │ @@ -158185,35 +158182,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cabe2 │ │ │ │ ldr r0, [pc, #48] @ (2cac90 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2cabe2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r4, r4, #4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r8, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2caf38 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -158274,15 +158271,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2cae36 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c90ec │ │ │ │ mov r0, r7 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ca300 │ │ │ │ ldr r2, [pc, #500] @ (2caf4c ) │ │ │ │ ldr r3, [pc, #480] @ (2caf3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158301,50 +158298,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2cad3c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ b.n 2cadb0 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2cadf0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74486c │ │ │ │ + bl 7448d4 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2d0440 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cad96 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2cade8 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cadc6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 2cad40 │ │ │ │ ldr r2, [pc, #348] @ (2caf50 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2c8e1c │ │ │ │ @@ -158366,15 +158363,15 @@ │ │ │ │ bpl.n 2cade8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2caf5c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cade8 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -158457,45 +158454,45 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2caf68 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2cad24 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2cad40 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ movs r6, r6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #44] @ 0x2c │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ vshr.u32 q8, q9, #4 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u8 q0, q9, #6 │ │ │ │ - bgt.n 2cafbc │ │ │ │ + bgt.n 2cae8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2caee4 │ │ │ │ + bgt.n 2cafb4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r4, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2cb278 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -158612,15 +158609,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 41f93c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2caffc │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -158712,15 +158709,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2cb3ee │ │ │ │ ldr r1, [pc, #260] @ (2cb2a4 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -158763,15 +158760,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cb2b6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2cb420 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 42012c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 42012c │ │ │ │ @@ -158792,38 +158789,38 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldc2l 0, cr0, [lr, #-456] @ 0xfffffe38 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r0, #-456]! @ 0xfffffe38 │ │ │ │ - ldrh r6, [r4, #22] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r8], {114} @ 0x72 │ │ │ │ - bls.n 2cb1f8 │ │ │ │ + bge.n 2cb2c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #848 @ (adr r1, 2cb5ec ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 2cb38c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2cb364 │ │ │ │ + bhi.n 2cb234 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c43c │ │ │ │ + bl 73c4a4 │ │ │ │ b.n 2cb148 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c6c4 │ │ │ │ + bl 73c72c │ │ │ │ b.n 2cb230 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -158835,15 +158832,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2c9038 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ b.n 2cb312 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -158851,38 +158848,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2cb3fa │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74486c │ │ │ │ + bl 7448d4 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2d04e0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cb2f6 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2cb34a │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb328 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 2caffc │ │ │ │ ldr r3, [pc, #336] @ (2cb4ac ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cafd6 │ │ │ │ ldr r3, [pc, #328] @ (2cb4b0 ) │ │ │ │ @@ -158895,24 +158892,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2cb4b4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cafd6 │ │ │ │ ldr r0, [pc, #288] @ (2cb4b8 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2cb4bc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 72eb70 │ │ │ │ + bl 72ebd8 │ │ │ │ b.n 2cb008 │ │ │ │ ldr r3, [pc, #276] @ (2cb4c0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb006 │ │ │ │ ldr r3, [pc, #248] @ (2cb4b0 ) │ │ │ │ @@ -158923,26 +158920,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2cb4c4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cb008 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2cb070 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c6c4 │ │ │ │ + bl 73c72c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2cb1ae │ │ │ │ ldr r2, [pc, #204] @ (2cb4c8 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -158979,15 +158976,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cb49c │ │ │ │ ldr r1, [pc, #108] @ (2cb4cc ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cf8d8 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 42012c │ │ │ │ @@ -158999,34 +158996,34 @@ │ │ │ │ bl 42012c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 42012c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 260fa4 │ │ │ │ b.n 2cb1c2 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c6c4 │ │ │ │ + bl 73c72c │ │ │ │ b.n 2cb46a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa9c0084 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2cb520 │ │ │ │ + bvs.n 2cb3f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2cb910 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -159253,15 +159250,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2cb934 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2cb578 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -159433,28 +159430,28 @@ │ │ │ │ b.n 2cb6ac │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xf7f80072 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7cc0072 │ │ │ │ - strh r2, [r2, #52] @ 0x34 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7460072 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2cb954 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -159510,43 +159507,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2cb6ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cb6ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2cb688 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cb7a2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2cb77e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2cb6e6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cb864 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2cb840 │ │ │ │ ldr r3, [pc, #76] @ (2cba90 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb6e6 │ │ │ │ ldr r3, [pc, #68] @ (2cba94 ) │ │ │ │ @@ -159560,27 +159557,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2cba98 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cb6e6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2cb9d2 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2cc2c4 │ │ │ │ @@ -159762,30 +159759,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 26327c │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr.w r2, [pc, #1592] @ 2cc2e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2cc2e4 │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2cbe14 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -159902,15 +159899,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2cbc66 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2cbbe0 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2c90ec │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 260fa4 │ │ │ │ @@ -159956,24 +159953,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2cc2f4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cbbf0 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2cbe1c │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2cc012 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -160087,15 +160084,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2cbf3c │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cbf96 │ │ │ │ b.n 2cbf3c │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2cbe18 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2c90ec │ │ │ │ b.n 2cbe24 │ │ │ │ @@ -160232,15 +160229,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2cc308 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cc0fc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2c9698 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2cc1b4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -160320,15 +160317,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2cbc66 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2cc0f6 │ │ │ │ ldr r2, [pc, #180] @ (2cc314 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -160338,80 +160335,80 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2cc318 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2cbc66 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2cc068 │ │ │ │ b.n 2cbe1c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cc0aa │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2cc088 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2cbecc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf2260072 │ │ │ │ @ instruction: 0xf2140072 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #10] │ │ │ │ + strh r2, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0c20072 │ │ │ │ ldr r3, [pc, #864] @ (2cc644 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #16] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r3, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r3, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf1840050 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + @ instruction: 0xf1ec0050 │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2cc5ac ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -160567,15 +160564,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2cc5d4 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 467520 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -160611,15 +160608,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2cc5e0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cc3b0 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 262d5c │ │ │ │ mov r6, r0 │ │ │ │ @@ -160649,47 +160646,47 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cc5ec ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cc430 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xe9b00072 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [sl, #-456] @ 0x1c8 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #14] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia.w r4, {r1, r4, r5, r6} │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r4, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2cc770 ) │ │ │ │ @@ -160783,22 +160780,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2cc678 │ │ │ │ ldr r0, [pc, #172] @ (2cc794 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2cc6a0 │ │ │ │ ldr r0, [pc, #164] @ (2cc798 ) │ │ │ │ ldr r1, [pc, #164] @ (2cc79c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 72eb70 │ │ │ │ + bl 72ebd8 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2cc684 │ │ │ │ ldr r1, [pc, #152] @ (2cc7a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 420158 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160816,15 +160813,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2cc7ac ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cc64a │ │ │ │ ldr r3, [pc, #112] @ (2cc7b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cc6a0 │ │ │ │ ldr r3, [pc, #92] @ (2cc7a8 ) │ │ │ │ @@ -160835,53 +160832,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2cc7b4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cc6a0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2cc52c │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cc508 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r3] │ │ │ │ + strh r6, [r4, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r1, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2cc3f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r3, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2cc620 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - strb r2, [r6, #29] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #228 @ 0xe4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + ldrb r6, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2cc8fc │ │ │ │ @@ -161004,15 +161001,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2cc814 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ b.n 2cc324 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r7, #29] │ │ │ │ + strb r0, [r4, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cc288 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161202,15 +161199,15 @@ │ │ │ │ bl 2c90ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2cca82 │ │ │ │ b.n 2cca76 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2cca12 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2c90ec │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -161218,15 +161215,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2cc970 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2cca8a │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -161322,30 +161319,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c90ec │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2cc96c │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cc96c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2cc96c │ │ │ │ b.n 2ccc2c │ │ │ │ b.n 2cd394 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2cd310 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [pc, #976] @ (2cd02c ) │ │ │ │ + ldr r2, [pc, #368] @ (2ccdcc ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -161484,15 +161481,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2cce44 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90ec │ │ │ │ b.n 2ccce4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ccd42 │ │ │ │ @@ -161516,42 +161513,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2cce4c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2cccdc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ccef8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ccedc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r0, #11] │ │ │ │ + strb r6, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ svc 238 @ 0xee │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r0, #27 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #7] │ │ │ │ + strb r6, [r1, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2ccf8c │ │ │ │ @@ -161671,36 +161668,36 @@ │ │ │ │ bpl.n 2cceac │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2ccfac ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2cceac │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #124 @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ udf #74 @ 0x4a │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ udf #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2cd134 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -161821,15 +161818,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2cd158 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2cd026 │ │ │ │ ldr r3, [pc, #100] @ (2cd15c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cd078 │ │ │ │ @@ -161845,41 +161842,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2cd160 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cd078 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2cd170 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2cd15c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r6, #0] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #0] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bgt.n 2cd1f4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #560] @ (2cd384 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [pc, #880] @ (2cd4d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2cd2c8 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -162001,15 +161998,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cd1de │ │ │ │ ldr r3, [pc, #76] @ (2cd2f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cd25c │ │ │ │ ldr r3, [pc, #60] @ (2cd2e8 ) │ │ │ │ @@ -162018,40 +162015,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cd25c │ │ │ │ ldr r0, [pc, #60] @ (2cd2f4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cd25c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ blt.n 2cd39c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cd384 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r4, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2cd2b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r1, r5, r6, r7} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2cd3d8 │ │ │ │ @@ -162130,36 +162127,36 @@ │ │ │ │ bpl.n 2cd34e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2cd3f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2cd34e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 2cd380 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2cd354 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2cd4ac │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2cd6e0 ) │ │ │ │ @@ -162302,15 +162299,15 @@ │ │ │ │ b.n 2cd516 │ │ │ │ ldr r0, [pc, #376] @ (2cd6fc ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2cd700 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 72eb70 │ │ │ │ + bl 72ebd8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90ec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca300 │ │ │ │ ldr r2, [pc, #348] @ (2cd704 ) │ │ │ │ @@ -162333,23 +162330,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2cd708 ) │ │ │ │ ldr r1, [pc, #308] @ (2cd70c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 72eb70 │ │ │ │ + bl 72ebd8 │ │ │ │ b.n 2cd474 │ │ │ │ ldr r0, [pc, #296] @ (2cd710 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2cd714 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 72eb70 │ │ │ │ + bl 72ebd8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90ec │ │ │ │ b.n 2cd59c │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -162395,15 +162392,15 @@ │ │ │ │ bpl.n 2cd594 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2cd724 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cd594 │ │ │ │ ldr r3, [pc, #168] @ (2cd728 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cd46a │ │ │ │ ldr r3, [pc, #148] @ (2cd720 ) │ │ │ │ @@ -162415,15 +162412,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2cd72c ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2cd46a │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cd60e │ │ │ │ @@ -162439,49 +162436,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2cd634 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2cd67c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #100] @ 0x64 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ bhi.n 2cd64c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ bhi.n 2cd65c │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bvc.n 2cd780 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bhi.n 2cd7cc │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bhi.n 2cd7a8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2cd798 │ │ │ │ + push {r3, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2cd890 │ │ │ │ @@ -162605,36 +162602,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2cd8b0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2cd798 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ bpl.n 2cd7cc │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bpl.n 2cd96c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2cd8d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #944] @ (2cdc5c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2cdb6c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -162851,15 +162848,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2cdb94 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2cd916 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 262d5c │ │ │ │ @@ -162891,46 +162888,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2cdb9c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c90ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2cd9de │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bmi.n 2cdba0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2cdb64 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r6 │ │ │ │ + cbnz r4, 2cdbda │ │ │ │ lsls r0, r1, #1 │ │ │ │ bcs.n 2cdb58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - rev r6, r5 │ │ │ │ + hlt 0x0016 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -163137,15 +163134,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cde10 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cdbfc │ │ │ │ ldr r3, [pc, #76] @ (2cde14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cdcd6 │ │ │ │ @@ -163154,39 +163151,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cdcd6 │ │ │ │ ldr r0, [pc, #56] @ (2cde18 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cdcd6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2cde44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2cde30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #944] @ (2ce1c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #92] @ 0x5c │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -163269,15 +163266,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2cdf14 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -163377,15 +163374,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2ce0a4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cde98 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2cdf88 │ │ │ │ ldr r2, [pc, #120] @ (2ce0a8 ) │ │ │ │ @@ -163405,15 +163402,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2ce0ac ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2cdfa4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -163422,31 +163419,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r3] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldmia r5, {r3, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2ce1d4 │ │ │ │ @@ -163538,15 +163535,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ce102 │ │ │ │ ldr r0, [pc, #92] @ (2ce1f8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2ce102 │ │ │ │ ldr r3, [pc, #80] @ (2ce1fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ce144 │ │ │ │ @@ -163556,41 +163553,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ce144 │ │ │ │ ldr r0, [pc, #64] @ (2ce200 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ce144 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r4!, {r3} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, r6] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #336] @ (2ce350 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2ce34c │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -163705,29 +163702,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2ce2e0 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2ce2e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2ce318 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2ce300 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrsh r2, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r2!, {r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -163886,15 +163883,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2ce57c ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90ec │ │ │ │ b.n 2ce3f0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ce44e │ │ │ │ @@ -163919,40 +163916,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2ce584 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ce3e6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r2, #16] │ │ │ │ + str r0, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vmla.i q0, q3, d2[2] │ │ │ │ + vmla.i32 q8, q7, d10[0] │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + str r6, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -164092,15 +164089,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2ce778 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90ec │ │ │ │ b.n 2ce618 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ce67c │ │ │ │ @@ -164124,40 +164121,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2ce780 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2ce610 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc2 0, cr0, [r8, #296] @ 0x128 │ │ │ │ + ldc2l 0, cr0, [r0, #296]! @ 0x128 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r0, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r0] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -164284,15 +164281,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2ce9ac ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ce7fe │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2c8d08 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -164360,41 +164357,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2ce9b8 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ce87e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r4, [r1, r0] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r4] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r4, r3] │ │ │ │ + strh r4, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2cec4c ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -164559,15 +164556,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2cec70 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2cea60 │ │ │ │ ldr r2, [pc, #228] @ (2cec74 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -164605,15 +164602,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2cec7c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2cea4a │ │ │ │ mov r0, r4 │ │ │ │ bl 2c8d08 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2ceae8 │ │ │ │ @@ -164643,34 +164640,34 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r7, #230 @ 0xe6 │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp 0, 13, cr0, cr6, cr8, {2} │ │ │ │ + vhadd.s q0, q7, q4 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r1] │ │ │ │ + ldrh r2, [r3, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #960] @ (2cf044 ) │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -164708,15 +164705,15 @@ │ │ │ │ bl 2d0684 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2ced68 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ceda6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -164725,25 +164722,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2cedc0 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -164784,17 +164781,17 @@ │ │ │ │ b.n 2ced00 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ itt vs │ │ │ │ lslvs r2, r6, #1 │ │ │ │ pushvs {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164839,17 +164836,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73c210 │ │ │ │ + bl 73c278 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73c330 │ │ │ │ + bl 73c398 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2cee86 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca300 │ │ │ │ ldr r2, [pc, #160] @ (2cef00 ) │ │ │ │ ldr r3, [pc, #140] @ (2ceef0 ) │ │ │ │ @@ -164885,15 +164882,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cee58 │ │ │ │ ldr r0, [pc, #80] @ (2cef04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cee58 │ │ │ │ ldr r3, [pc, #72] @ (2cef08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cee24 │ │ │ │ @@ -164902,39 +164899,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cee24 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2cef10 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2cee24 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ittt eq │ │ │ │ lsleq r2, r6, #1 │ │ │ │ lsleq r4, r6 │ │ │ │ moveq r0, r0 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ bkpt 0x00ee │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0082 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r4, r1] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cef14 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -164978,20 +164975,20 @@ │ │ │ │ bmi.n 2cef7a │ │ │ │ ldr r5, [pc, #108] @ (2cefe0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cef7a │ │ │ │ ldr r5, [pc, #108] @ (2cefe4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 73c204 │ │ │ │ + bl 73c26c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73bcbc │ │ │ │ + bl 73bd24 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73c060 │ │ │ │ + b.w 73c0c8 │ │ │ │ ldr r5, [pc, #84] @ (2cefe8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cef7a │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -165062,38 +165059,38 @@ │ │ │ │ cbz r3, 2cf05a │ │ │ │ ldr r1, [pc, #96] @ (2cf0a4 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7353a0 │ │ │ │ + bl 735408 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 734dd0 │ │ │ │ + bl 734e38 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2cf076 │ │ │ │ ldr r1, [pc, #68] @ (2cf0a8 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7353a0 │ │ │ │ + bl 735408 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 734dd0 │ │ │ │ + bl 734e38 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2cf096 │ │ │ │ ldr r1, [pc, #44] @ (2cf0ac ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7353a0 │ │ │ │ + bl 735408 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 734dd0 │ │ │ │ + bl 734e38 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260fa0 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -165197,15 +165194,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 2624c4 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8f4 │ │ │ │ + bl 73c95c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -165239,29 +165236,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2cf3e4 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 734d10 │ │ │ │ + bl 734d78 │ │ │ │ ldr r1, [pc, #452] @ (2cf3e8 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 734d10 │ │ │ │ + bl 734d78 │ │ │ │ ldr r1, [pc, #432] @ (2cf3ec ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 734d10 │ │ │ │ + bl 734d78 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2cf3c0 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2cf3c8 │ │ │ │ @@ -165272,15 +165269,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #356] @ (2cf3f0 ) │ │ │ │ ldr r3, [pc, #328] @ (2cf3d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -165301,15 +165298,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4356 @ 0x1104 │ │ │ │ ldr r1, [pc, #304] @ (2cf3fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2cf000 │ │ │ │ b.n 2cf272 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 261324 │ │ │ │ @@ -165320,15 +165317,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4348 @ 0x10fc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2cf2d4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cf3a0 │ │ │ │ ldr r3, [pc, #252] @ (2cf40c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -165336,62 +165333,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2cf414 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4302 @ 0x10ce │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2cf2d4 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2cf418 ) │ │ │ │ ldr r3, [pc, #232] @ (2cf41c ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2cf420 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4320 @ 0x10e0 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2cf2d4 │ │ │ │ ldr r2, [pc, #208] @ (2cf424 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2cf428 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4353 @ 0x1101 │ │ │ │ ldr r1, [pc, #196] @ (2cf42c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2cf2d4 │ │ │ │ ldr r1, [pc, #188] @ (2cf430 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 72db84 │ │ │ │ + bl 72dbec │ │ │ │ b.n 2cf2d4 │ │ │ │ ldr r2, [pc, #176] @ (2cf434 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2cf438 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4310 @ 0x10d6 │ │ │ │ ldr r1, [pc, #168] @ (2cf43c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2cf2d4 │ │ │ │ ldr r1, [pc, #156] @ (2cf440 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2cf30e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2cf444 ) │ │ │ │ movw r2, #4284 @ 0x10bc │ │ │ │ @@ -165411,66 +165408,66 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3} │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r7] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ @ instruction: 0xffffba58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r6, r6 │ │ │ │ + add r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r1, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bics r0, r1 │ │ │ │ + mvns r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strb r0, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - muls r4, r4 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r1, r2] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - muls r0, r0 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - orrs r2, r3 │ │ │ │ + bics r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r5, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r1, r0] │ │ │ │ + strb r0, [r6, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmn r4, r5 │ │ │ │ + muls r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2cf480 │ │ │ │ + bvc.n 2cf350 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmn r6, r1 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -165486,30 +165483,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2cf496 │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ movs r1, #1 │ │ │ │ - bl 725374 │ │ │ │ + bl 7253dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cf486 │ │ │ │ ldr r0, [pc, #88] @ (2cf4f0 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 73bcbc │ │ │ │ - bl 73c060 │ │ │ │ + bl 73bd24 │ │ │ │ + bl 73c0c8 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2cf4bc │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ movs r1, #1 │ │ │ │ - bl 725374 │ │ │ │ + bl 7253dc │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cf4aa │ │ │ │ ldr r2, [pc, #52] @ (2cf4f4 ) │ │ │ │ ldr r3, [pc, #44] @ (2cf4ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -165545,42 +165542,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2cf58c ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cf584 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #112] @ (2cf590 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2cf594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2cf576 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -165594,15 +165591,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cf564 │ │ │ │ nop │ │ │ │ @ instruction: 0xb7d6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cf8f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r1 │ │ │ │ + add r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -165621,29 +165618,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2cf812 │ │ │ │ mov r9, r0 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #588] @ (2cf82c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2cf830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -165793,23 +165790,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cf7ee │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2cf840 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2c9d7c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r2, [pc, #156] @ (2cf844 ) │ │ │ │ ldr r3, [pc, #116] @ (2cf820 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -165834,19 +165831,19 @@ │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cf6e4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 73c6c4 │ │ │ │ + bl 73c72c │ │ │ │ b.n 2cf790 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 73c43c │ │ │ │ + bl 73c4a4 │ │ │ │ b.n 2cf64c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cf76a │ │ │ │ movs r4, #0 │ │ │ │ b.n 2cf76a │ │ │ │ @@ -165859,23 +165856,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb730 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb72a │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfb90 ) │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r1 │ │ │ │ + muls r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, sl │ │ │ │ + cmp sl, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #232] @ (2cf928 ) │ │ │ │ + ldr r3, [pc, #648] @ (2cfac8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, r1 │ │ │ │ + add r6, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r3, r4, r5, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cf848 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -165885,42 +165882,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2cf8cc ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2cf8c0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #100] @ (2cf8d0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cf8d4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2cf8ac │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -165928,15 +165925,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2cf8b0 │ │ │ │ nop │ │ │ │ push {r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfc34 ) │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r7 │ │ │ │ + lsrs r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf8d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165954,44 +165951,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #68] @ (2cf95c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2cf960 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 73c0b8 │ │ │ │ + b.w 73c120 │ │ │ │ nop │ │ │ │ cbz r4, 2cf9d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfcc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + ands r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf964 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2cf9d4 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2cf97a │ │ │ │ @@ -166005,43 +166002,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2cf9d8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2cf9dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73c0b8 │ │ │ │ + b.w 73c120 │ │ │ │ cbz r4, 2cfa36 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfd3c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #74 @ 0x4a │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf9e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166077,42 +166074,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfb02 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #232] @ (2cfb30 ) │ │ │ │ ldr r2, [pc, #232] @ (2cfb34 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cfabc │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cfaf6 │ │ │ │ ldr r2, [pc, #160] @ (2cfb38 ) │ │ │ │ ldr r3, [pc, #140] @ (2cfb28 ) │ │ │ │ add r2, pc │ │ │ │ @@ -166144,25 +166141,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2cfb0e │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c9d7c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cfa96 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cfa96 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2cfa42 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2cfae6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfa96 │ │ │ │ @@ -166172,15 +166169,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ uxtb r4, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfe94 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r7, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ sxtb r2, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cfb3c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166194,38 +166191,38 @@ │ │ │ │ bne.n 2cfc22 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2cfbf6 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #196] @ (2cfc2c ) │ │ │ │ ldr r2, [pc, #196] @ (2cfc30 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cfbce │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfc02 │ │ │ │ ldr r3, [pc, #136] @ (2cfc34 ) │ │ │ │ ldr r2, [pc, #136] @ (2cfc38 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166240,15 +166237,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cfc0e │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2cfbaa │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -166256,34 +166253,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2cfb62 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cfbaa │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cfbde │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca074 │ │ │ │ b.n 2cfbbe │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2cfbc0 │ │ │ │ cbz r4, 2cfc50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cff90 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ ... │ │ │ │ │ │ │ │ 002cfc3c : │ │ │ │ @@ -166295,40 +166292,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2cfcd4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cfcce │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #120] @ (2cfcd8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2cfcdc ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cfc9a │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ cbnz r4, 2cfcba │ │ │ │ ldr r3, [pc, #60] @ (2cfce0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166340,27 +166337,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2cfca0 │ │ │ │ ldr r0, [pc, #28] @ (2cfce4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2cfcaa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfcaa │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d003c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #132 @ 0x84 │ │ │ │ + subs r4, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #888] @ (2d0060 ) │ │ │ │ + ldr r4, [pc, #280] @ (2cfe00 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfce8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166376,51 +166373,51 @@ │ │ │ │ beq.n 2cfd84 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfd98 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #176] @ (2cfdd0 ) │ │ │ │ ldr r2, [pc, #180] @ (2cfdd4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2cfd70 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2cfda4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2cfd5e │ │ │ │ b.n 2cfda4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -166428,19 +166425,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2cfd18 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166448,15 +166445,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2cfd5e │ │ │ │ nop │ │ │ │ add r7, sp, #920 @ 0x398 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0134 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r4, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfdd8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166468,58 +166465,58 @@ │ │ │ │ bne.n 2cfe84 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfe5a │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #140] @ (2cfe90 ) │ │ │ │ ldr r2, [pc, #140] @ (2cfe94 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cfe40 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cfe66 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2cfdfe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166527,15 +166524,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfe4a │ │ │ │ nop │ │ │ │ add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d01f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfe98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166546,48 +166543,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cff38 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #128] @ (2cff44 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2cff48 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2cff10 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2cfefe │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -166600,15 +166597,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2cfefe │ │ │ │ nop │ │ │ │ add r6, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d02a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r2, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cff4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166621,41 +166618,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2d0020 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #208] @ (2d004c ) │ │ │ │ ldr r2, [pc, #208] @ (2d0050 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2cfff6 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cffea │ │ │ │ ldr r3, [pc, #140] @ (2d0054 ) │ │ │ │ ldr r2, [pc, #144] @ (2d0058 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166670,19 +166667,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2cffc4 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d002c │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2cffc4 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -166690,31 +166687,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2cff76 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2d0006 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca074 │ │ │ │ b.n 2cffd8 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2cffda │ │ │ │ nop │ │ │ │ add r5, sp, #520 @ 0x208 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d03b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #112 @ 0x70 │ │ │ │ + subs r1, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ ... │ │ │ │ │ │ │ │ 002d005c : │ │ │ │ @@ -166758,29 +166755,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2d01d0 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #336] @ (2d0228 ) │ │ │ │ ldr r2, [pc, #340] @ (2d022c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov fp, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, fp │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -166791,15 +166788,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d0188 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0176 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2d0150 │ │ │ │ ldr r3, [pc, #240] @ (2d0230 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -166825,15 +166822,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2d013c │ │ │ │ b.n 2d0150 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9d70 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -166860,29 +166857,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9d7c │ │ │ │ b.n 2d012c │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cacc │ │ │ │ + bl 73cb34 │ │ │ │ b.n 2d00d0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9d7c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2d0150 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2d0150 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2ca074 │ │ │ │ b.n 2d0150 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2c9ff4 │ │ │ │ @@ -166894,15 +166891,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #360 @ 0x168 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d058c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #576 @ 0x240 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -166916,40 +166913,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2d02d4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d02ce │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #120] @ (2d02d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2d02dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d029a │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ cbnz r4, 2d02ba │ │ │ │ ldr r3, [pc, #60] @ (2d02e0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166961,27 +166958,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2d02a0 │ │ │ │ ldr r0, [pc, #28] @ (2d02e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2d02aa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d02aa │ │ │ │ add r2, sp, #592 @ 0x250 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d063c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r2 │ │ │ │ + mov r2, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d02e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166990,56 +166987,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2d0368 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0360 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #92] @ (2d036c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2d0370 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d034c │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0350 │ │ │ │ nop │ │ │ │ add r1, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d06d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167052,74 +167049,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0402 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #148] @ (2d0438 ) │ │ │ │ ldr r2, [pc, #148] @ (2d043c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d03e6 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d040e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d039e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d03f0 │ │ │ │ add r1, sp, #360 @ 0x168 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d079c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #72 @ 0x48 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0440 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167132,57 +167129,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 41f7a0 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #100] @ (2d04d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2d04dc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d04b8 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d04bc │ │ │ │ add r0, sp, #568 @ 0x238 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d083c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d04e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167195,57 +167192,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 41f7a0 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #100] @ (2d0578 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2d057c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0558 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d055c │ │ │ │ add r7, pc, #952 @ (adr r7, 2d0930 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d08dc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0580 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167257,30 +167254,30 @@ │ │ │ │ bne.n 2d0672 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0656 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #204] @ (2d067c ) │ │ │ │ ldr r2, [pc, #208] @ (2d0680 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 263460 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -167291,15 +167288,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2d061a │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2d0662 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0636 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -167308,47 +167305,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d0608 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d05a8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r7 │ │ │ │ blx 263460 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2d05de │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0608 │ │ │ │ add r7, pc, #312 @ (adr r7, 2d07b4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d09e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0684 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167360,58 +167357,58 @@ │ │ │ │ bne.n 2d0730 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0706 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #140] @ (2d073c ) │ │ │ │ ldr r2, [pc, #140] @ (2d0740 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d06ec │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0712 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d06aa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167419,15 +167416,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d06f6 │ │ │ │ nop │ │ │ │ add r6, pc, #304 @ (adr r6, 2d086c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0aa0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r2, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0744 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -167454,41 +167451,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2c9d50 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0802 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #152] @ (2d0830 ) │ │ │ │ ldr r2, [pc, #152] @ (2d0834 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d07d4 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d080e │ │ │ │ ldr r2, [pc, #88] @ (2d0838 ) │ │ │ │ ldr r3, [pc, #72] @ (2d082c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167502,32 +167499,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d0792 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2d07de │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d07de │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #528 @ (adr r5, 2d0a38 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, pc, #504 @ (adr r5, 2d0a24 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #864] @ (2d0b94 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, pc, #8 @ (adr r5, 2d0844 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d083c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167541,58 +167538,58 @@ │ │ │ │ bne.n 2d08e8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d08be │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #140] @ (2d08f4 ) │ │ │ │ ldr r2, [pc, #140] @ (2d08f8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d08a4 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d08ca │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d0862 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167600,15 +167597,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d08ae │ │ │ │ nop │ │ │ │ add r4, pc, #592 @ (adr r4, 2d0b44 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0c58 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d08fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167617,56 +167614,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2d097c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0974 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #92] @ (2d0980 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2d0984 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0960 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0964 │ │ │ │ nop │ │ │ │ add r3, pc, #848 @ (adr r3, 2d0cd0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0ce4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0988 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -167695,41 +167692,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0a4c │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #152] @ (2d0a7c ) │ │ │ │ ldr r2, [pc, #156] @ (2d0a80 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0a1e │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0a58 │ │ │ │ ldr r2, [pc, #88] @ (2d0a84 ) │ │ │ │ ldr r3, [pc, #72] @ (2d0a74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167743,33 +167740,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d09dc │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2d0a28 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0a28 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #280 @ (adr r3, 2d0b8c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #248 @ (adr r3, 2d0b74 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0de0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, pc, #736 @ (adr r2, 2d0d68 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0a88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167785,59 +167782,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0b14 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #144] @ (2d0b4c ) │ │ │ │ ldr r2, [pc, #148] @ (2d0b50 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0af8 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0b20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d0ab4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167845,15 +167842,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0b02 │ │ │ │ nop │ │ │ │ add r2, pc, #272 @ (adr r2, 2d0c5c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0eb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0b54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167862,57 +167859,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2d0be0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2d0bd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #100] @ (2d0be4 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2d0be8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0bc2 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0bc6 │ │ │ │ nop │ │ │ │ add r1, pc, #488 @ (adr r1, 2d0dcc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0f48 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0bec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -167949,42 +167946,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0d16 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #232] @ (2d0d44 ) │ │ │ │ ldr r2, [pc, #232] @ (2d0d48 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d0cd0 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0d0a │ │ │ │ ldr r2, [pc, #160] @ (2d0d4c ) │ │ │ │ ldr r3, [pc, #140] @ (2d0d3c ) │ │ │ │ add r2, pc │ │ │ │ @@ -168016,25 +168013,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2d0d22 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c9d7c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d0caa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2d0caa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d0c56 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2d0cfa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0caa │ │ │ │ @@ -168044,15 +168041,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #864 @ (adr r0, 2d10a4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d10a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r0, pc, #216 @ (adr r0, 2d0e28 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0d50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168065,57 +168062,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d0df8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0dce │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #136] @ (2d0e04 ) │ │ │ │ ldr r2, [pc, #140] @ (2d0e08 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0db4 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0dda │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d0d74 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168123,15 +168120,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0dbe │ │ │ │ nop │ │ │ │ ldr r7, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1168 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0e0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168144,59 +168141,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0e98 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #148] @ (2d0ed0 ) │ │ │ │ ldr r2, [pc, #148] @ (2d0ed4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0e7c │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0ea4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d0e36 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168204,15 +168201,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0e86 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1234 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r3, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0ed8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168221,55 +168218,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2d0f54 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0f4e │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #88] @ (2d0f58 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2d0f5c ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0f3a │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0f3e │ │ │ │ ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d12bc ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0f60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168279,29 +168276,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d0fe6 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #100] @ (2d0ff0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2d0ff4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -168309,29 +168306,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0fd0 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0fd4 │ │ │ │ ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1354 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0ff8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -168368,43 +168365,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d1124 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #232] @ (2d1150 ) │ │ │ │ ldr r2, [pc, #232] @ (2d1154 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r9, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d10de │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d1118 │ │ │ │ ldr r2, [pc, #156] @ (2d1158 ) │ │ │ │ ldr r3, [pc, #140] @ (2d1148 ) │ │ │ │ add r2, pc │ │ │ │ @@ -168436,25 +168433,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2d1130 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2c9d7c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d10b8 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ b.n 2d10b8 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d1062 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2d1108 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d10b8 │ │ │ │ @@ -168463,15 +168460,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d14b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d115c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168500,42 +168497,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d1228 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r2, [pc, #132] @ (2d1234 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2d1238 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d11f0 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168554,36 +168551,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d118a │ │ │ │ nop │ │ │ │ ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1598 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #52 @ 0x34 │ │ │ │ + movs r7, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.w 73c060 │ │ │ │ + b.w 73c0c8 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 73c060 │ │ │ │ + bl 73c0c8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002d1260 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2d1270 ) │ │ │ │ ldr r0, [pc, #12] @ (2d1274 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 73d53c │ │ │ │ + b.w 73d5a4 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002d1278 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168597,59 +168594,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d1304 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #148] @ (2d133c ) │ │ │ │ ldr r2, [pc, #148] @ (2d1340 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d12e8 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d1310 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d12a2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168657,15 +168654,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d12f2 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d16a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1344 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168678,61 +168675,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d13d4 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #152] @ (2d140c ) │ │ │ │ ldr r2, [pc, #152] @ (2d1410 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d13b8 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d13e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d136e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168740,15 +168737,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d13c2 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1770 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1414 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168761,29 +168758,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d14a8 │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #156] @ (2d14e0 ) │ │ │ │ ldr r2, [pc, #156] @ (2d14e4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -168792,32 +168789,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d148c │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d14b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d143e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168825,15 +168822,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d1496 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1844 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #168 @ 0xa8 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d14e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168845,73 +168842,73 @@ │ │ │ │ bne.n 2d1596 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d156c │ │ │ │ - bl 73d058 │ │ │ │ + bl 73d0c0 │ │ │ │ ldr r3, [pc, #140] @ (2d15a0 ) │ │ │ │ ldr r2, [pc, #140] @ (2d15a4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73ab8c │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73abf4 │ │ │ │ + bl 73c120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d1552 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c0b8 │ │ │ │ + bl 73c120 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d1578 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c918 │ │ │ │ + bl 73c980 │ │ │ │ b.n 2d150e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c9f4 │ │ │ │ + bl 73ca5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d155c │ │ │ │ str r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1904 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d15a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168935,15 +168932,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d15f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168967,15 +168964,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1640 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168995,15 +168992,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1684 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169029,15 +169026,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r2, #110 @ 0x6e │ │ │ │ + adds r2, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d16d4 : │ │ │ │ b.w 2627a0 │ │ │ │ │ │ │ │ 002d16d8 : │ │ │ │ bx lr │ │ │ │ @@ -169045,72 +169042,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2d1700 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrb r4, [r5, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002d1704 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2d176c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #80] @ (2d1770 ) │ │ │ │ ldr r2, [pc, #80] @ (2d1774 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2d1756 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2d1778 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r5, #14] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #36 @ 0x24 │ │ │ │ + adds r2, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #248 @ 0xf8 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d177c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169128,60 +169125,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2d1824 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2d1800 │ │ │ │ ldr r6, [pc, #92] @ (2d1828 ) │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2d1800 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d17a6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r2, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -169358,25 +169355,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2d1a10 ) │ │ │ │ ldr r0, [pc, #28] @ (2d1a14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strb r6, [r2, #5] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #216 @ 0xd8 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r0, #5] │ │ │ │ + strb r2, [r5, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169403,21 +169400,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2d1a74 ) │ │ │ │ ldr r0, [pc, #24] @ (2d1a78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - cmp r7, #180 @ 0xb4 │ │ │ │ + adds r0, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r3, #3] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169537,23 +169534,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb646 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #10 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2d1c38 │ │ │ │ @@ -169588,15 +169585,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r6, #72 @ 0x48 │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169662,19 +169659,19 @@ │ │ │ │ nop │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2d1df8 ) │ │ │ │ @@ -170421,19 +170418,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d24f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170470,19 +170467,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrh r0, [r2, #10] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r5, #10 │ │ │ │ + movs r5, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d2564 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170503,15 +170500,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r0, [r3, #6] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - bl 5c65a6 │ │ │ │ + bl 5c65a6 │ │ │ │ │ │ │ │ 002d25a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2d270c ) │ │ │ │ @@ -170644,17 +170641,17 @@ │ │ │ │ blx 260c88 │ │ │ │ strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #184 @ 0xb8 │ │ │ │ + movs r3, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -171525,15 +171522,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r6, [r7, #25] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - asrs r2, r5, #7 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d301c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171572,19 +171569,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #24] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldrh r2, [r0, r3] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + adds r4, r5, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r5, r7 │ │ │ │ + subs r0, r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d3094 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172401,15 +172398,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ strb r4, [r4, #25] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3828 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172441,15 +172438,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strb r2, [r1, #24] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r4, #7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3888 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172486,15 +172483,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strb r2, [r5, #22] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d38f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172536,15 +172533,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r7, #20] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d396c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172589,15 +172586,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r0, #19] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r6, r5, #32 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d39ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172645,15 +172642,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r0, #17] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r6, r5, #30 │ │ │ │ + lsrs r6, r2, #32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3a74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172704,15 +172701,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r7, #14] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3b04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -173001,23 +172998,23 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strb r0, [r0, #7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #11] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [pc, #208] @ (2d3ef8 ) │ │ │ │ + ldr r5, [pc, #624] @ (2d4098 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r6, #14 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r4, #17 │ │ │ │ + lsrs r6, r1, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d3e30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173263,19 +173260,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [pc, #472] @ (2d42bc ) │ │ │ │ + ldr r2, [pc, #888] @ (2d445c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d40ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173455,19 +173452,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [pc, #512] @ (2d44d8 ) │ │ │ │ + ldr r0, [pc, #928] @ (2d4678 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d42e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173841,22 +173838,22 @@ │ │ │ │ nop │ │ │ │ str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xfbd2004f │ │ │ │ + ldc2 0, cr0, [sl], #-316 @ 0xfffffec4 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add lr, ip │ │ │ │ + cmp r6, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r5, #13 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d4680 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174189,15 +174186,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - strb.w r0, [r2, #79] @ 0x4f │ │ │ │ + str??.w r0, [sl, #79] @ 0x4f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d49c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174392,15 +174389,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r1, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xf680004f │ │ │ │ + @ instruction: 0xf6e8004f │ │ │ │ str r2, [r5, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4bb8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174477,15 +174474,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r2, [r2, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xf592004f │ │ │ │ + @ instruction: 0xf5fa004f │ │ │ │ str r4, [r2, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4c8c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174527,15 +174524,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r6, [r4, #24] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xf4f8004f │ │ │ │ + sbc.w r0, r0, #13565952 @ 0xcf0000 │ │ │ │ │ │ │ │ 002d4d00 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174575,15 +174572,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r2, [r6, #16] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - eor.w r0, r4, #13565952 @ 0xcf0000 │ │ │ │ + @ instruction: 0xf4ec004f │ │ │ │ │ │ │ │ 002d4d74 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174695,18 +174692,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r1, #0] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r4, #186 @ 0xba │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfb3c0048 │ │ │ │ - ldc2 0, cr0, [r0], #-288 @ 0xfffffee0 │ │ │ │ + @ instruction: 0xfba40048 │ │ │ │ + ldc2 0, cr0, [r8], {72} @ 0x48 │ │ │ │ │ │ │ │ 002d4e9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -174962,18 +174959,18 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r6, r0] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldrb r2, [r2, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh.w r0, [lr, #72] @ 0x48 │ │ │ │ - ldrh.w r0, [r4, #72] @ 0x48 │ │ │ │ + @ instruction: 0xfa260048 │ │ │ │ + ldrsb.w r0, [ip, r8] │ │ │ │ │ │ │ │ 002d5134 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -175191,18 +175188,18 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, r5] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r0, [r7, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r7, #216 @ 0xd8 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf65a0048 │ │ │ │ - @ instruction: 0xf76e0048 │ │ │ │ + movt r0, #10312 @ 0x2848 │ │ │ │ + @ instruction: 0xf7d60048 │ │ │ │ │ │ │ │ 002d5388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2d5450 ) │ │ │ │ @@ -175543,34 +175540,34 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, r7] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r4, #222 @ 0xde │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf2f80048 │ │ │ │ - orrs.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + bfi r0, r0, #1, #8 │ │ │ │ + @ instruction: 0xf4c20048 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf2e00048 │ │ │ │ - bics.w r0, r2, #13107200 @ 0xc80000 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + sbfx r0, r8, #1, #9 │ │ │ │ + eors.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movt r0, #32840 @ 0x8048 │ │ │ │ - and.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + @ instruction: 0xf3300048 │ │ │ │ + orns r0, r2, #13107200 @ 0xc80000 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf2b00048 │ │ │ │ - @ instruction: 0xf3e20048 │ │ │ │ - adds r4, #22 │ │ │ │ + @ instruction: 0xf3180048 │ │ │ │ + orr.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf2980048 │ │ │ │ - @ instruction: 0xf3b60048 │ │ │ │ + ssat r0, #9, r0, lsl #1 │ │ │ │ + ands.w r0, lr, #13107200 @ 0xc80000 │ │ │ │ │ │ │ │ 002d577c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #156] @ (2d582c ) │ │ │ │ @@ -175838,21 +175835,21 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r0, [r1, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r3] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xe824004f │ │ │ │ + stmia.w ip, {r0, r1, r2, r3, r6} │ │ │ │ strh r2, [r2, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r1, #50 @ 0x32 │ │ │ │ + adds r1, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vext.8 q0, q2, q4, #0 │ │ │ │ - @ instruction: 0xf1260048 │ │ │ │ + ands.w r0, ip, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf18e0048 │ │ │ │ │ │ │ │ 002d5a34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #196] @ (2d5b0c ) │ │ │ │ @@ -176052,15 +176049,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strh r0, [r5, r1] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - b.n 2d5820 │ │ │ │ + b.n 2d58f0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d5c44 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -176214,21 +176211,21 @@ │ │ │ │ blx 260c88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 0, cr0, cr4, cr8, {2} │ │ │ │ + cdp 0, 6, cr0, cr12, cr8, {2} │ │ │ │ ldr r7, [pc, #400] @ (2d5f68 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r5, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc 0, cr0, [ip, #288] @ 0x120 │ │ │ │ - stc 0, cr0, [r4], {72} @ 0x48 │ │ │ │ + cdp 0, 0, cr0, cr4, cr8, {2} │ │ │ │ + stcl 0, cr0, [ip], #-288 @ 0xfffffee0 │ │ │ │ │ │ │ │ 002d5de4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, ip, [r1, #16] │ │ │ │ @@ -176247,15 +176244,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stcl 0, cr0, [r2, #-288]! @ 0xfffffee0 │ │ │ │ + stcl 0, cr0, [sl, #288] @ 0x120 │ │ │ │ │ │ │ │ 002d5e2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -176293,18 +176290,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2d5ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #172 @ 0xac │ │ │ │ + cmp r5, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb2e0048 │ │ │ │ - stcl 0, cr0, [ip], #288 @ 0x120 │ │ │ │ + @ instruction: 0xeb960048 │ │ │ │ + ldcl 0, cr0, [r4, #-288] @ 0xfffffee0 │ │ │ │ │ │ │ │ 002d5ea8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #80] @ 2d5f08 │ │ │ │ @@ -176604,35 +176601,35 @@ │ │ │ │ blx 260c88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #32] @ (2d61e4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r2, r8, lsl #1 │ │ │ │ - rsb r0, lr, r8, lsl #1 │ │ │ │ - adcs.w r0, sl, r8, lsl #1 │ │ │ │ - @ instruction: 0xeae80048 │ │ │ │ - adc.w r0, r6, r8, lsl #1 │ │ │ │ - @ instruction: 0xeaee0048 │ │ │ │ - orns r0, r8, r8, lsl #1 │ │ │ │ - @ instruction: 0xeab00048 │ │ │ │ + ldc 0, cr0, [sl], #-288 @ 0xfffffee0 │ │ │ │ + ldc 0, cr0, [r6], #-288 @ 0xfffffee0 │ │ │ │ + rsb r0, r2, r8, lsl #1 │ │ │ │ + adcs.w r0, r0, r8, lsl #1 │ │ │ │ + sub.w r0, lr, r8, lsl #1 │ │ │ │ + adcs.w r0, r6, r8, lsl #1 │ │ │ │ + @ instruction: 0xeae00048 │ │ │ │ + adds.w r0, r8, r8, lsl #1 │ │ │ │ ldr r3, [pc, #664] @ (2d6484 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics.w r0, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0xe83e0048 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + eors.w r0, sl, r8, lsl #1 │ │ │ │ + stmia.w r6!, {r3, r6} │ │ │ │ + cmp r2, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe8260048 │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + stmia.w lr, {r3, r6} │ │ │ │ + cmp r1, #250 @ 0xfa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ands.w r0, ip, r8, lsl #1 │ │ │ │ - @ instruction: 0xe80c0048 │ │ │ │ + eor.w r0, r4, r8, lsl #1 │ │ │ │ + ldrd r0, r0, [r4], #-288 @ 0x120 │ │ │ │ │ │ │ │ 002d620c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -176716,16 +176713,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #720] @ (2d65c8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xe9b80048 │ │ │ │ - stmdb r2, {r3, r6} │ │ │ │ + bic.w r0, r0, r8, lsl #1 │ │ │ │ + strd r0, r0, [sl, #-288]! @ 0x120 │ │ │ │ ldr r2, [pc, #128] @ (2d6384 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d6304 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -176811,16 +176808,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #752] @ (2d66e0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xe8c80048 │ │ │ │ - @ instruction: 0xe80a0048 │ │ │ │ + ldmdb r0!, {r3, r6} │ │ │ │ + ldrd r0, r0, [r2], #-288 @ 0x120 │ │ │ │ ldr r1, [pc, #160] @ (2d649c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d63fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -177231,19 +177228,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ cmp ip, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add lr, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2d6b1c │ │ │ │ + b.n 2d6bec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d6fb4 │ │ │ │ + b.n 2d7084 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d68a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177348,23 +177345,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add r4, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d7020 │ │ │ │ + b.n 2d70f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ muls r2, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r1, #138 @ 0x8a │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2d69ec │ │ │ │ + b.n 2d6abc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d6ebc │ │ │ │ + b.n 2d6f8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d69d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -177641,15 +177638,15 @@ │ │ │ │ b.n 2d6c0c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmn r2, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d7170 │ │ │ │ + b.n 2d7240 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r4, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d6d08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -177668,25 +177665,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #516] @ (2d6f4c ) │ │ │ │ ldr r2, [pc, #520] @ (2d6f50 ) │ │ │ │ ldr r1, [pc, #520] @ (2d6f54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2d6f58 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -177870,41 +177867,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #178 @ 0xb2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r6, r5, #7 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r5, r5] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 86 @ 0x56 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r6, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r4, r6, #0 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 2d6ed4 │ │ │ │ + blt.n 2d6fa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2d6ec4 │ │ │ │ + udf #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + adds r4, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 2d6eb0 │ │ │ │ + blt.n 2d6f80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2d7048 │ │ │ │ + ble.n 2d6f18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + adds r4, r5, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 2d6e8c │ │ │ │ + bge.n 2d6f5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2d6fcc │ │ │ │ + ble.n 2d6e9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6f84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178505,31 +178502,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ subs r5, #68 @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2d7698 │ │ │ │ + ble.n 2d7568 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2d772c │ │ │ │ + blt.n 2d75fc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2d76c0 │ │ │ │ + blt.n 2d7590 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2d7600 │ │ │ │ + bvc.n 2d76d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r0, r2] │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r6, #254 @ 0xfe │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 2d7760 │ │ │ │ + bcc.n 2d7630 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2d75b0 │ │ │ │ + bvs.n 2d7680 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d7684 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178551,24 +178548,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ ldr r3, [pc, #488] @ (2d78b4 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2d78b8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #472] @ (2d78bc ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -178602,15 +178599,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 262658 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2d7736 │ │ │ │ ldr r1, [pc, #368] @ (2d78c0 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d785a │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -178701,25 +178698,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2d78d4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d775c │ │ │ │ ldr r1, [pc, #104] @ (2d78d8 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7764 │ │ │ │ ldr r3, [pc, #80] @ (2d78dc ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2d78e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178729,41 +178726,41 @@ │ │ │ │ blx 260c88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2d7940 │ │ │ │ + bvs.n 2d7810 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #160 @ 0xa0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r5, #17 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 2d7908 │ │ │ │ + bvs.n 2d77d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2d7918 │ │ │ │ + bvs.n 2d77e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d7858 │ │ │ │ + bvs.n 2d7928 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d7960 │ │ │ │ + bpl.n 2d7830 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d7910 │ │ │ │ + bpl.n 2d77e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2d7970 │ │ │ │ + bcc.n 2d7840 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bmi.n 2d7864 │ │ │ │ + bpl.n 2d7934 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2d7854 │ │ │ │ + bpl.n 2d7924 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r5, #10 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 2d7934 │ │ │ │ + bne.n 2d7804 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d78e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179201,19 +179198,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ adds r5, #50 @ 0x32 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vcvt.u16.f16 q8, q11, #1 │ │ │ │ + @ instruction: 0xffff0dde │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d7dec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179488,25 +179485,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r2, r3} │ │ │ │ + ldmia r5, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d8114 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179680,25 +179677,25 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #102 @ 0x66 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3, {r2, r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r5, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d82f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -179835,43 +179832,43 @@ │ │ │ │ nop │ │ │ │ cmp r1, #220 @ 0xdc │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r2, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r5, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r2, r1] │ │ │ │ + ldrb r4, [r7, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002d8480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -180053,49 +180050,49 @@ │ │ │ │ nop │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #86 @ 0x56 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r0, #29 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r2, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4, #27 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r4} │ │ │ │ + ldmia r1, {r1, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #27 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r1!, {r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8698 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180215,46 +180212,46 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #40 @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r5, #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d8814 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f500 │ │ │ │ + b.w 72f568 │ │ │ │ ldrb r2, [r4, #27] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180288,15 +180285,15 @@ │ │ │ │ beq.n 2d8886 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6fa674 │ │ │ │ + bl 6fa6dc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 44db58 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 44d994 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180330,29 +180327,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d8948 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d8948 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -180387,22 +180384,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 716a90 │ │ │ │ + bl 716af8 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 703c14 │ │ │ │ + bl 703c7c │ │ │ │ mov r0, r6 │ │ │ │ - bl 718198 │ │ │ │ + bl 718200 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8c90 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -180457,23 +180454,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, fp │ │ │ │ blx 2619c0 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r7 │ │ │ │ blx 263648 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 703958 │ │ │ │ + bl 7039c0 │ │ │ │ ldr r2, [pc, #780] @ (2d8d84 ) │ │ │ │ ldr r3, [pc, #756] @ (2d8d70 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -180598,15 +180595,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2d8bde │ │ │ │ ldr r0, [pc, #452] @ (2d8d98 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2d8bf2 │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -180660,30 +180657,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2d8da4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2d8a62 │ │ │ │ ldr r3, [pc, #272] @ (2d8da8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2d8dac ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2d8db0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2d8a62 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 261324 │ │ │ │ ldr r3, [pc, #236] @ (2d8db4 ) │ │ │ │ @@ -180693,28 +180690,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2d8dbc ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2d8a62 │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d8c3a │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2d8c4a │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2d8c52 │ │ │ │ ldr r0, [pc, #196] @ (2d8dc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ b.n 2d8c52 │ │ │ │ ldr r3, [pc, #188] @ (2d8dc4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2d8af6 │ │ │ │ @@ -180727,15 +180724,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2d8dd0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2d8a62 │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 260c70 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2d8b12 │ │ │ │ ldr r3, [pc, #140] @ (2d8dd4 ) │ │ │ │ @@ -180747,76 +180744,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2d8ddc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2d8a62 │ │ │ │ mov r3, sl │ │ │ │ b.n 2d8c70 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ movs r3, #106 @ 0x6a │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r0, #13 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r2, #102 @ 0x66 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r1, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r4!, {r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, r5 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002d8de0 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -180922,33 +180919,33 @@ │ │ │ │ 002d8ec4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2d8f40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2d8f40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -181059,15 +181056,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2d89a4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002d9050 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181080,59 +181077,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d90b0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d90b0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73dfe4 │ │ │ │ + b.w 73e04c │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002d90b8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2d9120 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2d9120 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181204,15 +181201,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 437b84 │ │ │ │ vldr d7, [pc, #64] @ 2d9228 │ │ │ │ ldr r2, [pc, #72] @ (2d9234 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2d9238 ) │ │ │ │ @@ -181242,23 +181239,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 125232 │ │ │ │ b.n 2d97d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - it vs │ │ │ │ - lslvs r0, r1, #1 │ │ │ │ + nop {13} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d923c : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2d9250 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 73dfe4 │ │ │ │ + b.w 73e04c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002d9258 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2d9284 │ │ │ │ cbz r1, 2d9276 │ │ │ │ @@ -181378,18 +181375,18 @@ │ │ │ │ subs r4, r7, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bl 9f39a │ │ │ │ b.n 2d973c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x00da │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfa620059 │ │ │ │ - bkpt 0x0028 │ │ │ │ + @ instruction: 0xfaca0059 │ │ │ │ + bkpt 0x0090 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, r1, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d93b0 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -181499,15 +181496,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d949c │ │ │ │ ldr r0, [pc, #72] @ (2d9510 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d949c │ │ │ │ ldr r3, [pc, #60] @ (2d9514 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d946c │ │ │ │ @@ -181515,31 +181512,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d946c │ │ │ │ ldr r0, [pc, #40] @ (2d9518 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d946c │ │ │ │ blx 262ec0 │ │ │ │ adds r2, r2, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r6, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r7} │ │ │ │ + pop {r1, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d951c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181587,15 +181584,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d9550 │ │ │ │ ldr r0, [pc, #72] @ (2d95e0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9550 │ │ │ │ ldr r3, [pc, #60] @ (2d95e4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9550 │ │ │ │ @@ -181603,32 +181600,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d9550 │ │ │ │ ldr r0, [pc, #40] @ (2d95e8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9550 │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ asrs r6, r5, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d95ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181645,15 +181642,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -181747,27 +181744,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2d9748 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c88 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r0, 2d97aa │ │ │ │ + pop {r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r6, 2d9798 │ │ │ │ + cbnz r6, 2d97b2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movt r0, #18521 @ 0x4859 │ │ │ │ - cbnz r0, 2d979c │ │ │ │ + @ instruction: 0xf72c0059 │ │ │ │ + cbnz r0, 2d97b6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf6b20059 │ │ │ │ - cbnz r6, 2d979e │ │ │ │ + @ instruction: 0xf71a0059 │ │ │ │ + cbnz r6, 2d97b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d974c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d9750 : │ │ │ │ @@ -181819,21 +181816,21 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002d9780 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d978c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ble.n 2d9724 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2d979c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ nop │ │ │ │ ble.n 2d971c │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -181841,164 +181838,164 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d9800 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #64] @ (2d9804 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #56] @ (2d9808 ) │ │ │ │ ldr r0, [pc, #56] @ (2d980c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d9810 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r2, [pc, #40] @ (2d9814 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e6780 │ │ │ │ - revsh r6, r5 │ │ │ │ + b.w 5e67e8 │ │ │ │ + cbnz r6, 2d9854 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r4 │ │ │ │ + cbnz r4, 2d985a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r6, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #736 @ 0x2e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - revsh r4, r4 │ │ │ │ + cbnz r4, 2d986a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (2d9874 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d9878 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #64] @ (2d987c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #56] @ (2d9880 ) │ │ │ │ ldr r0, [pc, #56] @ (2d9884 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d9888 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r2, [pc, #40] @ (2d988c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e6780 │ │ │ │ - revsh r2, r2 │ │ │ │ + b.w 5e67e8 │ │ │ │ + cbnz r2, 2d98c6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r1 │ │ │ │ + cbnz r0, 2d98cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r7, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #256 @ 0x100 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - revsh r0, r5 │ │ │ │ + cbnz r0, 2d98e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (2d997c ) │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r5, [pc, #208] @ (2d9980 ) │ │ │ │ ldr r2, [pc, #212] @ (2d9984 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (2d9988 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (2d998c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2d9936 │ │ │ │ ldr r2, [pc, #188] @ (2d9990 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d994c │ │ │ │ ldr r1, [pc, #156] @ (2d9994 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d995c │ │ │ │ ldr r3, [pc, #144] @ (2d9998 ) │ │ │ │ ldr r1, [pc, #144] @ (2d999c ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ ldr r1, [pc, #136] @ (2d99a0 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 2d996c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -182011,107 +182008,107 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (2d99a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #72] @ (2d99a8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #60] @ (2d99ac ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - subs.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ - revsh r4, r3 │ │ │ │ + @ instruction: 0xf6200059 │ │ │ │ + cbnz r4, 2d99d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d9bf0 │ │ │ │ + b.n 2d9cc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r4, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - revsh r4, r2 │ │ │ │ + cbnz r4, 2d99e2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r4, [r7, r5] │ │ │ │ + ldrsh r4, [r4, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2d99e0 │ │ │ │ + cbnz r6, 2d99fa │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r6, r0] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - rev16 r0, r6 │ │ │ │ + revsh r0, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - hlt 0x0004 │ │ │ │ + revsh r4, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - hlt 0x0022 │ │ │ │ + cbnz r2, 2d99f2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (2d9a74 ) │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r5, [pc, #168] @ (2d9a78 ) │ │ │ │ ldr r2, [pc, #172] @ (2d9a7c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (2d9a80 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (2d9a84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2d9a3e │ │ │ │ ldr r2, [pc, #148] @ (2d9a88 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d9a54 │ │ │ │ ldr r1, [pc, #120] @ (2d9a8c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ cbz r0, 2d9a64 │ │ │ │ ldr r3, [pc, #108] @ (2d9a90 ) │ │ │ │ ldr r1, [pc, #112] @ (2d9a94 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ ldr r2, [pc, #100] @ (2d9a98 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2d6718 │ │ │ │ movs r0, #0 │ │ │ │ @@ -182121,45 +182118,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (2d9a9c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #56] @ (2d9aa0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ - eors.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ - rev16 r0, r4 │ │ │ │ + add.w r0, r0, #14221312 @ 0xd90000 │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d9aa8 │ │ │ │ + b.n 2d9b78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #230 @ 0xe6 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r0, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r6, 2d9ab8 │ │ │ │ + rev r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rev16 r4, r2 │ │ │ │ + hlt 0x003c │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r7 │ │ │ │ + revsh r4, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rev16 r6, r6 │ │ │ │ + revsh r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r0, 2d9ade │ │ │ │ + rev16 r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rev r0, r2 │ │ │ │ + rev16 r0, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d9aec │ │ │ │ sub sp, #12 │ │ │ │ @@ -182167,30 +182164,30 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (2d9af4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - usat r0, #25, sl, asr #1 │ │ │ │ - @ instruction: 0xb8ec │ │ │ │ + ands.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ + cbnz r4, 2d9b08 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb8d2 │ │ │ │ + cbnz r2, 2d9b06 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d9b40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182198,30 +182195,30 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (2d9b48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf3560059 │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + @ instruction: 0xf3be0059 │ │ │ │ + cbnz r0, 2d9b48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2d9b54 │ │ │ │ + cbnz r2, 2d9b6e │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d9b84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182229,23 +182226,23 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (2d9b8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260fa0 │ │ │ │ - ssat r0, #26, r2, lsl #1 │ │ │ │ - @ instruction: 0xb844 │ │ │ │ + bfi r0, sl, #1, #25 │ │ │ │ + @ instruction: 0xb8ac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb892 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d9bc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182253,23 +182250,23 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (2d9bd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260fa0 │ │ │ │ - @ instruction: 0xf2be0059 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + ssat r0, #26, r6, asr #1 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb8f2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2d9c78 │ │ │ │ sub sp, #20 │ │ │ │ @@ -182287,23 +182284,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718c84 │ │ │ │ + bl 718cec │ │ │ │ cbz r0, 2d9c3e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 2d9c66 │ │ │ │ ldr r2, [pc, #76] @ (2d9c8c ) │ │ │ │ @@ -182323,31 +182320,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (2d9c90 ) │ │ │ │ ldr r0, [pc, #40] @ (2d9c94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ - @ instruction: 0xf27a0059 │ │ │ │ + @ instruction: 0xf2e20059 │ │ │ │ asrs r6, r4, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb7a2 │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r2, r4, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb796 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d9ce4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182356,31 +182353,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d9cec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs.w r0, r6, #89 @ 0x59 │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ + @ instruction: 0xf21e0059 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb6de │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d9d3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -182389,31 +182386,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d9d44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adcs.w r0, lr, #89 @ 0x59 │ │ │ │ - @ instruction: 0xb6a0 │ │ │ │ + rsb r0, r6, #89 @ 0x59 │ │ │ │ + @ instruction: 0xb708 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb792 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (2d9e0c ) │ │ │ │ @@ -182433,32 +182430,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r2, [pc, #140] @ (2d9e20 ) │ │ │ │ ldr r1, [pc, #140] @ (2d9e24 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 718c84 │ │ │ │ + bl 718cec │ │ │ │ cbz r0, 2d9dcc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 2d9dfa │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -182482,34 +182479,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2d9e2c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ nop │ │ │ │ lsrs r4, r0, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + @ instruction: 0xb698 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf0fa0059 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + sbc.w r0, r2, #89 @ 0x59 │ │ │ │ + @ instruction: 0xb698 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d9ecc │ │ │ │ + bgt.n 2d9d9c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r2, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb6ba │ │ │ │ + @ instruction: 0xb722 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9e30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182596,36 +182593,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r3, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb6de │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r7, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d9f20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4de4 │ │ │ │ + bl 5e4e4c │ │ │ │ ldr r1, [pc, #24] @ (2d9f50 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fcc │ │ │ │ - bl 5e4de4 │ │ │ │ + bl 5e3034 │ │ │ │ + bl 5e4e4c │ │ │ │ ldr r1, [pc, #16] @ (2d9f54 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e2fcc │ │ │ │ + b.w 5e3034 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 002d9f58 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182795,23 +182792,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - push {r3, r4, r5, r6, lr} │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r2, r3, r4, lr} │ │ │ │ + push {r2, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002da144 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182821,16 +182818,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r2, #-356]! @ 0xfffffe9c │ │ │ │ - cbz r6, 2da1e2 │ │ │ │ + stcl 0, cr0, [sl, #356] @ 0x164 │ │ │ │ + push {r1, r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002da170 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -182875,15 +182872,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2da2b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2da2b4 ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #244] @ (2da2b8 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2da202 │ │ │ │ @@ -182933,20 +182930,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da1ee │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2da2c8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2da2cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2da2a0 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -182957,32 +182954,32 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2da23a │ │ │ │ b.n 2da1ee │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stcl 0, cr0, [r6, #-356]! @ 0xfffffe9c │ │ │ │ - cbz r0, 2da314 │ │ │ │ + stcl 0, cr0, [lr, #356] @ 0x164 │ │ │ │ + cbz r0, 2da32e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r6, 2da318 │ │ │ │ + cbz r6, 2da332 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r2, r4, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2da316 │ │ │ │ + cbz r6, 2da330 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 2da328 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2da3cc │ │ │ │ cmp r2, #13 │ │ │ │ @@ -183060,34 +183057,34 @@ │ │ │ │ bpl.n 2da2fe │ │ │ │ ldr r0, [pc, #48] @ (2da3dc ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2da2fe │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2da358 │ │ │ │ nop │ │ │ │ lsrs r2, r7, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2da41c │ │ │ │ + sxtb r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2da3e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bne.n 2da3b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -183116,15 +183113,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #760] @ (2da73c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2da5e0 │ │ │ │ @@ -183137,20 +183134,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 45333c │ │ │ │ ldr r1, [pc, #720] @ (2da740 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5e4694 │ │ │ │ + bl 5e46fc │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2da4de │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #692] @ (2da744 ) │ │ │ │ ldr r3, [pc, #664] @ (2da72c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -183161,27 +183158,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ ldr r3, [pc, #644] @ (2da748 ) │ │ │ │ ldr r2, [pc, #648] @ (2da74c ) │ │ │ │ ldr r1, [pc, #648] @ (2da750 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2da486 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 43b4f4 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -183203,15 +183200,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2da75c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2da486 │ │ │ │ vldr d7, [pc, #484] @ 2da718 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2da760 ) │ │ │ │ @@ -183262,41 +183259,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2da486 │ │ │ │ ldr r0, [pc, #444] @ (2da774 ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2da486 │ │ │ │ ldr r3, [pc, #432] @ (2da778 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2da77c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2da780 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2da486 │ │ │ │ ldr r3, [pc, #416] @ (2da784 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2da452 │ │ │ │ ldr r3, [pc, #384] @ (2da770 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2da452 │ │ │ │ ldr r0, [pc, #396] @ (2da788 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2da452 │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -183304,30 +183301,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2da6da │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2da6da │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2da6da │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2da6da │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -183339,15 +183336,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2da794 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2da528 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -183362,20 +183359,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2da500 │ │ │ │ ldr r3, [pc, #188] @ (2da798 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -183383,15 +183380,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2da7a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2da528 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2da7a4 ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2da7a8 ) │ │ │ │ ldr r1, [pc, #168] @ (2da7ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -183410,70 +183407,70 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaf20059 │ │ │ │ - cbz r2, 2da73e │ │ │ │ + adcs.w r0, sl, r9, lsr #1 │ │ │ │ + cbz r2, 2da758 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r4, 2da740 │ │ │ │ + cbz r4, 2da75a │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - orr.w r0, lr, r9, lsr #1 │ │ │ │ - cbz r4, 2da766 │ │ │ │ + @ instruction: 0xeab60059 │ │ │ │ + cbz r4, 2da780 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #456 @ 0x1c8 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - and.w r0, r0, r9, lsr #1 │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + orn r0, r8, r9, lsr #1 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r4, 2da776 │ │ │ │ + cbz r4, 2da790 │ │ │ │ lsls r0, r1, #1 │ │ │ │ beq.n 2da678 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r0, 2da792 │ │ │ │ + sxth r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #368] @ (2da8e0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2da78e │ │ │ │ + cbz r0, 2da7a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strd r0, r0, [r4, #-356] @ 0x164 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xe9ac0059 │ │ │ │ + sub sp, #104 @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #840 @ 0x348 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bx sp │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #952 @ 0x3b8 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia.w r2!, {r0, r3, r4, r6} │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + stmdb sl, {r0, r3, r4, r6} │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe8320059 │ │ │ │ - add r7, sp, #720 @ 0x2d0 │ │ │ │ + ldmia.w sl, {r0, r3, r4, r6} │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe8100059 │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + ldrd r0, r0, [r8], #-356 @ 0x164 │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2da8a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183482,26 +183479,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2da8ac ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #212] @ (2da8b0 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2da8b4 ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2da8b8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #200] @ (2da8bc ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2da864 │ │ │ │ ldr r3, [pc, #192] @ (2da8c0 ) │ │ │ │ @@ -183513,26 +183510,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #160] @ (2da8c8 ) │ │ │ │ ldr r1, [pc, #164] @ (2da8cc ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2da8d0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -183553,15 +183550,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2da8d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2da7fe │ │ │ │ ldr r0, [pc, #96] @ (2da8dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2da7fe │ │ │ │ ldr r3, [pc, #92] @ (2da8e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da850 │ │ │ │ ldr r3, [pc, #72] @ (2da8d8 ) │ │ │ │ @@ -183569,46 +183566,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da850 │ │ │ │ ldr r0, [pc, #76] @ (2da8e4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733a24 │ │ │ │ - b.n 2da740 │ │ │ │ + b.w 733a8c │ │ │ │ + b.n 2da810 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 2da948 │ │ │ │ + bcs.n 2da818 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #8 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r0, r6, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #344 @ 0x158 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #544 @ 0x220 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2da918 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183619,19 +183616,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - b.n 2da53c │ │ │ │ + b.n 2da60c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, sp, #216 @ 0xd8 │ │ │ │ + add r4, sp, #632 @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -183783,27 +183780,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2daa98 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2daae0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2daa98 │ │ │ │ bl 2da8e8 │ │ │ │ nop │ │ │ │ lsls r0, r5, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2daff0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183885,15 +183882,15 @@ │ │ │ │ bpl.n 2dab14 │ │ │ │ ldr.w r0, [pc, #1072] @ 2db000 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2dab14 │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2daba0 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2daba0 │ │ │ │ @@ -183952,15 +183949,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2db00c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #1 │ │ │ │ bl 38927c │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2daba0 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -184281,21 +184278,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2db520 │ │ │ │ + b.n 2db5f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #936] @ (2db3b8 ) │ │ │ │ + ldr r4, [pc, #328] @ (2db158 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002db010 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -184324,15 +184321,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2db35c ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ bl 38927c │ │ │ │ vldr d7, [pc, #724] @ 2db340 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2db360 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -184594,15 +184591,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2db140 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2db374 ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2db140 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2db378 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2db37c ) │ │ │ │ ldr r1, [pc, #80] @ (2db380 ) │ │ │ │ add r3, pc │ │ │ │ @@ -184615,37 +184612,37 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [ip], #452 @ 0x1c4 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + svc 44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #976 @ (adr r6, 2db728 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 2db4c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #136] @ (2db3e4 ) │ │ │ │ + ldr r0, [pc, #552] @ (2db584 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stc2l 0, cr0, [sl], #-452 @ 0xfffffe3c │ │ │ │ - add r7, pc, #912 @ (adr r7, 2db6f4 ) │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa0e0071 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #312 @ (adr r5, 2db4b0 ) │ │ │ │ + add r5, pc, #728 @ (adr r5, 2db650 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2db348 │ │ │ │ + bgt.n 2db418 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #384 @ (adr r5, 2db500 ) │ │ │ │ + add r5, pc, #800 @ (adr r5, 2db6a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #40 @ (adr r2, 2db3ac ) │ │ │ │ + add r2, pc, #456 @ (adr r2, 2db54c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002db384 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002db388 : │ │ │ │ @@ -184673,15 +184670,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2dbc58 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ cbnz r0, 2db406 │ │ │ │ ldr.w r2, [pc, #2180] @ 2dbc5c │ │ │ │ ldr.w r3, [pc, #2160] @ 2dbc4c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -185466,52 +185463,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh.w r0, [r8, r1, lsl #3] │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ vld4.16 {d0-d3}, [lr :256], r1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ vst4.16 {d0-d3}, [r6 :256], r1 │ │ │ │ - add r5, pc, #152 @ (adr r5, 2dbcfc ) │ │ │ │ + add r5, pc, #568 @ (adr r5, 2dbe9c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #32 @ (adr r5, 2dbc88 ) │ │ │ │ + add r5, pc, #448 @ (adr r5, 2dbe28 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #888 @ (adr r4, 2dbfe4 ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 2dbd84 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #976 @ (adr r4, 2dc040 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 2dbde0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #832 @ (adr r4, 2dbfb4 ) │ │ │ │ + add r5, pc, #224 @ (adr r5, 2dbd54 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #784 @ (adr r4, 2dbf88 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 2dbd28 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #656 @ (adr r4, 2dbf0c ) │ │ │ │ + add r5, pc, #48 @ (adr r5, 2dbcac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #528 @ (adr r4, 2dbe90 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 2dc030 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #320 @ (adr r4, 2dbdc4 ) │ │ │ │ + add r4, pc, #736 @ (adr r4, 2dbf64 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #224 @ (adr r4, 2dbd68 ) │ │ │ │ + add r4, pc, #640 @ (adr r4, 2dbf08 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #944 @ (adr r3, 2dc03c ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 2dbddc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #904 @ (adr r3, 2dc018 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 2dbdb8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #256 @ (adr r3, 2dbd98 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 2dbf38 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #912 @ (adr r2, 2dc030 ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 2dbdd0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #696 @ (adr r2, 2dbf5c ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 2dbcfc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r6, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xf0d80071 │ │ │ │ │ │ │ │ 002dbcac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -185522,29 +185519,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2dbcf0 ) │ │ │ │ ldr r1, [pc, #44] @ (2dbcf4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #352] @ 0x160 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2dbca0 │ │ │ │ + bcc.n 2dbd70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbcf8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -185564,35 +185561,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ cbz r0, 2dbd98 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2dbdc8 ) │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #132] @ (2dbdcc ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (2dbdd0 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2dbdd4 ) │ │ │ │ ldr r3, [pc, #72] @ (2dbdbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -185615,36 +185612,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2dbde0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2dbd70 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vshr.s16 q8, , #12 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movt r0, #26703 @ 0x684f │ │ │ │ - bcs.n 2dbeb4 │ │ │ │ + @ instruction: 0xf72e004f │ │ │ │ + bcs.n 2dbd84 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r7, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r1, #1 │ │ │ │ vqadd.s64 q8, q0, │ │ │ │ - bcs.n 2dbe10 │ │ │ │ + bcs.n 2dbce0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbde4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185671,19 +185668,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2dbe44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ orn r0, r6, #131 @ 0x83 │ │ │ │ - bne.n 2dbdd0 │ │ │ │ + bcs.n 2dbea0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbe48 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185709,19 +185706,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2dbea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ and.w r0, r2, #131 @ 0x83 │ │ │ │ - bne.n 2dbf70 │ │ │ │ + bne.n 2dbe40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbea8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185752,19 +185749,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2dbf0c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 261488 │ │ │ │ vaddl.s32 q0, d20, d3 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbf10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185793,28 +185790,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2dbf88 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ bl 2dbea8 │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #24] @ (2dbf8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ vhadd.s d0, d28, d3 │ │ │ │ vhadd.s16 d0, d22, d3 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbf90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -185823,67 +185820,67 @@ │ │ │ │ ldr r5, [pc, #124] @ (2dc020 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2dc00c │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2dbffe │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #100] @ (2dc024 ) │ │ │ │ ldr r2, [pc, #104] @ (2dc028 ) │ │ │ │ ldr r1, [pc, #104] @ (2dc02c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #92] @ (2dc030 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 44905c │ │ │ │ ldr r1, [pc, #84] @ (2dc034 ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd750 │ │ │ │ + bl 5dd7b8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5deaf4 │ │ │ │ + b.w 5deb5c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cdp 0, 11, cr0, cr8, cr3, {4} │ │ │ │ ldc 0, cr0, [lr, #-452]! @ 0xfffffe3c │ │ │ │ - beq.n 2dc08c │ │ │ │ + beq.n 2dbf5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rev16 r0, r3 │ │ │ │ + revsh r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r2, #32 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r1] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -185893,15 +185890,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dc07c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2dc164 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -186174,31 +186171,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2dc37c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ ldr r2, [pc, #24] @ (2dc380 ) │ │ │ │ ldr r1, [pc, #24] @ (2dc384 ) │ │ │ │ ldr r0, [pc, #28] @ (2dc388 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbe48 │ │ │ │ nop │ │ │ │ cbz r4, 2dc3c4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r0, [sp, #288] @ 0x120 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -186302,15 +186299,15 @@ │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2dc42c │ │ │ │ b.n 2dc476 │ │ │ │ ldmdb ip!, {r0, r4, r5, r6} │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r0, r0, [r2], #452 @ 0x1c4 │ │ │ │ stmia.w sl, {r0, r4, r5, r6} │ │ │ │ strd r0, r0, [sl], #-452 @ 0x1c4 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2dc4de │ │ │ │ cmp r1, #2 │ │ │ │ @@ -186323,17 +186320,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 41a55c │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 41a498 │ │ │ │ ldr r0, [pc, #8] @ (2dc4f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72e854 │ │ │ │ + b.w 72e8bc │ │ │ │ nop │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -186469,25 +186466,25 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ b.n 2dc568 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2dc4cc │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -186532,27 +186529,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2dc794 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (2dc798 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2dc79c ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #92] @ (2dc7a0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2dc7a4 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -186568,38 +186565,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #52] @ (2dc7b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5deeec │ │ │ │ - ldmia r1!, {r4, r5} │ │ │ │ + b.w 5def54 │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 2dc7d4 │ │ │ │ + cbz r6, 2dc7ee │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r7, #2 │ │ │ │ + lsls r6, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #72 @ 0x48 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r7, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186607,15 +186604,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dc7f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2dc81e │ │ │ │ @@ -186791,15 +186788,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dca02 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2dca14 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2dca50 │ │ │ │ @@ -187372,15 +187369,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2dd06c │ │ │ │ ldr r0, [pc, #100] @ (2dd080 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72e854 │ │ │ │ + b.w 72e8bc │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2dd084 ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -187407,15 +187404,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2dd028 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bgt.n 2dd038 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bgt.n 2dcfc8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2dce3c │ │ │ │ nop │ │ │ │ @@ -187609,33 +187606,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2dd310 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 419c08 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 418bcc │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 419c08 │ │ │ │ nop │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r4, #6] │ │ │ │ + ldrh r2, [r1, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2dd400 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -187728,34 +187725,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2dd464 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2dc4f8 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2dc4f8 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2dc4f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2dd314 │ │ │ │ nop │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + pop {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2dd550 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -187764,15 +187761,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2dd558 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 41a948 │ │ │ │ cbnz r0, 2dd4b6 │ │ │ │ add sp, #20 │ │ │ │ @@ -187826,41 +187823,41 @@ │ │ │ │ ldr r2, [pc, #64] @ (2dd568 ) │ │ │ │ ldr r1, [pc, #64] @ (2dd56c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2dd40c │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2dd5c4 │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r1, pc, #624 @ (adr r1, 2dd7d0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r7, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #960 @ (adr r4, 2dd92c ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 2dd6cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subw r0, r8, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf310004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2dd8a4 ) │ │ │ │ mov r1, r3 │ │ │ │ @@ -187873,15 +187870,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dd5c0 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2dd5f2 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -188174,21 +188171,21 @@ │ │ │ │ bvs.n 2dd934 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bpl.n 2dd828 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bpl.n 2dd7ec │ │ │ │ lsls r1, r6, #1 │ │ │ │ str.w pc, [pc, #4095] @ 2de8c7 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bmi.n 2dd7f4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bmi.n 2dd9b8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -188205,37 +188202,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188245,31 +188242,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2dd9a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ ldr r2, [pc, #24] @ (2dd9a8 ) │ │ │ │ ldr r1, [pc, #24] @ (2dd9ac ) │ │ │ │ ldr r0, [pc, #28] @ (2dd9b0 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbe48 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #32] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r1, #28] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -188472,15 +188469,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ddadc │ │ │ │ ldr r0, [pc, #132] @ (2ddc68 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2ddadc │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2dda86 │ │ │ │ ldr r2, [pc, #104] @ (2ddc6c ) │ │ │ │ @@ -188506,43 +188503,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ bcs.n 2ddb38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb61c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ddb7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r1, #12] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #10] │ │ │ │ + strh r0, [r3, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188679,15 +188676,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ddd5c │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2ddf18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2ddd5c │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2ddf0c ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -188754,15 +188751,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2ddf14 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dde16 │ │ │ │ ldr r0, [pc, #96] @ (2ddf20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2dde18 │ │ │ │ ldr r1, [pc, #84] @ (2ddf24 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188776,36 +188773,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2ddf28 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2ddd5c │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r6, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2ddfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -188814,15 +188811,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ddfd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 41a948 │ │ │ │ cbnz r0, 2ddf7c │ │ │ │ add sp, #28 │ │ │ │ @@ -188862,23 +188859,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2dd9b4 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2ddfe2 │ │ │ │ + cbz r2, 2ddffc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r5, #27] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r4, [r2, #22] │ │ │ │ + ldrb r4, [r7, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2de080 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188887,26 +188884,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2de088 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #124] @ (2de08c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2de090 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (2de094 ) │ │ │ │ ldr r3, [pc, #108] @ (2de098 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -188924,38 +188921,37 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #56] @ (2de0a8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - sub sp, #16 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de030 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + @ instruction: 0xe83a004a │ │ │ │ + strb r2, [r3, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r0, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189182,15 +189178,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2de216 │ │ │ │ ldr r0, [pc, #160] @ (2de3e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2de248 │ │ │ │ ldr r1, [pc, #132] @ (2de3dc ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -189208,15 +189204,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2de332 │ │ │ │ ldr r0, [pc, #120] @ (2de3f0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2de332 │ │ │ │ ldr r1, [pc, #104] @ (2de3f4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -189235,15 +189231,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2de3f8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2de258 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2de1f2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r3, r4} │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -189251,25 +189247,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r3} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r1, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r6, #12] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #704] @ (2de6b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #11] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2de510 │ │ │ │ sub sp, #24 │ │ │ │ @@ -189403,24 +189399,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2de580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2dd9b4 │ │ │ │ nop │ │ │ │ - add r3, sp, #152 @ 0x98 │ │ │ │ + add r3, sp, #568 @ 0x238 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r2, #3] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2de5d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -189428,33 +189424,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2de5e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 418bcc │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 418bcc │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 419c08 │ │ │ │ nop │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r4, #29] │ │ │ │ + strb r2, [r1, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2de8d4 ) │ │ │ │ @@ -189589,15 +189585,15 @@ │ │ │ │ bpl.n 2de69a │ │ │ │ ldr r0, [pc, #436] @ (2de8e4 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -189735,36 +189731,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2de69a │ │ │ │ ldr r0, [pc, #56] @ (2de8f4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2de800 │ │ │ │ b.n 2de872 │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #29] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r3, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r0, #1912] @ 0x778 │ │ │ │ movs r0, #0 │ │ │ │ @@ -189773,102 +189769,102 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2de958 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ ldr r2, [pc, #20] @ (2de95c ) │ │ │ │ ldr r1, [pc, #24] @ (2de960 ) │ │ │ │ ldr r0, [pc, #24] @ (2de964 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbde4 │ │ │ │ ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #26] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r0, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 71e1a0 │ │ │ │ + bl 71e208 │ │ │ │ ldr r2, [pc, #108] @ (2de9f0 ) │ │ │ │ ldr r1, [pc, #112] @ (2de9f4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2de9f8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71e33c │ │ │ │ + bl 71e3a4 │ │ │ │ ldr r3, [pc, #104] @ (2de9fc ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 44916c │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2dea00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #84] @ (2dea04 ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd750 │ │ │ │ + bl 5dd7b8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ cbz r5, 2de9d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71ec38 │ │ │ │ + b.w 71eca0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r2, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r0, r1] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmia r3!, {r1, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r7, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + adds r0, #228 @ 0xe4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2dea88 ) │ │ │ │ @@ -189876,59 +189872,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2dea90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #100] @ (2dea94 ) │ │ │ │ ldr r1, [pc, #100] @ (2dea98 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #84] @ (2dea9c ) │ │ │ │ ldr r3, [pc, #88] @ (2deaa0 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2deaa4 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #60] @ (2deaa8 ) │ │ │ │ ldr r1, [pc, #60] @ (2deaac ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - add r6, pc, #624 @ (adr r6, 2decfc ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 2dea9c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2de9f8 │ │ │ │ + udf #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -190073,57 +190069,57 @@ │ │ │ │ b.n 2deb7a │ │ │ │ movs r5, #1 │ │ │ │ b.n 2deb62 │ │ │ │ stmia r2!, {r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #312 @ (adr r5, 2ded54 ) │ │ │ │ + add r5, pc, #728 @ (adr r5, 2deef4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r2, #18] │ │ │ │ + strb r4, [r7, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #88 @ (adr r5, 2dec7c ) │ │ │ │ + add r5, pc, #504 @ (adr r5, 2dee1c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vqadd.s32 q0, q6, │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + vshr.s16 q0, , #12 │ │ │ │ + strb r0, [r0, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mcr 0, 7, r0, cr8, cr3, {2} │ │ │ │ - add r4, pc, #808 @ (adr r4, 2def60 ) │ │ │ │ + vqadd.s16 q8, q0, │ │ │ │ + add r5, pc, #200 @ (adr r5, 2ded00 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r2, #16] │ │ │ │ + strb r0, [r7, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2deab0 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -190148,20 +190144,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ded3e │ │ │ │ @@ -190183,15 +190179,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dee32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2ded3a │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dee66 │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2dee9c ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -190242,22 +190238,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #208] @ (2deeb8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r2, [pc, #192] @ (2deebc ) │ │ │ │ ldr r3, [pc, #196] @ (2deec0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2deec4 ) │ │ │ │ @@ -190279,18 +190275,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2ded2c │ │ │ │ ldr r1, [pc, #136] @ (2deec8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2dee08 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2deecc ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -190306,51 +190302,51 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ stmia r0!, {r2, r4, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r2, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 2df290 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 2df030 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r6, #26] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r5, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r6, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #936 @ (adr r2, 2df258 ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 2deff8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r0, #34] @ 0x22 │ │ │ │ + ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2deeb4 │ │ │ │ + bge.n 2def84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r1, #12] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r3, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #304 @ (adr r2, 2df004 ) │ │ │ │ + add r2, pc, #720 @ (adr r2, 2df1a4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r6, #6] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r4, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2deab0 │ │ │ │ nop │ │ │ │ b.n 2deab0 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -190371,23 +190367,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2def38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dea28 │ │ │ │ - add r1, pc, #672 @ (adr r1, 2df1d4 ) │ │ │ │ + b.w 5dea90 │ │ │ │ + add r2, pc, #64 @ (adr r2, 2def74 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r5, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2deeb4 │ │ │ │ + bls.n 2def84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2def74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -190395,24 +190391,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2def7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 385754 │ │ │ │ nop │ │ │ │ - add r1, pc, #408 @ (adr r1, 2df110 ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 2df2b0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r0, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -190566,15 +190562,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df0b0 │ │ │ │ ldr r0, [pc, #160] @ (2df1d0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2df0a6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190615,37 +190611,37 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r4, #22] │ │ │ │ lsls r3, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2df1c8 │ │ │ │ + cbz r6, 2df1e2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub sp, #320 @ 0x140 │ │ │ │ + cbz r0, 2df1d2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub sp, #112 @ 0x70 │ │ │ │ + cbz r4, 2df1cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r5, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + strb r4, [r4, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2df3e8 ) │ │ │ │ @@ -190831,29 +190827,29 @@ │ │ │ │ b.n 2df270 │ │ │ │ revsh r4, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #800 @ 0x320 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2df4b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -190861,15 +190857,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2df4b8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #124] @ (2df4bc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2df454 │ │ │ │ @@ -190877,15 +190873,15 @@ │ │ │ │ cbz r2, 2df454 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2df448 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2df4a2 │ │ │ │ ldr r6, [pc, #80] @ (2df4c0 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2df4c4 │ │ │ │ ldr r7, [pc, #80] @ (2df4c8 ) │ │ │ │ @@ -190894,57 +190890,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2df47e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2deab0 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2df520 │ │ │ │ ldr r2, [pc, #64] @ (2df524 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2df528 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #52] @ (2df52c ) │ │ │ │ ldr r3, [pc, #56] @ (2df530 ) │ │ │ │ ldr r1, [pc, #56] @ (2df534 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -190954,28 +190950,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2df500 │ │ │ │ + bcc.n 2df5d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r5, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2df5a8 ) │ │ │ │ @@ -190983,25 +190979,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2df5b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #80] @ (2df5b4 ) │ │ │ │ ldr r1, [pc, #80] @ (2df5b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2df5bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -191012,25 +191008,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2df6b0 │ │ │ │ + bcs.n 2df580 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r6, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2df62c ) │ │ │ │ @@ -191038,25 +191034,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2df634 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #80] @ (2df638 ) │ │ │ │ ldr r1, [pc, #80] @ (2df63c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2df640 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -191067,25 +191063,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2df62c │ │ │ │ + bcs.n 2df6fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r1, #10 │ │ │ │ + lsls r0, r6, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -191239,17 +191235,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb684 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xb67e │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r6, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191302,19 +191298,19 @@ │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df806 │ │ │ │ nop │ │ │ │ push {r1, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2df820 │ │ │ │ + bls.n 2df8f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2df906 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -191331,23 +191327,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2df91c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2df8ea │ │ │ │ @@ -191365,19 +191361,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r6, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2dfa54 ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -191491,25 +191487,25 @@ │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df9ae │ │ │ │ nop │ │ │ │ cbz r2, 2dfac2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #808 @ (adr r7, 2dfd88 ) │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ + ldr r6, [r4, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #632 @ (adr r7, 2dfce0 ) │ │ │ │ + add r0, sp, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + ldr r6, [r6, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #472 @ (adr r7, 2dfc48 ) │ │ │ │ + add r7, pc, #888 @ (adr r7, 2dfde8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2dfad8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -191518,22 +191514,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2dfac2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -191541,19 +191537,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -191582,15 +191578,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2dfdd4 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2dfb48 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -191829,33 +191825,33 @@ │ │ │ │ b.n 2dfd08 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 2dfdfe │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r5, #92] @ 0x5c │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r4, 2dfe04 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbz r0, 2dfdfc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, pc, #0 @ (adr r6, 2dfde0 ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 2dff80 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #552 @ (adr r4, 2e0014 ) │ │ │ │ + add r4, pc, #968 @ (adr r4, 2e01b4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r7, #84] @ 0x54 │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2dfea0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -191867,33 +191863,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #136] @ (2dfeac ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -191912,37 +191908,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2dfeb8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #24] │ │ │ │ + str r4, [r1, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -191965,15 +191961,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2e00ec │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2e00a4 │ │ │ │ @@ -192252,59 +192248,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2deab0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r2, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r5, sp, #1016 @ 0x3f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #464 @ (adr r1, 2e0428 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 2e05c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #928 @ (adr r0, 2e0608 ) │ │ │ │ + add r1, pc, #320 @ (adr r1, 2e03a8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r2, #32] │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #544 @ (adr r0, 2e0494 ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 2e0634 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #296 @ (adr r0, 2e03a4 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 2e0544 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r1, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #28] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r3, sp, #288 @ 0x120 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + add r0, pc, #208 @ (adr r0, 2e035c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r2, sp, #832 @ 0x340 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -192330,26 +192326,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2e031a │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2e02d6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -192399,33 +192395,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2e03b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2e0352 │ │ │ │ nop │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + str r4, [r1, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2e05e8 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -192626,47 +192622,47 @@ │ │ │ │ nop │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, sp, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r0, #28] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r4, r0] │ │ │ │ + ldrsh r6, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2e064a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -192713,27 +192709,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2e06dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e06e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -192752,15 +192748,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2e0736 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2e070a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -192770,19 +192766,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e0754 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -192796,29 +192792,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2e07a0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r6, r0] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e07a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -192834,31 +192830,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2e080c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -192867,22 +192863,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2e0844 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add r6, sp, #0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2e08e4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -193009,21 +193005,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr.w ip, [pc, #96] @ 2e0a0c │ │ │ │ add ip, pc │ │ │ │ b.n 2e096c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr.w ip, [pc, #80] @ 2e0a10 │ │ │ │ add ip, pc │ │ │ │ b.n 2e0938 │ │ │ │ ldr r2, [pc, #76] @ (2e0a14 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193040,15 +193036,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2e0a20 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e092a │ │ │ │ nop │ │ │ │ add r3, pc, #872 @ (adr r3, 2e0d68 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -193060,15 +193056,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #928] @ (2e0db8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #256 @ 0x100 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r7, #4] │ │ │ │ + str r6, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193209,15 +193205,15 @@ │ │ │ │ b.n 2e0b72 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2e0c50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193234,15 +193230,15 @@ │ │ │ │ bpl.n 2e0b92 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2e0c5c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #72] @ (2e0c60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0b7c │ │ │ │ ldr r3, [pc, #52] @ (2e0c58 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -193250,34 +193246,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0b7c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2e0c64 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e0b7c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e0b72 │ │ │ │ nop │ │ │ │ add r2, pc, #112 @ (adr r2, 2e0cc0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2e0ce4 ) │ │ │ │ @@ -193285,61 +193281,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2e0cec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #96] @ (2e0cf0 ) │ │ │ │ ldr r1, [pc, #96] @ (2e0cf4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #80] @ (2e0cf8 ) │ │ │ │ ldr r2, [pc, #84] @ (2e0cfc ) │ │ │ │ ldr r3, [pc, #84] @ (2e0d00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2e0d04 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #60] @ (2e0d08 ) │ │ │ │ ldr r1, [pc, #64] @ (2e0d0c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - strh r0, [r3, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 2e0d44 │ │ │ │ + cbnz r2, 2e0d5e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -193472,27 +193468,27 @@ │ │ │ │ bne.n 2e0ede │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2e0e9a │ │ │ │ cbz r3, 2e0ec6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2e0f08 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 73e18c │ │ │ │ + bl 73e1f4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2e0eac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 41a498 │ │ │ │ @@ -193504,15 +193500,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0eac │ │ │ │ b.n 2e0ea2 │ │ │ │ ldr r1, [pc, #56] @ (2e0f18 ) │ │ │ │ @@ -193526,28 +193522,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e0e58 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2e0f20 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e0e58 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -193766,19 +193762,19 @@ │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e10b4 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r6, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - nop {14} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2e166c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -193789,15 +193785,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2e1674 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2e1678 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -194258,82 +194254,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2e16dc ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e160c │ │ │ │ ldr r2, [pc, #120] @ (2e16e0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e1604 │ │ │ │ nop │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r6, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldr r6, [r3, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r4, #26] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r1, #38] @ 0x26 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r1, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r5, r7] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r1, #4 │ │ │ │ + subs r2, r6, #5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -194354,22 +194350,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2e1830 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2e1830 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2e17f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -194428,27 +194424,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73e18c │ │ │ │ + b.w 73e1f4 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -194468,22 +194464,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2e1978 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2e1978 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2e1936 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -194540,15 +194536,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73e18c │ │ │ │ + b.w 73e1f4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194561,52 +194557,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e19e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #64] @ (2e19e8 ) │ │ │ │ ldr r1, [pc, #64] @ (2e19ec ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #48] @ (2e19f0 ) │ │ │ │ ldr r3, [pc, #52] @ (2e19f4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r0, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + ldr r0, [pc, #392] @ (2e1b74 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #64] @ (2e1a30 ) │ │ │ │ + ldr r0, [pc, #480] @ (2e1bd0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, r0] │ │ │ │ + strh r4, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2e1a54 ) │ │ │ │ @@ -194614,52 +194610,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e1a5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #64] @ (2e1a60 ) │ │ │ │ ldr r1, [pc, #64] @ (2e1a64 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #48] @ (2e1a68 ) │ │ │ │ ldr r3, [pc, #52] @ (2e1a6c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r1, #31] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + @ instruction: 0x47ea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blx r3 │ │ │ │ + ldr r0, [pc, #0] @ (2e1a68 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r7] │ │ │ │ + strh r4, [r1, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2e1acc ) │ │ │ │ @@ -194667,52 +194663,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e1ad4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #64] @ (2e1ad8 ) │ │ │ │ ldr r1, [pc, #64] @ (2e1adc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #48] @ (2e1ae0 ) │ │ │ │ ldr r3, [pc, #52] @ (2e1ae4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r2, #29] │ │ │ │ + strb r0, [r7, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bx r1 │ │ │ │ + bx lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx r4 │ │ │ │ + blx r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -194813,30 +194809,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e1be2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2e1c54 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e1be2 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e1bd8 │ │ │ │ nop │ │ │ │ str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #560] @ (2e1e88 ) │ │ │ │ + ldr r6, [pc, #976] @ (2e2028 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2e1cdc │ │ │ │ sub sp, #20 │ │ │ │ @@ -194848,15 +194844,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -194882,19 +194878,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #688] @ (2e1f94 ) │ │ │ │ + ldr r7, [pc, #80] @ (2e1d34 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #568] @ (2e1f20 ) │ │ │ │ + ldr r6, [pc, #984] @ (2e20c0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2e1d78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194902,15 +194898,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2e1d80 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2e1d84 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2e1d52 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -194945,27 +194941,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e1d20 │ │ │ │ nop │ │ │ │ - strb r0, [r3, #19] │ │ │ │ + strb r0, [r0, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #24] @ (2e1d98 ) │ │ │ │ + ldr r6, [pc, #440] @ (2e1f38 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #104] @ (2e1dec ) │ │ │ │ + ldr r6, [pc, #520] @ (2e1f8c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r4, 2e1e04 │ │ │ │ + push {r2, r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2e1e50 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194973,15 +194969,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2e1e58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2e1e5c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2e1e2c │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -194990,15 +194986,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2e1e06 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2e1df4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2e1e26 │ │ │ │ bl 418bcc │ │ │ │ @@ -195027,27 +195023,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (2e1e68 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e1dce │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #352] @ (2e1fb8 ) │ │ │ │ + ldr r5, [pc, #768] @ (2e2158 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #432] @ (2e200c ) │ │ │ │ + ldr r5, [pc, #848] @ (2e21ac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ + cbz r2, 2e1ec0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2e2004 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -195059,15 +195055,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2e2010 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 41a948 │ │ │ │ cbnz r0, 2e1ec0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -195075,15 +195071,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1fc6 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -195137,15 +195133,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -195173,15 +195169,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ b.n 2e1f6a │ │ │ │ ldr r2, [pc, #84] @ (2e201c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2e2020 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -195201,35 +195197,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e202c ) │ │ │ │ ldr r0, [pc, #56] @ (2e2030 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #496] @ (2e21fc ) │ │ │ │ + ldr r4, [pc, #912] @ (2e239c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #584] @ (2e2258 ) │ │ │ │ + ldr r4, [pc, #1000] @ (2e23f8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bl 26a016 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #14] │ │ │ │ + strh r6, [r6, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #616] @ (2e2290 ) │ │ │ │ + ldr r5, [pc, #8] @ (2e2030 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r4, #7] │ │ │ │ + strb r0, [r1, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #72] @ (2e2078 ) │ │ │ │ + ldr r3, [pc, #488] @ (2e2218 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #552] @ (2e225c ) │ │ │ │ + ldr r4, [pc, #968] @ (2e23fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2e2098 │ │ │ │ sub sp, #12 │ │ │ │ @@ -195239,15 +195235,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e2082 │ │ │ │ ldr r1, [pc, #52] @ (2e20a4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195260,19 +195256,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1e6c │ │ │ │ nop │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #728] @ (2e2378 ) │ │ │ │ + ldr r3, [pc, #120] @ (2e2118 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #816] @ (2e23d4 ) │ │ │ │ + ldr r3, [pc, #208] @ (2e2174 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195286,15 +195282,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e20fa │ │ │ │ ldr r1, [pc, #52] @ (2e211c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195307,19 +195303,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1e6c │ │ │ │ nop │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #248] @ (2e2210 ) │ │ │ │ + ldr r2, [pc, #664] @ (2e23b0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #336] @ (2e226c ) │ │ │ │ + ldr r2, [pc, #752] @ (2e240c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195333,15 +195329,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e2172 │ │ │ │ ldr r1, [pc, #52] @ (2e2194 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195354,19 +195350,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1e6c │ │ │ │ nop │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r0, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #792] @ (2e24a8 ) │ │ │ │ + ldr r2, [pc, #184] @ (2e2248 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #880] @ (2e2504 ) │ │ │ │ + ldr r2, [pc, #272] @ (2e22a4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195428,49 +195424,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2e224c ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r4, [pc, #160] @ (2e22c8 ) │ │ │ │ + ldr r4, [pc, #576] @ (2e2468 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #752] @ (2e251c ) │ │ │ │ + ldr r5, [pc, #144] @ (2e22bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #624] @ (2e24a0 ) │ │ │ │ + ldr r5, [pc, #16] @ (2e2240 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #368] @ (2e23a4 ) │ │ │ │ + ldr r4, [pc, #784] @ (2e2544 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #448] @ (2e23f8 ) │ │ │ │ + ldr r4, [pc, #864] @ (2e2598 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #192] @ (2e22fc ) │ │ │ │ + ldr r4, [pc, #608] @ (2e249c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #896] @ (2e25c0 ) │ │ │ │ + ldr r4, [pc, #288] @ (2e2360 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #632] @ (2e24bc ) │ │ │ │ + ldr r5, [pc, #24] @ (2e225c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #696] @ (2e2500 ) │ │ │ │ + ldr r5, [pc, #88] @ (2e22a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #664] @ (2e24e4 ) │ │ │ │ + ldr r5, [pc, #56] @ (2e2284 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #936] @ (2e25f8 ) │ │ │ │ + ldr r4, [pc, #328] @ (2e2398 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2e225c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2e226c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrsh r0, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2e2284 ) │ │ │ │ ldr r2, [pc, #20] @ (2e2288 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2e228c ) │ │ │ │ @@ -195478,15 +195474,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -195498,15 +195494,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2e231c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #92] @ (2e2320 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -195529,32 +195525,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e22d4 │ │ │ │ ldr r0, [pc, #44] @ (2e232c ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2e22d4 │ │ │ │ - ldr r4, [pc, #128] @ (2e2394 ) │ │ │ │ + ldr r4, [pc, #544] @ (2e2534 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #200] @ (2e23e4 ) │ │ │ │ + ldr r4, [pc, #616] @ (2e2584 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r5, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #976] @ (2e2700 ) │ │ │ │ + ldr r4, [pc, #368] @ (2e24a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2e23a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -195574,15 +195570,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2e23ac ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [pc, #52] @ (2e23a8 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e2356 │ │ │ │ ldr r1, [pc, #44] @ (2e23b0 ) │ │ │ │ @@ -195593,27 +195589,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e2356 │ │ │ │ ldr r0, [pc, #32] @ (2e23b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #784] @ (2e26c0 ) │ │ │ │ + ldr r4, [pc, #176] @ (2e2460 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r6, [pc, #832] @ (2e26f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #808] @ (2e26e0 ) │ │ │ │ + ldr r4, [pc, #200] @ (2e2480 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #84] @ (2e2410 ) │ │ │ │ ldr r3, [pc, #88] @ (2e2414 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2e23d4 │ │ │ │ @@ -195634,41 +195630,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2e241c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e23c6 │ │ │ │ ldr r0, [pc, #48] @ (2e2420 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #44] @ (2e2424 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e23c6 │ │ │ │ ldr r3, [pc, #28] @ (2e241c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e23c6 │ │ │ │ ldr r0, [pc, #28] @ (2e2428 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldrh r0, [r5, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #856] @ (2e277c ) │ │ │ │ + ldr r4, [pc, #248] @ (2e251c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #552] @ (2e2654 ) │ │ │ │ + ldr r3, [pc, #968] @ (2e27f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2e24c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -195679,15 +195675,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2e24cc ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #112] @ (2e24d0 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e2494 │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -195718,32 +195714,32 @@ │ │ │ │ bpl.n 2e2468 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2e24dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e2468 │ │ │ │ nop │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #496] @ (2e26b8 ) │ │ │ │ + ldr r2, [pc, #912] @ (2e2858 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #576] @ (2e270c ) │ │ │ │ + ldr r2, [pc, #992] @ (2e28ac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #248] @ (2e25d8 ) │ │ │ │ + ldr r3, [pc, #664] @ (2e2778 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2e2584 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -195752,34 +195748,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2e258c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #132] @ (2e2590 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2e2594 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2e2598 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #100] @ (2e259c ) │ │ │ │ ldr r2, [pc, #100] @ (2e25a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2e25a4 ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -195805,23 +195801,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r4, [r0, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 2e28e8 ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 2e2688 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #168] @ (2e263c ) │ │ │ │ + ldr r3, [pc, #584] @ (2e27dc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #280] @ (2e26b0 ) │ │ │ │ + ldr r3, [pc, #696] @ (2e2850 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r0, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195995,15 +195991,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -196035,31 +196031,31 @@ │ │ │ │ nop │ │ │ │ strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [r4, #124] @ 0x7c │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #488] @ (2e29d8 ) │ │ │ │ + ldr r1, [pc, #904] @ (2e2b78 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #288] @ (2e2918 ) │ │ │ │ + ldr r1, [pc, #704] @ (2e2ab8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bx r4 │ │ │ │ + blx r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r6, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov lr, pc │ │ │ │ + bx ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2e2934 │ │ │ │ sub sp, #28 │ │ │ │ @@ -196079,15 +196075,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2e291c │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2e287e │ │ │ │ @@ -196108,19 +196104,19 @@ │ │ │ │ cbz r1, 2e2896 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e28c4 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e286a │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -196129,15 +196125,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2e28a2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ ldr r2, [pc, #108] @ (2e2948 ) │ │ │ │ ldr r3, [pc, #96] @ (2e293c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -196167,33 +196163,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r6, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r1, #32] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blxns r4 │ │ │ │ + ldr r0, [pc, #48] @ (2e2984 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp sl, r7 │ │ │ │ + mov r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2e2a44 ) │ │ │ │ @@ -196216,31 +196212,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e2a1a │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ ldr r0, [pc, #156] @ (2e2a4c ) │ │ │ │ ldr r2, [pc, #156] @ (2e2a50 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2e2a54 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e2a2c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e29d4 │ │ │ │ @@ -196286,19 +196282,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2e29e2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r6, #26] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #72] @ 0x48 │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov lr, r3 │ │ │ │ + bx r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r5, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196348,15 +196344,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2e2b50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -196366,47 +196362,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2e2b58 ) │ │ │ │ ldr r1, [pc, #80] @ (2e2b5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #64] @ (2e2b60 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5cf634 │ │ │ │ + bl 5cf69c │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2e2b64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2e2aec │ │ │ │ ldr r0, [pc, #32] @ (2e2b68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2e2aec │ │ │ │ - mov r2, r5 │ │ │ │ + mov sl, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + ldr r0, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp sl, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, r8 │ │ │ │ + cmp ip, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp ip, r4 │ │ │ │ + mov r4, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp sl, lr │ │ │ │ + mov r2, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ + mov r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -196424,47 +196420,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2e2bc2 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e2bc2 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e2c5e │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ ldr r0, [pc, #164] @ (2e2c80 ) │ │ │ │ ldr r2, [pc, #168] @ (2e2c84 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2e2c88 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e2c4a │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e2bfe │ │ │ │ @@ -196511,19 +196507,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2e2bcc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r2, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sl │ │ │ │ + add lr, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, lr │ │ │ │ + add ip, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r0, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -196534,15 +196530,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e2d3c ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2e2d40 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2e2d20 │ │ │ │ ldr r3, [pc, #120] @ (2e2d44 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -196579,27 +196575,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #1352 @ 0x548 │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ - tst r0, r4 │ │ │ │ + cmp r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r4, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r5] │ │ │ │ + strh r0, [r1, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, r4 │ │ │ │ + add lr, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2e2e04 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -196620,24 +196616,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e2b6c │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2e2df8 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 5ccfe8 │ │ │ │ + bl 5cd050 │ │ │ │ cbz r0, 2e2df8 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2d84 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2e2de6 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -196664,15 +196660,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2e2260 │ │ │ │ ldrb r4, [r7, #29] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r3] │ │ │ │ + strh r0, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196704,15 +196700,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #516] @ 2e3078 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5ccfe8 │ │ │ │ + bl 5cd050 │ │ │ │ cbz r0, 2e2ed6 │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2efe │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -196771,28 +196767,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2e3020 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ ldr r2, [pc, #372] @ (2e30a4 ) │ │ │ │ ldr r1, [pc, #376] @ (2e30a8 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e300c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e2f4e │ │ │ │ @@ -196818,27 +196814,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e3040 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ ldr r1, [pc, #264] @ (2e30ac ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e3032 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2e2fc2 │ │ │ │ @@ -196859,15 +196855,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2e2e94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -196919,35 +196915,35 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #26] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, r7] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rors r4, r1 │ │ │ │ + tst r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r1, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r1 │ │ │ │ + adcs r0, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + sbcs r6, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r6 │ │ │ │ + asrs r4, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0 │ │ │ │ + adcs r0, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -196972,15 +196968,15 @@ │ │ │ │ cbz r1, 2e30fc │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2e3144 │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2e314c │ │ │ │ ldr r3, [pc, #248] @ (2e3208 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -197047,72 +197043,72 @@ │ │ │ │ b.n 2e311c │ │ │ │ ldr r1, [pc, #116] @ (2e3220 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e315a │ │ │ │ ldr r0, [pc, #112] @ (2e3224 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2e3116 │ │ │ │ bl 41a498 │ │ │ │ b.n 2e31a4 │ │ │ │ ldr r1, [pc, #100] @ (2e3228 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2e322c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3116 │ │ │ │ ldr r3, [pc, #88] @ (2e3230 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3164 │ │ │ │ ldr r3, [pc, #36] @ (2e3208 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e3164 │ │ │ │ ldr r0, [pc, #72] @ (2e3234 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2e3164 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r2, [r0, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #720] @ (2e34f0 ) │ │ │ │ + ldr r7, [pc, #112] @ (2e3290 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #200 @ 0xc8 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - eors r4, r4 │ │ │ │ + lsrs r4, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + ands r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + eors r6, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2e33e8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197131,20 +197127,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5ccfe8 │ │ │ │ + bl 5cd050 │ │ │ │ cbnz r0, 2e32b8 │ │ │ │ ldr r2, [pc, #368] @ (2e3400 ) │ │ │ │ ldr r3, [pc, #356] @ (2e33f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -197173,29 +197169,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d0a70 │ │ │ │ + bl 5d0ad8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e339a │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e32fe │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e33aa │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e32ca │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e32ca │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -197217,15 +197213,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 260c70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -197240,15 +197236,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2e2260 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d0a70 │ │ │ │ + bl 5d0ad8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e32f2 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e328c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -197266,45 +197262,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2e3414 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e32c4 │ │ │ │ ldr r0, [pc, #72] @ (2e3418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e32c4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r4, [r0, #64] @ 0x40 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r1, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, #100 @ 0x64 │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #226 @ 0xe2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r2, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #992] @ (2e37f0 ) │ │ │ │ + ldr r5, [pc, #384] @ (2e3590 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #320] @ (2e3554 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2e3af8 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -197375,15 +197371,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e351a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2e36e0 │ │ │ │ ldr.w r3, [pc, #1568] @ 2e3b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2e3764 │ │ │ │ @@ -197427,28 +197423,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2e375a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ b.n 2e350a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197530,15 +197526,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2e37e8 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2e380e │ │ │ │ ldr.w r3, [pc, #1168] @ 2e3b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2e38ae │ │ │ │ @@ -197586,15 +197582,15 @@ │ │ │ │ bpl.w 2e3530 │ │ │ │ mov r0, r1 │ │ │ │ bl 2e21a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2e3b34 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2e3538 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2e378e │ │ │ │ ldr r3, [pc, #1004] @ (2e3b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197608,27 +197604,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2e3784 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e3784 │ │ │ │ ldr r0, [pc, #1000] @ (2e3b3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3784 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2e357e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2e3b40 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e350a │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2e378e │ │ │ │ ldr r3, [pc, #932] @ (2e3b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -197636,41 +197632,41 @@ │ │ │ │ bmi.n 2e3862 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2e355e │ │ │ │ ldr r0, [pc, #948] @ (2e3b44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2e369c │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e3850 │ │ │ │ ldr r3, [pc, #880] @ (2e3b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e369c │ │ │ │ ldr r1, [pc, #908] @ (2e3b48 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2e3b4c ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e369c │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2e3650 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e364a │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -197692,41 +197688,41 @@ │ │ │ │ bl 2e2a5c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2e355e │ │ │ │ ldr r7, [pc, #808] @ (2e3b50 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [pc, #804] @ (2e3b54 ) │ │ │ │ ldr r2, [pc, #804] @ (2e3b58 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2e3b5c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5cf634 │ │ │ │ + bl 5cf69c │ │ │ │ b.n 2e369c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e35c4 │ │ │ │ ldr r0, [pc, #776] @ (2e3b60 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2e373e │ │ │ │ ldr r0, [pc, #768] @ (2e3b64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3784 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3910 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e390a │ │ │ │ @@ -197755,45 +197751,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2e3b70 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2e3b74 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e369c │ │ │ │ ldr r3, [pc, #688] @ (2e3b78 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3816 │ │ │ │ ldr r3, [pc, #592] @ (2e3b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e3816 │ │ │ │ ldr r0, [pc, #672] @ (2e3b7c ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2e3816 │ │ │ │ ldr r3, [pc, #664] @ (2e3b80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e35cc │ │ │ │ ldr r3, [pc, #556] @ (2e3b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e35cc │ │ │ │ ldr r0, [pc, #644] @ (2e3b84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e35cc │ │ │ │ ldr r7, [pc, #636] @ (2e3b88 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2e387e │ │ │ │ ldr r3, [pc, #632] @ (2e3b8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197804,15 +197800,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e3872 │ │ │ │ ldr r0, [pc, #616] @ (2e3b90 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3872 │ │ │ │ ldr r2, [pc, #608] @ (2e3b94 ) │ │ │ │ ldr r3, [pc, #456] @ (2e3afc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -197840,45 +197836,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2e39b0 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e39be │ │ │ │ ldr r3, [pc, #396] @ (2e3b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e3ab4 │ │ │ │ ldr r1, [pc, #504] @ (2e3b98 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2e3b9c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3ab4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2e3a9c │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 260e40 │ │ │ │ @@ -197937,28 +197933,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ b.n 2e355e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2e3ba4 ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 260fa4 │ │ │ │ b.n 2e355e │ │ │ │ @@ -197970,112 +197966,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (2e3b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e3a12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3a12 │ │ │ │ ldr r0, [pc, #196] @ (2e3bac ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2e3ab6 │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - ldr r3, [pc, #800] @ (2e3e30 ) │ │ │ │ + ldr r4, [pc, #192] @ (2e3bd0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r5, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r4, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r3, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #272] @ (2e3c3c ) │ │ │ │ + ldr r2, [pc, #688] @ (2e3ddc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r2, [r4, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [pc, #416] @ (2e3cd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #30 │ │ │ │ + subs r5, #134 @ 0x86 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #44 @ 0x2c │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r4, [r2, r2] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r4, #46 @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r3, r0] │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #2 │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #224 @ 0xe0 │ │ │ │ + subs r4, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 3c1b6a │ │ │ │ - blxns r6 │ │ │ │ + ldr r0, [pc, #112] @ (2e3be0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #220 @ 0xdc │ │ │ │ + subs r1, #68 @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #112 @ 0x70 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #160 @ 0xa0 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 541b8a │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + subs r3, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r0, [r6, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r6, r2] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #46 @ 0x2e │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2e3d4c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -198084,25 +198080,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2e3d54 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #376] @ (2e3d58 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #376] @ (2e3d5c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r9, [pc, #360] @ 2e3d60 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 44d60c │ │ │ │ ldr r3, [pc, #348] @ (2e3d64 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -198155,15 +198151,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2e2260 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2e3cfe │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2e3d10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 728168 │ │ │ │ + bl 7281d0 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -198174,27 +198170,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 728168 │ │ │ │ + bl 7281d0 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 5ce4f0 │ │ │ │ + bl 5ce558 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 5ce4f0 │ │ │ │ + bl 5ce558 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 5ce4f0 │ │ │ │ + bl 5ce558 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 5ce4f0 │ │ │ │ + bl 5ce558 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5ced74 │ │ │ │ + b.w 5ceddc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 418bcc │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2e3c90 │ │ │ │ @@ -198215,41 +198211,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3c14 │ │ │ │ ldr r0, [pc, #60] @ (2e3d80 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3c14 │ │ │ │ - ldrh r2, [r1, r2] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #212 @ 0xd4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #138 @ 0x8a │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #248 @ 0xf8 │ │ │ │ + adds r3, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r3, #3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f16 , , │ │ │ │ ldc 15, cr15, [pc, #-1020] @ 2e3974 │ │ │ │ - mvns r6, r7 │ │ │ │ + add r6, ip │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #240] @ (2e3e6c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #144 @ 0x90 │ │ │ │ + adds r7, #248 @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -198277,25 +198273,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #652] @ (2e4070 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2e4074 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2e4078 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -198336,51 +198332,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 260e40 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cedcc │ │ │ │ + bl 5cee34 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2e4080 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5ce478 │ │ │ │ + bl 5ce4e0 │ │ │ │ ldr r2, [pc, #456] @ (2e4084 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce478 │ │ │ │ + bl 5ce4e0 │ │ │ │ ldr r2, [pc, #444] @ (2e4088 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce478 │ │ │ │ + bl 5ce4e0 │ │ │ │ ldr r2, [pc, #432] @ (2e408c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce478 │ │ │ │ + bl 5ce4e0 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -198409,33 +198405,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r8 │ │ │ │ bl 2e3bb0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2e3f9a │ │ │ │ ldr r3, [pc, #292] @ (2e409c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2e40a0 ) │ │ │ │ ldr r1, [pc, #296] @ (2e40a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #268] @ (2e40a8 ) │ │ │ │ ldr r3, [pc, #192] @ (2e4060 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -198455,124 +198451,124 @@ │ │ │ │ ldr r1, [pc, #232] @ (2e40b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e3f92 │ │ │ │ ldr r3, [pc, #208] @ (2e40b8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2e40bc ) │ │ │ │ ldr r1, [pc, #212] @ (2e40c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e3f92 │ │ │ │ ldr r3, [pc, #188] @ (2e40c4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3e14 │ │ │ │ ldr r3, [pc, #180] @ (2e40c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3e14 │ │ │ │ ldr r0, [pc, #168] @ (2e40cc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e3e14 │ │ │ │ ldr r1, [pc, #160] @ (2e40d0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2e40d4 ) │ │ │ │ ldr r3, [pc, #164] @ (2e40d8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2e40dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e3f64 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #110 @ 0x6e │ │ │ │ + adds r2, #214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e3b52 │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e395e │ │ │ │ @ instruction: 0xfffff363 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r6, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r0, [r3, r3] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #222 @ 0xde │ │ │ │ + adds r6, #70 @ 0x46 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #244 @ 0xf4 │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #78 @ 0x4e │ │ │ │ + adds r5, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r8, sl │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r7, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2e41ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198583,35 +198579,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2e41b8 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #168] @ (2e41bc ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e418a │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ccfe8 │ │ │ │ + bl 5cd050 │ │ │ │ cbnz r0, 2e413c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d0a70 │ │ │ │ + bl 5d0ad8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2e417e │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 260c70 │ │ │ │ mov r3, r0 │ │ │ │ @@ -198621,15 +198617,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 5d0a70 │ │ │ │ + bl 5d0ad8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e414e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e341c │ │ │ │ @@ -198643,31 +198639,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e411e │ │ │ │ ldr r0, [pc, #40] @ (2e41c8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e411e │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #76 @ 0x4c │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #384] @ (2e4360 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -198686,20 +198682,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5ccfe8 │ │ │ │ + bl 5cd050 │ │ │ │ cbnz r0, 2e424c │ │ │ │ ldr r2, [pc, #340] @ (2e4378 ) │ │ │ │ ldr r3, [pc, #328] @ (2e436c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -198728,29 +198724,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d0a70 │ │ │ │ + bl 5d0ad8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e431c │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e4292 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e4314 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e425e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e425e │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -198771,15 +198767,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ adds r0, #24 │ │ │ │ blx 260c70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #100] @ 2e4358 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -198810,45 +198806,45 @@ │ │ │ │ ldr r3, [pc, #80] @ (2e438c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4258 │ │ │ │ ldr r0, [pc, #72] @ (2e4390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e4258 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r4, #208 @ 0xd0 │ │ │ │ + cmp r5, #56 @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #78 @ 0x4e │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #234 @ 0xea │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2e43c0 ) │ │ │ │ add r0, pc │ │ │ │ @@ -198860,19 +198856,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbe48 │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r3, #52 @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + cmn r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ @@ -198881,58 +198877,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2e4450 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e4454 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #92] @ (2e4458 ) │ │ │ │ ldr r1, [pc, #96] @ (2e445c ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2e4460 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dea34 │ │ │ │ + b.w 5dea9c │ │ │ │ nop │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r5, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r3, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, #28 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r7, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2e44fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -198941,41 +198937,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2e4504 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2e4508 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2e450c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #100] @ (2e4510 ) │ │ │ │ ldr r1, [pc, #104] @ (2e4514 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #88] @ (2e4518 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #80] @ (2e451c ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2e4520 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -198987,30 +198983,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strb r0, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 2e4588 │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc 0, cr0, [r2], #-440 @ 0xfffffe48 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -199019,31 +199015,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2e4570 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #36] @ (2e4574 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5ced7c │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + b.w 5cede4 │ │ │ │ + strh r6, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4578 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199083,15 +199079,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6967d8 │ │ │ │ + bl 696840 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2e473a │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2e46f4 │ │ │ │ @@ -199101,15 +199097,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2e476a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2e45b0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -199139,69 +199135,69 @@ │ │ │ │ beq.n 2e45b0 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 693dac │ │ │ │ + bl 693e14 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e46b2 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2e4648 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 69694c │ │ │ │ + bl 6969b4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e4648 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5df4e8 │ │ │ │ + bl 5df550 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r3, [pc, #184] @ (2e478c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2e4790 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2e4794 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 2e45b6 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5df4e8 │ │ │ │ + bl 5df550 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r3, [pc, #132] @ (2e4798 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2e479c ) │ │ │ │ ldr r3, [pc, #128] @ (2e47a0 ) │ │ │ │ @@ -199211,34 +199207,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e45b6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2e47a4 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2e47a8 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2e47ac ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 2e45b6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2e47b0 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2e47b4 ) │ │ │ │ ldr r0, [pc, #68] @ (2e47b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199249,37 +199245,37 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r4, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #26 │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, r7] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #28 │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #216 @ 0xd8 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + adds r0, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + adds r0, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e47bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -199309,29 +199305,29 @@ │ │ │ │ cbnz r5, 2e4804 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2e488c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e48c4 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2e4948 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e4968 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2e483c │ │ │ │ mov r1, r5 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e4982 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2e49c0 ) │ │ │ │ ldr r3, [pc, #376] @ (2e49bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199347,15 +199343,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e49b2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 633de4 │ │ │ │ + bl 633e4c │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4938 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e4804 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e47fe │ │ │ │ @@ -199369,46 +199365,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2e49cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e483e │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e4804 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e4814 │ │ │ │ ldr r3, [pc, #264] @ (2e49d0 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2e49d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2e49d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e48a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 633de4 │ │ │ │ + bl 633e4c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2e492a │ │ │ │ cbnz r5, 2e48fe │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2e49a6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -199451,39 +199447,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e49e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e48a4 │ │ │ │ ldr r3, [pc, #124] @ (2e49e8 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2e49ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2e49f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e48a4 │ │ │ │ ldr r3, [pc, #112] @ (2e49f4 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2e49f8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2e49fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e48a4 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e48fe │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -199493,43 +199489,43 @@ │ │ │ │ nop │ │ │ │ str r2, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #196 @ 0xc4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #968] @ (2e4d9c ) │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #432] @ (2e4b90 ) │ │ │ │ + ldr r7, [pc, #848] @ (2e4d30 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r7, #78 @ 0x4e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r6, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2e4b24 ) │ │ │ │ + ldr r7, [pc, #728] @ (2e4cc4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #248 @ 0xf8 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r5, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #208] @ (2e4ac8 ) │ │ │ │ + ldr r7, [pc, #624] @ (2e4c68 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #206 @ 0xce │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4a00 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -199552,49 +199548,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631400 │ │ │ │ + bl 631468 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2e4aac │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2e4a64 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2e4a64 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4ae0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 632944 │ │ │ │ + bl 6329ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2e4ad0 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e4ac0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 63294c │ │ │ │ + bl 6329b4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 632704 │ │ │ │ + bl 63276c │ │ │ │ mov r0, r6 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 62bb60 │ │ │ │ + bl 62bbc8 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -199605,22 +199601,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 632760 │ │ │ │ + bl 6327c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e4a70 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 632760 │ │ │ │ + bl 6327c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2e4a6a │ │ │ │ blx 262ec0 │ │ │ │ │ │ │ │ 002e4ae4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -199673,27 +199669,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e4b7e │ │ │ │ ldr r3, [pc, #148] @ (2e4bf8 ) │ │ │ │ ldr r2, [pc, #148] @ (2e4bfc ) │ │ │ │ ldr r1, [pc, #152] @ (2e4c00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -199728,34 +199724,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e4b7e │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #480] @ (2e4dd0 ) │ │ │ │ + ldr r5, [pc, #896] @ (2e4f70 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r4, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #352] @ (2e4d5c ) │ │ │ │ + ldr r5, [pc, #768] @ (2e4efc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #134 @ 0x86 │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #952] @ (2e4fc0 ) │ │ │ │ + ldr r5, [pc, #344] @ (2e4d60 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #132 @ 0x84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4c10 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2e4cf2 │ │ │ │ @@ -199932,25 +199928,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262aa4 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69694c │ │ │ │ + bl 6969b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e4ea0 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2e4ea0 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -199965,15 +199961,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2e4e9a │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e4ece │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2e4e70 │ │ │ │ @@ -200016,15 +200012,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e4eea │ │ │ │ ldr r0, [pc, #44] @ (2e4f34 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e4eea │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r4, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r2, r3] │ │ │ │ @@ -200033,15 +200029,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4f38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -200062,15 +200058,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 633e58 │ │ │ │ + bl 633ec0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e5000 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -200120,15 +200116,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2e5194 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e4f9e │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e4de8 │ │ │ │ adds r0, #1 │ │ │ │ @@ -200143,15 +200139,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2e4f8e │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -200199,15 +200195,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2e4f90 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -200267,15 +200263,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e5198 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -200296,15 +200292,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2e51d8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -200324,15 +200320,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 696e40 │ │ │ │ + bl 696ea8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e5240 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -200341,17 +200337,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 261324 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2e5258 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e854 │ │ │ │ + b.w 72e8bc │ │ │ │ nop │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #194 @ 0xc2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2e52bc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -200379,53 +200375,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5286 │ │ │ │ ldr r0, [pc, #28] @ (2e52cc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e5286 │ │ │ │ nop │ │ │ │ ldrh r4, [r5, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #14 │ │ │ │ + movs r7, #118 @ 0x76 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2e5334 ) │ │ │ │ ldr r2, [pc, #84] @ (2e5338 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e533c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #72] @ (2e5340 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #68] @ (2e5344 ) │ │ │ │ ldr r1, [pc, #68] @ (2e5348 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #56] @ (2e534c ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -200433,19 +200429,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mov r0, r7 │ │ │ │ + mov r8, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #50 @ 0x32 │ │ │ │ + movs r7, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ udf #58 @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -200615,15 +200611,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2e5550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e544e │ │ │ │ ldr r0, [pc, #92] @ (2e5554 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e540c │ │ │ │ ldr r0, [pc, #72] @ (2e554c ) │ │ │ │ @@ -200636,38 +200632,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2e5558 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e540c │ │ │ │ ldr r6, [r5, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc │ │ │ │ + add ip, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #44 @ 0x2c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, ip │ │ │ │ + add lr, r9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #96] @ (2e55ac ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + movs r6, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ blx lr │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -200696,15 +200692,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2e5636 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e5816 │ │ │ │ @@ -200724,15 +200720,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2e58bc ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 43cda4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2e5650 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #692] @ (2e58c0 ) │ │ │ │ ldr r3, [pc, #668] @ (2e58ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -200750,46 +200746,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2e58c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e5602 │ │ │ │ mov r0, r9 │ │ │ │ bl 43b4f4 │ │ │ │ ldr r2, [pc, #628] @ (2e58cc ) │ │ │ │ ldr r1, [pc, #628] @ (2e58d0 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r9 │ │ │ │ bl 2ff5fc │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e584a │ │ │ │ - bl 632844 │ │ │ │ + bl 6328ac │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e586a │ │ │ │ vldr d7, [pc, #508] @ 2e5898 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631400 │ │ │ │ + bl 631468 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e5602 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2e56ca │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -200805,29 +200801,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2e5864 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e5850 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -200887,43 +200883,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 263460 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2e560a │ │ │ │ ldr r2, [pc, #188] @ (2e58d4 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2e58d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e5602 │ │ │ │ ldr r2, [pc, #168] @ (2e58dc ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2e58e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2e5602 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2e56ca │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2e5724 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2e5704 │ │ │ │ @@ -200936,15 +200932,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2e58ec ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 47e558 │ │ │ │ b.n 2e5602 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -200955,45 +200951,45 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r4, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r3 │ │ │ │ + add r0, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #110 @ 0x6e │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r2, [r3, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrsb r6, [r2, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #186 @ 0xba │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #104 @ 0x68 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r3, #172 @ 0xac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #218 @ 0xda │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #160 @ 0xa0 │ │ │ │ + movs r2, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2e59e0 │ │ │ │ @@ -201051,15 +201047,15 @@ │ │ │ │ bpl.n 2e594c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2e59f0 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e594c │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2e5940 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -201093,23 +201089,23 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #100 @ 0x64 │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r1, #124 @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #78 @ 0x4e │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2e5a90 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -201119,15 +201115,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2e5a9c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #112] @ (2e5aa0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e5a6e │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -201156,31 +201152,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5a38 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2e5aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e5a38 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r7, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -201239,15 +201235,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e5cc8 │ │ │ │ ldr.w r0, [pc, #1656] @ 2e61ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5cbc │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2e5c7a │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e5fc8 │ │ │ │ @@ -201363,15 +201359,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2e61f4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e5c64 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2e6064 │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -201536,15 +201532,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5e9a │ │ │ │ ldr r0, [pc, #764] @ (2e61fc ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e5e9a │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2e5d0a │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2e5d0a │ │ │ │ @@ -201603,15 +201599,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2e5cc8 │ │ │ │ ldr r0, [pc, #592] @ (2e6204 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5cbc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -201689,15 +201685,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e5cc8 │ │ │ │ ldr r0, [pc, #356] @ (2e6208 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5cbc │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2e61e0 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -201712,15 +201708,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e5d94 │ │ │ │ ldr r0, [pc, #308] @ (2e6210 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e5d94 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2e5c4c │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2e5d0a │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -201739,15 +201735,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e5cc8 │ │ │ │ ldr r0, [pc, #236] @ (2e6218 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5cbc │ │ │ │ ldr r3, [pc, #216] @ (2e6214 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201756,15 +201752,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e5e9a │ │ │ │ ldr r0, [pc, #200] @ (2e621c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e5e9a │ │ │ │ ldr r0, [pc, #152] @ (2e6200 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -201774,15 +201770,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e5de2 │ │ │ │ ldr r0, [pc, #156] @ (2e6220 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e5de2 │ │ │ │ ldr r2, [pc, #80] @ (2e61e0 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2e5cbc │ │ │ │ @@ -201796,15 +201792,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e5c96 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2e6228 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2e5c96 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2e5d04 │ │ │ │ mov r6, r7 │ │ │ │ @@ -201814,45 +201810,45 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #624] @ (2e6458 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #192 @ 0xc0 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, #7 │ │ │ │ + subs r6, r6, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmn r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r6, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r5, #0 │ │ │ │ + adds r4, r2, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #1 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r7, r4 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -201993,15 +201989,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2e6b20 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e628a │ │ │ │ b.n 2e6298 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2e6578 │ │ │ │ @@ -202078,15 +202074,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e642a │ │ │ │ ldr.w r2, [pc, #1592] @ 2e6b28 │ │ │ │ ldr.w r0, [pc, #1592] @ 2e6b2c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e642a │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2e66e4 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -202114,15 +202110,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e6308 │ │ │ │ ldr.w r2, [pc, #1480] @ 2e6b30 │ │ │ │ ldr.w r0, [pc, #1480] @ 2e6b34 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e6308 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6956 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -202147,15 +202143,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2e6b18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e62f4 │ │ │ │ ldr.w r0, [pc, #1388] @ 2e6b40 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e62f4 │ │ │ │ ldr.w r2, [pc, #1336] @ 2e6b18 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -202181,15 +202177,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e65b4 │ │ │ │ ldr.w r2, [pc, #1296] @ 2e6b44 │ │ │ │ ldr.w r0, [pc, #1296] @ 2e6b48 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e62ee │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2e66d0 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2e66d0 │ │ │ │ @@ -202209,15 +202205,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e65b4 │ │ │ │ ldr.w r2, [pc, #1220] @ 2e6b4c │ │ │ │ ldr.w r0, [pc, #1220] @ 2e6b50 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e62ee │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2e62d8 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -202274,15 +202270,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2e6b58 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e62e6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e642a │ │ │ │ ldr r3, [pc, #948] @ (2e6b24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -202294,15 +202290,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e642a │ │ │ │ ldr r2, [pc, #980] @ (2e6b5c ) │ │ │ │ ldr r0, [pc, #984] @ (2e6b60 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e642a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6984 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -202345,15 +202341,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e65b4 │ │ │ │ ldr r2, [pc, #832] @ (2e6b64 ) │ │ │ │ ldr r0, [pc, #836] @ (2e6b68 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e62ee │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -202393,15 +202389,15 @@ │ │ │ │ beq.w 2e65f0 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e65f0 │ │ │ │ ldr r0, [pc, #712] @ (2e6b6c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e65f0 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 262aa4 │ │ │ │ @@ -202420,15 +202416,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e6482 │ │ │ │ ldr r0, [pc, #644] @ (2e6b74 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e6482 │ │ │ │ ldr r2, [pc, #548] @ (2e6b24 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e66ae │ │ │ │ @@ -202439,15 +202435,15 @@ │ │ │ │ bpl.w 2e66ae │ │ │ │ ldr r2, [pc, #608] @ (2e6b78 ) │ │ │ │ ldr r0, [pc, #608] @ (2e6b7c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e66ae │ │ │ │ ldr r3, [pc, #500] @ (2e6b24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6528 │ │ │ │ @@ -202457,15 +202453,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e6528 │ │ │ │ ldr r2, [pc, #568] @ (2e6b80 ) │ │ │ │ ldr r0, [pc, #572] @ (2e6b84 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e6528 │ │ │ │ ldr r3, [pc, #460] @ (2e6b24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6582 │ │ │ │ ldr r3, [pc, #436] @ (2e6b18 ) │ │ │ │ @@ -202474,15 +202470,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e6582 │ │ │ │ ldr r2, [pc, #536] @ (2e6b88 ) │ │ │ │ ldr r0, [pc, #536] @ (2e6b8c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e6582 │ │ │ │ ldr r3, [pc, #412] @ (2e6b24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e67a4 │ │ │ │ @@ -202492,15 +202488,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e67a4 │ │ │ │ ldr r2, [pc, #496] @ (2e6b90 ) │ │ │ │ ldr r0, [pc, #500] @ (2e6b94 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e67a4 │ │ │ │ ldr r3, [pc, #372] @ (2e6b24 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e69c6 │ │ │ │ ldr r3, [pc, #348] @ (2e6b18 ) │ │ │ │ @@ -202521,15 +202517,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e6866 │ │ │ │ ldr r2, [pc, #432] @ (2e6b98 ) │ │ │ │ ldr r0, [pc, #436] @ (2e6b9c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e6866 │ │ │ │ ldr r2, [pc, #424] @ (2e6ba0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e67cc │ │ │ │ ldr r2, [pc, #276] @ (2e6b18 ) │ │ │ │ @@ -202538,15 +202534,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e67cc │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2e6ba4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e67cc │ │ │ │ ldr r3, [pc, #256] @ (2e6b24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e642a │ │ │ │ ldr r3, [pc, #232] @ (2e6b18 ) │ │ │ │ @@ -202555,20 +202551,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e642a │ │ │ │ ldr r2, [pc, #364] @ (2e6ba8 ) │ │ │ │ ldr r0, [pc, #364] @ (2e6bac ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e642a │ │ │ │ ldr r0, [pc, #348] @ (2e6bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e62ee │ │ │ │ ldr r1, [pc, #328] @ (2e6bb4 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -202581,23 +202577,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e66f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e6bb8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e66f4 │ │ │ │ ldr r2, [pc, #288] @ (2e6bbc ) │ │ │ │ ldr r0, [pc, #288] @ (2e6bc0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2e62ee │ │ │ │ ldr r3, [pc, #268] @ (2e6bc4 ) │ │ │ │ ldr r2, [pc, #268] @ (2e6bc8 ) │ │ │ │ @@ -202624,117 +202620,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e65b4 │ │ │ │ ldr r2, [pc, #212] @ (2e6bd0 ) │ │ │ │ ldr r0, [pc, #216] @ (2e6bd4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2e62ee │ │ │ │ ldr r2, [pc, #624] @ (2e6d84 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + subs r4, r7, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r1, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r0, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r4 │ │ │ │ + subs r0, r5, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r6, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r4, r3 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #31 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #212 @ 0xd4 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r4, r4 │ │ │ │ + adds r2, r1, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r7, #26 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + asrs r2, r7, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #112] @ (2e6be4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #21 │ │ │ │ + asrs r0, r5, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r7, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r2, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r7, #19 │ │ │ │ + asrs r0, r4, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #848] @ (2e6ef4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #17 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r7, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #15 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #20 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e6bd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -202755,166 +202751,166 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2e6c36 │ │ │ │ ldr r1, [pc, #264] @ (2e6d38 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2fe6f0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2e6d1a │ │ │ │ ldr r1, [pc, #244] @ (2e6d3c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd694 │ │ │ │ + bl 5dd6fc │ │ │ │ ldr r1, [pc, #236] @ (2e6d40 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd714 │ │ │ │ + bl 5dd77c │ │ │ │ ldr r1, [pc, #224] @ (2e6d44 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2e6d48 ) │ │ │ │ - bl 5dd614 │ │ │ │ + bl 5dd67c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2e6d4c ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2e6d50 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ ldr r1, [pc, #208] @ (2e6d54 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5dd654 │ │ │ │ + bl 5dd6bc │ │ │ │ ldr r1, [pc, #196] @ (2e6d58 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5dd654 │ │ │ │ + bl 5dd6bc │ │ │ │ ldr r1, [pc, #188] @ (2e6d5c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5dd654 │ │ │ │ + bl 5dd6bc │ │ │ │ ldr r1, [pc, #176] @ (2e6d60 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5dd654 │ │ │ │ + bl 5dd6bc │ │ │ │ ldr r1, [pc, #164] @ (2e6d64 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd750 │ │ │ │ + bl 5dd7b8 │ │ │ │ ldr r2, [pc, #156] @ (2e6d68 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #140] @ (2e6d6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff948 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2ff348 │ │ │ │ ldr r2, [pc, #108] @ (2e6d70 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2e6d74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e2a7c │ │ │ │ + b.w 5e2ae4 │ │ │ │ ldr r3, [pc, #92] @ (2e6d78 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2e6d7c ) │ │ │ │ ldr r0, [pc, #92] @ (2e6d80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ lsrs r0, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r7, #27 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r0, #30 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r5, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r4, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r2, [r2, r7] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r1, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r4, #100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e6d84 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -202941,44 +202937,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2e6e14 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e6b0 │ │ │ │ + bl 72e718 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 7310ec │ │ │ │ + bl 731154 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2e6e3c │ │ │ │ ldr r3, [pc, #120] @ (2e6e58 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2e6e5c ) │ │ │ │ ldr r2, [pc, #124] @ (2e6e60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6311e8 │ │ │ │ + bl 631250 │ │ │ │ ldr r3, [pc, #100] @ (2e6e64 ) │ │ │ │ ldr r1, [pc, #104] @ (2e6e68 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2fe688 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e6c8 │ │ │ │ + bl 72e730 │ │ │ │ ldr r2, [pc, #84] @ (2e6e6c ) │ │ │ │ ldr r3, [pc, #60] @ (2e6e54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -202990,37 +202986,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2e6e70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ nop │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r7, #46 @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r6, #204 @ 0xcc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203071,26 +203067,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2e6f0e │ │ │ │ ldr r2, [pc, #68] @ (2e6f78 ) │ │ │ │ ldr r3, [pc, #48] @ (2e6f64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -203110,15 +203106,15 @@ │ │ │ │ nop │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (2e7368 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -203129,47 +203125,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 6328cc │ │ │ │ + bl 632934 │ │ │ │ cbnz r0, 2e6fb2 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 263460 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (2e7014 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -203185,15 +203181,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260fa0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203250,15 +203246,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2e7158 │ │ │ │ ldr r0, [pc, #364] @ (2e7228 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 2e70d8 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 2e70e0 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -203282,41 +203278,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 262aa4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 2e7158 │ │ │ │ - bl 6328cc │ │ │ │ + bl 632934 │ │ │ │ cbz r0, 2e7158 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e7208 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 263460 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (2e722c ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -203340,21 +203336,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 2e70aa │ │ │ │ ldr r0, [pc, #160] @ (2e7234 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e70ea │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 2e71cc │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (2e7220 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203370,15 +203366,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 2e70be │ │ │ │ b.n 2e7158 │ │ │ │ ldr r0, [pc, #92] @ (2e723c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e70aa │ │ │ │ ldr r3, [pc, #68] @ (2e7230 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e70ea │ │ │ │ ldr r3, [pc, #44] @ (2e7224 ) │ │ │ │ @@ -203398,30 +203394,30 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ subs r4, #144 @ 0x90 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (2e7308 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203431,35 +203427,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #152] @ (2e7314 ) │ │ │ │ ldr r1, [pc, #152] @ (2e7318 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #136] @ (2e731c ) │ │ │ │ ldr r1, [pc, #136] @ (2e7320 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #120] @ (2e7324 ) │ │ │ │ ldr r1, [pc, #120] @ (2e7328 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (2e732c ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -203472,19 +203468,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (2e7334 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #96] @ (2e7338 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (2e733c ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -203492,41 +203488,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #250 @ 0xfa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r1, #29 │ │ │ │ + lsrs r4, r6, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #192] @ (2e73f8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #32 │ │ │ │ + asrs r2, r1, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2e7380 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -203566,15 +203562,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cbnz r6, 2e73e0 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -203587,21 +203583,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2e7400 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r6, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (2e7578 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203613,68 +203609,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (2e7580 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (2e7584 ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e7514 │ │ │ │ - bl 632844 │ │ │ │ + bl 6328ac │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 2e747e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 2e7570 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631400 │ │ │ │ + bl 631468 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e7500 │ │ │ │ ldr r3, [pc, #244] @ (2e7588 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e752e │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 633890 │ │ │ │ + bl 6338f8 │ │ │ │ ldr r1, [pc, #228] @ (2e758c ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (2e7590 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (2e7594 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -203687,15 +203683,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2e75a0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #180] @ (2e75a4 ) │ │ │ │ ldr r1, [pc, #180] @ (2e75a8 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -203709,15 +203705,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (2e7588 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e754e │ │ │ │ movs r0, #0 │ │ │ │ - bl 633890 │ │ │ │ + bl 6338f8 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 262aa4 │ │ │ │ b.n 2e74d6 │ │ │ │ ldr r3, [pc, #124] @ (2e75ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -203728,70 +203724,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e749c │ │ │ │ ldr r0, [pc, #112] @ (2e75b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e749c │ │ │ │ ldr r3, [pc, #104] @ (2e75b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e751c │ │ │ │ ldr r3, [pc, #84] @ (2e75b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e751c │ │ │ │ ldr r0, [pc, #88] @ (2e75bc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 2e751c │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r6, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r1, #26 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + strh r6, [r0, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #24 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r7, #20 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r3, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r7, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ cmp r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #23 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r2, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -203832,19 +203828,19 @@ │ │ │ │ bmi.n 2e761a │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - movs r4, #22 │ │ │ │ + movs r4, #126 @ 0x7e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r2, #19 │ │ │ │ + lsrs r0, r7, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (2e7744 ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -203913,15 +203909,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e7750 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e768c │ │ │ │ ldr r0, [pc, #60] @ (2e7754 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 2e7682 │ │ │ │ @@ -203934,15 +203930,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e77a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203950,29 +203946,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (2e77a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e7648 │ │ │ │ nop │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r6, #9 │ │ │ │ + lsrs r0, r3, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -204417,15 +204413,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e7b3e │ │ │ │ ldr r0, [pc, #396] @ (2e7d3c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 2e7b3e │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -204496,15 +204492,15 @@ │ │ │ │ bpl.w 2e7954 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (2e7d44 ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 2e7954 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 2e7c34 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2e7c34 │ │ │ │ @@ -204552,21 +204548,21 @@ │ │ │ │ b.n 2e7d0a │ │ │ │ adds r4, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #28 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2e7e14 │ │ │ │ sub sp, #20 │ │ │ │ @@ -204577,15 +204573,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (2e7e20 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 2e7ddc │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e7e0a │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -204633,39 +204629,39 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e7dc8 │ │ │ │ ldr r0, [pc, #56] @ (2e7e38 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e7dc8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2e78b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7d8a │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r7, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #8 │ │ │ │ + adds r6, #112 @ 0x70 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3300] @ 2e8b34 │ │ │ │ sub sp, #28 │ │ │ │ @@ -204676,15 +204672,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3280] @ 2e8b40 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [pc, #3276] @ 2e8b44 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -204728,15 +204724,15 @@ │ │ │ │ ldr.w r3, [pc, #3152] @ 2e8b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e7ec6 │ │ │ │ ldr.w r0, [pc, #3144] @ 2e8b4c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e7ec6 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e82f6 │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -204770,15 +204766,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7f84 │ │ │ │ ldr.w r0, [pc, #3040] @ 2e8b54 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e812c │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -204793,15 +204789,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e8186 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -204810,15 +204806,15 @@ │ │ │ │ ldr.w r3, [pc, #2920] @ 2e8b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 2e80d8 │ │ │ │ ldr.w r0, [pc, #2924] @ 2e8b58 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e80d8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -204859,15 +204855,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 2e826e │ │ │ │ @@ -204929,15 +204925,15 @@ │ │ │ │ ldr.w r3, [pc, #2584] @ 2e8b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 2e80d8 │ │ │ │ ldr.w r0, [pc, #2596] @ 2e8b60 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e80d8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -204960,28 +204956,28 @@ │ │ │ │ ldr.w r3, [pc, #2488] @ 2e8b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e80d8 │ │ │ │ ldr.w r0, [pc, #2504] @ 2e8b64 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e80d8 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2480] @ 2e8b68 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 2e8730 │ │ │ │ add r2, pc, #8 @ (adr r2, 2e81e0 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -205006,15 +205002,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 2e8002 │ │ │ │ ldr.w r0, [pc, #2388] @ 2e8b70 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e8002 │ │ │ │ ldr.w r3, [pc, #2372] @ 2e8b74 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e815e │ │ │ │ @@ -205024,15 +205020,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e815e │ │ │ │ ldr.w r0, [pc, #2352] @ 2e8b78 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 2e815e │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -205052,15 +205048,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e8096 │ │ │ │ ldr.w r0, [pc, #2280] @ 2e8b80 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 2e8096 │ │ │ │ mov r0, r4 │ │ │ │ @@ -205076,20 +205072,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e7f2e │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2220] @ 2e8b88 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e7f2e │ │ │ │ ldr.w r0, [pc, #2208] @ 2e8b8c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e7ec6 │ │ │ │ ldr.w r3, [pc, #2200] @ 2e8b90 │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2196] @ 2e8b94 │ │ │ │ ldr.w r0, [pc, #2196] @ 2e8b98 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205628,15 +205624,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7648 │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr.w r0, [pc, #1084] @ 2e8ba0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e832e │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8346 │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -205646,15 +205642,15 @@ │ │ │ │ ldr r3, [pc, #956] @ (2e8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e8346 │ │ │ │ ldr.w r0, [pc, #1036] @ 2e8ba4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e8346 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -205700,15 +205696,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #892] @ (2e8ba8 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -205876,15 +205872,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #376] @ (2e8bac ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 2e8a54 │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 2e8a6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -205892,15 +205888,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (2e8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #332] @ (2e8bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e8aaa │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -205971,72 +205967,75 @@ │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ strb.w r3, [r4, #149] @ 0x95 │ │ │ │ strd r2, r2, [r4, #140] @ 0x8c │ │ │ │ strb.w r1, [r4, #120] @ 0x78 │ │ │ │ b.w 2e7ed0 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + adds r4, r0, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r7, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r6, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp ip, ip │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #14 │ │ │ │ + lsls r0, r0, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r2, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #11 │ │ │ │ + lsls r4, r5, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i32 q0, q6, d7[0] │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + movs r4, r2 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q0, q7, d7[0] │ │ │ │ - vmla.i q0, q7, d7[0] │ │ │ │ - vmla.i16 q0, q0, d7[0] │ │ │ │ - vhadd.u16 q0, q6, │ │ │ │ - cdp2 0, 12, cr0, cr10, cr7, {2} │ │ │ │ + movs r6, r4 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + movs r6, r4 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + vrev64.32 q8, │ │ │ │ + vmla.i q0, q2, d3[1] │ │ │ │ + vhadd.u q0, q1, │ │ │ │ ldr.w r0, [r4, #160] @ 0xa0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -206049,15 +206048,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr.w r0, [pc, #1316] @ 2e9110 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 2e8934 │ │ │ │ bhi.n 2e8c2c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e8c3c │ │ │ │ @@ -206122,15 +206121,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr.w r0, [pc, #1124] @ 2e9114 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -206196,15 +206195,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #908] @ (2e9118 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 2e8af2 │ │ │ │ b.n 2e8c86 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -206216,27 +206215,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (2e910c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #856] @ (2e911c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e874e │ │ │ │ ldr r3, [pc, #816] @ (2e910c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e874e │ │ │ │ ldr r0, [pc, #824] @ (2e9120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e874e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (2e910c ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -206244,15 +206243,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #788] @ (2e9124 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8db6 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -206290,15 +206289,15 @@ │ │ │ │ ldr r3, [pc, #644] @ (2e910c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #660] @ (2e9128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 2e7ed0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8e84 │ │ │ │ @@ -206370,15 +206369,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (2e910c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #436] @ (2e912c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7ed0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2e8a08 │ │ │ │ @@ -206387,15 +206386,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (2e910c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #396] @ (2e9130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 2e8fc2 │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e703c │ │ │ │ @@ -206409,15 +206408,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e8fb4 │ │ │ │ ldr r0, [pc, #352] @ (2e9138 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e8fb4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 2e8bb8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -206428,15 +206427,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #300] @ (2e913c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 2e8eec │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -206445,15 +206444,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #256] @ (2e9140 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 2e8b1e │ │ │ │ bhi.n 2e90c4 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e90d2 │ │ │ │ @@ -206475,30 +206474,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e7ed0 │ │ │ │ ldr r0, [pc, #180] @ (2e9144 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 2e7ed0 │ │ │ │ ldr r2, [pc, #168] @ (2e9148 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8f1a │ │ │ │ ldr r2, [pc, #96] @ (2e910c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e8f1a │ │ │ │ ldr r0, [pc, #148] @ (2e914c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 2e8f1a │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 2e9072 │ │ │ │ bhi.n 2e90da │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -206523,32 +206522,32 @@ │ │ │ │ b.w 2e8806 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 2e8c3c │ │ │ │ b.n 2e8c1e │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbfa0047 │ │ │ │ - @ instruction: 0xfb360047 │ │ │ │ - ldr??.w r0, [lr, #71] @ 0x47 │ │ │ │ - @ instruction: 0xfa540047 │ │ │ │ - ldr??.w r0, [r2, r7] │ │ │ │ - @ instruction: 0xfb400047 │ │ │ │ - ldrsh.w r0, [r2, #71] @ 0x47 │ │ │ │ - ldrsh.w r0, [r2, r7] │ │ │ │ - vld4.16 {d16-d19}, [r0], r7 │ │ │ │ + stc2l 0, cr0, [r2], #-284 @ 0xfffffee4 │ │ │ │ + @ instruction: 0xfb9e0047 │ │ │ │ + @ instruction: 0xfa660047 │ │ │ │ + @ instruction: 0xfabc0047 │ │ │ │ + ldr??.w r0, [sl, #71] @ 0x47 │ │ │ │ + @ instruction: 0xfba80047 │ │ │ │ + @ instruction: 0xfa1a0047 │ │ │ │ + ldrsb.w r0, [sl, #71] @ 0x47 │ │ │ │ + vst1.8 {d16[2]}, [r8], r7 │ │ │ │ ldr r6, [pc, #544] @ (2e9358 ) │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [r6], r7 │ │ │ │ - @ instruction: 0xf7da0047 │ │ │ │ - @ instruction: 0xf77c0047 │ │ │ │ - @ instruction: 0xf72e0047 │ │ │ │ + vld4.16 {d16-d19}, [lr], r7 │ │ │ │ + str.w r0, [r2, r7] │ │ │ │ + @ instruction: 0xf7e40047 │ │ │ │ + @ instruction: 0xf7960047 │ │ │ │ bics r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7bc0047 │ │ │ │ + strh.w r0, [r4, r7] │ │ │ │ │ │ │ │ 002e9150 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e9194 │ │ │ │ @@ -206557,149 +206556,149 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (2e919c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adc.w r0, r2, #71 @ 0x47 │ │ │ │ - orns r0, r8, #71 @ 0x47 │ │ │ │ + sub.w r0, sl, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf0e00047 │ │ │ │ │ │ │ │ 002e91a0 : │ │ │ │ ldr r3, [pc, #8] @ (2e91ac ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r4, r3, #4 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91b0 : │ │ │ │ ldr r3, [pc, #12] @ (2e91c0 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91c4 : │ │ │ │ ldr r3, [pc, #12] @ (2e91d4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91d8 : │ │ │ │ ldr r3, [pc, #16] @ (2e91ec ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91f0 : │ │ │ │ ldr r3, [pc, #16] @ (2e9204 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #3 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9208 : │ │ │ │ ldr r3, [pc, #16] @ (2e921c ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9220 : │ │ │ │ ldr r3, [pc, #12] @ (2e9230 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9234 : │ │ │ │ ldr r3, [pc, #12] @ (2e9244 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9248 : │ │ │ │ ldr r3, [pc, #12] @ (2e9258 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r6, #1 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e925c : │ │ │ │ ldr r3, [pc, #12] @ (2e926c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r1, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9270 : │ │ │ │ ldr r3, [pc, #12] @ (2e9280 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e9290 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ cmp r5, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -206736,15 +206735,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (2e9460 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -206763,23 +206762,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e9358 │ │ │ │ add r1, pc, #256 @ (adr r1, 2e9450 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r3, [pc, #248] @ (2e946c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e9424 │ │ │ │ mov r7, r2 │ │ │ │ @@ -206810,24 +206809,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 2e9410 │ │ │ │ add r1, pc, #152 @ (adr r1, 2e9458 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ ldr r2, [pc, #132] @ (2e9470 ) │ │ │ │ ldr r3, [pc, #120] @ (2e9464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -206859,15 +206858,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e937e │ │ │ │ ldr r0, [pc, #64] @ (2e947c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e937e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -206886,25 +206885,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl, #-284] @ 0xfffffee4 │ │ │ │ + stc2 0, cr0, [r2, #284] @ 0x11c │ │ │ │ b.n 2e9310 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 5e09cc │ │ │ │ + bl 5e0a34 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -206912,15 +206911,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e94ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206954,15 +206953,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2e9294 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -206972,15 +206971,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cbz r0, 2e95e8 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 2e95a2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206988,25 +206987,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6984b8 │ │ │ │ + bl 698520 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e9600 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 2e95ce │ │ │ │ ldr r2, [pc, #96] @ (2e9620 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ cbz r0, 2e95e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9294 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207046,25 +207045,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e9698 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #80] @ (2e969c ) │ │ │ │ ldr r1, [pc, #80] @ (2e96a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #64] @ (2e96a4 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (2e96a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (2e96ac ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (2e96b0 ) │ │ │ │ @@ -207076,25 +207075,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2e9e54 │ │ │ │ + b.n 2e8f24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r1, #254 @ 0xfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2e9e6c │ │ │ │ + b.n 2e8f3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e9ea0 │ │ │ │ + b.n 2e8f70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r1, #42 @ 0x2a │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207178,24 +207177,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e956c │ │ │ │ ldr r0, [pc, #28] @ (2e97ac ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2e975a │ │ │ │ nop │ │ │ │ asrs r2, r4, #22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d16[2]}, [sl], r7 │ │ │ │ + @ instruction: 0xfa520047 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 2e9990 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, #460] @ (2e9994 ) │ │ │ │ @@ -207239,16 +207238,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (2e99ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5dea30 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5dea98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e97e8 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -207284,15 +207283,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e97f4 │ │ │ │ ldr r1, [pc, #280] @ (2e99b0 ) │ │ │ │ ldr r0, [pc, #284] @ (2e99b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e97f2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -207344,21 +207343,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 2e988a │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ b.n 2e988a │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 2e9988 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 2e992c │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 2e988a │ │ │ │ movs r2, #1 │ │ │ │ @@ -207375,23 +207374,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r4, #29 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2e9d9c │ │ │ │ + b.n 2e9e6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + adds r0, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r2, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vst4.16 {d0-d3}, [r2], r7 │ │ │ │ + vld4.16 {d16-d19}, [sl], r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207430,15 +207429,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (2e9a88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #60] @ 2e9a78 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -207452,104 +207451,104 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r0, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf7940047 │ │ │ │ - @ instruction: 0xf7b60047 │ │ │ │ + @ instruction: 0xf7fc0047 │ │ │ │ + ldrb.w r0, [lr, r7] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2e9ae8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #72] @ (2e9aec ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (2e9af0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #40] @ 2e9ae0 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e9294 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf7140047 │ │ │ │ - @ instruction: 0xf7360047 │ │ │ │ + @ instruction: 0xf77c0047 │ │ │ │ + @ instruction: 0xf79e0047 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 2e9b74 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #108] @ (2e9b78 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (2e9b7c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #88] @ (2e9b80 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (2e9b84 ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (2e9b88 ) │ │ │ │ ldr r1, [pc, #56] @ (2e9b8c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r6, r6, #17 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subw r0, ip, #2119 @ 0x847 │ │ │ │ - movt r0, #59463 @ 0xe847 │ │ │ │ + @ instruction: 0xf7140047 │ │ │ │ + @ instruction: 0xf7360047 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -207563,26 +207562,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e9c70 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (2e9c74 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (2e9c78 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #136] @ 2e9c60 │ │ │ │ ldr r2, [pc, #160] @ (2e9c7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (2e9c80 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -207602,28 +207601,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (2e9c84 ) │ │ │ │ ldr r1, [pc, #120] @ (2e9c88 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #108] @ (2e9c8c ) │ │ │ │ ldr r1, [pc, #112] @ (2e9c90 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e0e14 │ │ │ │ + bl 5e0e7c │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e09cc │ │ │ │ + bl 5e0a34 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -207633,31 +207632,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #15 │ │ │ │ + lsrs r4, r0, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2e9c7c │ │ │ │ + b.n 2e9d4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e9ca8 │ │ │ │ + b.n 2e9d78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf5fa0047 │ │ │ │ - @ instruction: 0xf6180047 │ │ │ │ + @ instruction: 0xf6620047 │ │ │ │ + @ instruction: 0xf6800047 │ │ │ │ movs r3, #174 @ 0xae │ │ │ │ lsls r3, r4, #1 │ │ │ │ - addw r0, r0, #2119 @ 0x847 │ │ │ │ - udf #10 │ │ │ │ + @ instruction: 0xf6680047 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - rsb r0, lr, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf6360047 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 2e9d7c │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #212] @ (2e9d80 ) │ │ │ │ @@ -207702,16 +207701,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e9d98 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5dea30 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5dea98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9cce │ │ │ │ cbz r6, 2e9d40 │ │ │ │ ldr r2, [pc, #120] @ (2e9d9c ) │ │ │ │ ldr r3, [pc, #92] @ (2e9d80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207741,40 +207740,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (2e9da4 ) │ │ │ │ ldr r0, [pc, #64] @ (2e9da8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2e9dbc │ │ │ │ + ble.n 2e9e8c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r2, r2, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bics.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ + eors.w r0, ip, #13041664 @ 0xc70000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #152] @ (2e9e5c ) │ │ │ │ @@ -207800,16 +207799,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (2e9e6c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5dea30 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5dea98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9dcc │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -207836,29 +207835,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2e9e70 ) │ │ │ │ ldr r0, [pc, #36] @ (2e9e74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e9dd6 │ │ │ │ lsrs r6, r3, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2e9eb8 │ │ │ │ + bgt.n 2e9d88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #224 @ 0xe0 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbfx r0, sl, #1, #8 │ │ │ │ + @ instruction: 0xf3b20047 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ mov r7, r3 │ │ │ │ @@ -207886,16 +207885,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (2e9f84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5dea30 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5dea98 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9e9c │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -207920,15 +207919,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2e9f88 ) │ │ │ │ ldr r0, [pc, #112] @ (2e9f8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2e9ea6 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -207946,53 +207945,53 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 2e9f40 │ │ │ │ nop │ │ │ │ lsrs r6, r1, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2ea038 │ │ │ │ + blt.n 2e9f08 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #20 │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf2800047 │ │ │ │ + @ instruction: 0xf2e80047 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e9fca │ │ │ │ ldrh.w r1, [r0, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #56 @ (adr r1, 2e9ff0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #44 @ (adr r1, 2e9ff8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -208005,53 +208004,53 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ea008 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ movs r0, #50 @ 0x32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r1, r3, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1036] @ 0x40c │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr.w r0, [r4, #1040] @ 0x410 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #4 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr.w r0, [r4, #1048] @ 0x418 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ beq.n 2ea078 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2ea00c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -208080,25 +208079,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r2, #980] @ 0x3d4 │ │ │ │ sub sp, #8 │ │ │ │ add.w r0, r2, #1004 @ 0x3ec │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea1b6 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea17c │ │ │ │ add.w r3, r4, #920 @ 0x398 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6984b8 │ │ │ │ + bl 698520 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ea130 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r4, #936] @ 0x3a8 │ │ │ │ adds r1, r3, r0 │ │ │ │ @@ -208156,15 +208155,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #68] @ (2ea214 ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea1b6 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 2ea162 │ │ │ │ ubfx r1, r6, #5, #2 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -208189,47 +208188,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2ea280 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2ea284 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #72] @ (2ea288 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #68] @ (2ea28c ) │ │ │ │ ldr r0, [pc, #68] @ (2ea290 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #68] @ (2ea294 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 2ea258 │ │ │ │ + bhi.n 2ea328 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r6, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r4, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -208281,15 +208280,15 @@ │ │ │ │ lsls r0, r2, #30 │ │ │ │ bpl.n 2ea2ec │ │ │ │ ldr.w r2, [r4, #940] @ 0x3ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea2ec │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ subs r1, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ str.w r1, [r4, #940] @ 0x3ac │ │ │ │ cbnz r1, 2ea340 │ │ │ │ @@ -208304,15 +208303,15 @@ │ │ │ │ bpl.n 2ea2ec │ │ │ │ ldr r1, [pc, #216] @ (2ea430 ) │ │ │ │ ldr r0, [pc, #216] @ (2ea434 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2ec │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ b.n 2ea2ec │ │ │ │ ldr r1, [pc, #184] @ (2ea42c ) │ │ │ │ ldrd r3, r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ @@ -208327,45 +208326,45 @@ │ │ │ │ bpl.n 2ea2ec │ │ │ │ ldr r1, [pc, #164] @ (2ea438 ) │ │ │ │ ldr r0, [pc, #164] @ (2ea43c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2ec │ │ │ │ ldr r2, [pc, #132] @ (2ea42c ) │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #21 │ │ │ │ bpl.n 2ea2ec │ │ │ │ ldr r1, [pc, #136] @ (2ea440 ) │ │ │ │ ldr r0, [pc, #136] @ (2ea444 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2ec │ │ │ │ ldr r2, [pc, #96] @ (2ea42c ) │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #21 │ │ │ │ bpl.n 2ea2ec │ │ │ │ ldr r1, [pc, #108] @ (2ea448 ) │ │ │ │ ldr r0, [pc, #108] @ (2ea44c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2ec │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ b.n 2ea2ec │ │ │ │ ldr.w r3, [r4, #964] @ 0x3c4 │ │ │ │ b.n 2ea2ec │ │ │ │ ldr r1, [pc, #48] @ (2ea42c ) │ │ │ │ @@ -208374,45 +208373,45 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 2ea2ea │ │ │ │ ldr r1, [pc, #68] @ (2ea450 ) │ │ │ │ ldr r0, [pc, #72] @ (2ea454 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ea2ea │ │ │ │ ldr r1, [pc, #60] @ (2ea458 ) │ │ │ │ ldr r0, [pc, #64] @ (2ea45c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ea2ea │ │ │ │ lsrs r4, r5, #8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s16 q8, q3, │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + vext.8 q0, q7, , #0 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr2, cr7, {2} │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + vhadd.s32 q0, q5, │ │ │ │ + lsls r6, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 11, cr0, cr14, cr7, {2} │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + vhadd.s32 q0, q3, │ │ │ │ + lsls r2, r2, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 11, cr0, cr6, cr7, {2} │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + vhadd.s16 q0, q7, │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr10, cr7, {2} │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + vhadd.s q0, q1, │ │ │ │ + lsls r4, r2, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 2, cr0, cr2, cr7, {2} │ │ │ │ + cdp 0, 8, cr0, cr10, cr7, {2} │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ ittte ne │ │ │ │ ldrbne.w r0, [r0, #972] @ 0x3cc │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -208545,15 +208544,15 @@ │ │ │ │ bpl.n 2ea5d4 │ │ │ │ ldr r1, [pc, #928] @ (2ea960 ) │ │ │ │ ldr r0, [pc, #928] @ (2ea964 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.w 2ea856 │ │ │ │ lsls r6, r3, #26 │ │ │ │ bpl.w 2ea866 │ │ │ │ ldr r1, [pc, #872] @ (2ea94c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -208573,22 +208572,22 @@ │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2ea62e │ │ │ │ ldrh.w r1, [r4, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #788 @ (adr r1, 2ea930 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #776 @ (adr r1, 2ea938 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ b.n 2ea51c │ │ │ │ ldr r3, [pc, #772] @ (2ea94c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -208620,15 +208619,15 @@ │ │ │ │ bpl.n 2ea698 │ │ │ │ ldr r1, [pc, #748] @ (2ea974 ) │ │ │ │ ldr r0, [pc, #748] @ (2ea978 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r4, #936] @ 0x3a8 │ │ │ │ b.n 2ea51c │ │ │ │ ldr r3, [pc, #676] @ (2ea94c ) │ │ │ │ @@ -208648,15 +208647,15 @@ │ │ │ │ ldr r1, [pc, #696] @ (2ea980 ) │ │ │ │ ldr r0, [pc, #696] @ (2ea984 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [pc, #620] @ (2ea94c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2ea51c │ │ │ │ ldr r2, [pc, #668] @ (2ea988 ) │ │ │ │ @@ -208709,15 +208708,15 @@ │ │ │ │ ldr r1, [pc, #584] @ (2ea9a4 ) │ │ │ │ ldr r0, [pc, #588] @ (2ea9a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 2ea6ce │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ ubfx r5, r3, #5, #2 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #16 │ │ │ │ it ne │ │ │ │ @@ -208727,15 +208726,15 @@ │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ands.w r2, r2, #2048 @ 0x800 │ │ │ │ beq.n 2ea79e │ │ │ │ ldr r0, [pc, #536] @ (2ea9ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 261a7c │ │ │ │ @@ -208773,15 +208772,15 @@ │ │ │ │ adcs r3, r3 │ │ │ │ adds r1, r1, r1 │ │ │ │ adcs r3, r3 │ │ │ │ adds r2, r1, r6 │ │ │ │ adc.w r3, r3, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldr r3, [pc, #300] @ (2ea94c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ea51c │ │ │ │ ldr r2, [pc, #392] @ (2ea9b4 ) │ │ │ │ ldr r3, [pc, #280] @ (2ea944 ) │ │ │ │ @@ -208797,15 +208796,15 @@ │ │ │ │ ldr r0, [pc, #376] @ (2ea9bc ) │ │ │ │ mov r3, ip │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r1, [pc, #244] @ (2ea94c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #21 │ │ │ │ bmi.n 2ea914 │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 2ea5ec │ │ │ │ @@ -208818,43 +208817,43 @@ │ │ │ │ bpl.w 2ea5ec │ │ │ │ ldr r1, [pc, #324] @ (2ea9c0 ) │ │ │ │ ldr r0, [pc, #328] @ (2ea9c4 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea5ec │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ b.n 2ea7bc │ │ │ │ ldr r1, [pc, #296] @ (2ea9c8 ) │ │ │ │ ldr r0, [pc, #296] @ (2ea9cc ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ tst.w r3, #768 @ 0x300 │ │ │ │ beq.w 2ea5fe │ │ │ │ ldr r1, [pc, #140] @ (2ea94c ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2ea5fe │ │ │ │ ldr r1, [pc, #260] @ (2ea9d0 ) │ │ │ │ ldr r0, [pc, #264] @ (2ea9d4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ea5fe │ │ │ │ ldr r2, [pc, #248] @ (2ea9d8 ) │ │ │ │ ldr r3, [pc, #100] @ (2ea944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -208869,24 +208868,24 @@ │ │ │ │ b.n 2ea6ce │ │ │ │ ldr r1, [pc, #228] @ (2ea9e4 ) │ │ │ │ ldr r0, [pc, #232] @ (2ea9e8 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea866 │ │ │ │ ldr r1, [pc, #212] @ (2ea9ec ) │ │ │ │ ldr r0, [pc, #216] @ (2ea9f0 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea5da │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -208906,81 +208905,82 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r6, r1, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r5, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r2, r1, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r0, #9 │ │ │ │ + lsls r6, r5, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r8, #-284]! @ 0xfffffee4 │ │ │ │ + ldc 0, cr0, [r0, #284] @ 0x11c │ │ │ │ lsls r0, r2, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldcl 0, cr0, [sl, #-284]! @ 0xfffffee4 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + stcl 0, cr0, [r2, #284]! @ 0x11c │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rsb r0, lr, r7, lsl #1 │ │ │ │ + ldc 0, cr0, [r6], #-284 @ 0xfffffee4 │ │ │ │ lsls r0, r6, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stcl 0, cr0, [r8, #-284]! @ 0xfffffee4 │ │ │ │ + ldcl 0, cr0, [r0, #284] @ 0x11c │ │ │ │ lsls r6, r6, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ + lsls r4, r5, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbcs.w r0, r6, r7, lsl #1 │ │ │ │ + rsbs r0, lr, r7, lsl #1 │ │ │ │ lsls r2, r1, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r2, #-284]! @ 0xfffffee4 │ │ │ │ + stc 0, cr0, [sl, #284] @ 0x11c │ │ │ │ lsls r6, r3, #22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r2], #284 @ 0x11c │ │ │ │ - stc 0, cr0, [r6], {71} @ 0x47 │ │ │ │ + stc 0, cr0, [sl, #-284] @ 0xfffffee4 │ │ │ │ + stcl 0, cr0, [lr], #284 @ 0x11c │ │ │ │ lsls r2, r7, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vmov.i32 q8, #168 @ 0x000000a8 │ │ │ │ - eors.w r0, r0, r7, lsl #1 │ │ │ │ - vshr.u8 q0, q4, #4 │ │ │ │ - @ instruction: 0xeae20047 │ │ │ │ - vqadd.u32 q8, q3, q4 │ │ │ │ - @ instruction: 0xeae80047 │ │ │ │ - vqadd.u64 q0, q6, q4 │ │ │ │ - @ instruction: 0xeaec0047 │ │ │ │ + movs r2, r5 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + @ instruction: 0xeaf80047 │ │ │ │ + vshr.u32 q8, q4, #12 │ │ │ │ + adc.w r0, sl, r7, lsl #1 │ │ │ │ + vshr.u8 q8, q4, #2 │ │ │ │ + adcs.w r0, r0, r7, lsl #1 │ │ │ │ + vshr.u32 q0, q4, #28 │ │ │ │ + adcs.w r0, r4, r7, lsl #1 │ │ │ │ lsls r4, r0, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vqadd.u16 q0, q1, q4 │ │ │ │ - @ instruction: 0xe9bc0047 │ │ │ │ - vqadd.u8 q0, q4, q4 │ │ │ │ - bics.w r0, r6, r7, lsl #1 │ │ │ │ - mrc2 0, 7, r0, cr0, cr8, {2} │ │ │ │ - ldrd r0, r0, [r6, #284]! @ 0x11c │ │ │ │ + vqadd.u64 q8, q5, q4 │ │ │ │ + bic.w r0, r4, r7, lsl #1 │ │ │ │ + vqadd.u64 q8, q0, q4 │ │ │ │ + eors.w r0, lr, r7, lsl #1 │ │ │ │ + vqadd.u16 q8, q4, q4 │ │ │ │ + orrs.w r0, lr, r7, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2eaa60 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #88] @ (2eaa64 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #88] @ (2eaa68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #52] @ 2eaa58 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ strd r3, r3, [r0, #960] @ 0x3c0 │ │ │ │ strd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ movw r2, #43400 @ 0xa988 │ │ │ │ strd r3, r3, [r0, #976] @ 0x3d0 │ │ │ │ @@ -208990,69 +208990,69 @@ │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ea00c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldc2l 0, cr0, [sl, #352]! @ 0x160 │ │ │ │ - orrs.w r0, r8, r7, lsl #1 │ │ │ │ - orns r0, r6, r7, lsl #1 │ │ │ │ + mcr2 0, 3, r0, cr2, cr8, {2} │ │ │ │ + pkhbt r0, r0, r7, lsl #1 │ │ │ │ + @ instruction: 0xeade0047 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2eaae8 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #108] @ (2eaaec ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #108] @ (2eaaf0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #84] @ (2eaaf4 ) │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r2, [pc, #68] @ (2eaaf8 ) │ │ │ │ ldr r1, [pc, #68] @ (2eaafc ) │ │ │ │ movs r0, #1 │ │ │ │ str.w r6, [r5, #944] @ 0x3b0 │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r5, #1004 @ 0x3ec │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r4, #352] @ 0x160 │ │ │ │ - strd r0, r0, [r6, #284]! @ 0x11c │ │ │ │ - and.w r0, r2, r7, lsl #1 │ │ │ │ + stc2l 0, cr0, [ip, #352]! @ 0x160 │ │ │ │ + orr.w r0, lr, r7, lsl #1 │ │ │ │ + orn r0, sl, r7, lsl #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ bl ccafa │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -209064,72 +209064,72 @@ │ │ │ │ add r9, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #232] @ (2eac1c ) │ │ │ │ ldr r1, [pc, #236] @ (2eac20 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #216] @ (2eac24 ) │ │ │ │ ldr r1, [pc, #220] @ (2eac28 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r7, [pc, #220] @ (2eac2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #220] @ (2eac30 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e0e14 │ │ │ │ + bl 5e0e7c │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ str.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 5e09cc │ │ │ │ + bl 5e0a34 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ addw r1, r5, #1036 @ 0x40c │ │ │ │ bl 2ff54c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r5, #1040 @ 0x410 │ │ │ │ bl 2ff54c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ addw r1, r5, #1044 @ 0x414 │ │ │ │ bl 2ff54c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r5, #1048 @ 0x418 │ │ │ │ bl 2ff54c │ │ │ │ vldr d7, [pc, #60] @ 2eac08 │ │ │ │ ldr r2, [pc, #100] @ (2eac34 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -209139,37 +209139,37 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 4373f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #-284]! @ 0x11c │ │ │ │ - stc2l 0, cr0, [sl], #352 @ 0x160 │ │ │ │ - strd r0, r0, [r6, #-284] @ 0x11c │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldrd r0, r0, [r8, #284] @ 0x11c │ │ │ │ + ldc2l 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ + @ instruction: 0xe9ae0047 │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r3, #2 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bl fff28c26 <__bss_end__@@Base+0xff3e8ae2> │ │ │ │ - strd r0, r0, [r4, #-284] @ 0x11c │ │ │ │ - beq.n 2eacdc │ │ │ │ + @ instruction: 0xe9ac0047 │ │ │ │ + beq.n 2eabac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ead0c │ │ │ │ + beq.n 2eabdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r6, r3, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2eac4c │ │ │ │ ldr r2, [pc, #24] @ (2eac58 ) │ │ │ │ @@ -209181,15 +209181,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [ip], {88} @ 0x58 │ │ │ │ + stc2 0, cr0, [r4], {88} @ 0x58 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ @@ -209201,15 +209201,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2eac8c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ asrs r2, r2, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2eacf8 │ │ │ │ @@ -209220,15 +209220,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -209238,19 +209238,19 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2eacec │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbb20058 │ │ │ │ - stmia.w r4!, {r0, r1, r2, r6} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r6} │ │ │ │ + ldc2 0, cr0, [sl], {88} @ 0x58 │ │ │ │ + stmdb ip, {r0, r1, r2, r6} │ │ │ │ + stmdb r2!, {r0, r1, r2, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2eaf14 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ @@ -209259,15 +209259,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -209317,15 +209317,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2eae10 │ │ │ │ @@ -209405,28 +209405,28 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2eae10 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2eadfc │ │ │ │ - @ instruction: 0xfb3c0058 │ │ │ │ - @ instruction: 0xe85e0047 │ │ │ │ - ldrd r0, r0, [r0], #-284 @ 0x11c │ │ │ │ + @ instruction: 0xfba40058 │ │ │ │ + @ instruction: 0xe8c60047 │ │ │ │ + @ instruction: 0xe8d80047 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ adds r7, r5, r2 │ │ │ │ @@ -209499,18 +209499,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2eb00c ) │ │ │ │ ldr r0, [pc, #20] @ (2eb010 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - str??.w r0, [r0, r8, lsl #1] │ │ │ │ - b.n 2eab14 │ │ │ │ + str.w r0, [r8, #88] @ 0x58 │ │ │ │ + b.n 2eabe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eab58 │ │ │ │ + b.n 2eac28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2eb0d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -209519,25 +209519,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2eb0d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #156] @ (2eb0dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2eb0e0 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #140] @ (2eb0e4 ) │ │ │ │ ldr r1, [pc, #144] @ (2eb0e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2eb0ec ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2eb0f0 ) │ │ │ │ @@ -209569,36 +209569,36 @@ │ │ │ │ ldr r0, [pc, #116] @ (2eb114 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #100] @ (2eb118 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh.w r0, [r0, r8, lsl #1] │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldrb.w r0, [r8, #88] @ 0x58 │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2eaafc │ │ │ │ + b.n 2eabcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eab30 │ │ │ │ + b.n 2eac00 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -209610,15 +209610,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #176 @ (adr r4, 2eb1c4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2eab60 │ │ │ │ + b.n 2eac30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r4, #32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209706,31 +209706,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eb244 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2eb248 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6500058 │ │ │ │ - b.n 2eb944 │ │ │ │ + @ instruction: 0xf6b80058 │ │ │ │ + b.n 2eba14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb914 │ │ │ │ + b.n 2eb9e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2eb298 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209740,31 +209740,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eb29c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2eb2a0 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5f80058 │ │ │ │ - b.n 2eb8ec │ │ │ │ + @ instruction: 0xf6600058 │ │ │ │ + b.n 2eb9bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb8bc │ │ │ │ + b.n 2eb98c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2eb310 │ │ │ │ sub sp, #16 │ │ │ │ @@ -209773,15 +209773,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2eb318 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2eb2ee │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209798,18 +209798,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf59e0058 │ │ │ │ - b.n 2eb890 │ │ │ │ + addw r0, r6, #2136 @ 0x858 │ │ │ │ + b.n 2eb960 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb8c0 │ │ │ │ + b.n 2eb990 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2eb3b0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -209821,56 +209821,56 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2eb3c0 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2eb3c4 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2eb366 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2eb398 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb360 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2eb366 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5260058 │ │ │ │ - b.n 2eb834 │ │ │ │ + @ instruction: 0xf58e0058 │ │ │ │ + b.n 2eb904 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb860 │ │ │ │ + b.n 2eb930 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2eb7bc │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209891,15 +209891,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2eb644 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2eb648 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -209947,15 +209947,15 @@ │ │ │ │ bpl.n 2eb566 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 6984d0 │ │ │ │ + bl 698538 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2eb454 │ │ │ │ b.n 2eb44e │ │ │ │ @@ -210085,21 +210085,21 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2eb59e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2eb4a0 │ │ │ │ - orns r0, sl, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf4e20058 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r2, #112] @ 0x70 │ │ │ │ - b.n 2eb974 │ │ │ │ + b.n 2eba44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb944 │ │ │ │ + b.n 2eba14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb.w r0, [ip, #112] @ 0x70 │ │ │ │ @ instruction: 0xf77a0070 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2eb67a │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -210148,34 +210148,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 73e2fc │ │ │ │ + b.w 73e364 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 72d9d0 │ │ │ │ + bl 72da38 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 72d9d0 │ │ │ │ + bl 72da38 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -210188,15 +210188,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2eb758 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2eb76c │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2eb7a6 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2eb7a6 │ │ │ │ @@ -210205,15 +210205,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2eb784 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2eb75e │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2eb7a0 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -210228,15 +210228,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2eb776 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2eb858 ) │ │ │ │ @@ -210248,15 +210248,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2eb85c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -210265,15 +210265,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ ldr r2, [pc, #52] @ (2eb860 ) │ │ │ │ ldr r3, [pc, #44] @ (2eb85c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210337,31 +210337,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 757740 │ │ │ │ + bl 7577a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 757740 │ │ │ │ + bl 7577a8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ ldr r3, [pc, #128] @ (2eb9b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2eb972 │ │ │ │ ldr r2, [pc, #124] @ (2eb9b8 ) │ │ │ │ ldr r3, [pc, #108] @ (2eb9ac ) │ │ │ │ add r2, pc │ │ │ │ @@ -210396,15 +210396,15 @@ │ │ │ │ bpl.n 2eb93a │ │ │ │ ldr r0, [pc, #60] @ (2eb9c4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2eb93a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2ebb5c ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2ebbd4 ) │ │ │ │ orn r0, r8, #15728640 @ 0xf00000 │ │ │ │ @@ -210414,15 +210414,15 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3a60070 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2eba40 │ │ │ │ + ble.n 2eb910 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2ebac4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210432,19 +210432,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2eba68 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -210499,28 +210499,28 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2eba58 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ b.n 2eba68 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf3060070 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2780070 │ │ │ │ ldr r0, [pc, #4] @ (2ebad8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ lsls r2, r7, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210541,31 +210541,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 72d638 │ │ │ │ + bl 72d6a0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d638 │ │ │ │ + bl 72d6a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb9c8 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -210594,21 +210594,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2ebc5c ) │ │ │ │ ldr r2, [pc, #152] @ (2ebc60 ) │ │ │ │ ldr r1, [pc, #152] @ (2ebc64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb864 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2eb9c8 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210628,15 +210628,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2612d8 │ │ │ │ ldr r2, [pc, #60] @ (2ebc68 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -210662,33 +210662,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (2ebcbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2ebcc0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #44] @ (2ebcc4 ) │ │ │ │ ldr r3, [pc, #48] @ (2ebcc8 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2ebccc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - stc 0, cr0, [lr], #-352 @ 0xfffffea0 │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + b.w 5ddbe4 │ │ │ │ + ldc 0, cr0, [r6], {88} @ 0x58 │ │ │ │ + pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -210736,29 +210736,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72d9dc │ │ │ │ + bl 72da44 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2ebd72 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2eb72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72d684 │ │ │ │ + bl 72d6ec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2ebd60 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -210768,40 +210768,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2ebe40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #140] @ (2ebe44 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #112] @ (2ebe48 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r0, [pc, #96] @ (2ebe4c ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2fea4c │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2ebe50 ) │ │ │ │ @@ -210811,29 +210811,29 @@ │ │ │ │ ldr r2, [pc, #80] @ (2ebe58 ) │ │ │ │ ldr r1, [pc, #84] @ (2ebe5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72d644 │ │ │ │ + bl 72d6ac │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72d644 │ │ │ │ + bl 72d6ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2ebadc │ │ │ │ - adds.w r0, r8, r8, lsr #1 │ │ │ │ - bls.n 2ebd8c │ │ │ │ + @ instruction: 0xeb800058 │ │ │ │ + bge.n 2ebe5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebc78 │ │ │ │ + b.n 2ebd48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -210849,45 +210849,45 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2ebedc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 698d9c │ │ │ │ + bl 698e04 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2ebea2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2ebeb4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 72d67c │ │ │ │ + bl 72d6e4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d67c │ │ │ │ + bl 72d6e4 │ │ │ │ ldr r0, [pc, #24] @ (2ebee0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2feb78 │ │ │ │ - bics.w r0, ip, r8, lsr #1 │ │ │ │ - bhi.n 2ebe70 │ │ │ │ + @ instruction: 0xeaa40058 │ │ │ │ + bls.n 2ebf40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebb5c │ │ │ │ + b.n 2ebc2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -210907,42 +210907,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2ebf6c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2eb72c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2ebf1e │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 72d9dc │ │ │ │ + bl 72da44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ebf5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d684 │ │ │ │ + bl 72d6ec │ │ │ │ b.n 2ebf68 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -210991,15 +210991,15 @@ │ │ │ │ beq.n 2ec0b0 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2ebfde │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6984b8 │ │ │ │ + bl 698520 │ │ │ │ cbz r0, 2ec03c │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2ebfe4 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2ebfe4 │ │ │ │ @@ -211010,33 +211010,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ec0f8 │ │ │ │ ldr r2, [pc, #232] @ (2ec138 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ebfe4 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d9d0 │ │ │ │ + bl 72da38 │ │ │ │ cbnz r0, 2ec0e4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d790 │ │ │ │ + bl 72d7f8 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2ec0a6 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2ec00c │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -211046,15 +211046,15 @@ │ │ │ │ bne.n 2ec016 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2eb72c │ │ │ │ b.n 2ec016 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -211097,37 +211097,34 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ec0d0 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - bvs.n 2ec228 │ │ │ │ + @ instruction: 0xe8300058 │ │ │ │ + bvs.n 2ec0f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ec0bc │ │ │ │ + bvc.n 2ec18c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ec0b0 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - bvs.n 2ec208 │ │ │ │ + @ instruction: 0xe81a0058 │ │ │ │ + bvs.n 2ec0d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ec0dc │ │ │ │ + bvc.n 2ec1ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ec094 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - bvs.n 2ec1ec │ │ │ │ + @ instruction: 0xe8060058 │ │ │ │ + bvs.n 2ec0bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ec248 │ │ │ │ + bvs.n 2ec118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ec078 │ │ │ │ + b.n 2ec148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2ec1d0 │ │ │ │ + bvs.n 2ec0a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ec1f4 │ │ │ │ + bvs.n 2ec0c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -211172,15 +211169,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ec298 │ │ │ │ ldr r2, [pc, #188] @ (2ec2b0 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -211209,52 +211206,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ec206 │ │ │ │ ldr r0, [pc, #76] @ (2ec2b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2ec292 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec246 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec246 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec246 │ │ │ │ ldr r0, [pc, #44] @ (2ec2b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ec24e │ │ │ │ ldr r3, [pc, #32] @ (2ec2bc ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2ec2c0 ) │ │ │ │ ldr r0, [pc, #32] @ (2ec2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - bpl.n 2ec22c │ │ │ │ + bvs.n 2ec2fc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ec364 │ │ │ │ + bpl.n 2ec234 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebee4 │ │ │ │ + b.n 2ebfb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2ec23c │ │ │ │ + bpl.n 2ec30c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ec310 │ │ │ │ + bpl.n 2ec1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211404,15 +211401,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2ec348 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 69864c │ │ │ │ + bl 6986b4 │ │ │ │ b.n 2ec348 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2ec348 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211423,15 +211420,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ec348 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb7c4 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r2, [pc, #520] @ (2ec6c8 ) │ │ │ │ ldr r3, [pc, #492] @ (2ec6b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -211440,25 +211437,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 72d638 │ │ │ │ + bl 72d6a0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ec3f2 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2ec5f0 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -211497,15 +211494,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2ec322 │ │ │ │ ldr r0, [pc, #332] @ (2ec6d8 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ec322 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ec3b2 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2ec348 │ │ │ │ @@ -211528,15 +211525,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72d638 │ │ │ │ + bl 72d6a0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ec3f8 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2ec6dc ) │ │ │ │ @@ -211565,36 +211562,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2ec616 │ │ │ │ b.n 2ec3d0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d9dc │ │ │ │ + bl 72da44 │ │ │ │ cbnz r0, 2ec68a │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d684 │ │ │ │ + bl 72d6ec │ │ │ │ b.n 2ec52c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2ec3bc │ │ │ │ b.n 2ec3ae │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ec434 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ec434 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d790 │ │ │ │ + bl 72d7f8 │ │ │ │ b.n 2ec654 │ │ │ │ ldr r3, [pc, #76] @ (2ec6e4 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2ec6e8 ) │ │ │ │ ldr r0, [pc, #76] @ (2ec6ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211614,25 +211611,25 @@ │ │ │ │ @ instruction: 0xe8220070 │ │ │ │ b.n 2ec5f8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2ec6b0 │ │ │ │ + bcc.n 2ec780 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ec4a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2ec43c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2ecb14 │ │ │ │ + b.n 2ecbe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2ec66c │ │ │ │ + bne.n 2ec73c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2ec668 │ │ │ │ + bcs.n 2ec738 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -211678,15 +211675,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ec792 │ │ │ │ ldr r0, [pc, #416] @ (2ec908 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ec792 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -211755,15 +211752,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb72c │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2ec788 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ b.n 2ec788 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2ec870 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2ec74a │ │ │ │ @@ -211773,46 +211770,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2eb72c │ │ │ │ b.n 2ec788 │ │ │ │ bl 2eb9c8 │ │ │ │ b.n 2ec854 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d9d0 │ │ │ │ + bl 72da38 │ │ │ │ cbz r0, 2ec8a2 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2ec8ae │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2ec834 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d790 │ │ │ │ + bl 72d7f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2ec888 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ b.n 2ec89a │ │ │ │ ldr r3, [pc, #40] @ (2ec90c ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2ec910 ) │ │ │ │ ldr r0, [pc, #40] @ (2ec914 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211824,26 +211821,26 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2ec97c │ │ │ │ + bne.n 2ec84c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 202 @ 0xca │ │ │ │ + b.n 2ec974 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r2, r4, r5, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2ec924 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb340062 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -211851,20 +211848,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2ec984 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2ec988 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #56] @ (2ec98c ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2ec990 ) │ │ │ │ ldr r2, [pc, #48] @ (2ec994 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -211873,19 +211870,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - svc 234 @ 0xea │ │ │ │ + b.n 2eca28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + cbz r0, 2ec998 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp2 0, 8, cr0, cr14, cr9, {2} │ │ │ │ + cdp2 0, 15, cr0, cr6, cr9, {2} │ │ │ │ str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @ instruction: 0xfaee0062 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211900,15 +211897,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2eca08 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2eca0c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #72] @ (2eca10 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -211922,19 +211919,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2ecab8 │ │ │ │ + beq.n 2ec988 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ecaf0 │ │ │ │ + beq.n 2ec9c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ed04c │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211950,15 +211947,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2eca94 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #84] @ (2eca98 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -211975,19 +211972,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - udf #254 @ 0xfe │ │ │ │ + svc 102 @ 0x66 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 2ecb5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + beq.n 2ecb18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ecfd8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -212000,47 +211997,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2ecb04 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #64] @ (2ecb08 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ ldr r2, [pc, #44] @ (2ecb0c ) │ │ │ │ ldr r1, [pc, #44] @ (2ecb10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcf0 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + b.w 5ddd58 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2ecae4 │ │ │ │ + bge.n 2ecbb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r0], #292 @ 0x124 │ │ │ │ + ldc2l 0, cr0, [r8, #-292] @ 0xfffffedc │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2ecbe8 ) │ │ │ │ sub sp, #28 │ │ │ │ mov r6, r1 │ │ │ │ @@ -212049,28 +212046,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #176] @ (2ecbf4 ) │ │ │ │ ldr r1, [pc, #180] @ (2ecbf8 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5dea34 │ │ │ │ + bl 5dea9c │ │ │ │ cbnz r0, 2ecb78 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -212102,43 +212099,43 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r7 │ │ │ │ bl 2ff5fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff54c │ │ │ │ nop │ │ │ │ - udf #0 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stc2 0, cr0, [ip], {73} @ 0x49 │ │ │ │ + ldc2l 0, cr0, [r4], #292 @ 0x124 │ │ │ │ str.w r0, [r2, #98] @ 0x62 │ │ │ │ - bls.n 2ecc34 │ │ │ │ + bls.n 2ecb04 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #0 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ecc0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -212146,110 +212143,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2ecd54 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2ecd58 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2ecd5c ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2ecd60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #256] @ (2ecd64 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2ecd68 │ │ │ │ - bl 5dd614 │ │ │ │ + bl 5dd67c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #232] @ (2ecd6c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd694 │ │ │ │ + bl 5dd6fc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #208] @ (2ecd70 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2fe75c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5de9e4 │ │ │ │ + bl 5dea4c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r7, [pc, #160] @ (2ecd74 ) │ │ │ │ ldr r1, [pc, #164] @ (2ecd78 ) │ │ │ │ ldr r6, [pc, #164] @ (2ecd7c ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5dd614 │ │ │ │ + bl 5dd67c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #140] @ (2ecd80 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2ff948 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff2a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff65c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -212259,43 +212256,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2ecd3c │ │ │ │ + ble.n 2ece0c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb940049 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + @ instruction: 0xfbfc0049 │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ece28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf3e2004e │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + orr.w r0, sl, #13500416 @ 0xce0000 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2ece04 │ │ │ │ + ble.n 2eccd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #344 @ 0x158 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ecd90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ @ instruction: 0xf7ca0062 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -212306,19 +212303,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ece40 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2ece44 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5dea34 │ │ │ │ + bl 5dea9c │ │ │ │ cbnz r0, 2ecde2 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -212352,24 +212349,24 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 389f50 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2ecd9c │ │ │ │ + bgt.n 2ece6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfa220049 │ │ │ │ + @ instruction: 0xfa8a0049 │ │ │ │ svc 30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2ecdac │ │ │ │ + bvc.n 2ece7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2eced8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212378,26 +212375,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2ecee0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (2ecee4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2ecee8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #88] @ (2eceec ) │ │ │ │ ldr r3, [pc, #88] @ (2ecef0 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -212416,22 +212413,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bge.n 2ececc │ │ │ │ + blt.n 2ecf9c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vld4.16 {d16-d19}, [r6], r9 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + vst1.8 {d16[2]}, [lr], r9 │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #242 @ 0xf2 │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf69c0062 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -212444,24 +212441,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2ecf38 ) │ │ │ │ ldr r0, [pc, #40] @ (2ecf3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb24 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5deb8c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e03ac │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + b.w 5e0414 │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str.w r0, [r4, #73] @ 0x49 │ │ │ │ - bge.n 2ecfd4 │ │ │ │ + vld4.16 {d0-d3}, [ip], r9 │ │ │ │ + bge.n 2ecea4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2ecf9c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212470,59 +212467,59 @@ │ │ │ │ ldr r1, [pc, #76] @ (2ecfa4 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #60] @ (2ecfa8 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ ldr r2, [pc, #44] @ (2ecfac ) │ │ │ │ ldr r1, [pc, #44] @ (2ecfb0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcf0 │ │ │ │ - bge.n 2ecfb0 │ │ │ │ + b.w 5ddd58 │ │ │ │ + bge.n 2ed080 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3!, {} │ │ │ │ + ldmia r3, {r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ed040 │ │ │ │ + bpl.n 2ecf10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr.w r0, [r0, r9] │ │ │ │ + ldrh.w r0, [r8, #73] @ 0x49 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ecfdc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ addw r0, r8, #2146 @ 0x862 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2ed00a │ │ │ │ addw r3, r0, #3620 @ 0xe24 │ │ │ │ @@ -212546,17 +212543,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - bls.n 2ed11c │ │ │ │ + bls.n 2ecfec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed0c4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -212575,16 +212572,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb24 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5deb8c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 43bafc │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -212601,39 +212598,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bls.n 2ed140 │ │ │ │ + bls.n 2ed010 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf7620049 │ │ │ │ + @ instruction: 0xf7ca0049 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2ed240 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #324] @ (2ed244 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2ed248 ) │ │ │ │ ldr r1, [pc, #324] @ (2ed24c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ed21a │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -212675,18 +212672,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5dea34 │ │ │ │ + bl 5dea9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ed224 │ │ │ │ ldr r0, [pc, #184] @ (2ed260 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -212741,28 +212738,28 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2ed20c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bhi.n 2ed16c │ │ │ │ + bhi.n 2ed23c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r7, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2ed308 │ │ │ │ + bhi.n 2ed1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf6540049 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + @ instruction: 0xf6bc0049 │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212773,27 +212770,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ed304 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (2ed308 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2ed30c ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #92] @ (2ed310 ) │ │ │ │ ldr r2, [pc, #96] @ (2ed314 ) │ │ │ │ ldr r3, [pc, #96] @ (2ed318 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -212804,34 +212801,34 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bvc.n 2ed330 │ │ │ │ + bvc.n 2ed200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #600 @ (adr r7, 2ed55c ) │ │ │ │ + add r7, pc, #1016 @ (adr r7, 2ed6fc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adc.w r0, lr, #13172736 @ 0xc90000 │ │ │ │ - strh r6, [r5, #36] @ 0x24 │ │ │ │ + subs.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ + strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ @ instruction: 0xf30a0062 │ │ │ │ ldrh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -212845,25 +212842,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ed3c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (2ed3c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ed3c8 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (2ed3cc ) │ │ │ │ ldr r3, [pc, #108] @ (2ed3d0 ) │ │ │ │ ldr r1, [pc, #108] @ (2ed3d4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2ed3d8 ) │ │ │ │ @@ -212878,35 +212875,35 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bvs.n 2ed47c │ │ │ │ + bvs.n 2ed34c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #888 @ (adr r6, 2ed738 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 2ed4d8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eors.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + @ instruction: 0xf4fe0049 │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #34 @ 0x22 │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf2660062 │ │ │ │ ldrh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -212923,22 +212920,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2ed492 │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2ed498 │ │ │ │ ldr.w fp, [pc, #116] @ 2ed4a8 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -212952,23 +212949,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e01b4 │ │ │ │ + bl 5e021c │ │ │ │ ldr r2, [pc, #84] @ (2ed4b4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2ed44c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -212976,38 +212973,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2ed430 │ │ │ │ bl 2ed010 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ed3e0 │ │ │ │ + bvs.n 2ed4b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r5, r6} │ │ │ │ + stmia r6!, {r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ed564 │ │ │ │ + beq.n 2ed434 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ed4dc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ rsb r0, r0, #98 @ 0x62 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2ed558 ) │ │ │ │ @@ -213015,25 +213012,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2ed560 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #92] @ (2ed564 ) │ │ │ │ ldr r1, [pc, #92] @ (2ed568 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2ed56c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2ed570 ) │ │ │ │ ldr r1, [pc, #76] @ (2ed574 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -213050,23 +213047,23 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - bpl.n 2ed574 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + bpl.n 2ed644 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #136 @ (adr r5, 2ed5e8 ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 2ed788 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf2da0049 │ │ │ │ - stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + sbfx r0, r2, #1, #10 │ │ │ │ + stmia r6!, {r1, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213088,31 +213085,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2ed5d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bmi.n 2ed698 │ │ │ │ + bmi.n 2ed568 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ed614 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213120,24 +213117,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2ed61c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 698870 │ │ │ │ - bmi.n 2ed634 │ │ │ │ + b.w 6988d8 │ │ │ │ + bmi.n 2ed704 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r2, r5} │ │ │ │ + stmia r5!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ed658 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213145,24 +213142,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2ed660 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5b0e6c │ │ │ │ + b.w 5b0ed4 │ │ │ │ nop │ │ │ │ - bcc.n 2ed5f0 │ │ │ │ + bmi.n 2ed6c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ed6b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -213173,31 +213170,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b0f48 │ │ │ │ + bl 5b0fb0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bcc.n 2ed5c4 │ │ │ │ + bcc.n 2ed694 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ed710 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213205,33 +213202,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2ed718 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ed706 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2612d4 │ │ │ │ - bcc.n 2ed768 │ │ │ │ + bcc.n 2ed638 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r6} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2ed790 │ │ │ │ sub sp, #16 │ │ │ │ @@ -213242,27 +213239,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2ed798 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2ed79c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #80] @ (2ed7a0 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2ed768 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5b0d9c │ │ │ │ + b.w 5b0e04 │ │ │ │ ldr r2, [pc, #56] @ (2ed7a4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ed758 │ │ │ │ ldr r2, [pc, #52] @ (2ed7a8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -213270,33 +213267,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ed758 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ed7ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ed758 │ │ │ │ nop │ │ │ │ - bcs.n 2ed730 │ │ │ │ + bcc.n 2ed800 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bpl.n 2ed6cc │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2ed860 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213307,15 +213304,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2ed86c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #140] @ (2ed870 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ed83c │ │ │ │ cmp r5, #1 │ │ │ │ @@ -213323,66 +213320,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2ed806 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ed826 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0d1c │ │ │ │ + b.w 5b0d84 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0ce8 │ │ │ │ + b.w 5b0d50 │ │ │ │ blx 2612d8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0d1c │ │ │ │ + b.w 5b0d84 │ │ │ │ ldr r3, [pc, #52] @ (2ed874 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed7ec │ │ │ │ ldr r3, [pc, #48] @ (2ed878 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed7ec │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2ed87c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ed7ec │ │ │ │ nop │ │ │ │ - bcs.n 2ed8d8 │ │ │ │ + bcs.n 2ed7a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r2, r4} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bpl.n 2ed874 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #448] @ (2eda38 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r5} │ │ │ │ + stmia r3!, {r1, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2ed964 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213394,69 +213391,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2ed970 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cbnz r0, 2ed8d2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 6984b8 │ │ │ │ + bl 698520 │ │ │ │ ldr r3, [pc, #148] @ (2ed974 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ed93e │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2ed8bc │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #124] @ (2ed978 ) │ │ │ │ ldr r2, [pc, #124] @ (2ed97c ) │ │ │ │ ldr r1, [pc, #128] @ (2ed980 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ed8bc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5b0f48 │ │ │ │ + bl 5b0fb0 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ed8bc │ │ │ │ ldr r2, [pc, #88] @ (2ed984 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2ed8bc │ │ │ │ ldr r3, [pc, #72] @ (2ed988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed8e8 │ │ │ │ @@ -213466,38 +213463,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed8e8 │ │ │ │ ldr r0, [pc, #60] @ (2ed990 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ed8e8 │ │ │ │ - bne.n 2eda3c │ │ │ │ + bne.n 2ed90c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bmi.n 2ed9d4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2ed984 │ │ │ │ + bne.n 2eda54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2ed58c │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2eda34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213507,72 +213504,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #124] @ (2eda40 ) │ │ │ │ ldr r1, [pc, #124] @ (2eda44 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #96] @ (2eda48 ) │ │ │ │ ldr r1, [pc, #100] @ (2eda4c ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2eda24 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2eda0e │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6cc330 │ │ │ │ + b.w 6cc398 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 698c0c │ │ │ │ + bl 698c74 │ │ │ │ b.n 2ed9fa │ │ │ │ - beq.n 2edae4 │ │ │ │ + beq.n 2ed9b4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #328 @ (adr r0, 2edb8c ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 2edd2c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp 0, 0, cr0, cr10, cr9, {2} │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + cdp 0, 7, cr0, cr2, cr9, {2} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2edb28 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213583,36 +213580,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5e2d48 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2edad4 │ │ │ │ ldr r2, [pc, #152] @ (2edb34 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2edb38 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2edb3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2edafe │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -213627,39 +213624,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2edb44 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2edb48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2edb4c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2edac0 │ │ │ │ blx 2612d8 │ │ │ │ ldr r2, [pc, #76] @ (2edb50 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + beq.n 2edb34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2} │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -213680,42 +213677,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #240] @ (2edc7c ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2edbca │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2edc40 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cbz r0, 2edc2a │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2edc08 │ │ │ │ ldr r1, [pc, #164] @ (2edc80 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -213724,32 +213721,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2edc88 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5b0ce8 │ │ │ │ + b.w 5b0d50 │ │ │ │ ldr r5, [pc, #128] @ (2edc8c ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2edc90 ) │ │ │ │ ldr r1, [pc, #128] @ (2edc94 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2edc98 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213757,124 +213754,124 @@ │ │ │ │ ldr r4, [pc, #88] @ (2edc9c ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - itte vc │ │ │ │ - lslvc r7, r0, #1 │ │ │ │ - itt ls @ unpredictable │ │ │ │ - lslls r7, r0, #1 │ │ │ │ - ldmials r6!, {r1, r2, r3, r7} │ │ │ │ + ittt al │ │ │ │ + lslal r7, r0, #1 │ │ │ │ + stmiaal r0!, {r2} │ │ │ │ + lslal r7, r0, #1 │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ite ls │ │ │ │ - lslls r7, r0, #1 │ │ │ │ - itet ge @ unpredictable │ │ │ │ - lslge r7, r0, #1 │ │ │ │ - mcr2lt 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ + itt │ │ │ │ + lsl r7, r0, #1 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - itet ls │ │ │ │ - lslls r7, r0, #1 │ │ │ │ - stmdbhi sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - movls.w ip, #4096 @ 0x1000 │ │ │ │ + ittt │ │ │ │ + lsl r7, r0, #1 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2edd60 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #172] @ (2edd64 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #172] @ (2edd68 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cbz r0, 2edd1a │ │ │ │ cbz r4, 2edd30 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #136] @ (2edd6c ) │ │ │ │ ldr r1, [pc, #136] @ (2edd70 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2edd5c │ │ │ │ ldr r3, [pc, #120] @ (2edd74 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2edd78 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2edd7c ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2edd80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2edcfc │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0060 │ │ │ │ + bkpt 0x00c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x0078 │ │ │ │ + bkpt 0x00e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x0000 │ │ │ │ + bkpt 0x0068 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x0020 │ │ │ │ + bkpt 0x0088 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213885,15 +213882,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2edda4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrd r0, r0, [r2, #-392] @ 0x188 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2ede1a │ │ │ │ push {lr} │ │ │ │ @@ -213913,18 +213910,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2ede52 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213971,15 +213968,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2edf04 │ │ │ │ ldr r3, [pc, #156] @ (2edf44 ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2edf30 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -214002,15 +213999,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2edf48 ) │ │ │ │ ldr r2, [pc, #108] @ (2edf4c ) │ │ │ │ ldr r1, [pc, #108] @ (2edf50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214019,41 +214016,41 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2edf58 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x004e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4!, {} │ │ │ │ + ldmia r4!, {r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strex r0, r0, [r0, #392] @ 0x188 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - pop {r1, r2, r4, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2edfac │ │ │ │ sub sp, #20 │ │ │ │ @@ -214061,35 +214058,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2edfb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #44] @ (2edfb8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2edfbc ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2edfc0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r4} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xe8560049 │ │ │ │ + ldmia.w lr!, {r0, r3, r6} │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -214102,62 +214099,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ee030 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2ee034 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #72] @ (2ee038 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2ff54c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #768] @ 0x300 │ │ │ │ + ldr r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2ee0a4 │ │ │ │ ldr r2, [pc, #84] @ (2ee0a8 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2ee0ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -214171,19 +214168,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, 2ee12a │ │ │ │ + pop {r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2ee200 ) │ │ │ │ @@ -214226,15 +214223,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2ee18e │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2ee196 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r2, [pc, #200] @ (2ee20c ) │ │ │ │ ldr r3, [pc, #188] @ (2ee204 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -214272,15 +214269,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2ee114 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6984d0 │ │ │ │ + bl 698538 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2ee114 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -214289,31 +214286,31 @@ │ │ │ │ b.n 2ee114 │ │ │ │ ldr r1, [pc, #40] @ (2ee214 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2ee218 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ee1ac │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r4, {r1, r2, r4} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r2} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r1, {r1, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 2ee274 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2ee270 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -214330,34 +214327,34 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr r0, [pc, #4] @ (2ee278 ) │ │ │ │ add r0, pc │ │ │ │ b.w 261488 │ │ │ │ - hlt 0x001a │ │ │ │ + cbnz r2, 2ee2bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ee29c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ b.n 2edc7c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -214371,15 +214368,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2ee2f0 ) │ │ │ │ ldr r1, [pc, #44] @ (2ee2f4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214399,25 +214396,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2ee384 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (2ee388 ) │ │ │ │ ldr r1, [pc, #104] @ (2ee38c ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #88] @ (2ee390 ) │ │ │ │ ldr r2, [pc, #92] @ (2ee394 ) │ │ │ │ ldr r3, [pc, #92] @ (2ee398 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2ee39c ) │ │ │ │ strd r1, r2, [r4, #72] @ 0x48 │ │ │ │ @@ -214429,35 +214426,35 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2edd0c │ │ │ │ + b.n 2edddc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2edc1c │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -214477,25 +214474,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2ee3ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72d67c │ │ │ │ + b.w 72d6e4 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, 2ee404 │ │ │ │ + cbnz r0, 2ee41e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2ee40e │ │ │ │ + cbnz r6, 2ee428 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2ee42c │ │ │ │ sub sp, #12 │ │ │ │ @@ -214503,25 +214500,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2ee434 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e0154 │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + b.w 5e01bc │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, 2ee43a │ │ │ │ + cbnz r0, 2ee454 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2ee444 │ │ │ │ + cbnz r6, 2ee45e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2ee4a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214529,36 +214526,36 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #84] @ (2ee4a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #48] @ 2ee498 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ strd r2, r2, [r3, #960] @ 0x3c0 │ │ │ │ strd r2, r2, [r3, #968] @ 0x3c8 │ │ │ │ strb.w r2, [r3, #992] @ 0x3e0 │ │ │ │ str.w r2, [r3, #984] @ 0x3d8 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ vstr d7, [r3, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72d638 │ │ │ │ + b.w 72d6a0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r6!, {r1, r4, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb8d0 │ │ │ │ + cbnz r0, 2ee4b6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + cbnz r6, 2ee4c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2ee530 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -214567,26 +214564,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (2ee538 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #100] @ (2ee53c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (2ee540 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #56] @ 2ee528 │ │ │ │ ldr r2, [pc, #80] @ (2ee544 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -214604,23 +214601,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff54c │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r6!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2eea58 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -214630,33 +214627,33 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #152] @ (2ee5fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 72d644 │ │ │ │ + bl 72d6ac │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #120] @ (2ee600 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r6, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cbnz r0, 2ee5bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214672,28 +214669,28 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ee60c ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #60] @ (2ee610 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r5!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb846 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ @@ -214702,54 +214699,54 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ ldrh.w r6, [r4, #974] @ 0x3ce │ │ │ │ ldrh.w r5, [r4, #978] @ 0x3d2 │ │ │ │ - bl 72d9f8 │ │ │ │ + bl 72da60 │ │ │ │ and.w r6, r6, #7 │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ and.w r5, r5, #7 │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 2ee660 │ │ │ │ cmp r3, r5 │ │ │ │ it ls │ │ │ │ movls r1, #0 │ │ │ │ bls.n 2ee654 │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r2, #1, #1 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ cmp r3, r5 │ │ │ │ and.w r1, r2, #1 │ │ │ │ bls.n 2ee654 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ee650 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ ldrb.w r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2ee69a │ │ │ │ add.w ip, r3, #1 │ │ │ │ add r3, r0 │ │ │ │ strb.w ip, [r0, #992] @ 0x3e0 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ strb.w r2, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2ee614 │ │ │ │ ldr r0, [pc, #8] @ (2ee6a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 261488 │ │ │ │ nop │ │ │ │ - cpsid │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ @@ -214760,19 +214757,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #192] @ (2ee78c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ee766 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d9d0 │ │ │ │ + bl 72da38 │ │ │ │ cbz r0, 2ee70e │ │ │ │ ldr r2, [pc, #168] @ (2ee790 ) │ │ │ │ ldr r3, [pc, #160] @ (2ee78c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -214785,52 +214782,52 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d9f8 │ │ │ │ + bl 72da60 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d830 │ │ │ │ + bl 72d898 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 6984b8 │ │ │ │ + bl 698520 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge.n 2ee76e │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d9d0 │ │ │ │ + bl 72da38 │ │ │ │ cbnz r0, 2ee74a │ │ │ │ ldr r2, [pc, #88] @ (2ee794 ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 698e58 │ │ │ │ + bl 698ec0 │ │ │ │ cbz r0, 2ee766 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d9dc │ │ │ │ + bl 72da44 │ │ │ │ cbnz r0, 2ee75e │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee614 │ │ │ │ b.n 2ee6e6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d638 │ │ │ │ + bl 72d6a0 │ │ │ │ b.n 2ee6e6 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d89c │ │ │ │ + bl 72d904 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d9d0 │ │ │ │ + bl 72da38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee74a │ │ │ │ b.n 2ee738 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r4} │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -214928,41 +214925,41 @@ │ │ │ │ b.n 2ee7e4 │ │ │ │ str.w r1, [r4, #976] @ 0x3d0 │ │ │ │ b.n 2ee7e4 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 2ee7e4 │ │ │ │ movs r0, #1 │ │ │ │ add.w r6, r4, #996 @ 0x3e4 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72d9ec │ │ │ │ + bl 72da54 │ │ │ │ movs r2, #1 │ │ │ │ cbz r0, 2ee8f4 │ │ │ │ add.w r1, sp, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72d6e4 │ │ │ │ + bl 72d74c │ │ │ │ mov r0, r6 │ │ │ │ - bl 72d9dc │ │ │ │ + bl 72da44 │ │ │ │ cbz r0, 2ee8d6 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 73e2fc │ │ │ │ + bl 73e364 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee7e4 │ │ │ │ adds.w r2, r7, #100 @ 0x64 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ adc.w r3, r8, #0 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ b.n 2ee7e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72d9ec │ │ │ │ + bl 72da54 │ │ │ │ ldr r3, [pc, #68] @ (2ee940 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bmi.n 2ee920 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -214970,39 +214967,39 @@ │ │ │ │ b.n 2ee8b8 │ │ │ │ ldr r4, [pc, #56] @ (2ee948 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #56] @ (2ee94c ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ee7e4 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #44] @ (2ee950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ee906 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r3, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r2, r3, r4} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r3, r5, r6} │ │ │ │ + push {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #384] @ (2eeae4 ) │ │ │ │ cmp r2, #25 │ │ │ │ @@ -215066,15 +215063,15 @@ │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ ldrh.w r2, [r4, #978] @ 0x3d2 │ │ │ │ and.w r3, r3, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ and.w r2, r2, #7 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72d9f8 │ │ │ │ + bl 72da60 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #992] @ 0x3e0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -215119,15 +215116,15 @@ │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 261ab0 │ │ │ │ ldrb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ subs r2, #1 │ │ │ │ strb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ - bl 698870 │ │ │ │ + bl 6988d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee614 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ b.n 2ee9f8 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -215136,24 +215133,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (2eeaec ) │ │ │ │ ldr r0, [pc, #24] @ (2eeaf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2ee97c │ │ │ │ nop │ │ │ │ stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxtb r0, r1 │ │ │ │ + cbz r0, 2eeb40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eeaf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -215165,25 +215162,25 @@ │ │ │ │ mov sl, r3 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [pc, #124] @ (2eeb98 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r2, [pc, #120] @ (2eeb9c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (2eeba0 ) │ │ │ │ movs r3, #19 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #104] @ (2eeba4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #100] @ 2eeba8 │ │ │ │ bl 2fe75c │ │ │ │ @@ -215211,31 +215208,31 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e2a7c │ │ │ │ + b.w 5e2ae4 │ │ │ │ nop │ │ │ │ - sxth r4, r7 │ │ │ │ + uxth r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ittt gt │ │ │ │ - lslgt r0, r3, #1 │ │ │ │ - strgt r0, [sp, #544] @ 0x220 │ │ │ │ - lslgt r7, r0, #1 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + str r1, [sp, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2eec30 │ │ │ │ + bpl.n 2eeb00 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmia r1!, {r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2eebdc │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -215254,15 +215251,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2eec10 ) │ │ │ │ ldr r1, [pc, #44] @ (2eec14 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215305,28 +215302,28 @@ │ │ │ │ beq.n 2eec84 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2eec90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - cbz r4, 2eecb0 │ │ │ │ + cbz r4, 2eecca │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1000] @ (2ef090 ) │ │ │ │ @@ -215411,15 +215408,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2eee1c │ │ │ │ ldr r0, [pc, #824] @ (2ef0a4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r8, #0 │ │ │ │ bfc r3, #0, #16 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, r8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215447,15 +215444,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 2ef066 │ │ │ │ ldr r0, [pc, #744] @ (2ef0ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ strd r5, r3, [r4, #16] │ │ │ │ b.n 2eecfe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215476,23 +215473,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2eed50 │ │ │ │ uxtb.w r5, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ strb.w r5, [sp, #72] @ 0x48 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 6984d0 │ │ │ │ + bl 698538 │ │ │ │ orr.w r7, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eed7a │ │ │ │ mov r5, sl │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2eefc8 │ │ │ │ ands.w r2, fp, #1 │ │ │ │ @@ -215608,15 +215605,15 @@ │ │ │ │ orr.w r1, r1, r3, lsl #31 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 44de10 │ │ │ │ ldr r0, [pc, #348] @ (2ef0dc ) │ │ │ │ strd r3, r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldrd r3, r1, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2eed74 │ │ │ │ ldr r2, [pc, #328] @ (2ef0e0 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -215629,22 +215626,22 @@ │ │ │ │ bpl.w 2eed74 │ │ │ │ ldr r0, [pc, #304] @ (2ef0e4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2eed74 │ │ │ │ ldr r0, [pc, #284] @ (2ef0e8 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eed74 │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 262aa4 │ │ │ │ @@ -215664,15 +215661,15 @@ │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2eed7a │ │ │ │ ldr r0, [pc, #216] @ (2ef0ec ) │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eed7a │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 2ef002 │ │ │ │ @@ -215689,29 +215686,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ strb.w sl, [sp, #72] @ 0x48 │ │ │ │ bl 443ec4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 6984d0 │ │ │ │ + bl 698538 │ │ │ │ uxtb.w r2, fp │ │ │ │ ldr r3, [sp, #32] │ │ │ │ orr.w r7, r2, #256 @ 0x100 │ │ │ │ b.n 2eed7a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 261324 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #116] @ (2ef0f0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r4, r5} │ │ │ │ @@ -215720,53 +215717,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ittt al │ │ │ │ lslal r0, r6, #1 │ │ │ │ cmpal r2, #84 @ 0x54 │ │ │ │ moval r0, r0 │ │ │ │ - cbz r0, 2ef0ae │ │ │ │ + cbz r0, 2ef0c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ itet cc │ │ │ │ lslcc r0, r6, #1 │ │ │ │ - cbz r6, 2ef0c2 @ unpredictable │ │ │ │ + cbz r6, 2ef0dc @ unpredictable │ │ │ │ lslcc r7, r0, #1 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add sp, #400 @ 0x190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r3, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r2, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [pc, #344] @ (2ef228 ) │ │ │ │ + ldr r6, [pc, #760] @ (2ef3c8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #320] @ (2ef214 ) │ │ │ │ + ldr r6, [pc, #736] @ (2ef3b4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r0, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ pop {r2, r3, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, sp, #144 @ 0x90 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #320 @ 0x140 │ │ │ │ + add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2ef10a │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ bfc r3, #0, #16 │ │ │ │ orr.w r2, r2, #256 @ 0x100 │ │ │ │ @@ -215815,15 +215812,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ orrs r3, r6 │ │ │ │ strd r0, r1, [r2, #32] │ │ │ │ beq.n 2ef14a │ │ │ │ ldr r0, [pc, #116] @ (2ef1f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #104] @ (2ef1f8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ blx 262910 │ │ │ │ cbz r0, 2ef1b4 │ │ │ │ @@ -215849,37 +215846,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #48] @ (2ef208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ nop │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r3, r4, r5, r7, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r3, r7, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r5, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #400 @ 0x190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r4, r6, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ pop {r1, r6, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef20c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -215938,28 +215935,28 @@ │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ vstr d7, [r0, #32] │ │ │ │ movs r4, #0 │ │ │ │ vstr d7, [r0, #-208] @ 0xffffff30 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 698a00 │ │ │ │ + bl 698a68 │ │ │ │ ldr r3, [pc, #168] @ (2ef364 ) │ │ │ │ add.w r0, r6, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #164] @ (2ef368 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #164] @ (2ef36c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #164] @ (2ef370 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #144] @ (2ef374 ) │ │ │ │ add.w r4, r6, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #144] @ (2ef378 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -215992,42 +215989,42 @@ │ │ │ │ ldrd r5, r1, [r1, #32] │ │ │ │ adds.w ip, r2, #8 │ │ │ │ adc.w r6, r3, #0 │ │ │ │ orrs.w r0, r5, r1 │ │ │ │ bne.n 2ef248 │ │ │ │ ldr r0, [pc, #64] @ (2ef380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ hlt 0x003e │ │ │ │ lsls r0, r6, #1 │ │ │ │ pop {r6, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w pc, [fp, #4095] @ 0xfff │ │ │ │ mcr2 15, 1, pc, cr9, cr15, {7} @ │ │ │ │ str??.w pc, [r9, #4095] @ 0xfff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bpl.n 2ef3f0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cbnz r4, 2ef3f6 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ef390 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bmi.n 2ef330 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ef3a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2feb78 │ │ │ │ nop │ │ │ │ @@ -216054,15 +216051,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2ef664 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2ef648 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -216151,15 +216148,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2ef67c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef48a │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ef48a │ │ │ │ ldr r3, [pc, #388] @ (2ef680 ) │ │ │ │ @@ -216168,15 +216165,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2ef688 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef48a │ │ │ │ ldr r3, [pc, #376] @ (2ef68c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -216192,15 +216189,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2ef698 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef48a │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -216226,21 +216223,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2ef6a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef48a │ │ │ │ ldr r1, [pc, #260] @ (2ef6a8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 72db84 │ │ │ │ + bl 72dbec │ │ │ │ b.n 2ef48a │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ef4c2 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ef62a │ │ │ │ @@ -216251,28 +216248,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2ef6b0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef48a │ │ │ │ ldr r3, [pc, #212] @ (2ef6b4 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2ef6b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2ef6bc ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef48a │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -216291,78 +216288,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2ef6c4 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef48a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ cbnz r6, 2ef65c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cbnz r6, 2ef65e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb7ec │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb856 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb6da │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb67c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #872 @ 0x368 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb624 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r3, sp, #608 @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ + add r2, sp, #640 @ 0x280 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #512 @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ef734 │ │ │ │ sub sp, #20 │ │ │ │ @@ -216370,25 +216367,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ef73c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w ip, [pc, #72] @ 2ef740 │ │ │ │ ldr r3, [pc, #72] @ (2ef744 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ef748 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ef74c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216397,40 +216394,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r6, #24] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2ef714 │ │ │ │ + bne.n 2ef7e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ strb r6, [r2, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ef814 │ │ │ │ ldr r2, [pc, #176] @ (2ef818 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ef81c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ef7e6 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ef7d6 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ef7fe │ │ │ │ @@ -216481,29 +216478,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ef828 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r2, 2ef890 │ │ │ │ + push {r1, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r6, 2ef874 │ │ │ │ + cbz r6, 2ef88e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ef834 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ beq.n 2ef8f4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (2efabc ) │ │ │ │ @@ -216520,15 +216517,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (2efad0 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2ef99a │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216544,26 +216541,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f2b88 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2efa12 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r3, [pc, #544] @ (2efad8 ) │ │ │ │ ldr r2, [pc, #548] @ (2efadc ) │ │ │ │ ldr r1, [pc, #548] @ (2efae0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (2efae4 ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -216623,15 +216620,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (2efafc ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #400] @ (2efb00 ) │ │ │ │ ldr r3, [pc, #336] @ (2efac4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216659,15 +216656,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (2efb08 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2ef890 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef950 │ │ │ │ ldr r1, [pc, #308] @ (2efb0c ) │ │ │ │ @@ -216688,15 +216685,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (2efb18 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef950 │ │ │ │ ldr r2, [pc, #264] @ (2efb1c ) │ │ │ │ ldr r3, [pc, #172] @ (2efac4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -216705,142 +216702,142 @@ │ │ │ │ bne.n 2efab6 │ │ │ │ ldr r1, [pc, #248] @ (2efb20 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72db84 │ │ │ │ + b.w 72dbec │ │ │ │ ldr r3, [pc, #232] @ (2efb24 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (2efb28 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (2efb2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef96e │ │ │ │ ldr r4, [pc, #220] @ (2efb30 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (2efb34 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef950 │ │ │ │ ldr r4, [pc, #204] @ (2efb38 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (2efb3c ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef950 │ │ │ │ ldr r4, [pc, #184] @ (2efb40 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2efb44 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef96e │ │ │ │ ldr r4, [pc, #168] @ (2efb48 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2efb4c ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ef950 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbz r0, 2efb16 │ │ │ │ + cbz r0, 2efb30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r2, r4 │ │ │ │ + cbz r2, 2efb2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r6, #8] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2efae4 │ │ │ │ + bcs.n 2efbb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r0, r4, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #592 @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #888 @ 0x378 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbz r2, 2efb60 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r2, r4, #21 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ lsls r7, r0, #1 │ │ │ │ uxtb r6, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, pc, #352 @ (adr r7, 2efc84 ) │ │ │ │ + add r7, pc, #768 @ (adr r7, 2efe24 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2efb3e │ │ │ │ + cbz r2, 2efb58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 2efeb0 ) │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #800 @ (adr r7, 2efe58 ) │ │ │ │ + add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #704 @ (adr r7, 2efe00 ) │ │ │ │ + add r0, sp, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #920 @ (adr r7, 2efedc ) │ │ │ │ + add r0, sp, #312 @ 0x138 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #600 @ (adr r7, 2efda0 ) │ │ │ │ + add r7, pc, #1016 @ (adr r7, 2eff40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #504 @ (adr r7, 2efd48 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 2efee8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2efbb4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -216848,23 +216845,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2efbbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #64] @ (2efbc0 ) │ │ │ │ ldr r1, [pc, #68] @ (2efbc4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2efbc8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216873,28 +216870,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + sub sp, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r7, pc, #912 @ (adr r7, 2eff5c ) │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2efbd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216917,15 +216914,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2efc26 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2efc0e │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 72cad0 │ │ │ │ + bl 72cb38 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ff19c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2efbf6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -216946,25 +216943,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2efd24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #184] @ (2efd28 ) │ │ │ │ ldr r1, [pc, #184] @ (2efd2c ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2efd30 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -217013,25 +217010,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 262aa4 │ │ │ │ b.n 2efcf6 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2efcf2 │ │ │ │ nop │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add sp, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r1, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #344 @ (adr r7, 2efe84 ) │ │ │ │ + add r7, pc, #760 @ (adr r7, 2f0024 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #448 @ (adr r7, 2efef0 ) │ │ │ │ + add r7, pc, #864 @ (adr r7, 2f0090 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 2efed4 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 2f0074 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2efd7c │ │ │ │ @@ -217040,30 +217037,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2efd84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #32] @ (2efd88 ) │ │ │ │ ldr r1, [pc, #36] @ (2efd8c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #19] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002efd90 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -217121,15 +217118,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2efe60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2efe64 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5b64 │ │ │ │ + bl 5e5bcc │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2efe48 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -217139,23 +217136,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2efe68 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e4adc │ │ │ │ + b.w 5e4b44 │ │ │ │ nop │ │ │ │ add r6, sp, #880 @ 0x370 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeafe004c │ │ │ │ + sbc.w r0, r6, ip, lsl #1 │ │ │ │ │ │ │ │ 002efe6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #400] @ (2f0010 ) │ │ │ │ @@ -217176,15 +217173,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2ff1f0 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2efee8 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 72d3ac │ │ │ │ + bl 72d414 │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2efffc │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -217290,33 +217287,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2f001c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #32] @ (2f0020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #384 @ 0x180 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #128 @ 0x80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, pc, #256 @ (adr r4, 2f0120 ) │ │ │ │ + add r4, pc, #672 @ (adr r4, 2f02c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #56 @ (adr r4, 2f005c ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 2f01fc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -217432,15 +217429,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2f0168 │ │ │ │ @@ -217497,15 +217494,15 @@ │ │ │ │ b.n 2f013e │ │ │ │ ldr r3, [pc, #184] @ (2f02d4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f029c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217530,15 +217527,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2f0152 │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2f0168 │ │ │ │ @@ -217565,19 +217562,19 @@ │ │ │ │ b.n 2f01b6 │ │ │ │ add r4, sp, #656 @ 0x290 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #816 @ (adr r2, 2f0610 ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 2f03b0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #960] @ (2f06a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #824 @ (adr r1, 2f0620 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 2f03c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f02e8 : │ │ │ │ ldr r3, [pc, #580] @ (2f0530 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217598,15 +217595,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217664,15 +217661,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2f03d4 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2f04be │ │ │ │ @@ -217713,15 +217710,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2f051a │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217773,21 +217770,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f0474 │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f0474 │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2f0408 │ │ │ │ add r1, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r7, [pc, #960] @ (2f08f8 ) │ │ │ │ @@ -217821,19 +217818,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f0590 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #712 @ (adr r6, 2f0854 ) │ │ │ │ + add r7, pc, #104 @ (adr r7, 2f05f4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0594 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217904,21 +217901,21 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add r7, pc, #240 @ (adr r7, 2f0734 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #992 @ (adr r5, 2f0a34 ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 2f07d4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f065c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217934,15 +217931,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2f02e8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217955,19 +217952,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f06d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #456 @ (adr r5, 2f0894 ) │ │ │ │ + add r5, pc, #872 @ (adr r5, 2f0a34 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f06d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217999,19 +217996,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f073c ) │ │ │ │ ldr r0, [pc, #20] @ (2f0740 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - add r5, pc, #0 @ (adr r5, 2f073c ) │ │ │ │ + add r5, pc, #416 @ (adr r5, 2f08dc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0744 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218048,19 +218045,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f07b8 ) │ │ │ │ ldr r0, [pc, #20] @ (2f07bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - add r4, pc, #528 @ (adr r4, 2f09c8 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 2f0b68 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f07c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218070,21 +218067,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2f02e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2f0838 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2f0840 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2f080c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218104,19 +218101,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - add r4, pc, #16 @ (adr r4, 2f085c ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 2f09fc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0854 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218142,19 +218139,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f08ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #600 @ (adr r3, 2f0b00 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 2f0ca0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f08b0 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -218183,15 +218180,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f0926 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2f0920 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f0028 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218212,19 +218209,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f0954 ) │ │ │ │ ldr r0, [pc, #20] @ (2f0958 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - add r2, pc, #928 @ (adr r2, 2f0cf4 ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 2f0a94 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2f09da │ │ │ │ @@ -218287,15 +218284,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2f0a5a │ │ │ │ @@ -218322,109 +218319,109 @@ │ │ │ │ ldr r0, [pc, #36] @ (2f0a88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - add r1, pc, #888 @ (adr r1, 2f0df0 ) │ │ │ │ + add r2, pc, #280 @ (adr r2, 2f0b90 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #800 @ (adr r1, 2f0da4 ) │ │ │ │ + add r2, pc, #192 @ (adr r2, 2f0b44 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0a8c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2f0abe │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260fa0 │ │ │ │ mov r0, r3 │ │ │ │ b.w 260fa0 │ │ │ │ ldr r0, [pc, #4] @ (2f0acc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bkpt 0x006e │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f0ad0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #40] @ (2f0b18 ) │ │ │ │ ldr r2, [pc, #44] @ (2f0b1c ) │ │ │ │ ldr r1, [pc, #44] @ (2f0b20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - add r2, pc, #8 @ (adr r2, 2f0b24 ) │ │ │ │ + add r2, pc, #424 @ (adr r2, 2f0cc4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0b24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #56] @ (2f0b78 ) │ │ │ │ ldr r2, [pc, #56] @ (2f0b7c ) │ │ │ │ ldr r1, [pc, #60] @ (2f0b80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2f0b64 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -218433,19 +218430,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r1, pc, #704 @ (adr r1, 2f0e3c ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 2f0bdc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #392] @ 0x188 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218524,38 +218521,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #264 @ (adr r1, 2f0d5c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, r5 │ │ │ │ + add ip, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, pc, #784 @ (adr r0, 2f0f80 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (2f0d10 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 262910 │ │ │ │ cbnz r0, 2f0ca4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2f0cd8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218571,20 +218568,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (2f0d1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2fc6c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (2f0d20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r3, [pc, #72] @ (2f0d24 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218605,29 +218602,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2f0d30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ pop {r1, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r0, pc, #344 @ (adr r0, 2f0e70 ) │ │ │ │ + add r0, pc, #760 @ (adr r0, 2f1010 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 2f0d66 │ │ │ │ + cbnz r4, 2f0d80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r3, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r0, pc, #24 @ (adr r0, 2f0d44 ) │ │ │ │ + add r0, pc, #440 @ (adr r0, 2f0ee4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r6, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2f0de8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -218695,21 +218692,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r6, r6 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f0e04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218799,21 +218796,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 44fb14 │ │ │ │ bl 2ff9e4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5dec64 │ │ │ │ + bl 5deccc │ │ │ │ ldr r2, [pc, #144] @ (2f0f80 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (2f0f84 ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -218844,40 +218841,40 @@ │ │ │ │ ldr r0, [pc, #64] @ (2f0f90 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2f0f94 │ │ │ │ + bcs.n 2f1064 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r5, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218984,29 +218981,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f10b4 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2f10b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f10bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219129,19 +219126,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f1208 ) │ │ │ │ ldr r0, [pc, #20] @ (2f120c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1210 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2f121c │ │ │ │ @@ -219230,24 +219227,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2f12f8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2f12fc ) │ │ │ │ ldr r1, [pc, #32] @ (2f1300 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r1, [pc, #24] @ (2f1304 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r2, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002f1308 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219269,31 +219266,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2f1350 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c88 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1354 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 44368c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e3120 │ │ │ │ + b.w 5e3188 │ │ │ │ │ │ │ │ 002f1374 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f13f8 │ │ │ │ @@ -219303,16 +219300,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f1400 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5de584 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5de5ec │ │ │ │ cbz r0, 2f13dc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2f13c8 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219334,19 +219331,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2f1404 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 47a6a0 │ │ │ │ b.n 2f13a6 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r6} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r6, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f1408 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -219367,16 +219364,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f1478 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5de584 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5de5ec │ │ │ │ cbz r0, 2f145e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219385,85 +219382,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f147c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 47a8b4 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ + ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r4, #92] @ 0x5c │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2f14e2 │ │ │ │ + push {r1, r2} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r2, r4, r6, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f1488 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ @ instruction: 0xb602 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f148c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #36] @ (2f14cc ) │ │ │ │ ldr r2, [pc, #36] @ (2f14d0 ) │ │ │ │ ldr r1, [pc, #40] @ (2f14d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f14d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2f1534 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2f1522 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #56] @ (2f1538 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2f153c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219471,19 +219468,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219545,15 +219542,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2f1646 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e025c │ │ │ │ + bl 5e02c4 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2f1640 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2f1628 │ │ │ │ ldr.w r9, [pc, #96] @ 2f165c │ │ │ │ @@ -219564,15 +219561,15 @@ │ │ │ │ blx 260ce4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e529c │ │ │ │ + bl 5e5304 │ │ │ │ mov r0, sl │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2f15fe │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219593,23 +219590,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2f166c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1670 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219678,15 +219675,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ mov r0, r7 │ │ │ │ blx 260fa4 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2f1700 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -219712,29 +219709,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (2f19dc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #648] @ 0x288 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #288] @ 0x120 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1794 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2f16a0 │ │ │ │ │ │ │ │ @@ -219806,41 +219803,41 @@ │ │ │ │ cbz r3, 2f1860 │ │ │ │ ldr r1, [pc, #60] @ (2f187c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260fa0 │ │ │ │ ldr r1, [pc, #36] @ (2f1880 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f182e │ │ │ │ ldr r0, [pc, #32] @ (2f1884 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5defc4 │ │ │ │ + bl 5df02c │ │ │ │ ldr r1, [pc, #28] @ (2f1888 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e529c │ │ │ │ + bl 5e5304 │ │ │ │ b.n 2f183e │ │ │ │ str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f188c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219850,31 +219847,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2f18d4 ) │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5b64 │ │ │ │ + bl 5e5bcc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2f18d8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f18a0 │ │ │ │ - str r0, [sp, #184] @ 0xb8 │ │ │ │ + str r0, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f18dc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -219888,22 +219885,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5b64 │ │ │ │ + bl 5e5bcc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2f191e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2f1814 │ │ │ │ @@ -219914,17 +219911,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2f1950 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f18f8 │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1954 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2f1814 │ │ │ │ @@ -219957,15 +219954,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 260ce4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e6684 │ │ │ │ + bl 5e66ec │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f1990 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -219984,15 +219981,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 260ce4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e6684 │ │ │ │ + bl 5e66ec │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f19d0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2f1a06 │ │ │ │ @@ -220014,47 +220011,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r2, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f1a50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f1a54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #56] @ (2f1aa8 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1aac ) │ │ │ │ ldr r1, [pc, #60] @ (2f1ab0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2f1a94 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220063,40 +220060,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1ab4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #56] @ (2f1b08 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1b0c ) │ │ │ │ ldr r1, [pc, #60] @ (2f1b10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f1af4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220105,40 +220102,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1b14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #56] @ (2f1b68 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1b6c ) │ │ │ │ ldr r1, [pc, #60] @ (2f1b70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2f1b54 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220147,40 +220144,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1b74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #56] @ (2f1bc8 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1bcc ) │ │ │ │ ldr r1, [pc, #60] @ (2f1bd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2f1bb4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220189,19 +220186,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #42] @ 0x2a │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2f1c3a │ │ │ │ @@ -220243,17 +220240,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2f1c6a │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -220309,17 +220306,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2f1cf8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f1cc8 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220565,15 +220562,15 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrd r0, r0, [r2], #-448 @ 0x1c0 │ │ │ │ @ instruction: 0xe8240070 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -220752,15 +220749,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2f2214 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 2f20b0 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -220834,28 +220831,28 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2218 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 722e1c │ │ │ │ + bl 722e84 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f2288 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -220882,24 +220879,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2f229c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f2256 │ │ │ │ nop │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r3, #30] │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002f22a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -220964,27 +220961,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2f2358 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f235c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221029,15 +221026,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2f2500 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r7 │ │ │ │ blx 2619c0 │ │ │ │ ldr r2, [pc, #296] @ (2f2504 ) │ │ │ │ ldr r3, [pc, #276] @ (2f24f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -221064,15 +221061,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2f2510 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 2f23d4 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2f23ba │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2f23ba │ │ │ │ @@ -221112,28 +221109,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2f251c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 2f23da │ │ │ │ ldr r3, [pc, #124] @ (2f2520 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2f2524 ) │ │ │ │ ldr r1, [pc, #128] @ (2f2528 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f23d4 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2f252c ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -221142,53 +221139,53 @@ │ │ │ │ ldr r1, [pc, #92] @ (2f2534 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 2f23d4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r7, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r0, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r1, #38] @ 0x26 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r6, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221328,25 +221325,25 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bl 29668e │ │ │ │ - add.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ + sbc.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ pld [r7, #255]! │ │ │ │ strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f26ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221449,15 +221446,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r3, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f27b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221585,23 +221582,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 262e0c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2f28ce │ │ │ │ nop │ │ │ │ strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #24] │ │ │ │ + strh r4, [r5, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #24] │ │ │ │ + strh r0, [r0, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2920 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221619,26 +221616,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2f2b4c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5def70 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5defd8 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #492] @ (2f2b50 ) │ │ │ │ ldr r2, [pc, #492] @ (2f2b54 ) │ │ │ │ ldr r1, [pc, #496] @ (2f2b58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 262aa4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -221826,41 +221823,41 @@ │ │ │ │ nop │ │ │ │ strh r0, [r5, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, r2] │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #328 @ (adr r1, 2f2ca4 ) │ │ │ │ + add r1, pc, #744 @ (adr r1, 2f2e44 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2f3000 │ │ │ │ + b.n 2f30d0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r1, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2b88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -221897,41 +221894,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72455c │ │ │ │ + bl 7245c4 │ │ │ │ ldr r3, [pc, #96] @ (2f2c5c ) │ │ │ │ ldr r4, [pc, #100] @ (2f2c60 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2f2c64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f2bda │ │ │ │ ldr r3, [pc, #76] @ (2f2c68 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2f2c6c ) │ │ │ │ ldr r1, [pc, #76] @ (2f2c70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f2c14 │ │ │ │ ldr r3, [pc, #60] @ (2f2c74 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2f2c78 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -221939,34 +221936,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f2c14 │ │ │ │ nop │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r6, #21] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r3, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2c80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222074,24 +222071,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5def70 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5defd8 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #288] @ (2f2ec4 ) │ │ │ │ ldr r1, [pc, #288] @ (2f2ec8 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 260c70 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 263248 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222192,33 +222189,33 @@ │ │ │ │ b.n 2f2e30 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #29] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #264] @ (2f2fd0 ) │ │ │ │ + ldr r4, [pc, #680] @ (2f3170 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, #8] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r6, [r3, #6] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r2, [r2, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r0, #4] │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002f2eec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -222256,15 +222253,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add.w r0, r8, r9, lsl #1 │ │ │ │ + sbcs.w r0, r0, r9, lsl #1 │ │ │ │ │ │ │ │ 002f2f58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -222744,23 +222741,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #13] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r2, [r1, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, #10] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r0, #8] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #5] │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f3428 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223714,20 +223711,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2f3c90 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2f3dea │ │ │ │ b.n 2f3c9a │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -223867,23 +223864,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2f46ea │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vmla.i q10, , d12[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + strb r6, [r4, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, #5] │ │ │ │ + strb r0, [r5, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, #5] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2f48f4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -224654,23 +224651,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2f4544 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -224979,33 +224976,33 @@ │ │ │ │ b.w 2f366e │ │ │ │ bgt.n 2f4bde │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vmla.i q10, , d12[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r1, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, #104] @ 0x68 │ │ │ │ + str r2, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4bcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -225097,15 +225094,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4cc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -225125,15 +225122,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r4, #24] │ │ │ │ + str r4, [r1, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4d04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -225234,49 +225231,49 @@ │ │ │ │ beq.n 2f4e58 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f4e5e │ │ │ │ ldr r0, [pc, #140] @ (2f4e88 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2f4e8c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f4d4c │ │ │ │ movs r7, #1 │ │ │ │ b.n 2f4dc8 │ │ │ │ ldr r0, [pc, #76] @ (2f4e90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r0, [pc, #72] @ (2f4e94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e46c │ │ │ │ + bl 72e4d4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f4df2 │ │ │ │ ldr r1, [pc, #60] @ (2f4e98 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f4df8 │ │ │ │ ldr r1, [pc, #60] @ (2f4e9c ) │ │ │ │ @@ -225293,25 +225290,25 @@ │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2f4e7e │ │ │ │ vaddw.u q11, , d14 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrsh r6, [r0, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r5, #4] │ │ │ │ + str r4, [r2, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + str r6, [r2, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4ea0 : │ │ │ │ ldr r3, [pc, #8] @ (2f4eac ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -226161,19 +226158,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f5708 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r1, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r6, r5] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f570c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -226218,15 +226215,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f581c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226252,15 +226249,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 436a50 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2f5830 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f5762 │ │ │ │ @@ -226273,15 +226270,15 @@ │ │ │ │ beq.n 2f5762 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2f5864 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f5762 │ │ │ │ ldr r3, [pc, #72] @ (2f5868 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226307,19 +226304,19 @@ │ │ │ │ strb r6, [r7, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + ldrsb r0, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2f5798 │ │ │ │ + bgt.n 2f5868 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f57c4 │ │ │ │ + ble.n 2f5894 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f5878 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226359,15 +226356,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 2616fc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f58c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71cd74 │ │ │ │ + bl 71cddc │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2f58f8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 260af4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226388,27 +226385,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2f594c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ b.n 2f58bc │ │ │ │ nop │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5950 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226484,46 +226481,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 268e30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5db0f8 │ │ │ │ + bl 5db160 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f5a06 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6d7480 │ │ │ │ - ldrsb r2, [r3, r3] │ │ │ │ + b.w 6d74e8 │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r2, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226561,15 +226558,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2f5c54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2f5c3a │ │ │ │ ldr.w r8, [pc, #368] @ 2f5c58 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2f5c5c ) │ │ │ │ ldr.w r9, [pc, #368] @ 2f5c60 │ │ │ │ add r8, pc │ │ │ │ @@ -226603,145 +226600,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2f5c3a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2f5b66 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2f5c64 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5af8 │ │ │ │ ldr r1, [pc, #236] @ (2f5c68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5afe │ │ │ │ ldr r1, [pc, #220] @ (2f5c6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b06 │ │ │ │ ldr r1, [pc, #204] @ (2f5c70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b0e │ │ │ │ ldr r1, [pc, #184] @ (2f5c74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b16 │ │ │ │ ldr r1, [pc, #168] @ (2f5c78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b1e │ │ │ │ ldr r1, [pc, #148] @ (2f5c7c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b26 │ │ │ │ ldr r1, [pc, #132] @ (2f5c80 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b2e │ │ │ │ ldr r1, [pc, #112] @ (2f5c84 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b36 │ │ │ │ ldr r1, [pc, #96] @ (2f5c88 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f5b3c │ │ │ │ mov r0, sl │ │ │ │ - bl 6d7a5c │ │ │ │ + bl 6d7ac4 │ │ │ │ b.n 2f5aa6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r4, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r7, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r0, r0] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5c8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -226777,99 +226774,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2f5d8e │ │ │ │ ldr r2, [pc, #348] @ (2f5e48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2f5e4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5dcc │ │ │ │ ldr r2, [pc, #332] @ (2f5e50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2f5e54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5dd8 │ │ │ │ ldr r2, [pc, #320] @ (2f5e58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2f5e5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5dd2 │ │ │ │ ldr r2, [pc, #304] @ (2f5e60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2f5e64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2f5d56 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5dde │ │ │ │ ldr r2, [pc, #288] @ (2f5e68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2f5e6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r1, [pc, #272] @ (2f5e70 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7180dc │ │ │ │ + bl 718144 │ │ │ │ ldr r1, [pc, #256] @ (2f5e74 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 718198 │ │ │ │ + bl 718200 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f5de4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 71cc9c │ │ │ │ + bl 71cd04 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a837c │ │ │ │ + bl 6a83e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f5cea │ │ │ │ ldr r2, [pc, #176] @ (2f5e78 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5cee │ │ │ │ @@ -226885,17 +226882,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2f5e88 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5d4a │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2f5e8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6d79a8 │ │ │ │ + bl 6d7a10 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #144] @ (2f5e90 ) │ │ │ │ ldr r3, [pc, #44] @ (2f5e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -226917,55 +226914,55 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r5] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r4, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r2, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb632 │ │ │ │ + @ instruction: 0xb69a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + strb r4, [r1, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - setpan #1 │ │ │ │ + @ instruction: 0xb680 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r2, r5] │ │ │ │ + strb r4, [r7, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #920] @ 0x398 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #904] @ (2f621c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f5e94 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226974,47 +226971,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2f729c │ │ │ │ ldr r1, [pc, #68] @ (2f5ef0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2f5edc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2f5ed6 │ │ │ │ ldr r2, [pc, #52] @ (2f5ef4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f5ef8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 702e64 │ │ │ │ + b.w 702ecc │ │ │ │ ldr r2, [pc, #36] @ (2f5efc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5ec2 │ │ │ │ ldr r1, [pc, #32] @ (2f5f00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 702e64 │ │ │ │ - strb r4, [r5, r0] │ │ │ │ + b.w 702ecc │ │ │ │ + strb r4, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 2f5f3a │ │ │ │ + cbz r4, 2f5f54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2f5f48 │ │ │ │ + bpl.n 2f5e18 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5f04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -227029,52 +227026,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2f5f8c ) │ │ │ │ ldr.w r8, [pc, #100] @ 2f5f90 │ │ │ │ ldr.w r9, [pc, #100] @ 2f5f94 │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2f5f4c │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f5f7c │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2f5f38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f5f4c │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 702edc │ │ │ │ + b.w 702f44 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #776] @ (2f6294 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + strb r4, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r1, r7] │ │ │ │ + strb r0, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5f98 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227082,20 +227079,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2f72e8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2f5fc8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6d7624 │ │ │ │ + b.w 6d768c │ │ │ │ nop │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002f5fcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227120,17 +227117,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2f6054 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6d7a98 │ │ │ │ + bl 6d7b00 │ │ │ │ ldr r2, [pc, #52] @ (2f6058 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6050 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227145,15 +227142,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #8] @ (2f6058 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [pc, #768] @ (2f635c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f605c : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2f732c │ │ │ │ @@ -227178,31 +227175,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e520 │ │ │ │ + bl 71e588 │ │ │ │ ldr r1, [pc, #152] @ (2f6138 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #144] @ (2f613c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 71e520 │ │ │ │ + bl 71e588 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5db0f8 │ │ │ │ + bl 5db160 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2f611a │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227233,30 +227230,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2f6144 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2f60f0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #384] @ (2f62b0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf3f2004c │ │ │ │ + orrs.w r0, sl, #13369344 @ 0xcc0000 │ │ │ │ ldr r3, [pc, #960] @ (2f6504 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r0, r0] │ │ │ │ + strh r6, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6148 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -227269,26 +227266,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e520 │ │ │ │ + bl 71e588 │ │ │ │ ldr r1, [pc, #104] @ (2f61e0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #96] @ (2f61e4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 71e520 │ │ │ │ + bl 71e588 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 42f7d8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227313,19 +227310,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #536] @ (2f63f0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf318004c │ │ │ │ + usat r0, #12, r0, lsl #1 │ │ │ │ ldr r3, [pc, #232] @ (2f62d4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f61ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227430,15 +227427,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f6338 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e520 │ │ │ │ + bl 71e588 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 42d824 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487d40 │ │ │ │ @@ -227461,15 +227458,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #40] @ (2f635c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r1, [pc, #888] @ (2f66b8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f6340 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227512,71 +227509,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2f6674 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6636 │ │ │ │ ldr r1, [pc, #692] @ (2f6678 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #688] @ (2f667c ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #676] @ (2f6680 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #668] @ (2f6684 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #656] @ (2f6688 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #648] @ (2f668c ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6614 │ │ │ │ ldr r2, [pc, #628] @ (2f6690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2f6694 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f660e │ │ │ │ ldr r2, [pc, #612] @ (2f6698 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2f669c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f6386 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6d7e94 │ │ │ │ + bl 6d7efc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #584] @ (2f66a0 ) │ │ │ │ ldr r3, [pc, #528] @ (2f6668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227595,166 +227592,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2f6674 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f662a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f661a │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f6440 │ │ │ │ ldr r1, [pc, #476] @ (2f66a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2f6440 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2f6674 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6630 │ │ │ │ ldr r1, [pc, #440] @ (2f66a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #432] @ (2f66ac ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #424] @ (2f66b0 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #412] @ (2f66b4 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #404] @ (2f66b8 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #392] @ (2f66bc ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #384] @ (2f66c0 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #372] @ (2f66c4 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2f6440 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2f6674 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f663c │ │ │ │ ldr r1, [pc, #332] @ (2f66c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #328] @ (2f66cc ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #316] @ (2f66d0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #308] @ (2f66d4 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2f6440 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2f6674 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6642 │ │ │ │ ldr r1, [pc, #268] @ (2f66d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #260] @ (2f66dc ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #252] @ (2f66e0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #240] @ (2f66e4 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #232] @ (2f66e8 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2f6440 │ │ │ │ ldr r2, [pc, #220] @ (2f66ec ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f6436 │ │ │ │ ldr r2, [pc, #216] @ (2f66f0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f641e │ │ │ │ ldr r1, [pc, #216] @ (2f66f4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2f64b0 │ │ │ │ ldr r3, [pc, #204] @ (2f66f8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f649e │ │ │ │ ldr r3, [pc, #200] @ (2f66fc ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f64ee │ │ │ │ @@ -227778,97 +227775,97 @@ │ │ │ │ blx 260c88 │ │ │ │ ldr r1, [pc, #560] @ (2f6894 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r1, [pc, #520] @ (2f6870 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #728] @ (2f6948 ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #464] @ (2f684c ) │ │ │ │ + ldr r7, [pc, #880] @ (2f69ec ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #528] @ (2f6890 ) │ │ │ │ + ldr r7, [pc, #944] @ (2f6a30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #536] @ (2f689c ) │ │ │ │ + ldr r7, [pc, #952] @ (2f6a3c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #544] @ (2f68a8 ) │ │ │ │ + ldr r7, [pc, #960] @ (2f6a48 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #552] @ (2f68b4 ) │ │ │ │ + ldr r7, [pc, #968] @ (2f6a54 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #552] @ (2f68b8 ) │ │ │ │ + ldr r7, [pc, #968] @ (2f6a58 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r7, [pc, #520] @ (2f68a0 ) │ │ │ │ + ldr r7, [pc, #936] @ (2f6a40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r7, [pc, #504] @ (2f6898 ) │ │ │ │ + ldr r7, [pc, #920] @ (2f6a38 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #560] @ (2f68d4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [pc, #816] @ (2f69d8 ) │ │ │ │ + ldr r7, [pc, #208] @ (2f6778 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #280] @ (2f67c4 ) │ │ │ │ + ldr r6, [pc, #696] @ (2f6964 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #824] @ (2f69e8 ) │ │ │ │ + ldr r7, [pc, #216] @ (2f6788 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #416] @ (2f6854 ) │ │ │ │ + ldr r6, [pc, #832] @ (2f69f4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #792] @ (2f69d0 ) │ │ │ │ + ldr r7, [pc, #184] @ (2f6770 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #368] @ (2f682c ) │ │ │ │ + ldr r6, [pc, #784] @ (2f69cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #776] @ (2f69c8 ) │ │ │ │ + ldr r7, [pc, #168] @ (2f6768 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #800] @ (2f69e4 ) │ │ │ │ + ldr r7, [pc, #192] @ (2f6784 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #256] @ (2f67c8 ) │ │ │ │ + ldr r6, [pc, #672] @ (2f6968 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #752] @ (2f69bc ) │ │ │ │ + ldr r6, [pc, #144] @ (2f675c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #272] @ (2f67e0 ) │ │ │ │ + ldr r6, [pc, #688] @ (2f6980 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #952] @ (2f6a8c ) │ │ │ │ + ldr r6, [pc, #344] @ (2f682c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #952] @ (2f6a90 ) │ │ │ │ + ldr r6, [pc, #344] @ (2f6830 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #424] @ (2f6884 ) │ │ │ │ + ldr r5, [pc, #840] @ (2f6a24 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #968] @ (2f6aa8 ) │ │ │ │ + ldr r6, [pc, #360] @ (2f6848 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #624] @ (2f6954 ) │ │ │ │ + ldr r6, [pc, #16] @ (2f66f4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #504] @ (2f68e0 ) │ │ │ │ + ldr r5, [pc, #920] @ (2f6a80 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #568] @ (2f6924 ) │ │ │ │ + ldr r5, [pc, #984] @ (2f6ac4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #680] @ (2f69a0 ) │ │ │ │ + ldr r6, [pc, #72] @ (2f6740 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #752] @ (2f69ec ) │ │ │ │ + ldr r6, [pc, #144] @ (2f678c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #728] @ (2f69d8 ) │ │ │ │ + ldr r6, [pc, #120] @ (2f6778 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #704] @ (2f69c4 ) │ │ │ │ + ldr r6, [pc, #96] @ (2f6764 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #680] @ (2f69b0 ) │ │ │ │ + ldr r6, [pc, #72] @ (2f6750 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #656] @ (2f699c ) │ │ │ │ + ldr r6, [pc, #48] @ (2f673c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [pc, #696] @ (2f69c8 ) │ │ │ │ + ldr r1, [pc, #88] @ (2f6768 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #792] @ (2f6a2c ) │ │ │ │ + ldr r6, [pc, #184] @ (2f67cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6714 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227887,20 +227884,20 @@ │ │ │ │ bl 2f7510 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2f6750 │ │ │ │ ldr r1, [pc, #76] @ (2f6794 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 487d40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6d7660 │ │ │ │ + bl 6d76c8 │ │ │ │ ldr r2, [pc, #56] @ (2f6798 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6790 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227916,15 +227913,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp sl, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp sl, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f679c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227945,19 +227942,19 @@ │ │ │ │ bl 2f73a0 │ │ │ │ cbz r0, 2f67e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f6830 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2f6814 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6d7b10 │ │ │ │ + bl 6d7b78 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #68] @ (2f6834 ) │ │ │ │ ldr r3, [pc, #60] @ (2f682c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227974,26 +227971,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2f6838 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 2f67de │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cmp r2, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #424] @ (2f69dc ) │ │ │ │ + ldr r4, [pc, #840] @ (2f6b7c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ add ip, lr │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #208] @ (2f690c ) │ │ │ │ + ldr r4, [pc, #624] @ (2f6aac ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2f69a8 ) │ │ │ │ @@ -228007,91 +228004,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2f69b4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f695a │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ blx 263248 │ │ │ │ ldr r3, [pc, #300] @ (2f69b8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2f69bc ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2f69c0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ ldr r1, [pc, #280] @ (2f69c4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ ldr r1, [pc, #268] @ (2f69c8 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ ldr r1, [pc, #260] @ (2f69cc ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ ldr r1, [pc, #248] @ (2f69d0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6984 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72e2a8 │ │ │ │ + bl 72e310 │ │ │ │ ldr r2, [pc, #224] @ (2f69d4 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2f69d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e4be0 │ │ │ │ + bl 5e4c48 │ │ │ │ ldr r1, [pc, #216] @ (2f69dc ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e7430 │ │ │ │ + bl 5e7498 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71ad0c │ │ │ │ + bl 71ad74 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6a837c │ │ │ │ + bl 6a83e4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718198 │ │ │ │ + bl 718200 │ │ │ │ cbz r5, 2f694c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2f6996 │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -228122,59 +228119,59 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2f68f2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71fa24 │ │ │ │ + bl 71fa8c │ │ │ │ b.n 2f694c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2f69e4 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2f69e8 ) │ │ │ │ ldr r0, [pc, #76] @ (2f69ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add r8, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - orns r0, r2, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf0da0046 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add sl, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, r0] │ │ │ │ + ldrb r2, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r7, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r0, r2] │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #440] @ (2f6b90 ) │ │ │ │ + ldr r3, [pc, #856] @ (2f6d30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r0, r2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [pc, #448] @ (2f6ba0 ) │ │ │ │ + ldr r3, [pc, #864] @ (2f6d40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r6, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2f6afc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228185,36 +228182,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2f6a6e │ │ │ │ ldr r6, [pc, #228] @ (2f6b08 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2f6b0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #200] @ (2f6b10 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2f6a98 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228236,23 +228233,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [pc, #120] @ (2f6b18 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ b.n 2f6a6e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [pc, #104] @ (2f6b1c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228280,125 +228277,125 @@ │ │ │ │ b.n 2f6acc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmn r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #472] @ (2f6ce0 ) │ │ │ │ + ldr r2, [pc, #888] @ (2f6e80 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sl, lr │ │ │ │ + cmp r2, fp │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #384] @ (2f6c90 ) │ │ │ │ + ldr r2, [pc, #800] @ (2f6e30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #360] @ (2f6c7c ) │ │ │ │ + ldr r2, [pc, #776] @ (2f6e1c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ negs r2, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [pc, #272] @ (2f6c2c ) │ │ │ │ + ldr r2, [pc, #688] @ (2f6dcc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #48] @ (2f6b50 ) │ │ │ │ + ldr r2, [pc, #464] @ (2f6cf0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #80] @ (2f6b74 ) │ │ │ │ + ldr r2, [pc, #496] @ (2f6d14 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2f6bb0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2f6b84 │ │ │ │ ldr r5, [pc, #108] @ (2f6bb4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2f6bb8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #80] @ (2f6bbc ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f6b9a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [pc, #28] @ (2f6bc0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ b.n 2f6b84 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #288] @ (2f6cd4 ) │ │ │ │ + ldr r1, [pc, #704] @ (2f6e74 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mvns r6, r1 │ │ │ │ + add r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #240] @ (2f6cac ) │ │ │ │ + ldr r1, [pc, #656] @ (2f6e4c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #216] @ (2f6c98 ) │ │ │ │ + ldr r1, [pc, #632] @ (2f6e38 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #424] @ (2f6d6c ) │ │ │ │ + ldr r1, [pc, #840] @ (2f6f0c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6bc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 260c70 │ │ │ │ mov r6, r0 │ │ │ │ bl 4d7bd8 │ │ │ │ ldr r5, [pc, #100] @ (2f6c48 ) │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #96] @ (2f6c4c ) │ │ │ │ ldr r2, [pc, #100] @ (2f6c50 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2f6c54 ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #84] @ (2f6c58 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ bl 29da04 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2f6c2c │ │ │ │ blx 263460 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -228415,19 +228412,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsrs r4, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - orrs r6, r5 │ │ │ │ + bics r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #592] @ (2f6ea4 ) │ │ │ │ + ldr r0, [pc, #1008] @ (2f7044 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r4, r6, #29 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6c5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228444,30 +228441,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2f6d9c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 26a894 │ │ │ │ ldr r3, [pc, #220] @ (2f6da0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228479,22 +228476,22 @@ │ │ │ │ blx 260c70 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5e5448 │ │ │ │ + bl 5e54b0 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ blx 263248 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2f6d32 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 260c70 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -228542,19 +228539,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eors r2, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r3, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ + orrs r4, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r4, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #136 @ 0x88 │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -228564,15 +228561,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 26a91c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2fd4 │ │ │ │ + bl 5e303c │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f6ee4 │ │ │ │ ldr r3, [pc, #308] @ (2f6f04 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228618,15 +228615,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5e3970 │ │ │ │ + bl 5e39d8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2f6e6c │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ @@ -228684,15 +228681,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 2f680c │ │ │ │ + b.n 2f68dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f6f08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228729,88 +228726,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2f6fe4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r2, [pc, #108] @ (2f6fe8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2f6fec ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2f6fba │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f9928 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2f6ff0 ) │ │ │ │ ldr r4, [pc, #48] @ (2f6ff4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + ands r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldrh r2, [r4, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r8, r9 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r8, r0 │ │ │ │ + cmp r8, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6ff8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5df534 │ │ │ │ + bl 5df59c │ │ │ │ cbnz r0, 2f703c │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r1, [pc, #80] @ (2f706c ) │ │ │ │ ldr r2, [pc, #84] @ (2f7070 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2f7074 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2fba84 │ │ │ │ ldr r3, [pc, #56] @ (2f7078 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -228818,34 +228815,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2f7080 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #7 │ │ │ │ + lsrs r6, r5, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp sl, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, r7 │ │ │ │ + add lr, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f7084 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228853,21 +228850,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2f70e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e596c │ │ │ │ + bl 5e59d4 │ │ │ │ ldr r1, [pc, #64] @ (2f70ec ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fc4 │ │ │ │ + bl 5e302c │ │ │ │ ldr r2, [pc, #56] @ (2f70f0 ) │ │ │ │ ldr r3, [pc, #44] @ (2f70e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228898,26 +228895,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2f7268 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2f726c ) │ │ │ │ add r0, pc │ │ │ │ blx 26141c │ │ │ │ mov r7, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r1, [pc, #344] @ (2f7270 ) │ │ │ │ ldr r2, [pc, #344] @ (2f7274 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2f7278 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f725c │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2f727c ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -229006,19 +229003,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2f7194 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6d7480 │ │ │ │ + bl 6d74e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71cd74 │ │ │ │ + bl 71cddc │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2f7238 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 260af4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -229034,39 +229031,39 @@ │ │ │ │ blx 2616fc │ │ │ │ b.n 2f71bc │ │ │ │ ldr r1, [pc, #56] @ (2f7298 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ b.n 2f7226 │ │ │ │ - cmn r6, r3 │ │ │ │ + muls r6, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #198 @ 0xc6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, #0 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, lr │ │ │ │ + add ip, fp │ │ │ │ lsls r7, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r8 │ │ │ │ + add ip, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, r9 │ │ │ │ + add sl, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, r0 │ │ │ │ + add r2, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mvns r2, r7 │ │ │ │ + add r2, ip │ │ │ │ lsls r7, r0, #1 │ │ │ │ - muls r0, r3 │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f729c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229091,15 +229088,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r2, #48 @ 0x30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #184 @ 0xb8 │ │ │ │ + movs r2, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002f72e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229109,15 +229106,15 @@ │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #36] @ (2f7328 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7326f0 │ │ │ │ + bl 732758 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -229155,53 +229152,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f7398 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r4, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + orrs r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3 │ │ │ │ + sbcs r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f739c : │ │ │ │ b.w 336c84 │ │ │ │ │ │ │ │ 002f73a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 260c70 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr.w ip, [pc, #80] @ 2f7410 │ │ │ │ ldr r2, [pc, #80] @ (2f7414 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f7418 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 336c88 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229217,30 +229214,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r1, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f741c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 442058 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71cd74 │ │ │ │ + bl 71cddc │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f7446 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260af4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229258,21 +229255,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f74ac ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 26141c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4de4 │ │ │ │ + bl 5e4e4c │ │ │ │ ldr r1, [pc, #56] @ (2f74b0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fcc │ │ │ │ + bl 5e3034 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71cd74 │ │ │ │ + bl 71cddc │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f7496 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260af4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229281,35 +229278,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r7, #126 @ 0x7e │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ bl 6b4b2 │ │ │ │ │ │ │ │ 002f74b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f7508 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 26141c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4de4 │ │ │ │ + bl 5e4e4c │ │ │ │ ldr r1, [pc, #56] @ (2f750c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fcc │ │ │ │ + bl 5e3034 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71cd74 │ │ │ │ + bl 71cddc │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f74f2 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260af4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229318,15 +229315,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r7, #34 @ 0x22 │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ lsls r6, r1, #1 │ │ │ │ bl 14350e │ │ │ │ │ │ │ │ 002f7510 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229335,31 +229332,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f7594 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f7572 │ │ │ │ ldr r4, [pc, #96] @ (2f7598 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2f759c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 260c70 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 7326f0 │ │ │ │ + bl 732758 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229372,55 +229369,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f75a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f755e │ │ │ │ - asrs r6, r3 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r6 │ │ │ │ + sbcs r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r1 │ │ │ │ + asrs r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f75ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5def70 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5defd8 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #96] @ (2f762c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f75fa │ │ │ │ ldr r3, [pc, #88] @ (2f7630 ) │ │ │ │ ldr r2, [pc, #88] @ (2f7634 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229430,43 +229427,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f7640 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r0 │ │ │ │ + asrs r2, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r0 │ │ │ │ + adcs r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #26 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r4 │ │ │ │ + asrs r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f7654 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strb r6, [r3, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229475,15 +229472,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2f7990 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2f7994 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2f7980 │ │ │ │ add r3, pc │ │ │ │ @@ -229496,587 +229493,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (2f79a0 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #744] @ (2f79a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2f79a8 ) │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #740] @ (2f79ac ) │ │ │ │ ldr r2, [pc, #740] @ (2f79b0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #728] @ (2f79b4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2f79b8 ) │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #724] @ (2f79bc ) │ │ │ │ ldr r2, [pc, #724] @ (2f79c0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #712] @ (2f79c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2f79c8 ) │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #708] @ (2f79cc ) │ │ │ │ ldr r2, [pc, #708] @ (2f79d0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #696] @ (2f79d4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2f79d8 ) │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #692] @ (2f79dc ) │ │ │ │ ldr r2, [pc, #692] @ (2f79e0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #680] @ (2f79e4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2f79e8 ) │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #676] @ (2f79ec ) │ │ │ │ ldr r2, [pc, #676] @ (2f79f0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #664] @ (2f79f4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #656] @ (2f79f8 ) │ │ │ │ ldr r1, [pc, #656] @ (2f79fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2f7a00 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2f7a04 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r2, [pc, #640] @ (2f7a08 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2f7a0c ) │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #636] @ (2f7a10 ) │ │ │ │ ldr r1, [pc, #636] @ (2f7a14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2f7a18 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2f7a1c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r2, [pc, #620] @ (2f7a20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #612] @ (2f7a24 ) │ │ │ │ ldr r1, [pc, #612] @ (2f7a28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2f7a2c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2f7a30 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r2, [pc, #596] @ (2f7a34 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r3, [pc, #588] @ (2f7a38 ) │ │ │ │ ldr r1, [pc, #592] @ (2f7a3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2f7a40 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2f7a44 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r2, [pc, #576] @ (2f7a48 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #568] @ (2f7a4c ) │ │ │ │ ldr r3, [pc, #568] @ (2f7a50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2f7a54 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #560] @ (2f7a58 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #552] @ (2f7a5c ) │ │ │ │ ldr r3, [pc, #552] @ (2f7a60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2f7a64 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r2, [pc, #544] @ (2f7a68 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #536] @ (2f7a6c ) │ │ │ │ ldr r3, [pc, #536] @ (2f7a70 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2f7a74 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r2, [pc, #528] @ (2f7a78 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #520] @ (2f7a7c ) │ │ │ │ ldr r3, [pc, #520] @ (2f7a80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2f7a84 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r2, [pc, #512] @ (2f7a88 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #504] @ (2f7a8c ) │ │ │ │ ldr r3, [pc, #504] @ (2f7a90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2f7a94 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r2, [pc, #496] @ (2f7a98 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #488] @ (2f7a9c ) │ │ │ │ ldr r3, [pc, #488] @ (2f7aa0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2f7aa4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r2, [pc, #480] @ (2f7aa8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #472] @ (2f7aac ) │ │ │ │ ldr r3, [pc, #472] @ (2f7ab0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2f7ab4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #464] @ (2f7ab8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #456] @ (2f7abc ) │ │ │ │ ldr r3, [pc, #456] @ (2f7ac0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2f7ac4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e60f8 │ │ │ │ + bl 5e6160 │ │ │ │ ldr r2, [pc, #448] @ (2f7ac8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #440] @ (2f7acc ) │ │ │ │ ldr r3, [pc, #440] @ (2f7ad0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e52c4 │ │ │ │ + bl 5e532c │ │ │ │ ldr r2, [pc, #424] @ (2f7ad4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r1, [pc, #416] @ (2f7ad8 ) │ │ │ │ ldr r3, [pc, #416] @ (2f7adc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2f7ae0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #408] @ (2f7ae4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r2, [pc, #400] @ (2f7ae8 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2f7aec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e52c4 │ │ │ │ + bl 5e532c │ │ │ │ ldr r2, [pc, #384] @ (2f7af0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6780 │ │ │ │ + bl 5e67e8 │ │ │ │ ldr r2, [pc, #376] @ (2f7af4 ) │ │ │ │ b.n 2f7af8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r1 │ │ │ │ + lsls r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r6, r2 │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r1 │ │ │ │ + lsls r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r5, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r7 │ │ │ │ + lsls r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ands r6, r6 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r2, r5 │ │ │ │ + lsrs r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r6 │ │ │ │ + lsls r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + lsls r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r7 │ │ │ │ + lsls r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r3 │ │ │ │ + lsrs r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + lsls r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r1 │ │ │ │ + lsls r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r4 │ │ │ │ + lsrs r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r2, r1 │ │ │ │ + lsls r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r1, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r2 │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ands r6, r6 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r1 │ │ │ │ + lsls r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r4 │ │ │ │ + lsrs r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r3 │ │ │ │ + lsrs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r6, r7 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r7 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4 │ │ │ │ + asrs r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7 │ │ │ │ + asrs r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6 │ │ │ │ + asrs r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + asrs r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4 │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r6 │ │ │ │ + adcs r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6 │ │ │ │ + adcs r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1 │ │ │ │ + adcs r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r1 │ │ │ │ + adcs r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1 │ │ │ │ + adcs r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - asrs r0, r6 │ │ │ │ + sbcs r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r6, r1 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r2 │ │ │ │ + sbcs r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (2f7d4c ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adcs r0, r2 │ │ │ │ + sbcs r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2f7b28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2f7b2c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2f7b30 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r2, [pc, #28] @ (2f7b34 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e6780 │ │ │ │ + b.w 5e67e8 │ │ │ │ nop │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + eors r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5e596c │ │ │ │ + bl 5e59d4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e573c │ │ │ │ + bl 5e57a4 │ │ │ │ cbz r0, 2f7b6e │ │ │ │ ldr r1, [pc, #68] @ (2f7ba0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e5514 │ │ │ │ + b.w 5e557c │ │ │ │ ldr r3, [pc, #52] @ (2f7ba4 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2f7ba8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2f7bac ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + ands r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ + ands r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2f7c8c ) │ │ │ │ @@ -230084,15 +230081,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2f7c94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230101,26 +230098,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5e2ce4 │ │ │ │ + bl 5e2d4c │ │ │ │ cbz r0, 2f7c12 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cf0 │ │ │ │ + bl 5e2d58 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f7c60 │ │ │ │ blx 2622cc │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2f7c76 │ │ │ │ ldr r1, [pc, #112] @ (2f7c98 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -230158,47 +230155,47 @@ │ │ │ │ ldr r1, [pc, #36] @ (2f7ca4 ) │ │ │ │ ldr r0, [pc, #40] @ (2f7ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - adds r4, #136 @ 0x88 │ │ │ │ + adds r4, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 2, cr0, cr2, cr5, {2} │ │ │ │ - ldr r6, [pc, #968] @ (2f8060 ) │ │ │ │ + cdp2 0, 8, cr0, cr10, cr5, {2} │ │ │ │ + ldr r7, [pc, #360] @ (2f7e00 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #234 @ 0xea │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #124] @ (2f7d44 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2f7d48 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2f7d4c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 260fa4 │ │ │ │ @@ -230228,18 +230225,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2 0, cr0, [sl, #-276] @ 0xfffffeec │ │ │ │ - ldr r5, [pc, #944] @ (2f8100 ) │ │ │ │ + stc2 0, cr0, [r2, #276] @ 0x114 │ │ │ │ + ldr r6, [pc, #336] @ (2f7ea0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7d98 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230248,29 +230245,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7da0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ - ldr r5, [pc, #312] @ (2f7edc ) │ │ │ │ + stc2l 0, cr0, [r4], #276 @ 0x114 │ │ │ │ + ldr r5, [pc, #728] @ (2f807c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7dec │ │ │ │ sub sp, #8 │ │ │ │ @@ -230279,29 +230276,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7df4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [r8], #-276 @ 0xfffffeec │ │ │ │ - ldr r4, [pc, #1000] @ (2f81e0 ) │ │ │ │ + ldc2 0, cr0, [r0], {69} @ 0x45 │ │ │ │ + ldr r5, [pc, #392] @ (2f7f80 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7e3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230309,28 +230306,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7e44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbd40045 │ │ │ │ - ldr r4, [pc, #664] @ (2f80e0 ) │ │ │ │ + ldc2 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ + ldr r5, [pc, #56] @ (2f7e80 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7e90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230339,29 +230336,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7e98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb840045 │ │ │ │ - ldr r4, [pc, #344] @ (2f7ff4 ) │ │ │ │ + @ instruction: 0xfbec0045 │ │ │ │ + ldr r4, [pc, #760] @ (2f8194 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7ee0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230369,28 +230366,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7ee8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r2, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb300045 │ │ │ │ - ldr r4, [pc, #8] @ (2f7ef4 ) │ │ │ │ + @ instruction: 0xfb980045 │ │ │ │ + ldr r4, [pc, #424] @ (2f8094 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7f30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230398,28 +230395,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7f38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfae00045 │ │ │ │ - ldr r3, [pc, #712] @ (2f8204 ) │ │ │ │ + @ instruction: 0xfb480045 │ │ │ │ + ldr r4, [pc, #104] @ (2f7fa4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7f84 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230428,29 +230425,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7f8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa900045 │ │ │ │ - ldr r3, [pc, #392] @ (2f8118 ) │ │ │ │ + @ instruction: 0xfaf80045 │ │ │ │ + ldr r3, [pc, #808] @ (2f82b8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7fd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230458,28 +230455,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7fdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r1, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa3c0045 │ │ │ │ - ldr r3, [pc, #56] @ (2f8018 ) │ │ │ │ + @ instruction: 0xfaa40045 │ │ │ │ + ldr r3, [pc, #472] @ (2f81b8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f8024 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230487,28 +230484,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f802c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vld1.8 {d16[2]}, [ip], r5 │ │ │ │ - ldr r2, [pc, #760] @ (2f8328 ) │ │ │ │ + @ instruction: 0xfa540045 │ │ │ │ + ldr r3, [pc, #152] @ (2f80c8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f8078 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230517,29 +230514,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f8080 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r0, #6 │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb.w r0, [ip, #69] @ 0x45 │ │ │ │ - ldr r2, [pc, #440] @ (2f823c ) │ │ │ │ + @ instruction: 0xfa040045 │ │ │ │ + ldr r2, [pc, #856] @ (2f83dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f80c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230547,28 +230544,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f80d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + adds r0, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vst4.16 {d16-d19}, [r8], r5 │ │ │ │ - ldr r2, [pc, #104] @ (2f813c ) │ │ │ │ + ldrsh.w r0, [r0, #69] @ 0x45 │ │ │ │ + ldr r2, [pc, #520] @ (2f82dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f811c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230577,29 +230574,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f8124 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #98 @ 0x62 │ │ │ │ + cmp r7, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr??.w r0, [r8, #69] @ 0x45 │ │ │ │ - ldr r1, [pc, #808] @ (2f8450 ) │ │ │ │ + vld4.16 {d16-d19}, [r0], r5 │ │ │ │ + ldr r2, [pc, #200] @ (2f81f0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f816c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230607,28 +230604,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8174 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh.w r0, [r4, #69] @ 0x45 │ │ │ │ - ldr r1, [pc, #472] @ (2f8350 ) │ │ │ │ + vst4.16 {d0-d3}, [ip], r5 │ │ │ │ + ldr r1, [pc, #888] @ (2f84f0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f81c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230637,29 +230634,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f81c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr.w r0, [r4, r5] │ │ │ │ - ldr r1, [pc, #152] @ (2f8264 ) │ │ │ │ + ldrh.w r0, [ip, #69] @ 0x45 │ │ │ │ + ldr r1, [pc, #568] @ (2f8404 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f8210 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230667,28 +230664,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r6, #106 @ 0x6a │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb.w r0, [r0, r5] │ │ │ │ - ldr r0, [pc, #840] @ (2f8564 ) │ │ │ │ + str??.w r0, [r8, r5] │ │ │ │ + ldr r1, [pc, #232] @ (2f8304 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f8264 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230697,29 +230694,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f826c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #130 @ 0x82 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7b00045 │ │ │ │ - ldr r0, [pc, #520] @ (2f8478 ) │ │ │ │ + ldrb.w r0, [r8, r5] │ │ │ │ + ldr r0, [pc, #936] @ (2f8618 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f82b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230727,28 +230724,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f82bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf75c0045 │ │ │ │ - ldr r0, [pc, #184] @ (2f8378 ) │ │ │ │ + @ instruction: 0xf7c40045 │ │ │ │ + ldr r0, [pc, #600] @ (2f8518 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8310 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230757,146 +230754,146 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8318 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #118 @ 0x76 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf70c0045 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + @ instruction: 0xf7740045 │ │ │ │ + ldr r0, [pc, #280] @ (2f8434 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #196] @ (2f8400 ) │ │ │ │ ldr r2, [pc, #200] @ (2f8404 ) │ │ │ │ ldr r1, [pc, #200] @ (2f8408 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f83f4 │ │ │ │ ldr r0, [pc, #180] @ (2f840c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r1, [pc, #176] @ (2f8410 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4320 │ │ │ │ + bl 5e4388 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f8382 │ │ │ │ ldr r1, [pc, #164] @ (2f8414 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e45fc │ │ │ │ + bl 5e4664 │ │ │ │ cbnz r0, 2f839e │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5e596c │ │ │ │ + bl 5e59d4 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5e529c │ │ │ │ + bl 5e5304 │ │ │ │ ldr r1, [pc, #104] @ (2f8418 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e447c │ │ │ │ + bl 5e44e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8380 │ │ │ │ ldr r1, [pc, #92] @ (2f841c ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2f8420 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2f8424 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e6880 │ │ │ │ + bl 5e68e8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8382 │ │ │ │ ldr r1, [pc, #64] @ (2f8428 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ b.n 2f8380 │ │ │ │ ldr r0, [pc, #52] @ (2f842c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f836e │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subw r0, sl, #2117 @ 0x845 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0xf7120045 │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + sbcs r6, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r7, #62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2f83f4 │ │ │ │ + bpl.n 2f84c4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2f84b8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -230914,25 +230911,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2f84cc ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #84] @ (2f84d0 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dc640 │ │ │ │ + bl 6dc6a8 │ │ │ │ ldr r2, [pc, #64] @ (2f84d4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f84c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230942,23 +230939,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, #142 @ 0x8e │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, fp │ │ │ │ + mov ip, r8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf5860045 │ │ │ │ + @ instruction: 0xf5ee0045 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -230981,25 +230978,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718a2c │ │ │ │ + bl 718a94 │ │ │ │ ldr r2, [pc, #60] @ (2f8578 ) │ │ │ │ ldr r3, [pc, #44] @ (2f856c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231010,23 +231007,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #94 @ 0x5e │ │ │ │ + cmp r3, #198 @ 0xc6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r7, #226 @ 0xe2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r6 │ │ │ │ + mov r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf4da0045 │ │ │ │ + adc.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ movs r7, #166 @ 0xa6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #140] @ 2f8618 │ │ │ │ @@ -231045,23 +231042,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #68] @ 2f8610 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 718a2c │ │ │ │ + bl 718a94 │ │ │ │ cbz r0, 2f85e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2f862c ) │ │ │ │ ldr r3, [pc, #56] @ (2f8620 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -231076,23 +231073,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r7, #62 @ 0x3e │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bics.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ + eors.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ movs r6, #252 @ 0xfc │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 2f86c8 │ │ │ │ @@ -231111,30 +231108,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6d72a0 │ │ │ │ + bl 6d7308 │ │ │ │ cbz r0, 2f869e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 26989c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d6f34 │ │ │ │ + bl 6d6f9c │ │ │ │ ldr r2, [pc, #60] @ (2f86dc ) │ │ │ │ ldr r3, [pc, #44] @ (2f86d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231145,23 +231142,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r6, #142 @ 0x8e │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, fp │ │ │ │ + add lr, r8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - usat r0, #5, r4, lsl #1 │ │ │ │ + @ instruction: 0xf3ec0045 │ │ │ │ movs r6, #66 @ 0x42 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8718 │ │ │ │ @@ -231170,23 +231167,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8720 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2ec0045 │ │ │ │ - bics r6, r7 │ │ │ │ + @ instruction: 0xf3540045 │ │ │ │ + add r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f875c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231194,23 +231191,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8764 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subw r0, r8, #69 @ 0x45 │ │ │ │ - muls r2, r7 │ │ │ │ + @ instruction: 0xf3100045 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f87a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231218,23 +231215,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f87a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r1, #54 @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2640045 │ │ │ │ - orrs r6, r6 │ │ │ │ + movt r0, #49221 @ 0xc045 │ │ │ │ + bics r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f87e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231242,23 +231239,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f87ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2200045 │ │ │ │ - cmn r2, r6 │ │ │ │ + @ instruction: 0xf2880045 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8828 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231266,23 +231263,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8830 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rsbs r0, ip, #69 @ 0x45 │ │ │ │ - cmp r6, r5 │ │ │ │ + movw r0, #16453 @ 0x4045 │ │ │ │ + orrs r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231290,24 +231287,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8878 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ nop │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf1980045 │ │ │ │ - negs r2, r5 │ │ │ │ + addw r0, r0, #69 @ 0x45 │ │ │ │ + cmn r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f88b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231315,24 +231312,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f88c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ nop │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs.w r0, r0, #69 @ 0x45 │ │ │ │ - tst r2, r4 │ │ │ │ + subs.w r0, r8, #69 @ 0x45 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8900 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231340,24 +231337,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8908 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ nop │ │ │ │ - movs r7, #114 @ 0x72 │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add.w r0, r8, #69 @ 0x45 │ │ │ │ - rors r2, r3 │ │ │ │ + sbcs.w r0, r0, #69 @ 0x45 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8948 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231365,24 +231362,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8950 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ nop │ │ │ │ - movs r7, #42 @ 0x2a │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf0c00045 │ │ │ │ - sbcs r2, r2 │ │ │ │ + @ instruction: 0xf1280045 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f8994 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231390,25 +231387,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2f899c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ nop │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orns r0, r8, #69 @ 0x45 │ │ │ │ - adcs r2, r1 │ │ │ │ + @ instruction: 0xf0e00045 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2f8a44 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231426,28 +231423,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6dc8d4 │ │ │ │ + bl 6dc93c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2f8a2c │ │ │ │ cbz r1, 2f8a08 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6d7f0c │ │ │ │ + bl 6d7f74 │ │ │ │ ldr r2, [pc, #76] @ (2f8a58 ) │ │ │ │ ldr r3, [pc, #64] @ (2f8a4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231462,26 +231459,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2691f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8a08 │ │ │ │ - bl 6d7f0c │ │ │ │ + bl 6d7f74 │ │ │ │ b.n 2f8a08 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r3, #30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5 │ │ │ │ + adcs r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ands.w r0, r4, #69 @ 0x45 │ │ │ │ + orns r0, ip, #69 @ 0x45 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #192] @ 2f8b2c │ │ │ │ @@ -231500,15 +231497,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2f8b40 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231535,15 +231532,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2f8b44 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dcacc │ │ │ │ + bl 6dcb34 │ │ │ │ ldr r2, [pc, #68] @ (2f8b48 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231554,23 +231551,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r6 │ │ │ │ + lsls r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.s16 q8, q5, │ │ │ │ + vmla.i d16, d2, d1[1] │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #222 @ 0xde │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231595,15 +231592,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 263460 │ │ │ │ @@ -231619,17 +231616,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2f8b9a │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6d72a0 │ │ │ │ + bl 6d7308 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d6f34 │ │ │ │ + bl 6d6f9c │ │ │ │ ldr r2, [pc, #64] @ (2f8c18 ) │ │ │ │ ldr r3, [pc, #52] @ (2f8c10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231640,23 +231637,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r7, #74 @ 0x4a │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 7, cr0, cr4, cr5, {2} │ │ │ │ + cdp 0, 13, cr0, cr12, cr5, {2} │ │ │ │ movs r1, #10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8c6c │ │ │ │ @@ -231665,32 +231662,32 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2f8c74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f8c5a │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263244 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #26 │ │ │ │ + movs r4, #130 @ 0x82 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [r0, #276]! @ 0x114 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + cdp 0, 1, cr0, cr8, cr5, {2} │ │ │ │ + subs r6, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8cc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231699,33 +231696,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8cd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [r4, #-276] @ 0xfffffeec │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + ldc 0, cr0, [ip, #276]! @ 0x114 │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8d24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231734,33 +231731,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8d2c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [r8], #276 @ 0x114 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + stcl 0, cr0, [r0, #-276]! @ 0xfffffeec │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8d80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231769,33 +231766,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8d88 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + stc 0, cr0, [r4, #-276] @ 0xfffffeec │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8ddc │ │ │ │ sub sp, #12 │ │ │ │ @@ -231804,33 +231801,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8de4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #170 @ 0xaa │ │ │ │ + movs r3, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r0, cr5 │ │ │ │ - subs r5, #18 │ │ │ │ + stc 0, cr0, [r8], #276 @ 0x114 │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8e3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231839,33 +231836,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8e44 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xebe40045 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + mcrr 0, 4, r0, ip, cr5 │ │ │ │ + subs r5, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8e9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231874,33 +231871,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8ea4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xeb840045 │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + @ instruction: 0xebec0045 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8efc │ │ │ │ sub sp, #12 │ │ │ │ @@ -231909,33 +231906,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + movs r1, #246 @ 0xf6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xeb240045 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + @ instruction: 0xeb8c0045 │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8f5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231944,33 +231941,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8f64 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pkhbt r0, r4, r5, lsl #1 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + @ instruction: 0xeb2c0045 │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2f8fc4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -231980,15 +231977,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f8fc8 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2f8fcc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b4a4 │ │ │ │ cbz r0, 2f8fb0 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 260fa4 │ │ │ │ @@ -231999,34 +231996,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r1, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs.w r0, ip, r5, lsl #1 │ │ │ │ + pkhbt r0, r4, r5, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2f905c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #124] @ (2f9060 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2f9064 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 260fa4 │ │ │ │ @@ -232050,18 +232047,18 @@ │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260fa0 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ + movs r0, #208 @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - and.w r0, r2, r5, lsl #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + orn r0, sl, r5, lsl #1 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2f9110 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -232071,15 +232068,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2f9118 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #132] @ (2f911c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cbz r0, 2f90de │ │ │ │ ldr r1, [pc, #124] @ (2f9120 ) │ │ │ │ @@ -232109,35 +232106,35 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2f9128 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, r2, #7 │ │ │ │ + movs r0, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strd r0, r0, [r0, #-276]! @ 0x114 │ │ │ │ - subs r5, #26 │ │ │ │ + strd r0, r0, [r8, #276] @ 0x114 │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #16 │ │ │ │ + cmp r3, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2f9214 │ │ │ │ @@ -232167,35 +232164,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6dc640 │ │ │ │ + bl 6dc6a8 │ │ │ │ cbz r0, 2f91de │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2f91c0 │ │ │ │ mov r1, r4 │ │ │ │ bl 42da20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2f91be │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d7ed0 │ │ │ │ + bl 6d7f38 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2f91e6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2f91d2 │ │ │ │ mov r1, r4 │ │ │ │ bl 42da20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232203,15 +232200,15 @@ │ │ │ │ bne.n 2f91ae │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2f7cac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 26198c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #72] @ (2f9230 ) │ │ │ │ ldr r3, [pc, #44] @ (2f9218 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232231,18 +232228,18 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0], #-276 @ 0x114 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + @ instruction: 0xe8d80045 │ │ │ │ + subs r6, r7, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, r7, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -232262,15 +232259,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2f938c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232335,15 +232332,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2f9390 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dc8d4 │ │ │ │ + bl 6dc93c │ │ │ │ ldr r2, [pc, #64] @ (2f9394 ) │ │ │ │ ldr r3, [pc, #44] @ (2f9380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232353,23 +232350,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r2, r1, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2f9290 │ │ │ │ + b.n 2f9360 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r3, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -232393,24 +232390,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 263460 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232432,36 +232429,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2f9554 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e6078 │ │ │ │ + bl 5e60e0 │ │ │ │ ldr r2, [pc, #276] @ (2f9558 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6630 │ │ │ │ + bl 5e6698 │ │ │ │ ldr r1, [pc, #268] @ (2f955c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2f9560 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2f9564 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e6078 │ │ │ │ + bl 5e60e0 │ │ │ │ ldr r2, [pc, #252] @ (2f9568 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6630 │ │ │ │ + bl 5e6698 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232506,71 +232503,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2f9578 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e6078 │ │ │ │ + bl 5e60e0 │ │ │ │ ldr r2, [pc, #116] @ (2f957c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2f9580 ) │ │ │ │ - bl 5e6630 │ │ │ │ + bl 5e6698 │ │ │ │ ldr r3, [pc, #108] @ (2f9584 ) │ │ │ │ ldr r2, [pc, #112] @ (2f9588 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e5f90 │ │ │ │ + bl 5e5ff8 │ │ │ │ ldr r2, [pc, #100] @ (2f958c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e6630 │ │ │ │ + bl 5e6698 │ │ │ │ b.n 2f9416 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ adds r6, r6, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #10 │ │ │ │ + adds r7, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r7, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f91ac │ │ │ │ + b.n 2f927c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #136 @ 0x88 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r4, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #60 @ 0x3c │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2f9180 │ │ │ │ - movs r7, #44 @ 0x2c │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff2d58a <__bss_end__@@Base+0xff3ed446> │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2f97b8 ) │ │ │ │ @@ -232604,30 +232601,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6dcacc │ │ │ │ + bl 6dcb34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f96ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f96de │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232673,19 +232670,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6d7f48 │ │ │ │ + bl 6d7fb0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #296] @ (2f97e0 ) │ │ │ │ ldr r3, [pc, #260] @ (2f97bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232724,15 +232721,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2f97ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f96a8 │ │ │ │ vldr d7, [pc, #128] @ 2f97b0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2f97f0 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2f97f4 ) │ │ │ │ @@ -232741,15 +232738,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f96a8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2f97fc ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2f9800 ) │ │ │ │ @@ -232758,15 +232755,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2f9804 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f96a8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2f9808 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2f980c ) │ │ │ │ @@ -232775,15 +232772,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2f9810 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f96a8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -232791,51 +232788,51 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r2 │ │ │ │ + subs r0, r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f8ff0 │ │ │ │ + b.n 2f90c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r7, #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r5, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r4, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #20 │ │ │ │ + movs r4, #124 @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, r4 │ │ │ │ + adds r2, r7, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #38 @ 0x26 │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r4, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r4, r3 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r4, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r4, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002f9814 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232864,25 +232861,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2f98c4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2f98b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2cd4 │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d3c │ │ │ │ + bl 5e2d60 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2f98b4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232897,31 +232894,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 2f9f8c │ │ │ │ + b.n 2fa05c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f98c8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d60 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2f9916 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232946,24 +232943,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2f9a10 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #208] @ (2f9a14 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2f9a18 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232989,15 +232986,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 26327c │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2f99c0 │ │ │ │ - bl 5e5448 │ │ │ │ + bl 5e54b0 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 263460 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -233021,41 +233018,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f9b5c │ │ │ │ + b.n 2f9c2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r1, #114 @ 0x72 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f9a1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2f9dfc ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #964] @ (2f9e00 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2f9e04 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f9d86 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233232,15 +233229,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2f9e10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233251,27 +233248,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2f9e1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f9c38 │ │ │ │ ldr r3, [pc, #392] @ (2f9e20 ) │ │ │ │ ldr r2, [pc, #392] @ (2f9e24 ) │ │ │ │ ldr r1, [pc, #396] @ (2f9e28 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233282,15 +233279,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2f9e34 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233301,15 +233298,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233320,15 +233317,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233339,15 +233336,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233356,120 +233353,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2f9e60 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f9c38 │ │ │ │ ldr r3, [pc, #192] @ (2f9e64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2f9e68 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2f9e6c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f9c38 │ │ │ │ ldr r3, [pc, #172] @ (2f9e70 ) │ │ │ │ ldr r2, [pc, #172] @ (2f9e74 ) │ │ │ │ ldr r1, [pc, #176] @ (2f9e78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2f9c38 │ │ │ │ ldr r1, [pc, #148] @ (2f9e7c ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2f9e80 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + b.n 2f9e28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #14 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #88 @ 0x58 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #14 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r3, #1 │ │ │ │ + subs r6, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #48 @ 0x30 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #12 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r3, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #8 │ │ │ │ + movs r2, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, #7 │ │ │ │ + subs r2, r7, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + subs r6, r0, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #254 @ 0xfe │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r0, #5 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r1, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f9e84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233478,28 +233475,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f9ec0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2f9ec4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6010 │ │ │ │ + bl 5e6078 │ │ │ │ ldr r2, [pc, #28] @ (2f9ec8 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e6780 │ │ │ │ + b.w 5e67e8 │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 3c1ec2 │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f9ecc : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233543,22 +233540,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2f9f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f9f48 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2f9f52 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2f9f5c │ │ │ │ @@ -233574,25 +233571,25 @@ │ │ │ │ 002f9f64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #80] @ 2f9fcc │ │ │ │ ldr r2, [pc, #80] @ (2f9fd0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f9fd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2f9fa6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -233606,19 +233603,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f9fb4 │ │ │ │ nop │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + asrs r4, r6, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 2fa098 │ │ │ │ + bge.n 2f9f68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f9fd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -233643,23 +233640,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r2, [pc, #2132] @ 2fa884 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2fa888 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 4a3ffc │ │ │ │ ldr.w r3, [pc, #2108] @ 2fa88c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2fa066 │ │ │ │ @@ -233672,15 +233669,15 @@ │ │ │ │ beq.w 2fa21c │ │ │ │ ldr.w r3, [pc, #2080] @ 2fa890 │ │ │ │ ldr.w r1, [pc, #2080] @ 2fa894 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2fa29c │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2fa0a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2fbe48 │ │ │ │ @@ -233691,29 +233688,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa264 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fa158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r3, [pc, #2012] @ 2fa898 │ │ │ │ ldr.w r2, [pc, #2012] @ 2fa89c │ │ │ │ ldr.w r1, [pc, #2012] @ 2fa8a0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5e2cf8 │ │ │ │ + bl 5e2d60 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2fa560 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2fa848 │ │ │ │ @@ -233721,15 +233718,15 @@ │ │ │ │ cbz r6, 2fa108 │ │ │ │ b.n 2fa85c │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2fa6da │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa0fe │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa6da │ │ │ │ ldr.w r5, [pc, #1924] @ 2fa8a4 │ │ │ │ @@ -233738,74 +233735,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2fa8ac │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fa834 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2fa158 │ │ │ │ ldr.w r0, [pc, #1892] @ 2fa8b0 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2fa1ae │ │ │ │ ldr.w r0, [pc, #1876] @ 2fa8b4 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2fa8b8 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2fa8bc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2fa8c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [pc, #1856] @ 2fa8c4 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2fa8c8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5e2690 │ │ │ │ + bl 5e26f8 │ │ │ │ ldr.w r1, [pc, #1840] @ 2fa8cc │ │ │ │ ldr.w r0, [pc, #1840] @ 2fa8d0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5e2690 │ │ │ │ + bl 5e26f8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r1, [pc, #1820] @ 2fa8d4 │ │ │ │ ldr.w r2, [pc, #1820] @ 2fa8d8 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2fa8dc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ bl 29dac0 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5df54c │ │ │ │ + bl 5df5b4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr.w r2, [pc, #1776] @ 2fa8e0 │ │ │ │ ldr.w r3, [pc, #1668] @ 2fa878 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233824,17 +233821,17 @@ │ │ │ │ beq.w 2fa08c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa08c │ │ │ │ bl 2fb110 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fa08c │ │ │ │ - bl 5e596c │ │ │ │ + bl 5e59d4 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 5e3ab4 │ │ │ │ + bl 5e3b1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fa772 │ │ │ │ ldr.w r3, [pc, #1688] @ 2fa8e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233854,45 +233851,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2fa8ec │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2fa1ec │ │ │ │ ldr.w r3, [pc, #1616] @ 2fa8f0 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2fa8f4 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2fa8f8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fa292 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2fa8fc │ │ │ │ blx 26141c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r2, [pc, #1580] @ 2fa900 │ │ │ │ ldr.w r1, [pc, #1580] @ 2fa904 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -234048,25 +234045,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 260af4 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa0a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r3, [pc, #1144] @ 2fa92c │ │ │ │ ldr.w r2, [pc, #1144] @ 2fa930 │ │ │ │ ldr.w r1, [pc, #1144] @ 2fa934 │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2fa928 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234132,33 +234129,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2fa644 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa576 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 261b94 │ │ │ │ b.n 2fa11e │ │ │ │ ldr r1, [pc, #920] @ (2fa938 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ b.n 2fa3be │ │ │ │ ldr r0, [pc, #912] @ (2fa93c ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr r0, [pc, #904] @ (2fa940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ b.n 2fa498 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2fa482 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234175,15 +234172,15 @@ │ │ │ │ beq.n 2fa5e0 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2fa5d8 │ │ │ │ ldr r0, [pc, #840] @ (2fa944 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r1, [pc, #828] @ (2fa948 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2616fc │ │ │ │ b.n 2fa444 │ │ │ │ @@ -234216,19 +234213,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [pc, #760] @ (2fa968 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2fa6ca │ │ │ │ ldr r7, [pc, #748] @ (2fa96c ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2fa970 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2fa974 │ │ │ │ @@ -234246,15 +234243,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2fa694 │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -234272,23 +234269,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fa7a2 │ │ │ │ ldr r1, [pc, #628] @ (2fa984 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fa760 │ │ │ │ ldr.w r9, [pc, #616] @ 2fa988 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2fa98c ) │ │ │ │ ldr.w sl, [pc, #616] @ 2fa990 │ │ │ │ @@ -234302,26 +234299,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fa730 │ │ │ │ ldr r1, [pc, #560] @ (2fa994 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ mov r0, fp │ │ │ │ blx 260fa4 │ │ │ │ b.n 2fa292 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2fa998 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234329,29 +234326,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2fa9a0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [pc, #528] @ (2fa9a4 ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ b.n 2fa292 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 268e30 │ │ │ │ ldr r1, [pc, #508] @ (2fa9a8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ b.n 2fa76a │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -234372,23 +234369,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2fa54a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2fa9b0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r1, [pc, #400] @ (2fa9b4 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2fa9b8 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -234419,198 +234416,198 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r4, #19 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + asrs r0, r5, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2fa7ec │ │ │ │ + bge.n 2fa8bc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #130 @ 0x82 │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #38 @ 0x26 │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2fa8e8 │ │ │ │ + bls.n 2fa7b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #244 @ 0xf4 │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 2fa850 │ │ │ │ + bls.n 2fa920 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #126 @ 0x7e │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 2fa9b8 │ │ │ │ + bhi.n 2fa888 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #78 @ 0x4e │ │ │ │ + cmp r1, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2fa2fc │ │ │ │ + b.n 2fa3cc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2fa964 │ │ │ │ + bpl.n 2fa834 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r3, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r1, #26 │ │ │ │ + lsrs r6, r6, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r5, r5 │ │ │ │ + adds r0, r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsrs r0, r6, #11 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r3, #19 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r0, r4, #7 │ │ │ │ + subs r0, r1, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + lsrs r2, r1, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r5, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r5, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 2fa920 │ │ │ │ + bvc.n 2fa9f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #222 @ 0xde │ │ │ │ + cmp r0, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r1, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + subs r6, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + subs r0, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r6, #7 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2fa98c │ │ │ │ + bpl.n 2fa85c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r5, #254 @ 0xfe │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r1, #1 │ │ │ │ + adds r2, r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r4, #4 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r1, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #416] @ 0x1a0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + adds r0, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r1, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r3, r6 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + adds r0, r2, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r7, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + subs r6, r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r3, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r6, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + adds r6, r1, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fa9d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2faa14 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 72f900 │ │ │ │ + bl 72f968 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df534 │ │ │ │ + bl 5df59c │ │ │ │ cbz r0, 2faa04 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234619,15 +234616,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r4, r0, #21 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002faa18 : │ │ │ │ - b.w 72f918 │ │ │ │ + b.w 72f980 │ │ │ │ │ │ │ │ 002faa1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2faac0 ) │ │ │ │ @@ -234651,22 +234648,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2fea4c │ │ │ │ ldr r4, [pc, #108] @ (2faad0 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df54c │ │ │ │ + bl 5df5b4 │ │ │ │ add r4, pc │ │ │ │ - bl 5deb4c │ │ │ │ + bl 5debb4 │ │ │ │ bl 2ff9e4 │ │ │ │ bl 2fecbc │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2faa96 │ │ │ │ ldr r3, [pc, #64] @ (2faac8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234703,61 +234700,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2fab48 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2fab22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #80] @ (2fab4c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2fab50 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2fab42 │ │ │ │ ldr r1, [pc, #48] @ (2fab54 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fc4 │ │ │ │ + bl 5e302c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fab30 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r3, #28 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2fab60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ subs r6, r0, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002fab64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234770,24 +234767,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2fabf8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e4de4 │ │ │ │ + bl 5e4e4c │ │ │ │ ldr r1, [pc, #104] @ (2fabfc ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fc4 │ │ │ │ + bl 5e302c │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2fabd2 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #84] @ (2fac00 ) │ │ │ │ ldr r3, [pc, #72] @ (2fabf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234807,33 +234804,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2fac0c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fabaa │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r5, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ lsls r6, r6, #4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #16 │ │ │ │ + movs r4, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fac18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ subs r2, r0, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234841,15 +234838,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2fac88 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2fac8c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #72] @ (2fac90 ) │ │ │ │ ldr r2, [pc, #76] @ (2fac94 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2fac98 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234865,25 +234862,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r5, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234906,25 +234903,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2fad00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #16] @ (2fad04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -234938,24 +234935,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2fafec ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #688] @ (2faff0 ) │ │ │ │ ldr r2, [pc, #688] @ (2faff4 ) │ │ │ │ ldr r1, [pc, #692] @ (2faff8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fae2a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -235017,45 +235014,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fae4a │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2faf80 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2fad8e │ │ │ │ ldr r0, [pc, #488] @ (2fb008 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 2fae4a │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2fad68 │ │ │ │ ldr r3, [pc, #472] @ (2fb00c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2fb010 ) │ │ │ │ ldr r1, [pc, #476] @ (2fb014 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #460] @ (2fb018 ) │ │ │ │ ldr r3, [pc, #412] @ (2fafec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235089,36 +235086,36 @@ │ │ │ │ bne.n 2faf4a │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2faee6 │ │ │ │ ldr r6, [pc, #380] @ (2fb024 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2faf9a │ │ │ │ - bl 5e3120 │ │ │ │ + bl 5e3188 │ │ │ │ ldr r1, [pc, #364] @ (2fb028 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2fb02c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2fb030 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2fb034 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235131,15 +235128,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2fae4a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2fae4a │ │ │ │ ldr r3, [pc, #292] @ (2fb038 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2fb03c ) │ │ │ │ ldr r1, [pc, #292] @ (2fb040 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235157,15 +235154,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2fb04c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fae4a │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2faf30 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235179,133 +235176,133 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fae9e │ │ │ │ ldr r0, [pc, #220] @ (2fb054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ b.n 2fae9e │ │ │ │ ldr r3, [pc, #212] @ (2fb058 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2fb05c ) │ │ │ │ ldr r1, [pc, #216] @ (2fb060 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fae4a │ │ │ │ ldr r3, [pc, #200] @ (2fb064 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2fb068 ) │ │ │ │ ldr r1, [pc, #200] @ (2fb06c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fae4a │ │ │ │ ldr r3, [pc, #180] @ (2fb070 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2fb074 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2fb078 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [pc, #164] @ (2fb07c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ b.n 2fae4a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ vmla.i q8, q0, d3[7] │ │ │ │ vrev64.32 q0, │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r3, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #224 @ 0xe0 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #142 @ 0x8e │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #170 @ 0xaa │ │ │ │ + movs r3, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cdp2 0, 9, cr0, cr6, cr15, {3} │ │ │ │ lsls r2, r7, #2 │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsls r4, r4, #2 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r3, #23 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r2, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #226 @ 0xe2 │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #150 @ 0x96 │ │ │ │ + movs r1, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r6, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r2, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #108 @ 0x6c │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r1, #10 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r3, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #8 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235459,15 +235456,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2fb6d0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fb5d0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fb612 │ │ │ │ @@ -235499,29 +235496,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2fb6dc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr.w r3, [pc, #1080] @ 2fb6e0 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2fb6e4 │ │ │ │ ldr.w r1, [pc, #1076] @ 2fb6e8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr.w r2, [pc, #1056] @ 2fb6ec │ │ │ │ ldr r3, [pc, #1012] @ (2fb6c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235541,41 +235538,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2fb6f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr r3, [pc, #996] @ (2fb6fc ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2fb700 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2fb704 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr r3, [pc, #980] @ (2fb708 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2fb70c ) │ │ │ │ ldr r1, [pc, #984] @ (2fb710 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235653,15 +235650,15 @@ │ │ │ │ bcs.n 2fb3cc │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235792,27 +235789,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2fb71c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr r3, [pc, #332] @ (2fb720 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2fb724 ) │ │ │ │ ldr r1, [pc, #336] @ (2fb728 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2fb442 │ │ │ │ ldr r3, [pc, #308] @ (2fb72c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235820,27 +235817,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2fb734 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr r3, [pc, #292] @ (2fb738 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2fb73c ) │ │ │ │ ldr r1, [pc, #292] @ (2fb740 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2fb744 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2fb748 ) │ │ │ │ @@ -235848,15 +235845,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2fb74c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2fb750 ) │ │ │ │ @@ -235870,15 +235867,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2fb754 ) │ │ │ │ ldr r1, [pc, #224] @ (2fb758 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2fb75c ) │ │ │ │ @@ -235892,87 +235889,89 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2fb760 ) │ │ │ │ ldr r1, [pc, #184] @ (2fb764 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb2ca │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfba4006f │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, r7 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #80 @ 0x50 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vmov.i32 q8, #167 @ 0x000000a7 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r2, r5 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vshr.u16 q0, , #4 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r4, r0 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfa14006f │ │ │ │ - vqadd.u8 q8, q7, │ │ │ │ - movs r0, #228 @ 0xe4 │ │ │ │ + vshr.u32 q0, , #10 │ │ │ │ + movs r1, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + subs r4, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vqadd.u64 q0, q1, │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + vshr.u16 q0, , #6 │ │ │ │ + movs r0, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + subs r0, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vqadd.u16 q0, q4, │ │ │ │ - movs r0, #62 @ 0x3e │ │ │ │ + vmov.i32 q0, #135 @ 0x00000087 │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r0], {87} @ 0x57 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + ldc2l 0, cr0, [r8], #348 @ 0x15c │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r8], #-348 @ 0xfffffea4 │ │ │ │ - subs r2, r3, #5 │ │ │ │ + stc2l 0, cr0, [r0], #348 @ 0x15c │ │ │ │ + subs r2, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mcrr2 0, 5, r0, lr, cr7 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + ldc2 0, cr0, [r6], #348 @ 0x15c │ │ │ │ + subs r0, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r6], #-348 @ 0xfffffea4 │ │ │ │ - subs r4, r6, #4 │ │ │ │ + ldc2 0, cr0, [lr], {87} @ 0x57 │ │ │ │ + subs r4, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r4], {87} @ 0x57 │ │ │ │ - subs r2, r1, #5 │ │ │ │ + ldc2l 0, cr0, [ip], #-348 @ 0xfffffea4 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfbe80057 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + mrrc2 0, 5, r0, r0, cr7 @ │ │ │ │ + movs r0, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r3, r1 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfbb60057 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + ldc2 0, cr0, [lr], {87} @ 0x57 │ │ │ │ + subs r6, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r1, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fb768 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -236081,15 +236080,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2fba20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236102,15 +236101,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236123,15 +236122,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236144,15 +236143,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236169,15 +236168,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb8b6 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2fba54 ) │ │ │ │ ldr r4, [pc, #176] @ (2fba58 ) │ │ │ │ ldr r1, [pc, #176] @ (2fba5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236187,27 +236186,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb8b6 │ │ │ │ ldr r3, [pc, #144] @ (2fba60 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2fba64 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2fba68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fb8b6 │ │ │ │ ldr r3, [pc, #124] @ (2fba6c ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2fba70 ) │ │ │ │ ldr r0, [pc, #124] @ (2fba74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236219,58 +236218,58 @@ │ │ │ │ ldr r1, [pc, #112] @ (2fba7c ) │ │ │ │ ldr r0, [pc, #116] @ (2fba80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - vld1.8 @ instruction: 0xf9aa0057 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + @ instruction: 0xfa120057 │ │ │ │ + subs r0, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r5, r0 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr??.w r0, [r8, r7, lsl #1] │ │ │ │ - adds r6, r6, #6 │ │ │ │ + vld1.8 @ instruction: 0xf9e00057 │ │ │ │ + subs r6, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + adds r6, r3, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vst4.16 {d16-d19}, [r0 :64], r7 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + vld1.8 @ instruction: 0xf9a80057 │ │ │ │ + subs r2, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #30 │ │ │ │ + adds r6, r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vst4.16 {d0-d3}, [sl :64], r7 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + ldr??.w r0, [r2, r7, lsl #1] │ │ │ │ + subs r0, r7, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r1, #3 │ │ │ │ + subs r4, r6, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str.w r0, [r8, #87] @ 0x57 │ │ │ │ - strh.w r0, [r6, #87] @ 0x57 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + ldrsh.w r0, [r0, r7, lsl #1] │ │ │ │ + vst4.16 {d0-d3}, [lr :64], r7 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r1, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr??.w r0, [r6, r7, lsl #1] │ │ │ │ - subs r4, r0, #1 │ │ │ │ + ldr.w r0, [lr, #87] @ 0x57 │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #27 │ │ │ │ + asrs r4, r3, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr.w r0, [sl, r7, lsl #1] │ │ │ │ - asrs r4, r3, #27 │ │ │ │ + str.w r0, [r2, #87] @ 0x57 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + subs r0, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str.w r0, [r4, r7, lsl #1] │ │ │ │ - asrs r6, r0, #27 │ │ │ │ + strh.w r0, [ip, #87] @ 0x57 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + adds r6, r1, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fba84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236365,15 +236364,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2fbcac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236382,26 +236381,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2fbcb4 ) │ │ │ │ ldr r1, [pc, #260] @ (2fbcb8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ ldr r3, [pc, #244] @ (2fbcbc ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2fbcc0 ) │ │ │ │ ldr r1, [pc, #244] @ (2fbcc4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2fbc20 │ │ │ │ ldr.w ip, [pc, #224] @ 2fbcc8 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2fbccc ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236410,26 +236409,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ ldr r3, [pc, #204] @ (2fbcd8 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2fbcdc ) │ │ │ │ ldr r1, [pc, #208] @ (2fbce0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ ldr.w ip, [pc, #192] @ 2fbce4 │ │ │ │ add ip, pc │ │ │ │ b.n 2fbbea │ │ │ │ ldr r3, [pc, #188] @ (2fbce8 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2fbcec ) │ │ │ │ @@ -236437,103 +236436,103 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ ldr r3, [pc, #172] @ (2fbcf4 ) │ │ │ │ ldr r4, [pc, #172] @ (2fbcf8 ) │ │ │ │ ldr r1, [pc, #176] @ (2fbcfc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ ldr r3, [pc, #152] @ (2fbd00 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2fbd04 ) │ │ │ │ ldr r1, [pc, #152] @ (2fbd08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ ldr r3, [pc, #136] @ (2fbd0c ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2fbd10 ) │ │ │ │ ldr r1, [pc, #140] @ (2fbd14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fbb9a │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ - movt r0, #34903 @ 0x8857 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + @ instruction: 0xf7300057 │ │ │ │ + adds r2, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf69c0057 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + @ instruction: 0xf7040057 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf6820057 │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + @ instruction: 0xf6ea0057 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2fbd34 │ │ │ │ + bne.n 2fbc04 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf65e0057 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + movt r0, #26711 @ 0x6857 │ │ │ │ + adds r4, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movw r0, #2135 @ 0x857 │ │ │ │ - adds r2, r1, #5 │ │ │ │ + subw r0, r8, #2135 @ 0x857 │ │ │ │ + adds r2, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2fbcf0 │ │ │ │ + bne.n 2fbdc0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf6200057 │ │ │ │ - adds r2, r1, #6 │ │ │ │ + @ instruction: 0xf6880057 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - addw r0, r4, #2135 @ 0x857 │ │ │ │ - adds r2, r7, #7 │ │ │ │ + @ instruction: 0xf66c0057 │ │ │ │ + subs r2, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #18 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf5e00057 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + movw r0, #34903 @ 0x8857 │ │ │ │ + subs r2, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #17 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rsb r0, r8, #14090240 @ 0xd70000 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + @ instruction: 0xf6300057 │ │ │ │ + adds r2, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2fbe24 ) │ │ │ │ @@ -236553,35 +236552,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 716a90 │ │ │ │ + bl 716af8 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6da578 │ │ │ │ + bl 6da5e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 718198 │ │ │ │ + bl 718200 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fbe18 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2fbdba │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fbde2 │ │ │ │ - bl 6d769c │ │ │ │ + bl 6d7704 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fbe10 │ │ │ │ ldr r2, [pc, #164] @ (2fbe38 ) │ │ │ │ ldr r3, [pc, #144] @ (2fbe28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236599,20 +236598,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fbd82 │ │ │ │ ldr r1, [pc, #120] @ (2fbe3c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 730708 │ │ │ │ + bl 730770 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 724270 │ │ │ │ + bl 7242d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fbdf0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fbd88 │ │ │ │ mov r1, r0 │ │ │ │ @@ -236628,37 +236627,37 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 2fbdda │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fbd92 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vext.8 q0, q2, , #0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + sbcs.w r0, lr, #14090240 @ 0xd70000 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ vhadd.s8 q8, q7, │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #11 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fbe48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236669,24 +236668,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2fc188 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #788] @ (2fc18c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2fc190 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2fc194 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2fbec8 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2fc0cc │ │ │ │ @@ -236926,38 +236925,38 @@ │ │ │ │ ble.n 2fc0a6 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2fc0f4 │ │ │ │ b.n 2fc0a6 │ │ │ │ ldr r0, [pc, #160] @ (2fc1a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #148] @ (2fc1ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #140] @ (2fc1b0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #128] @ (2fc1b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2fc1b8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r3, [pc, #100] @ (2fc1bc ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2fc1c0 ) │ │ │ │ ldr r0, [pc, #100] @ (2fc1c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -236974,68 +236973,68 @@ │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ cdp 0, 8, cr0, cr4, cr15, {3} │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 8, cr0, cr0, cr15, {3} │ │ │ │ - @ instruction: 0xf3d60057 │ │ │ │ - cbnz r4, 2fc1ee │ │ │ │ + bics.w r0, lr, #14090240 @ 0xd70000 │ │ │ │ + cbnz r4, 2fc208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r4, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ orn r0, sl, #129 @ 0x81 │ │ │ │ and.w r0, r0, #129 @ 0x81 │ │ │ │ ldc 0, cr0, [sl], #-444 @ 0xfffffe44 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + subs r4, r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r1, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf0f20057 │ │ │ │ - lsrs r4, r6, #29 │ │ │ │ + adcs.w r0, sl, #87 @ 0x57 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r0, r6 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf0dc0057 │ │ │ │ - lsrs r6, r3, #29 │ │ │ │ + adc.w r0, r4, #87 @ 0x57 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc1d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2fc208 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2fc20c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f38c │ │ │ │ ldr r3, [pc, #28] @ (2fc210 ) │ │ │ │ ldr r1, [pc, #28] @ (2fc214 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73174c │ │ │ │ + b.w 7317b4 │ │ │ │ @ instruction: 0xeafe006f │ │ │ │ - bvs.n 2fc130 │ │ │ │ + bvs.n 2fc200 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002fc218 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237053,15 +237052,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2fc2d4 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5e4694 │ │ │ │ + bl 5e46fc │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2fc2a4 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237082,15 +237081,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2fc2e0 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237098,32 +237097,32 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc25e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e45fc │ │ │ │ + bl 5e4664 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xeab4006f │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vshr.s16 q8, , #10 │ │ │ │ - subs r6, r2, r1 │ │ │ │ + bics.w r0, lr, #87 @ 0x57 │ │ │ │ + subs r6, r7, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc2e4 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fc464 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237173,15 +237172,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc31c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d7e94 │ │ │ │ + bl 6d7efc │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237269,16 +237268,16 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 260c88 │ │ │ │ ... │ │ │ │ - ldcl 0, cr0, [r4, #348] @ 0x15c │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + mrc 0, 1, r0, cr12, cr7, {2} │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc498 : │ │ │ │ ldr r3, [pc, #48] @ (2fc4cc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2fc4d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237487,78 +237486,78 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2fc65c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #48] @ (2fc6bc ) │ │ │ │ ldr r2, [pc, #48] @ (2fc6c0 ) │ │ │ │ ldr r1, [pc, #52] @ (2fc6c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc668 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc63a │ │ │ │ b.n 2fc668 │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stcl 0, cr0, [r0], {87} @ 0x57 │ │ │ │ - cbz r2, 2fc726 │ │ │ │ + stc 0, cr0, [r8, #-348]! @ 0xfffffea4 │ │ │ │ + cbz r2, 2fc740 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldc2 0, cr0, [lr, #288]! @ 0x120 │ │ │ │ + cdp2 0, 2, cr0, cr6, cr8, {2} │ │ │ │ │ │ │ │ 002fc6c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #60] @ 2fc71c │ │ │ │ ldr r2, [pc, #60] @ (2fc720 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fc724 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2fc710 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e2cd4 │ │ │ │ - stcl 0, cr0, [r8], #-348 @ 0xfffffea4 │ │ │ │ - cbz r6, 2fc76e │ │ │ │ + b.w 5e2d3c │ │ │ │ + ldcl 0, cr0, [r0], {87} @ 0x57 │ │ │ │ + cbz r6, 2fc788 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r0, r5, #3 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002fc728 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2f14d8 │ │ │ │ @@ -237618,38 +237617,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2fc824 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2fc810 │ │ │ │ ldr r2, [pc, #80] @ (2fc828 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2fc82c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2fc810 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237657,55 +237656,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r0, r2 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xeb940057 │ │ │ │ + @ instruction: 0xebfc0057 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2fc918 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #204] @ (2fc91c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2fc920 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fc8f6 │ │ │ │ cbz r6, 2fc8cc │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2fc898 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #168] @ (2fc924 ) │ │ │ │ ldr r1, [pc, #168] @ (2fc928 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2fc8b6 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2fc8b6 │ │ │ │ ldr r3, [pc, #144] @ (2fc92c ) │ │ │ │ @@ -237715,15 +237714,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2fc934 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237731,71 +237730,71 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2fc7b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc8b6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2fc938 ) │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [pc, #92] @ (2fc93c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fc8b4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2fc940 ) │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [pc, #68] @ (2fc944 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fc8b4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb240057 │ │ │ │ - cbz r4, 2fc950 │ │ │ │ + @ instruction: 0xeb8c0057 │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vhadd.u q8, q6, q4 │ │ │ │ - b.n 2fca14 │ │ │ │ + vmla.i32 q8, q2, d8[0] │ │ │ │ + b.n 2fcae4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2fca44 │ │ │ │ + b.n 2fcb14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xead20057 │ │ │ │ - asrs r6, r2, #18 │ │ │ │ + @ instruction: 0xeb3a0057 │ │ │ │ + asrs r6, r7, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r0, #18 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r7, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc948 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2fc830 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2fc98a │ │ │ │ @@ -237807,57 +237806,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2fc9dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fc974 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2fc9e0 ) │ │ │ │ ldr r5, [pc, #68] @ (2fc9e4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc974 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - lsls r2, r6, #4 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strd r0, r0, [lr, #348] @ 0x15c │ │ │ │ + bics.w r0, r6, r7, lsr #1 │ │ │ │ │ │ │ │ 002fc9e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5deeb4 │ │ │ │ + bl 5def1c │ │ │ │ cbz r0, 2fca12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237895,26 +237894,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002fca60 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5deb24 │ │ │ │ + b.w 5deb8c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5dd914 │ │ │ │ + bl 5dd97c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fcafe │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237930,15 +237929,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2fcb1c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237949,15 +237948,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2fcb28 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237967,23 +237966,23 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strd r0, r0, [r0, #-348] @ 0x15c │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + @ instruction: 0xe9a80057 │ │ │ │ + asrs r2, r2, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmdb sl, {r0, r1, r2, r4, r6} │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + ldrd r0, r0, [r2, #-348]! @ 0x15c │ │ │ │ + asrs r2, r4, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2fcd38 ) │ │ │ │ @@ -238004,28 +238003,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbnz r0, 2fcbc0 │ │ │ │ ldr r2, [pc, #436] @ (2fcd4c ) │ │ │ │ ldr r3, [pc, #420] @ (2fcd3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238052,117 +238051,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fcb94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2fcc1c │ │ │ │ - bl 63389c │ │ │ │ + bl 633904 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6154b4 │ │ │ │ + bl 61551c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fcb94 │ │ │ │ - bl 616728 │ │ │ │ + bl 616790 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2fcc4a │ │ │ │ ldr r5, [pc, #328] @ (2fcd50 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2fcd54 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fcb94 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2fcc40 │ │ │ │ - bl 630e2c │ │ │ │ + bl 630e94 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2fcc56 │ │ │ │ mov r1, sl │ │ │ │ - bl 6314c0 │ │ │ │ + bl 631528 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fccda │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 260fa4 │ │ │ │ b.n 2fcb94 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2fcb94 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6313b0 │ │ │ │ + bl 631418 │ │ │ │ b.n 2fcb94 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 6154b4 │ │ │ │ + bl 61551c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2fcca6 │ │ │ │ - bl 616728 │ │ │ │ + bl 616790 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2fcd0c │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630b94 │ │ │ │ + bl 630bfc │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6312b0 │ │ │ │ + bl 631318 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fcc9e │ │ │ │ cbz r6, 2fcca8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 6314c0 │ │ │ │ + bl 631528 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2fccdc │ │ │ │ mov r0, r6 │ │ │ │ - bl 634310 │ │ │ │ + bl 634378 │ │ │ │ b.n 2fcc38 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2fcd58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2fcd5c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2fcd60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcc9e │ │ │ │ b.n 2fcc38 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63111c │ │ │ │ + bl 631184 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2fccea │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2fcd12 │ │ │ │ ldr r3, [pc, #120] @ (2fcd64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2fcd68 ) │ │ │ │ @@ -238170,67 +238169,67 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2fcd6c ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcc9e │ │ │ │ b.n 2fcc38 │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ b.n 2fcc6c │ │ │ │ ldr r3, [pc, #92] @ (2fcd70 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fcd74 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2fcd78 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcc9e │ │ │ │ b.n 2fcc38 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ b.n 2fd07c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r2, {r0, r1, r2, r4, r6} │ │ │ │ - stc2 0, cr0, [r2], {72} @ 0x48 │ │ │ │ - add r6, sp, #744 @ 0x2e8 │ │ │ │ + ldrd r0, r0, [sl], #348 @ 0x15c │ │ │ │ + stc2l 0, cr0, [sl], #288 @ 0x120 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 2fcfe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fcba0 │ │ │ │ + b.n 2fcc70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fcb4c │ │ │ │ + b.n 2fcc1c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r0, #8 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fcb08 │ │ │ │ + b.n 2fcbd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238276,34 +238275,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fce6a │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2fce70 │ │ │ │ mov r0, r3 │ │ │ │ blx 263248 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #80] @ (2fce94 ) │ │ │ │ ldr r3, [pc, #72] @ (2fce90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238320,30 +238319,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2fce98 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2fce28 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fce28 │ │ │ │ - bl 6156ac │ │ │ │ + bl 615714 │ │ │ │ mov r3, r0 │ │ │ │ b.n 2fce28 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ udf #158 @ 0x9e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fc994 │ │ │ │ + b.n 2fca64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2fcf24 ) │ │ │ │ @@ -238353,28 +238352,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fcf1a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2fcf14 │ │ │ │ blx 263248 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #60] @ (2fcf2c ) │ │ │ │ ldr r3, [pc, #56] @ (2fcf28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238399,17 +238398,17 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ udf #48 @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2fcf18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fc8d8 │ │ │ │ + b.n 2fc9a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2fc8d0 │ │ │ │ + b.n 2fc9a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2fcfb4 ) │ │ │ │ @@ -238419,25 +238418,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fcfaa │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 263248 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #56] @ (2fcfbc ) │ │ │ │ ldr r3, [pc, #48] @ (2fcfb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238459,25 +238458,25 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ble.n 2fcee0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2fd07c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fc83c │ │ │ │ + b.n 2fc90c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 698d9c │ │ │ │ + b.w 698e04 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2fd108 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238501,26 +238500,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbnz r0, 2fd074 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #204] @ (2fd118 ) │ │ │ │ ldr r3, [pc, #188] @ (2fd10c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238541,77 +238540,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2fca68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd042 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2fd0de │ │ │ │ - bl 6a0858 │ │ │ │ + bl 6a08c0 │ │ │ │ cbz r0, 2fd0b2 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 698a00 │ │ │ │ + bl 698a68 │ │ │ │ cbz r0, 2fd0e8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260fa4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 2fd04a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2fd11c ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fd120 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2fd124 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fd0a2 │ │ │ │ blx 260fa4 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2fd042 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr r1, [pc, #56] @ (2fd128 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 72db84 │ │ │ │ + bl 72dbec │ │ │ │ b.n 2fd0a2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2fd0dc │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2fd0b4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2fd048 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fd760 │ │ │ │ + b.n 2fd830 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r6, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7, #24 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238623,23 +238622,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbz r0, 2fd1d6 │ │ │ │ mov fp, r5 │ │ │ │ blx 260eec <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238662,15 +238661,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2fd204 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 7237f8 │ │ │ │ + bl 723860 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fd21e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2fd21e │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238698,15 +238697,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fd1b2 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5dd4f8 │ │ │ │ + bl 5dd560 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260fa4 │ │ │ │ b.n 2fd1d6 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2fd206 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ @@ -238727,15 +238726,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238758,15 +238757,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 262a10 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r2, [pc, #48] @ (2fd2e8 ) │ │ │ │ ldr r3, [pc, #40] @ (2fd2e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238780,15 +238779,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bge.n 2fd210 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bge.n 2fd344 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238810,27 +238809,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 262aa4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbnz r0, 2fd38e │ │ │ │ ldr r2, [pc, #284] @ (2fd478 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2fd474 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238898,15 +238897,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd4f8 │ │ │ │ + bl 5dd560 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 260fa4 │ │ │ │ b.n 2fd35a │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238929,28 +238928,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2fd484 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fd42c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bls.n 2fd420 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2fd37c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + svc 234 @ 0xea │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2fd50c │ │ │ │ sub sp, #16 │ │ │ │ @@ -238960,23 +238959,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbz r0, 2fd4d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 41b4a4 │ │ │ │ cbz r0, 2fd4d8 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -239019,24 +239018,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 41b5d0 │ │ │ │ blx 263248 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #48] @ (2fd59c ) │ │ │ │ ldr r3, [pc, #44] @ (2fd598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239071,15 +239070,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r3, [pc, #160] @ (2fd670 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239105,15 +239104,15 @@ │ │ │ │ blx 262a10 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2fd650 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r2, [pc, #80] @ (2fd678 ) │ │ │ │ ldr r3, [pc, #68] @ (2fd66c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239138,25 +239137,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2fd6c4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r6, #6 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bvs.n 2fd5f4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ble.n 2fd594 │ │ │ │ + ble.n 2fd664 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r7, #28 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2fd750 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239167,26 +239166,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 719594 │ │ │ │ + bl 7195fc │ │ │ │ cbz r0, 2fd6e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fd708 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2fd758 ) │ │ │ │ ldr r3, [pc, #112] @ (2fd754 ) │ │ │ │ @@ -239201,59 +239200,59 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r3, [pc, #76] @ (2fd75c ) │ │ │ │ ldr r2, [pc, #80] @ (2fd760 ) │ │ │ │ ldr r1, [pc, #80] @ (2fd764 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #64] @ (2fd768 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2fd732 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2fd6de │ │ │ │ ldr r2, [pc, #56] @ (2fd76c ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2fd770 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fd6e0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bvs.n 2fd7dc │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2fd75c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bgt.n 2fd704 │ │ │ │ + ble.n 2fd7d4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 2fdabc ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 2fd85c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - usat r0, #8, r6, asr #1 │ │ │ │ - lsrs r6, r1, #3 │ │ │ │ + and.w r0, lr, #13107200 @ 0xc80000 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r3, #25 │ │ │ │ + lsls r0, r0, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2fd808 ) │ │ │ │ @@ -239263,23 +239262,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ vldr d7, [pc, #92] @ 2fd800 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 719168 │ │ │ │ + bl 7191d0 │ │ │ │ cbnz r0, 2fd7e0 │ │ │ │ ldr r2, [pc, #84] @ (2fd810 ) │ │ │ │ ldr r3, [pc, #80] @ (2fd80c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239293,15 +239292,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7450b0 │ │ │ │ + bl 745118 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd7b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2fd7b8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239325,26 +239324,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ vldr d7, [pc, #356] @ 2fd9a8 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbnz r0, 2fd890 │ │ │ │ ldr r2, [pc, #336] @ (2fd9b8 ) │ │ │ │ ldr r3, [pc, #332] @ (2fd9b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239360,15 +239359,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 723a74 │ │ │ │ + bl 723adc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fd922 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2fd8cc │ │ │ │ ldr r3, [pc, #272] @ (2fd9bc ) │ │ │ │ @@ -239377,23 +239376,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2fd9c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ b.n 2fd864 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 723a74 │ │ │ │ + bl 723adc │ │ │ │ cbnz r0, 2fd940 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2fd8aa │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239426,46 +239425,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2fd9dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fd8c4 │ │ │ │ ldr r3, [pc, #156] @ (2fd9e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2fd9e4 ) │ │ │ │ ldr r1, [pc, #160] @ (2fd9e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fd8c4 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 7236c8 │ │ │ │ + bl 723730 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd8c4 │ │ │ │ ldr r3, [pc, #120] @ (2fd9ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2fd9f0 ) │ │ │ │ ldr r1, [pc, #124] @ (2fd9f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fd8c4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2fd9f8 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2fd9fc ) │ │ │ │ ldr r0, [pc, #100] @ (2fda00 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239477,49 +239476,49 @@ │ │ │ │ ... │ │ │ │ bmi.n 2fd920 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2fdab4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blt.n 2fda24 │ │ │ │ + blt.n 2fd8f4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r0, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2fd968 │ │ │ │ + blt.n 2fda38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2fd94c │ │ │ │ + blt.n 2fda1c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r1, #28 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r4, r1, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2fd91c │ │ │ │ + blt.n 2fd9ec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2fdac8 │ │ │ │ + bge.n 2fd998 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r7, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2fda90 │ │ │ │ + bge.n 2fd960 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r0, #28 │ │ │ │ + lsls r4, r5, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r3, #28 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2fdb88 ) │ │ │ │ @@ -239532,24 +239531,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 718688 │ │ │ │ + bl 7186f0 │ │ │ │ cbz r0, 2fda8a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fdb22 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2fdac0 │ │ │ │ @@ -239562,18 +239561,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7187c8 │ │ │ │ + bl 718830 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #260] @ (2fdb9c ) │ │ │ │ ldr r3, [pc, #240] @ (2fdb8c ) │ │ │ │ add r2, pc │ │ │ │ @@ -239591,15 +239590,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fda82 │ │ │ │ ldr r1, [pc, #204] @ (2fdba0 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239634,15 +239633,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2fda82 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 718fe4 │ │ │ │ + bl 71904c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fda82 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239658,57 +239657,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2fdbb4 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fda82 │ │ │ │ ldr r5, [pc, #76] @ (2fdbb8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fda66 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5dd4f8 │ │ │ │ + bl 5dd560 │ │ │ │ b.n 2fda82 │ │ │ │ ldr r5, [pc, #60] @ (2fdbbc ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fdb44 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2fdb18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2fdc80 │ │ │ │ + bls.n 2fdb50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r4, #12 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bcs.n 2fdc34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r0, r3, #26 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r1, #26 │ │ │ │ + lsls r2, r6, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2fdad8 │ │ │ │ + bhi.n 2fdba8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #82 @ 0x52 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r7, #60 @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2fdce8 ) │ │ │ │ @@ -239719,23 +239718,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbnz r0, 2fdc30 │ │ │ │ ldr r2, [pc, #232] @ (2fdcf0 ) │ │ │ │ ldr r3, [pc, #224] @ (2fdcec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239764,15 +239763,15 @@ │ │ │ │ beq.n 2fdc62 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd4f8 │ │ │ │ + bl 5dd560 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 260fa4 │ │ │ │ b.n 2fdc06 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239849,26 +239848,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 719594 │ │ │ │ + bl 7195fc │ │ │ │ cbz r0, 2fdd54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2fdd9e │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239929,15 +239928,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2fde4e │ │ │ │ @@ -239949,15 +239948,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 719594 │ │ │ │ + bl 7195fc │ │ │ │ ldr r2, [pc, #76] @ (2fde5c ) │ │ │ │ ldr r3, [pc, #68] @ (2fde58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240003,26 +240002,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 719594 │ │ │ │ + bl 7195fc │ │ │ │ cbz r0, 2fdec2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2fdf12 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240087,15 +240086,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2fdfe0 │ │ │ │ @@ -240120,15 +240119,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 719594 │ │ │ │ + bl 7195fc │ │ │ │ ldr r2, [pc, #76] @ (2fdfec ) │ │ │ │ ldr r3, [pc, #72] @ (2fdfe8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240175,34 +240174,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cbz r0, 2fe05a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2fe0ac ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cbz r0, 2fe084 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732768 │ │ │ │ + bl 7327d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fe08c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #84] @ (2fe0b0 ) │ │ │ │ ldr r3, [pc, #72] @ (2fe0a8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -240217,31 +240216,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 732558 │ │ │ │ + bl 7325c0 │ │ │ │ b.n 2fe054 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd4f8 │ │ │ │ + bl 5dd560 │ │ │ │ b.n 2fe054 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240253,29 +240252,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 262aa4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732650 │ │ │ │ + bl 7326b8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r2, [pc, #52] @ (2fe138 ) │ │ │ │ ldr r3, [pc, #44] @ (2fe134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240295,26 +240294,26 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #4] @ (2fe144 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5e482c │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + b.w 5e4894 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 700354 │ │ │ │ + bl 7003bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240333,25 +240332,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 701c1c │ │ │ │ + bl 701c84 │ │ │ │ cbz r0, 2fe1d2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 700354 │ │ │ │ + bl 7003bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fe204 ) │ │ │ │ ldr r3, [pc, #40] @ (2fe200 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240380,31 +240379,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 701c1c │ │ │ │ + b.w 701c84 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 700390 │ │ │ │ + bl 7003f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240423,25 +240422,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 701cac │ │ │ │ + bl 701d14 │ │ │ │ cbz r0, 2fe2c2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 700390 │ │ │ │ + bl 7003f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fe2f4 ) │ │ │ │ ldr r3, [pc, #40] @ (2fe2f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240470,27 +240469,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 701cac │ │ │ │ + b.w 701d14 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2fe352 │ │ │ │ ldr r0, [pc, #52] @ (2fe378 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -240508,16 +240507,16 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 9, cr0, cr14, cr6, {2} │ │ │ │ - cdp2 0, 8, cr0, cr4, cr6, {2} │ │ │ │ + vhadd.u8 q0, q3, q3 │ │ │ │ + cdp2 0, 14, cr0, cr12, cr6, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fe3ec │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -240526,44 +240525,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fe3d6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 60acc0 │ │ │ │ + bl 60ad28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6348f0 │ │ │ │ + b.w 634958 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - beq.n 2fe484 │ │ │ │ + beq.n 2fe354 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2fdc60 │ │ │ │ + b.n 2fdd30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2fe4d8 ) │ │ │ │ @@ -240574,15 +240573,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 262aa4 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240619,15 +240618,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 262a10 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r2, [pc, #88] @ (2fe4f0 ) │ │ │ │ ldr r3, [pc, #64] @ (2fe4dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240651,25 +240650,25 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mcrr2 0, 4, r0, r0, cr6 │ │ │ │ - ldc2 0, cr0, [r0], {70} @ 0x46 │ │ │ │ - ldc2 0, cr0, [r2, #280] @ 0x118 │ │ │ │ + stc2 0, cr0, [r8], #280 @ 0x118 │ │ │ │ + ldc2l 0, cr0, [r8], #280 @ 0x118 │ │ │ │ + ldc2l 0, cr0, [sl, #280]! @ 0x118 │ │ │ │ ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r7!, {r3, r4} │ │ │ │ + ldmia r7, {r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfbd20046 │ │ │ │ - @ instruction: 0xfbe60046 │ │ │ │ + ldc2 0, cr0, [sl], #-280 @ 0xfffffee8 │ │ │ │ + mcrr2 0, 4, r0, lr, cr6 │ │ │ │ │ │ │ │ 002fe500 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -240717,15 +240716,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fe5c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240736,25 +240735,25 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2fe5d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2fe58c │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r0], {70} @ 0x46 │ │ │ │ - ldrb.w r0, [r8, r6] │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + ldc2 0, cr0, [r8, #-280]! @ 0xfffffee8 │ │ │ │ + strb.w r0, [r0, #70] @ 0x46 │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r0], #-280 @ 0xfffffee8 │ │ │ │ - @ instruction: 0xf7e80046 │ │ │ │ + ldc2l 0, cr0, [r8], {70} @ 0x46 │ │ │ │ + ldr.w r0, [r0, r6] │ │ │ │ │ │ │ │ 002fe5d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -240795,15 +240794,15 @@ │ │ │ │ blx 262a10 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2fe680 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5e4320 │ │ │ │ + bl 5e4388 │ │ │ │ ldr r2, [pc, #60] @ (2fe684 ) │ │ │ │ ldr r3, [pc, #48] @ (2fe678 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240820,15 +240819,15 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r4, r6] │ │ │ │ + ldrsb.w r0, [ip, #70] @ 0x46 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002fe688 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -240838,43 +240837,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2fe6be │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2fe6d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4320 │ │ │ │ + b.w 5e4388 │ │ │ │ ldr r2, [pc, #44] @ (2fe6ec ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4320 │ │ │ │ + b.w 5e4388 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe6b0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6156ac │ │ │ │ + bl 615714 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fe6b0 │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe6f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240882,46 +240881,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2fe72c │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2fe732 │ │ │ │ ldr r3, [pc, #56] @ (2fe754 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4320 │ │ │ │ + b.w 5e4388 │ │ │ │ ldr r2, [pc, #40] @ (2fe758 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe71a │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe71a │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6156ac │ │ │ │ + bl 615714 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fe71a │ │ │ │ nop │ │ │ │ stmia r5!, {r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe75c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240932,15 +240931,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2fe790 │ │ │ │ ldr r3, [pc, #48] @ (2fe7ac ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e4320 │ │ │ │ + b.w 5e4388 │ │ │ │ ldr r2, [pc, #36] @ (2fe7b0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe778 │ │ │ │ ldr r3, [pc, #32] @ (2fe7b4 ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2fe7b8 ) │ │ │ │ ldr r0, [pc, #32] @ (2fe7bc ) │ │ │ │ @@ -240949,20 +240948,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ stmia r5!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r4!, {r1, r3, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf5fc0046 │ │ │ │ - @ instruction: 0xfae20046 │ │ │ │ + @ instruction: 0xf6640046 │ │ │ │ + @ instruction: 0xfb4a0046 │ │ │ │ │ │ │ │ 002fe7c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2fe7f8 │ │ │ │ @@ -240972,24 +240971,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2fe7f4 │ │ │ │ ldr r3, [pc, #28] @ (2fe7fc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e4320 │ │ │ │ + b.w 5e4388 │ │ │ │ ldr r2, [pc, #16] @ (2fe800 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe7dc │ │ │ │ bl 2639a4 │ │ │ │ stmia r5!, {r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe804 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241008,15 +241007,15 @@ │ │ │ │ cbz r2, 2fe88e │ │ │ │ ldr r3, [pc, #108] @ (2fe89c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2fe8a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e4320 │ │ │ │ + bl 5e4388 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2fe85c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241026,47 +241025,47 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2fe8a4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3ab4 │ │ │ │ + bl 5e3b1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe844 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd694 │ │ │ │ + bl 5dd6fc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2639a4 │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa680046 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + @ instruction: 0xfad00046 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fe8b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ b.n 2fe1f4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241074,58 +241073,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2fe904 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2fe908 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #40] @ (2fe90c ) │ │ │ │ ldr r3, [pc, #44] @ (2fe910 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2fe988 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr.w ip, [pc, #88] @ 2fe98c │ │ │ │ ldr r2, [pc, #88] @ (2fe990 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cbz r0, 2fe954 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2fe968 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241145,18 +241144,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vhadd.u8 q8, q4, q3 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + vrev64.8 q0, q3 │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vhadd.u8 q8, q0, q3 │ │ │ │ + vmla.i32 q0, q4, d6[0] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2fe9d8 │ │ │ │ @@ -241165,27 +241164,27 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2fe9e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 12, cr0, cr8, cr6, {2} │ │ │ │ - cdp2 0, 11, cr0, cr6, cr6, {2} │ │ │ │ + vhadd.u q0, q0, q3 │ │ │ │ + vhadd.u16 q0, q7, q3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2fea40 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -241193,15 +241192,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fea48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2fea22 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241212,137 +241211,137 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r4} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 7, cr0, cr12, cr6, {2} │ │ │ │ - cdp2 0, 6, cr0, cr10, cr6, {2} │ │ │ │ + cdp2 0, 14, cr0, cr4, cr6, {2} │ │ │ │ + cdp2 0, 13, cr0, cr2, cr6, {2} │ │ │ │ │ │ │ │ 002fea4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2feac8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2feacc ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2fead0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2fead4 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2fea9c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df73c │ │ │ │ + b.w 5df7a4 │ │ │ │ ldr r1, [pc, #56] @ (2fead8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r2, [pc, #48] @ (2feadc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df73c │ │ │ │ + b.w 5df7a4 │ │ │ │ nop │ │ │ │ - cdp2 0, 0, cr0, cr14, cr6, {2} │ │ │ │ - ldmia r2!, {r5, r7} │ │ │ │ + cdp2 0, 7, cr0, cr6, cr6, {2} │ │ │ │ + ldmia r3, {r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 0, cr0, cr6, cr6, {2} │ │ │ │ + cdp2 0, 6, cr0, cr14, cr6, {2} │ │ │ │ stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldc2l 0, cr0, [r0, #280]! @ 0x118 │ │ │ │ - ldc2l 0, cr0, [r8, #280]! @ 0x118 │ │ │ │ + cdp2 0, 5, cr0, cr8, cr6, {2} │ │ │ │ + cdp2 0, 6, cr0, cr0, cr6, {2} │ │ │ │ │ │ │ │ 002feae0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2feb60 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2feb64 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2feb68 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2feb6c ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2feb36 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df73c │ │ │ │ + b.w 5df7a4 │ │ │ │ ldr r1, [pc, #56] @ (2feb70 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r2, [pc, #44] @ (2feb74 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df73c │ │ │ │ - ldc2l 0, cr0, [sl, #-280]! @ 0xfffffee8 │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + b.w 5df7a4 │ │ │ │ + stc2l 0, cr0, [r2, #280]! @ 0x118 │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r2, #-280]! @ 0xfffffee8 │ │ │ │ + ldc2l 0, cr0, [sl, #280] @ 0x118 │ │ │ │ stmia r4!, {r5} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldc2l 0, cr0, [r6, #-280] @ 0xfffffee8 │ │ │ │ - ldc2l 0, cr0, [lr, #-280] @ 0xfffffee8 │ │ │ │ + ldc2 0, cr0, [lr, #280]! @ 0x118 │ │ │ │ + stc2l 0, cr0, [r6, #280] @ 0x118 │ │ │ │ │ │ │ │ 002feb78 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #248] @ (2fec80 ) │ │ │ │ @@ -241358,24 +241357,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fec56 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2fec8c ) │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #224] @ (2fec90 ) │ │ │ │ ldr r1, [pc, #224] @ (2fec94 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2fec98 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241387,28 +241386,28 @@ │ │ │ │ cbz r4, 2fec0e │ │ │ │ ldr r3, [pc, #188] @ (2fec9c ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fec36 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5df784 │ │ │ │ + bl 5df7ec │ │ │ │ ldr r2, [pc, #176] @ (2feca0 ) │ │ │ │ ldr r3, [pc, #148] @ (2fec88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fec7a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e3240 │ │ │ │ + b.w 5e32a8 │ │ │ │ ldr r2, [pc, #148] @ (2feca4 ) │ │ │ │ ldr r3, [pc, #116] @ (2fec88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241423,66 +241422,66 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2feca8 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r2, [pc, #100] @ (2fecac ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2febe8 │ │ │ │ ldr r4, [pc, #88] @ (2fecb0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r3, [pc, #80] @ (2fecb4 ) │ │ │ │ ldr r2, [pc, #84] @ (2fecb8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2feba6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ stmia r1!, {r1, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ stmia r3!, {r5, r6} │ │ │ │ lsls r1, r0, #2 │ │ │ │ stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mrrc2 0, 4, r0, r6, cr6 │ │ │ │ - mrrc2 0, 4, r0, lr, cr6 │ │ │ │ - ldc2 0, cr0, [r8], #-280 @ 0xfffffee8 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldc2 0, cr0, [lr], #280 @ 0x118 │ │ │ │ + stc2l 0, cr0, [r6], {70} @ 0x46 │ │ │ │ + stc2 0, cr0, [r0], #280 @ 0x118 │ │ │ │ + ldmia r1, {r1, r2, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2 0, cr0, [lr], #-280 @ 0xfffffee8 │ │ │ │ + stc2 0, cr0, [r6], #280 @ 0x118 │ │ │ │ │ │ │ │ 002fecbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fed10 ) │ │ │ │ @@ -241490,40 +241489,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fece2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df73c │ │ │ │ + b.w 5df7a4 │ │ │ │ ldr r1, [pc, #48] @ (2fed14 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r3, [pc, #40] @ (2fed18 ) │ │ │ │ ldr r2, [pc, #40] @ (2fed1c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df73c │ │ │ │ + b.w 5df7a4 │ │ │ │ stmia r2!, {r4, r5, r6} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xfbac0046 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldc2 0, cr0, [r4], {70} @ 0x46 │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfbb00046 │ │ │ │ + ldc2 0, cr0, [r8], {70} @ 0x46 │ │ │ │ │ │ │ │ 002fed20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fed74 ) │ │ │ │ @@ -241531,40 +241530,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fed46 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df784 │ │ │ │ + b.w 5df7ec │ │ │ │ ldr r1, [pc, #48] @ (2fed78 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r3, [pc, #40] @ (2fed7c ) │ │ │ │ ldr r2, [pc, #40] @ (2fed80 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df784 │ │ │ │ + b.w 5df7ec │ │ │ │ stmia r2!, {r2, r3} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xfb480046 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xfbb00046 │ │ │ │ + ldmia r0!, {r1, r2, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb4c0046 │ │ │ │ + @ instruction: 0xfbb40046 │ │ │ │ │ │ │ │ 002fed84 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fedd8 ) │ │ │ │ @@ -241572,40 +241571,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fedaa │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dfe40 │ │ │ │ + b.w 5dfea8 │ │ │ │ ldr r1, [pc, #48] @ (2feddc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e3844 │ │ │ │ + bl 5e38ac │ │ │ │ ldr r3, [pc, #40] @ (2fede0 ) │ │ │ │ ldr r2, [pc, #40] @ (2fede4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dfe40 │ │ │ │ + b.w 5dfea8 │ │ │ │ stmia r1!, {r3, r5, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xfae40046 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + @ instruction: 0xfb4c0046 │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfae80046 │ │ │ │ + @ instruction: 0xfb500046 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241613,15 +241612,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2fee40 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fee44 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #48] @ (2fee48 ) │ │ │ │ ldr r3, [pc, #52] @ (2fee4c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241631,37 +241630,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 2feddc │ │ │ │ + bge.n 2feeac │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - @ instruction: 0xfaac0046 │ │ │ │ + @ instruction: 0xfb140046 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2feea0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2feea4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2feea8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #44] @ (2feeac ) │ │ │ │ ldr r3, [pc, #44] @ (2feeb0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241669,28 +241668,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r5, #28] │ │ │ │ + ldrh r2, [r2, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 2fee6c │ │ │ │ + bvs.n 2fef3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2feec0 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ udf #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241703,22 +241702,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2fef12 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2fef2c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241761,32 +241760,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2fefa0 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 260ce0 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb.w r0, [ip, #70] @ 0x46 │ │ │ │ - vst1.8 {d0[2]}, [r2], r6 │ │ │ │ - ldr??.w r0, [ip, r6] │ │ │ │ + @ instruction: 0xfa040046 │ │ │ │ + vld1.8 {d16[2]}, [sl], r6 │ │ │ │ + vst1.8 {d16[2]}, [r4], r6 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2fefe8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2fefd8 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241794,16 +241793,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2fefec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e2fc4 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + b.w 5e302c │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241811,31 +241810,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2ff038 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2ff03c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 2fefcc │ │ │ │ + bhi.n 2ff09c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2ff0c4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241846,15 +241845,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ff0cc ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2ff0ae │ │ │ │ ldr.w sl, [pc, #88] @ 2ff0d0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2ff0d4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -241868,35 +241867,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ff086 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr??.w r0, [r0, r6] │ │ │ │ + ldr.w r0, [r8, #70] @ 0x46 │ │ │ │ │ │ │ │ 002ff0d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2ff178 ) │ │ │ │ @@ -241907,29 +241906,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2ff180 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5defc4 │ │ │ │ + bl 5df02c │ │ │ │ ldr r1, [pc, #124] @ (2ff184 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2ff158 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2ff188 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5defc4 │ │ │ │ + bl 5df02c │ │ │ │ ldr r1, [pc, #108] @ (2ff18c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2ff166 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2ff190 ) │ │ │ │ ldr r3, [pc, #72] @ (2ff17c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241946,33 +241945,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2ff194 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fc4 │ │ │ │ + bl 5e302c │ │ │ │ b.n 2ff116 │ │ │ │ ldr r1, [pc, #48] @ (2ff198 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fc4 │ │ │ │ + bl 5e302c │ │ │ │ b.n 2ff130 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cbnz r0, 2ff1fa │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, #22] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf7f80046 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + str??.w r0, [r0, r6] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbnz r0, 2ff200 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002ff19c : │ │ │ │ @@ -241987,31 +241986,31 @@ │ │ │ │ ldr r0, [pc, #56] @ (2ff1ec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3ab4 │ │ │ │ + bl 5e3b1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260fa4 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf76c0046 │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + @ instruction: 0xf7d40046 │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ff1f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242022,36 +242021,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ff248 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #44] @ (2ff24c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2f188c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r0, #0] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 2ff1cc │ │ │ │ + bvs.n 2ff29c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf6fe0046 │ │ │ │ + @ instruction: 0xf7660046 │ │ │ │ │ │ │ │ 002ff250 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ff290 │ │ │ │ @@ -242061,60 +242060,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ff298 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #28] @ (2ff29c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f188c │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 2ff368 │ │ │ │ + bpl.n 2ff238 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf69e0046 │ │ │ │ + @ instruction: 0xf7060046 │ │ │ │ │ │ │ │ 002ff2a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2ff320 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #100] @ (2ff324 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2ff328 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #84] @ (2ff32c ) │ │ │ │ ldr r1, [pc, #84] @ (2ff330 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #68] @ (2ff334 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f1814 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2ff308 │ │ │ │ @@ -242128,25 +242127,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r2, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2ff324 │ │ │ │ + bpl.n 2ff3f4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf62e0046 │ │ │ │ + @ instruction: 0xf6960046 │ │ │ │ │ │ │ │ 002ff338 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -242213,18 +242212,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff3e4 ) │ │ │ │ ldr r0, [pc, #20] @ (2ff3e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adcs.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ - sbc.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ + subs.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ + rsb r0, lr, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff3ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [r0, #96] @ 0x60 │ │ │ │ @@ -242354,18 +242353,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff544 ) │ │ │ │ ldr r0, [pc, #20] @ (2ff548 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf3f60046 │ │ │ │ - and.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ + orrs.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ + orn r0, lr, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff54c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ff58c │ │ │ │ @@ -242375,29 +242374,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ff594 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #28] @ (2ff598 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f16a0 │ │ │ │ - stmia r0!, {r1} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 2ff66c │ │ │ │ + bcs.n 2ff53c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - usat r0, #6, r0, asr #1 │ │ │ │ + and.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff59c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #64] @ (2ff5ec ) │ │ │ │ @@ -242410,35 +242409,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #28] @ (2ff5f8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f1960 │ │ │ │ - itee lt │ │ │ │ - lsllt r7, r2, #1 │ │ │ │ - strhge r4, [r4, #34] @ 0x22 │ │ │ │ - lslge r5, r0, #1 │ │ │ │ - bcs.n 2ff630 │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + bcs.n 2ff500 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbfx r0, r0, #1, #7 │ │ │ │ + usat r0, #6, r8, asr #1 │ │ │ │ │ │ │ │ 002ff5fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242463,18 +242462,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - ite cs │ │ │ │ - lslcs r7, r2, #1 │ │ │ │ - @ instruction: 0xf2ee0046 │ │ │ │ - @ instruction: 0xf31a0046 │ │ │ │ + ite ls │ │ │ │ + lslls r7, r2, #1 │ │ │ │ + @ instruction: 0xf3560046 │ │ │ │ + usat r0, #6, r2, lsl #1 │ │ │ │ │ │ │ │ 002ff65c : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2ff672 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242491,18 +242490,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff698 ) │ │ │ │ ldr r0, [pc, #20] @ (2ff69c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - bkpt 0x00e0 │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - subw r0, r2, #70 @ 0x46 │ │ │ │ - @ instruction: 0xf2ee0046 │ │ │ │ + it mi │ │ │ │ + lslmi r7, r2, #1 │ │ │ │ + ssat r0, #7, sl, lsl #1 │ │ │ │ + @ instruction: 0xf3560046 │ │ │ │ │ │ │ │ 002ff6a0 : │ │ │ │ cbz r2, 2ff6e4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242537,18 +242536,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ff710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf2300046 │ │ │ │ @ instruction: 0xf2980046 │ │ │ │ + ssat r0, #7, r0, lsl #1 │ │ │ │ │ │ │ │ 002ff714 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242565,43 +242564,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r2, [pc, #288] @ (2ff878 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2ff87c ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2ff880 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2ff884 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2ff888 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ff828 │ │ │ │ ldr r3, [pc, #260] @ (2ff88c ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2ff7e8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242664,15 +242663,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2ff898 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r3, [pc, #84] @ (2ff89c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2ff784 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2ff8a0 ) │ │ │ │ @@ -242682,42 +242681,42 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ push {r1, r2, r4, r5, r7, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bkpt 0x0032 │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r5, r7, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xb7d2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 2ff950 │ │ │ │ + beq.n 2ff820 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r5, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - sbcs.w r0, lr, #70 @ 0x46 │ │ │ │ - eor.w r0, lr, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf1e60046 │ │ │ │ + @ instruction: 0xf0f60046 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf0ce0046 │ │ │ │ - @ instruction: 0xf0de0046 │ │ │ │ + @ instruction: 0xf1360046 │ │ │ │ + adc.w r0, r6, #70 @ 0x46 │ │ │ │ │ │ │ │ 002ff8ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2ff928 │ │ │ │ @@ -242729,59 +242728,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2ff934 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2ff938 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2ff8f6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dea34 │ │ │ │ + b.w 5dea9c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 260c70 │ │ │ │ ldr r2, [pc, #60] @ (2ff93c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2ff940 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r3, [pc, #48] @ (2ff944 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dea34 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + b.w 5dea9c │ │ │ │ + pop {r2, r3, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r6, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7!, {r3} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ cpsie i │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xf0b00046 │ │ │ │ - vmla.i d16, d0, d2[1] │ │ │ │ + adds.w r0, r8, #70 @ 0x46 │ │ │ │ + bic.w r0, r8, #70 @ 0x46 │ │ │ │ adds r0, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ff948 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242795,59 +242794,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2ff9d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2ff9d4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2ff992 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5deaf4 │ │ │ │ + b.w 5deb5c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 260c70 │ │ │ │ ldr r2, [pc, #60] @ (2ff9d8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2ff9dc ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r3, [pc, #48] @ (2ff9e0 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5deaf4 │ │ │ │ - pop {r3} │ │ │ │ + b.w 5deb5c │ │ │ │ + pop {r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cbz r2, 2ffa30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r1, r2, r6, r7, lr} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ands.w r0, r4, #70 @ 0x46 │ │ │ │ - vhadd.s32 q0, q2, q3 │ │ │ │ + orns r0, ip, #70 @ 0x46 │ │ │ │ + vmla.i d0, d12, d2[1] │ │ │ │ adds r0, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ff9e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242874,15 +242873,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2ffa58 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r2, [pc, #44] @ (2ffa5c ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242892,16 +242891,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ push {r2, r3, r6, lr} │ │ │ │ lsls r1, r0, #2 │ │ │ │ uxtb r2, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - vmla.i16 d0, d4, d6[0] │ │ │ │ - cdp 0, 10, cr0, cr4, cr6, {2} │ │ │ │ + vext.8 q8, q6, q3, #0 │ │ │ │ + vhadd.s8 q0, q6, q3 │ │ │ │ adds r0, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ffa60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242938,18 +242937,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ffac8 ) │ │ │ │ ldr r0, [pc, #20] @ (2ffacc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - cbnz r0, 2ffb1e │ │ │ │ + cbnz r0, 2ffb38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vhadd.s32 q0, q1, q3 │ │ │ │ - vhadd.s8 q8, q1, q3 │ │ │ │ + vmla.i d0, d10, d2[1] │ │ │ │ + vmla.i32 d0, d10, d6[0] │ │ │ │ │ │ │ │ 002ffad0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov lr, r1 │ │ │ │ @@ -242998,15 +242997,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ffb58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bcc.n 2ffc10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243024,23 +243023,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ffc1c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2ffc20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #108] @ 2ffc08 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 718a2c │ │ │ │ + bl 718a94 │ │ │ │ cbz r0, 2ffbbe │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2ffbe8 │ │ │ │ ldr r2, [pc, #100] @ (2ffc24 ) │ │ │ │ @@ -243065,30 +243064,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ffc28 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2ffc2c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 2ffbbe │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ cbz r2, 2ffc2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - revsh r0, r4 │ │ │ │ + cbnz r0, 2ffc6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 11, cr0, cr4, cr6, {2} │ │ │ │ - cdp 0, 9, cr0, cr10, cr6, {2} │ │ │ │ + vhadd.s16 q0, q6, q3 │ │ │ │ + vhadd.s8 q0, q1, q3 │ │ │ │ cbz r2, 2ffc30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cdp 0, 5, cr0, cr8, cr6, {2} │ │ │ │ - cdp 0, 6, cr0, cr6, cr6, {2} │ │ │ │ + cdp 0, 12, cr0, cr0, cr6, {2} │ │ │ │ + cdp 0, 12, cr0, cr14, cr6, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2ffcb4 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #112] @ (2ffcb8 ) │ │ │ │ @@ -243096,15 +243095,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ffcbc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #96] @ (2ffcc0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2ffcc4 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243113,67 +243112,67 @@ │ │ │ │ ldr r3, [pc, #84] @ (2ffcc8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2ffccc ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ ldr r1, [pc, #72] @ (2ffcd0 ) │ │ │ │ ldr r3, [pc, #76] @ (2ffcd4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2ffcd8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5e39c8 │ │ │ │ + bl 5e3a30 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - rev r2, r2 │ │ │ │ + rev16 r2, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r1, #23] │ │ │ │ + ldrb r4, [r6, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r2, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - mov sl, r8 │ │ │ │ + bx r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [ip, #280]! @ 0x118 │ │ │ │ + cdp 0, 6, cr0, cr4, cr6, {2} │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip, #280]! @ 0x118 │ │ │ │ + cdp 0, 5, cr0, cr4, cr6, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2ffd2c │ │ │ │ ldr r2, [pc, #60] @ (2ffd30 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2ffd34 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2ffd38 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #52] @ (2ffd3c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2ffd16 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243182,18 +243181,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2ffd48 │ │ │ │ + cbnz r6, 2ffd62 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc 0, cr0, [r2, #-280]! @ 0xfffffee8 │ │ │ │ - stcl 0, cr0, [r8, #-280] @ 0xfffffee8 │ │ │ │ + ldc 0, cr0, [sl, #280] @ 0x118 │ │ │ │ + ldc 0, cr0, [r0, #280]! @ 0x118 │ │ │ │ add r7, sp, #880 @ 0x370 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -243213,25 +243212,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718a2c │ │ │ │ + bl 718a94 │ │ │ │ ldr r2, [pc, #60] @ (2ffddc ) │ │ │ │ ldr r3, [pc, #44] @ (2ffdd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243242,22 +243241,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r2, 2ffdcc │ │ │ │ + cbnz r2, 2ffde6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r7, sp, #520 @ 0x208 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6], {70} @ 0x46 │ │ │ │ - ldc 0, cr0, [r6], #280 @ 0x118 │ │ │ │ + ldc 0, cr0, [lr, #-280]! @ 0xfffffee8 │ │ │ │ + ldc 0, cr0, [lr, #-280] @ 0xfffffee8 │ │ │ │ add r7, sp, #264 @ 0x108 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -243275,25 +243274,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718a2c │ │ │ │ + bl 718a94 │ │ │ │ ldr r2, [pc, #60] @ (2ffe7c ) │ │ │ │ ldr r3, [pc, #44] @ (2ffe70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243304,22 +243303,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r6, sp, #904 @ 0x388 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], #-280 @ 0xfffffee8 │ │ │ │ - ldc 0, cr0, [r6], {70} @ 0x46 │ │ │ │ + ldc 0, cr0, [lr], {70} @ 0x46 │ │ │ │ + ldcl 0, cr0, [lr], #-280 @ 0xfffffee8 │ │ │ │ add r6, sp, #648 @ 0x288 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -243337,23 +243336,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #68] @ 2fff10 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 718a2c │ │ │ │ + bl 718a94 │ │ │ │ cbz r0, 2ffee4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2fff2c ) │ │ │ │ ldr r3, [pc, #56] @ (2fff20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243368,71 +243367,71 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb82a │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r6, sp, #264 @ 0x108 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb960046 │ │ │ │ - sbcs.w r0, r6, r6, lsl #1 │ │ │ │ + @ instruction: 0xebfe0046 │ │ │ │ + rsbs r0, lr, r6, lsl #1 │ │ │ │ add r5, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fff38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (2fff74 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 2fff64 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 2fffd0 │ │ │ │ ldr r2, [pc, #68] @ (2fffd4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fffd8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #56] @ (2fffdc ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2fffe0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -243440,19 +243439,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb766 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r6, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r5, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243473,25 +243472,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 300066 │ │ │ │ ldr r1, [pc, #124] @ (3000b0 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2fcc │ │ │ │ + bl 5e3034 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 30008a │ │ │ │ ldr r2, [pc, #112] @ (3000b4 ) │ │ │ │ ldr r3, [pc, #96] @ (3000a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243513,41 +243512,41 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 300042 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (3000c0 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (3000c4 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r4, sp, #880 @ 0x370 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ add r4, sp, #632 @ 0x278 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ands.w r0, sl, r6, lsl #1 │ │ │ │ - bic.w r0, sl, r6, lsl #1 │ │ │ │ - ldrd r0, r0, [r8, #280]! @ 0x118 │ │ │ │ - bic.w r0, sl, r6, lsl #1 │ │ │ │ + eor.w r0, r2, r6, lsl #1 │ │ │ │ + eors.w r0, r2, r6, lsl #1 │ │ │ │ + orn r0, r0, r6, lsl #1 │ │ │ │ + eors.w r0, r2, r6, lsl #1 │ │ │ │ │ │ │ │ 003000c8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003000cc : │ │ │ │ bx lr │ │ │ │ @@ -243562,15 +243561,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 003000d8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3000e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243579,15 +243578,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (30015c ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 300136 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243604,18 +243603,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrd r0, r0, [lr, #280] @ 0x118 │ │ │ │ - ldrd r0, r0, [ip, #280]! @ 0x118 │ │ │ │ + orr.w r0, r6, r6, lsl #1 │ │ │ │ + orn r0, r4, r6, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3001e8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (3001ec ) │ │ │ │ @@ -243623,39 +243622,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (3001f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (3001f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3001f8 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #88] @ (3001fc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #80] @ (300200 ) │ │ │ │ ldr r1, [pc, #84] @ (300204 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #68] @ (300208 ) │ │ │ │ ldr r2, [pc, #72] @ (30020c ) │ │ │ │ ldr r3, [pc, #72] @ (300210 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243665,22 +243664,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r0, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [sl, #-280]! @ 0x118 │ │ │ │ - @ instruction: 0xe98e0046 │ │ │ │ + strd r0, r0, [r2, #280]! @ 0x118 │ │ │ │ + ldrd r0, r0, [r6, #280]! @ 0x118 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -243697,120 +243696,118 @@ │ │ │ │ ldr r2, [pc, #48] @ (30025c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (300260 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia.w r4!, {r1, r2, r6} │ │ │ │ - @ instruction: 0xe8ce0046 │ │ │ │ + ldmdb ip, {r1, r2, r6} │ │ │ │ + ldmdb r6!, {r1, r2, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w ip, [pc, #52] @ 3002ac │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (3002b0 ) │ │ │ │ ldr r1, [pc, #52] @ (3002b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strd r0, r0, [r2], #-280 @ 0x118 │ │ │ │ - ldrd r0, r0, [ip], #-280 @ 0x118 │ │ │ │ + @ instruction: 0xe8ca0046 │ │ │ │ + strd r0, r0, [r4], #280 @ 0x118 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 3002f4 │ │ │ │ ldr r2, [pc, #40] @ (3002f8 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (3002fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3003fc │ │ │ │ nop │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xe8100046 │ │ │ │ - @ instruction: 0xe82a0046 │ │ │ │ + ldrd r0, r0, [r8], #-280 @ 0x118 │ │ │ │ + ldmia.w r2, {r1, r2, r6} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 300350 │ │ │ │ ldr r2, [pc, #60] @ (300354 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (300358 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbz r2, 3003ce │ │ │ │ + push {r1, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 3002e8 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - b.n 300320 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ + @ instruction: 0xe8300046 │ │ │ │ + strex r0, r0, [sl, #280] @ 0x118 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -243854,15 +243851,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -243943,15 +243940,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244503,19 +244500,19 @@ │ │ │ │ b.n 300686 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 3006ea │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3006ae │ │ │ │ b.n 300822 │ │ │ │ - b.n 3009b0 │ │ │ │ + b.n 300a80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #112 @ 0x70 │ │ │ │ + cbz r4, 300b44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 300c30 │ │ │ │ + b.n 300d00 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00300b48 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 300b52 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244558,15 +244555,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -244804,38 +244801,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (300e64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - ble.n 300e04 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 300da4 │ │ │ │ + udf #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 300f08 │ │ │ │ + ble.n 300dd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 300f30 │ │ │ │ + ble.n 300e00 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (300e70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -244845,15 +244842,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (300edc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (300ee0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #68] @ (300ee4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -244869,19 +244866,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 300f74 │ │ │ │ + ble.n 300e44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 300f60 │ │ │ │ + ble.n 300e30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -244891,15 +244888,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (300f4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (300f50 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 300f54 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (300f58 ) │ │ │ │ @@ -244910,25 +244907,25 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - add r2, sp, #280 @ 0x118 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + add r2, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + cbnz r2, 300f5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - bgt.n 300efc │ │ │ │ + ble.n 300fcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -244937,54 +244934,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (300fa4 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (300fa8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 301068 │ │ │ │ + bgt.n 300f38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 301050 │ │ │ │ + bgt.n 300f20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 300fe4 │ │ │ │ ldr r2, [pc, #36] @ (300fe8 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (300fec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 300d68 │ │ │ │ nop │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 301014 │ │ │ │ + bgt.n 3010e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 300ffc │ │ │ │ + bgt.n 3010cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -253064,27 +253061,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3066f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -253242,15 +253239,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3068d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253259,25 +253256,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (306978 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #124] @ (30697c ) │ │ │ │ ldr r1, [pc, #124] @ (306980 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #108] @ (306984 ) │ │ │ │ ldr r3, [pc, #112] @ (306988 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -253295,42 +253292,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r6, r1] │ │ │ │ + str r0, [r3, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp 0, 4, cr0, cr2, cr5, {2} │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + cdp 0, 10, cr0, cr10, cr5, {2} │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - strh r4, [r6, #24] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r2, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -253443,15 +253440,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3069d0 │ │ │ │ ldr r0, [pc, #764] @ (306dbc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3069d0 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253626,15 +253623,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (306db8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3069c0 │ │ │ │ ldr r0, [pc, #304] @ (306dc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3069c0 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253677,15 +253674,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (306db8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3069c0 │ │ │ │ ldr r0, [pc, #172] @ (306dc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3069c0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 306d3e │ │ │ │ bhi.n 306c74 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 306d3e │ │ │ │ bhi.n 306da4 │ │ │ │ @@ -253725,15 +253722,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (306db8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3069c0 │ │ │ │ ldr r0, [pc, #56] @ (306dc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3069c0 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 3069c6 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253744,21 +253741,21 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #16] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, #31] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r6, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 306f5e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -254215,35 +254212,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (3072e4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30719a │ │ │ │ ldr r0, [pc, #44] @ (3072f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 30719a │ │ │ │ ldr r0, [pc, #36] @ (3072f4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 30718a │ │ │ │ nop │ │ │ │ subs r3, #178 @ 0xb2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r2, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -254363,24 +254360,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (30747c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 307438 │ │ │ │ ldr r0, [pc, #24] @ (307480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 307438 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 307120 │ │ │ │ b.n 30743a │ │ │ │ subs r1, #44 @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3074d0 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -254969,25 +254966,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (307b24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #114 @ 0x72 │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r6, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r4, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -260945,15 +260942,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (30bd64 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30bd0e │ │ │ │ ldr r0, [pc, #96] @ (30bd68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -260965,15 +260962,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (30bd64 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 30bd0e │ │ │ │ ldr r0, [pc, #48] @ (30bd6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 30bd0e │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -260982,17 +260979,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bics.w r0, r6, #110 @ 0x6e │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #244 @ 0xf4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (30be80 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -285000,15 +284997,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 31cc20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 31c130 │ │ │ │ ldr.w r0, [pc, #2412] @ 31cc24 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 31c130 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 31c152 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 31cc28 │ │ │ │ @@ -285070,15 +285067,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 31c652 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -285090,15 +285087,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 31cc20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c130 │ │ │ │ ldr.w r0, [pc, #2152] @ 31cc34 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 31c130 │ │ │ │ movs r3, #3 │ │ │ │ b.n 31c234 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 31c5d2 │ │ │ │ ldr.w r3, [pc, #2132] @ 31cc38 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -285162,47 +285159,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 31c526 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -285261,15 +285258,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 31cc20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 31c130 │ │ │ │ ldr.w r0, [pc, #1668] @ 31cc4c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 31c130 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 31c92c │ │ │ │ ldr.w r1, [pc, #1652] @ 31cc50 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -285484,15 +285481,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (31cc70 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 31c21e │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 31cac0 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285540,15 +285537,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (31cc20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c130 │ │ │ │ ldr r0, [pc, #836] @ (31cc80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 31c130 │ │ │ │ ldr r0, [pc, #828] @ (31cc84 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285677,15 +285674,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 31c776 │ │ │ │ b.w 31c2cc │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 31c53a │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285711,15 +285708,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 31c552 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a1b8c │ │ │ │ @@ -285784,30 +285781,30 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r2], {127} @ 0x7f │ │ │ │ lsrs r4, r7, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r5, r0, #1 │ │ │ │ and.w r0, sl, sp, asr #1 │ │ │ │ stc 0, cr0, [r0], {127} @ 0x7f │ │ │ │ lsrs r2, r6, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r3, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adcs.w r0, lr, pc, ror #1 │ │ │ │ lsrs r0, r2, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ bpl.n 31cb56 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ @ instruction: 0xfffee746 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strd r0, r0, [sl, #-508]! @ 0x1fc │ │ │ │ lsrs r2, r2, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 31c92c │ │ │ │ lsls r5, r5, #1 │ │ │ │ @ instruction: 0xe836007f │ │ │ │ @@ -285815,32 +285812,32 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 31c720 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsrs r0, r2, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ asrs r0, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 31c924 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r2, r1, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r2, r6, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r6, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r2, r0, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r2, r2, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stcl 0, cr0, [r8, #-340]! @ 0xfffffeac │ │ │ │ - movs r1, #130 @ 0x82 │ │ │ │ + ldcl 0, cr0, [r0, #340] @ 0x154 │ │ │ │ + movs r1, #234 @ 0xea │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r3, #34 @ 0x22 │ │ │ │ + movs r3, #138 @ 0x8a │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (31ce88 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -285911,15 +285908,15 @@ │ │ │ │ bpl.n 31cd6c │ │ │ │ ldr r0, [pc, #324] @ (31ce94 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r1, [pc, #312] @ (31ce98 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -285970,15 +285967,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31ccc4 │ │ │ │ ldr r0, [pc, #180] @ (31cea0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 31ccc4 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 31ce40 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -286027,21 +286024,21 @@ │ │ │ │ nop │ │ │ │ b.n 31cef8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r1, #250 @ 0xfa │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (31d020 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -286105,29 +286102,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31cec6 │ │ │ │ ldr r0, [pc, #248] @ (31d030 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31cec6 │ │ │ │ ldr r2, [pc, #232] @ (31d02c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31cf10 │ │ │ │ ldr r0, [pc, #228] @ (31d034 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 31cc98 │ │ │ │ mov r2, r5 │ │ │ │ @@ -286224,17 +286221,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r4, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -286368,15 +286365,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 31d1a2 │ │ │ │ ldr r0, [pc, #180] @ (31d278 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -286427,15 +286424,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 31d1d0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, #1 │ │ │ │ + subs r4, r7, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 31d864 │ │ │ │ @@ -286857,15 +286854,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31d2a6 │ │ │ │ ldr r0, [pc, #520] @ (31d870 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -286973,15 +286970,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31d2ca │ │ │ │ ldr r0, [pc, #188] @ (31d880 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31d2ca │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 31d4b2 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -287032,23 +287029,23 @@ │ │ │ │ b.n 31d2a6 │ │ │ │ bge.n 31d904 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + adds r4, r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r5, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 31d89c │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -287296,26 +287293,26 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 31da88 │ │ │ │ lsls r7, r7, #1 │ │ │ │ @ instruction: 0xf726005f │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r1, #29 │ │ │ │ + asrs r4, r6, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + asrs r0, r7, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movw r0, #10335 @ 0x285f │ │ │ │ - asrs r6, r0, #27 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r3, #26 │ │ │ │ + asrs r4, r0, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 31dec2 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -287333,26 +287330,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #340] @ (31dd44 ) │ │ │ │ ldr r1, [pc, #344] @ (31dd48 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -287395,15 +287392,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (31dd50 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2a1c94 │ │ │ │ vldr d7, [pc, #152] @ 31dd30 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -287443,43 +287440,43 @@ │ │ │ │ ldr r4, [pc, #84] @ (31dd58 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 31dc60 │ │ │ │ + ble.n 31dd30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eor.w r0, r4, r4, lsl #1 │ │ │ │ - ldrb r4, [r2, #13] │ │ │ │ + @ instruction: 0xeaec0044 │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adcs.w r0, r8, r6, lsl #1 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + rsb r0, r0, r6, lsl #1 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r5, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31dd88 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287547,20 +287544,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (31de34 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ @ instruction: 0xfba4005f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #128] @ (31decc ) │ │ │ │ @@ -287568,35 +287565,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31ded4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (31ded8 ) │ │ │ │ ldr r1, [pc, #120] @ (31dedc ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #100] @ (31dee0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (31dee4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (31dee8 ) │ │ │ │ ldr r5, [pc, #76] @ (31deec ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287613,44 +287610,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - blt.n 31de1c │ │ │ │ + bgt.n 31deec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xe9800046 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + strd r0, r0, [r8, #280]! @ 0x118 │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r1, r0 │ │ │ │ + subs r2, r6, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfb1e005f │ │ │ │ ldmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (31df04 ) │ │ │ │ ldr r2, [pc, #16] @ (31df08 ) │ │ │ │ ldr r1, [pc, #16] @ (31df0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5e6078 │ │ │ │ + b.w 5e60e0 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31df28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287765,52 +287762,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31e0a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #80] @ (31e0a4 ) │ │ │ │ ldr r1, [pc, #80] @ (31e0a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #64] @ (31e0ac ) │ │ │ │ ldr r3, [pc, #68] @ (31e0b0 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (31e0b4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #44] @ (31e0b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5deeec │ │ │ │ - bls.n 31e004 │ │ │ │ + b.w 5def54 │ │ │ │ + bge.n 31e0d4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31dfc0 │ │ │ │ + b.n 31e090 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r2, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, r3, r0 │ │ │ │ + adds r2, r0, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -287826,73 +287823,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (31e144 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #100] @ (31e148 ) │ │ │ │ ldr r1, [pc, #100] @ (31e14c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #84] @ (31e150 ) │ │ │ │ ldr r1, [pc, #88] @ (31e154 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (31e158 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (31e15c ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (31e160 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (31e164 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e60f8 │ │ │ │ + b.w 5e6160 │ │ │ │ nop │ │ │ │ - bls.n 31e188 │ │ │ │ + bls.n 31e058 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #280] @ 0x118 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31df44 │ │ │ │ + b.n 31e014 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r6, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #8 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (31e1c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -287902,41 +287899,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #52] @ (31e1cc ) │ │ │ │ ldr r1, [pc, #56] @ (31e1d0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 31e2b4 │ │ │ │ + bhi.n 31e184 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + asrs r2, r0, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (31e22c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287944,42 +287941,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (31e234 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #56] @ (31e238 ) │ │ │ │ ldr r1, [pc, #56] @ (31e23c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bhi.n 31e248 │ │ │ │ + bhi.n 31e318 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (31e28c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287987,37 +287984,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (31e294 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #44] @ (31e298 ) │ │ │ │ ldr r1, [pc, #44] @ (31e29c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3221b4 │ │ │ │ nop │ │ │ │ - bvc.n 31e1d0 │ │ │ │ + bhi.n 31e2a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + asrs r0, r0, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 31e344 │ │ │ │ sub sp, #16 │ │ │ │ @@ -288025,15 +288022,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (31e34c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2a1e48 │ │ │ │ @@ -288068,19 +288065,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43bafc │ │ │ │ nop │ │ │ │ - bvc.n 31e3c4 │ │ │ │ + bvc.n 31e294 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r6, #2 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0031e350 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -288187,19 +288184,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #51295 @ 0xc85f │ │ │ │ - asrs r0, r3, #32 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + asrs r6, r4, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (31e5a0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288210,15 +288207,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 31e5ac │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 32232c │ │ │ │ cbnz r0, 31e4ea │ │ │ │ @@ -288236,15 +288233,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (31e5b4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1c94 │ │ │ │ ldr r3, [pc, #164] @ (31e5b8 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -288294,29 +288291,29 @@ │ │ │ │ b.w 389f50 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31e640 │ │ │ │ + bpl.n 31e510 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r1, #27 │ │ │ │ + lsrs r0, r6, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r0!, {r3, r4} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r5, [sp, #144] @ 0x90 │ │ │ │ + str r5, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31eb70 │ │ │ │ + b.n 31ec40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r1, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (31e6f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288329,15 +288326,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (31e704 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 32232c │ │ │ │ cbnz r0, 31e61a │ │ │ │ add sp, #28 │ │ │ │ @@ -288366,15 +288363,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (31e708 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (31e70c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1c94 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -288427,29 +288424,29 @@ │ │ │ │ b.w 389f50 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31e73c │ │ │ │ + bmi.n 31e60c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r4, #22 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31ea24 │ │ │ │ + b.n 31eaf4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r4, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 31e74c │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 31e738 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -288516,15 +288513,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31e7cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bfi r0, lr, #1, #31 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (31ea08 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -288747,25 +288744,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31eab4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (31eab8 ) │ │ │ │ ldr r1, [pc, #116] @ (31eabc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #100] @ (31eac0 ) │ │ │ │ ldr r2, [pc, #104] @ (31eac4 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (31eac8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288780,39 +288777,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - beq.n 31eae8 │ │ │ │ + beq.n 31e9b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 31e9f4 │ │ │ │ + udf #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r7, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r2, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r7, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xf0ca005f │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -288826,46 +288823,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (31eb3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #60] @ (31eb40 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (31eb44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (31eb48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6078 │ │ │ │ + bl 5e60e0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31eb64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -288909,15 +288906,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (31ee54 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -288952,15 +288949,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1c94 │ │ │ │ ldr r3, [pc, #520] @ (31ee68 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -289039,24 +289036,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (31ee88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #328] @ (31ee8c ) │ │ │ │ ldr r1, [pc, #332] @ (31ee90 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 3887cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31edd8 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -289070,15 +289067,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (31ee94 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289086,15 +289083,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (31ee98 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289138,58 +289135,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 31ef34 │ │ │ │ + bgt.n 31ee04 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r1!, {r3} │ │ │ │ lsls r5, r5, #1 │ │ │ │ mrc 0, 7, r0, cr6, cr15, {2} │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 31ed90 │ │ │ │ + blt.n 31ee60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsrs r2, r7, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r3, #28 │ │ │ │ + lsls r6, r0, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r2, #28 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r5} │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 31edd8 │ │ │ │ + blt.n 31eea8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r1, #27 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r4, #24 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31eeec │ │ │ │ sub sp, #8 │ │ │ │ @@ -289198,30 +289195,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (31eef4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 31efd4 │ │ │ │ + bls.n 31eea4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31ef3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -289229,29 +289226,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (31ef44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 31ef7c │ │ │ │ + bls.n 31ee4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 31ef84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -289259,25 +289256,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (31ef8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a1e48 │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ + lsls r4, r2, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 31ef24 │ │ │ │ + bls.n 31eff4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289334,15 +289331,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31f0bc │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 31f0e0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (31f0f4 ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31f0ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -289367,32 +289364,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 31f0e0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ b.n 31f06a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r1, r3, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -289554,15 +289551,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ bkpt 0x0060 │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 31f3d2 │ │ │ │ @@ -289644,15 +289641,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r2, r6, pc} │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289744,15 +289741,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r3, r4} │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289843,15 +289840,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ revsh r4, r1 │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -290408,15 +290405,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31fcbc │ │ │ │ ldr r0, [pc, #224] @ (31fdd0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31fcbc │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -290485,15 +290482,15 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7f40044 │ │ │ │ + ldr.w r0, [ip, r4] │ │ │ │ │ │ │ │ 0031fdd4 : │ │ │ │ ldr r3, [pc, #152] @ (31fe70 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ bhi.n 31fe44 │ │ │ │ @@ -290525,15 +290522,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (31fe84 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -290555,23 +290552,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 31fe4e │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r6, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #640] @ (320100 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6e60044 │ │ │ │ + @ instruction: 0xf74e0044 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ff9c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -290660,15 +290657,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 43bafc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31feac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -290724,19 +290721,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (32003c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf61a0044 │ │ │ │ - hlt 0x002e │ │ │ │ + @ instruction: 0xf6820044 │ │ │ │ + cbnz r6, 32007c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add.w r0, ip, #12845056 @ 0xc40000 │ │ │ │ - adds.w r0, ip, #12845056 @ 0xc40000 │ │ │ │ + sbcs.w r0, r4, #12845056 @ 0xc40000 │ │ │ │ + @ instruction: 0xf5840044 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ ldr.w r3, [r5, #2208] @ 0x8a0 │ │ │ │ @@ -290748,22 +290745,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 3200ae │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -290931,15 +290928,15 @@ │ │ │ │ bls.n 32032e │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 320338 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -291195,26 +291192,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 320498 │ │ │ │ ldr r0, [pc, #28] @ (32059c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 320498 │ │ │ │ add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vext.8 q8, q0, q2, #0 │ │ │ │ + orrs.w r0, r8, #68 @ 0x44 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3205d0 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ @@ -291428,15 +291425,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 320948 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -291614,32 +291611,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 3209fa │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 32076c │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a106c │ │ │ │ b.n 32076c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a101c │ │ │ │ b.n 3208de │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 320836 │ │ │ │ @@ -291651,19 +291648,19 @@ │ │ │ │ b.n 320878 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #648 @ (adr r6, 320d18 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q0, q7, q2 │ │ │ │ - cdp 0, 14, cr0, cr8, cr4, {2} │ │ │ │ + vmla.i32 d0, d6, d4[0] │ │ │ │ + vhadd.s16 q8, q0, q2 │ │ │ │ add r5, pc, #464 @ (adr r5, 320c70 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldc 0, cr0, [lr], #-272 @ 0xfffffef0 │ │ │ │ + stc 0, cr0, [r6], #272 @ 0x110 │ │ │ │ │ │ │ │ 00320aa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ @@ -291836,15 +291833,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 320ada │ │ │ │ ldr r0, [pc, #188] @ (320d50 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 320ada │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 320bc8 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -291893,23 +291890,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 320350 │ │ │ │ nop │ │ │ │ add r2, pc, #152 @ (adr r2, 320dd4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #320 @ 0x140 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r8!, {r2, r6} │ │ │ │ + @ instruction: 0xe9a00044 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (320e58 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ mov r8, r3 │ │ │ │ @@ -292052,19 +292049,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a2024 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a2024 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 320f20 │ │ │ │ @@ -292165,28 +292162,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 320f5e │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a2024 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -292254,28 +292251,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 320f20 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 320f20 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -293105,23 +293102,23 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, pc, #536 @ (adr r5, 321c48 ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 321de8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r5!, {r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, pc, #432 @ (adr r1, 321bf0 ) │ │ │ │ + add r1, pc, #848 @ (adr r1, 321d90 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -293344,21 +293341,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 321be0 │ │ │ │ + bhi.n 321cb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 321d68 │ │ │ │ + bls.n 321c38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00321cc0 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -293496,15 +293493,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 321ce0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -293733,21 +293730,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.w 321e78 │ │ │ │ │ │ │ │ 00322144 : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 32218c │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -294033,15 +294030,15 @@ │ │ │ │ bne.n 32253c │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 322588 │ │ │ │ mov r0, r9 │ │ │ │ bl 47e50c │ │ │ │ mov r0, r9 │ │ │ │ - bl 74cfe8 │ │ │ │ + bl 74d050 │ │ │ │ mov r0, r9 │ │ │ │ bl 43b4f4 │ │ │ │ ldr r3, [pc, #272] @ (3225c8 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (3225cc ) │ │ │ │ @@ -294089,15 +294086,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 32242e │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 322444 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ movs r0, #0 │ │ │ │ b.n 322506 │ │ │ │ ldr r2, [pc, #152] @ (3225e0 ) │ │ │ │ ldr r3, [pc, #152] @ (3225e4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -294116,95 +294113,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (3225f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 322542 │ │ │ │ ldr r3, [pc, #112] @ (3225fc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (322600 ) │ │ │ │ ldr r1, [pc, #116] @ (322604 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r0 │ │ │ │ b.n 3224a2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #12] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #12] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - bne.n 3224fc │ │ │ │ + bcs.n 3225cc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 3224c8 │ │ │ │ + bne.n 322598 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 3225b6 │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ @ instruction: 0xffffb760 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r5, #1 │ │ │ │ bge.n 3225ca │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vsli.32 , q7, #31 │ │ │ │ + @ instruction: 0xffff95c6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - beq.n 322538 │ │ │ │ + bne.n 322608 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + beq.n 322634 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r0, r2] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #256 @ (adr r2, 322708 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 3228a8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00322608 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r3, [pc, #128] @ (3226a8 ) │ │ │ │ ldr r2, [pc, #132] @ (3226ac ) │ │ │ │ ldr r1, [pc, #132] @ (3226b0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #116] @ (3226b4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 322694 │ │ │ │ ldr r3, [pc, #112] @ (3226b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (3226bc ) │ │ │ │ @@ -294237,27 +294234,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 32264c │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r7, r6] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #568 @ (adr r4, 3228ec ) │ │ │ │ + add r4, pc, #984 @ (adr r4, 322a8c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 3226e4 │ │ │ │ + rev r6, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r5, r6, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ + beq.n 322740 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r1, r3, r4, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 003226c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294361,23 +294358,23 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.w 732624 │ │ │ │ + b.w 73268c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (322884 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (322888 ) │ │ │ │ @@ -294618,19 +294615,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (322a48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r2, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00322a4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294678,19 +294675,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrh r4, [r7, #30] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00322ad8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294751,15 +294748,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (322c18 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 322c0e │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (322c1c ) │ │ │ │ @@ -294812,21 +294809,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d25a8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 322b8c │ │ │ │ - ldr r3, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r4, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5} │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -294902,15 +294899,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 322c7a │ │ │ │ b.n 322cf2 │ │ │ │ ldr r0, [pc, #4] @ (322d18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ cbz r6, 322d26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -294995,15 +294992,15 @@ │ │ │ │ bl 31f10c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 320460 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 322f0a │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31f10c │ │ │ │ @@ -295053,15 +295050,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 322e54 │ │ │ │ ldr r0, [pc, #92] @ (322f34 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 322db0 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 322db0 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -295073,26 +295070,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31f10c │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 320460 │ │ │ │ b.n 322e42 │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #30] │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (323044 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -295259,35 +295256,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (3231c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #128] @ (3231c8 ) │ │ │ │ ldr r1, [pc, #128] @ (3231cc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #112] @ (3231d0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #104] @ (3231d4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (3231d8 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (3231dc ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -295308,42 +295305,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, #24] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #904] @ (32354c ) │ │ │ │ + ldr r1, [pc, #296] @ (3232ec ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r1, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (3231f0 ) │ │ │ │ ldr r1, [pc, #12] @ (3231f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5e6630 │ │ │ │ - stmia r5!, {r2, r3, r4, r6} │ │ │ │ + b.w 5e6698 │ │ │ │ + stmia r5!, {r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 323240 │ │ │ │ sub sp, #8 │ │ │ │ @@ -295351,29 +295348,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (323248 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a1e48 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (323510 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -295383,15 +295380,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (32351c ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 3232b6 │ │ │ │ @@ -295406,15 +295403,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3234f2 │ │ │ │ ldr r0, [pc, #632] @ (323528 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -295460,15 +295457,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (323534 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2a1c94 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -295488,63 +295485,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #448] @ (32354c ) │ │ │ │ add r1, pc │ │ │ │ bl 32862c │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3293e8 │ │ │ │ ldr r0, [pc, #428] @ (323550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r2, [pc, #424] @ (323554 ) │ │ │ │ ldr r1, [pc, #424] @ (323558 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3286ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #388] @ (32355c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #364] @ (323560 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ vldr d7, [pc, #236] @ 3234f8 │ │ │ │ ldr r2, [pc, #340] @ (323564 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (323568 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -295585,43 +295582,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 3232ea │ │ │ │ ldr r0, [pc, #196] @ (323574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 3232ea │ │ │ │ ldr r3, [pc, #184] @ (323578 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (32357c ) │ │ │ │ ldr r1, [pc, #184] @ (323580 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295632,69 +295629,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r2, #8] │ │ │ │ + ldrh r6, [r7, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov lr, ip │ │ │ │ + bx r9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + bx r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb76e │ │ │ │ + @ instruction: 0xb7d6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r3!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r0, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3235f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -295702,19 +295699,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (3235fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -295728,34 +295725,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r5, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -295877,15 +295874,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 32442c │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3237ec │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 324296 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -296430,15 +296427,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 324428 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 323746 │ │ │ │ ldr.w r0, [pc, #1616] @ 324430 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 323746 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 323d6c │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -296948,27 +296945,27 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #624] @ (324698 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + cbnz r0, 324474 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r4, #3] │ │ │ │ + ldrb r0, [r1, #5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #104 @ 0x68 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -298301,15 +298298,15 @@ │ │ │ │ bpl.w 3244e0 │ │ │ │ ldr.w r0, [pc, #1248] @ 3259fc │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 3244e0 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3244a8 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -298337,15 +298334,15 @@ │ │ │ │ bl 320aa4 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 324ae6 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 3250b6 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -298639,15 +298636,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3244a8 │ │ │ │ ldr r0, [pc, #164] @ (325a00 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 3244a8 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -298693,27 +298690,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #648 @ (adr r3, 325c88 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 325a28 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r1, #0 │ │ │ │ + movs r1, #104 @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #0 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #20 │ │ │ │ + movs r0, #124 @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00325a18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -298786,15 +298783,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 325b1e │ │ │ │ ldr.w r0, [pc, #1364] @ 32604c │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r3, [pc, #1344] @ 326048 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 325b5a │ │ │ │ ldr.w r0, [pc, #1336] @ 326050 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -298819,15 +298816,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 325b1e │ │ │ │ ldr.w r0, [pc, #1280] @ 326054 │ │ │ │ add r0, pc │ │ │ │ b.n 325afc │ │ │ │ ldr.w r0, [pc, #1276] @ 326058 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 325b14 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -298850,15 +298847,15 @@ │ │ │ │ bpl.n 325b1e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 32605c │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r3, [pc, #1156] @ 326048 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 325b14 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325b9e │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -299260,55 +299257,55 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 325d66 │ │ │ │ strh r6, [r3, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r1, #36] @ 0x24 │ │ │ │ + str r4, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r7, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032606c : │ │ │ │ ldr r0, [pc, #4] @ (326074 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3260a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrb r4, [r4, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299317,33 +299314,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (3260f4 ) │ │ │ │ ldr r1, [pc, #52] @ (3260f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add sl, ip │ │ │ │ + cmp r2, r9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add ip, lr │ │ │ │ + cmp r4, fp │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299385,35 +299382,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3261b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #44] @ (3261b4 ) │ │ │ │ ldr r1, [pc, #48] @ (3261b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #36] @ (3261bc ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldrh r2, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r1, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ + str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #82 @ 0x52 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -299431,72 +299428,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 3262e8 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #244] @ (3262ec ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #224] @ (3262f0 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #208] @ (3262f4 ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (3262f8 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ ldr r3, [pc, #156] @ (3262fc ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 326300 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 2f09e0 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -299519,35 +299516,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 43c8a0 │ │ │ │ bl 44368c │ │ │ │ mov r1, r0 │ │ │ │ b.n 3262c4 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r6, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #984] @ (3266c4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (326558 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r0, [r3, #32] │ │ │ │ lsls r7, r1, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #24] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -299623,15 +299620,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (326460 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (326464 ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 326450 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -299651,21 +299648,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (326468 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ nop │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 3264d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299673,15 +299670,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (3264d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -299692,19 +299689,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r4, r1] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #312] @ 0x138 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 32654c │ │ │ │ sub sp, #12 │ │ │ │ @@ -299714,15 +299711,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (326550 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (326554 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 326526 │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -299739,19 +299736,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (326618 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -299761,44 +299758,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #156] @ (326624 ) │ │ │ │ ldr r1, [pc, #160] @ (326628 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #144] @ (32662c ) │ │ │ │ ldr r1, [pc, #144] @ (326630 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ ldr r3, [pc, #128] @ (326634 ) │ │ │ │ ldr r1, [pc, #128] @ (326638 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff54c │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 2ff54c │ │ │ │ @@ -299819,31 +299816,31 @@ │ │ │ │ b.w 2ff5fc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + ldrsb r2, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #312] @ 0x138 │ │ │ │ + str r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r4, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #320] @ 0x140 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -299855,15 +299852,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (3268c8 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -299886,15 +299883,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3266e4 │ │ │ │ ldr r3, [pc, #508] @ (3268d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -299931,15 +299928,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 4437c0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3268a6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 32678a │ │ │ │ cbnz r4, 3267b0 │ │ │ │ @@ -299969,15 +299966,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32675a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (3268dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 32675c │ │ │ │ ldr r3, [pc, #300] @ (3268e0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32687e │ │ │ │ @@ -300015,15 +300012,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 3267fe │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3268a6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32675c │ │ │ │ @@ -300035,15 +300032,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32675c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (3268dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ b.n 32675c │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32671c │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 439168 │ │ │ │ @@ -300061,15 +300058,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3267bc │ │ │ │ ldr r0, [pc, #84] @ (3268ec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3267bc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (3268f0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (3268f4 ) │ │ │ │ ldr r0, [pc, #72] @ (3268f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -300097,21 +300094,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r7, r0] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4, {r4, r5} │ │ │ │ + ldmia r4, {r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -300123,15 +300120,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (326ac0 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 32694e │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -300140,15 +300137,15 @@ │ │ │ │ beq.n 32697c │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300250,19 +300247,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 326a8e │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + strb r4, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -300345,15 +300342,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 326b7a │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -300487,15 +300484,15 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 326bc2 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (326da4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strb r2, [r5, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #12 │ │ │ │ @@ -300545,15 +300542,15 @@ │ │ │ │ ldr r1, [pc, #856] @ (327194 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #856] @ (327198 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 326e5a │ │ │ │ ldr r3, [pc, #832] @ (327190 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 327010 │ │ │ │ movs r0, #0 │ │ │ │ @@ -300568,15 +300565,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 326e5a │ │ │ │ ldr r1, [pc, #804] @ (32719c ) │ │ │ │ ldr r0, [pc, #808] @ (3271a0 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 326e5a │ │ │ │ subs.w r2, r3, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 326e2c │ │ │ │ subs.w r1, r3, #260 @ 0x104 │ │ │ │ @@ -300712,15 +300709,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #400] @ (3271a4 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #400] @ (3271a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 326e5a │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrd r0, r1, [r3, #968] @ 0x3c8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300733,15 +300730,15 @@ │ │ │ │ ldr r1, [pc, #360] @ (3271ac ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #360] @ (3271b0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 326e5a │ │ │ │ cmp r3, #28 │ │ │ │ bhi.w 326e2c │ │ │ │ add r2, pc, #8 @ (adr r2, 327068 ) │ │ │ │ ldr.w r1, [r2, r3, lsl #2] │ │ │ │ add r2, r1 │ │ │ │ bx r2 │ │ │ │ @@ -300847,29 +300844,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #240] @ (327288 ) │ │ │ │ + ldr r7, [pc, #656] @ (327428 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #8] @ (3271a8 ) │ │ │ │ + ldr r7, [pc, #424] @ (327348 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #408] @ (327340 ) │ │ │ │ + ldr r5, [pc, #824] @ (3274e0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r5, #22] │ │ │ │ + ldrh r4, [r2, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #200] @ (327278 ) │ │ │ │ + ldr r5, [pc, #616] @ (327418 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r7, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w ip, [pc, #1556] @ 3277e0 │ │ │ │ @@ -300981,15 +300978,15 @@ │ │ │ │ ldr.w r0, [pc, #1292] @ 327808 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ subs.w r0, r2, #264 @ 0x108 │ │ │ │ sbc.w r1, sl, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 327330 │ │ │ │ movw r1, #257 @ 0x101 │ │ │ │ movt r1, #1 │ │ │ │ @@ -301015,15 +301012,15 @@ │ │ │ │ ldr.w r0, [pc, #1204] @ 327814 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ strd lr, r4, [r3, #976] @ 0x3d0 │ │ │ │ b.n 32729e │ │ │ │ subs.w r0, r2, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ @@ -301174,26 +301171,26 @@ │ │ │ │ cmp.w r3, #1073758208 @ 0x40004000 │ │ │ │ add.w r2, r2, r1, lsl #3 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ cbz r4, 327574 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ ldr.w r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 327754 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrd r0, r1, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ movs r2, #0 │ │ │ │ mla r3, r3, r0, r1 │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ b.n 32729e │ │ │ │ str.w lr, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301252,15 +301249,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r9, r3, asr #31 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r8, r2 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov lr, r3 │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ cmp r6, r5 │ │ │ │ @@ -301345,15 +301342,15 @@ │ │ │ │ ldr.w r3, [r2, #952] @ 0x3b8 │ │ │ │ str.w r1, [r2, #1016] @ 0x3f8 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ orr.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ str.w r3, [r2, #952] @ 0x3b8 │ │ │ │ b.n 327534 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32757a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ @@ -301397,37 +301394,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #240 @ 0xf0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #976] @ (327bc8 ) │ │ │ │ + ldr r3, [pc, #368] @ (327968 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #62 @ 0x3e │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r2, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #504] @ (327a00 ) │ │ │ │ + ldr r2, [pc, #920] @ (327ba0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #4] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #112] @ (327884 ) │ │ │ │ + ldr r2, [pc, #528] @ (327a24 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [pc, #480] @ (327a00 ) │ │ │ │ + ldr r0, [pc, #896] @ (327ba0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 327870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301435,36 +301432,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (327878 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #40] @ (32787c ) │ │ │ │ ldr r3, [pc, #44] @ (327880 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r6, r7 │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #584] @ (327ac4 ) │ │ │ │ + ldr r7, [pc, #1000] @ (327c64 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r1, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -301476,15 +301473,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r6, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #136] @ (327940 ) │ │ │ │ mov.w r8, #1048576 @ 0x100000 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr.w r9, [pc, #124] @ 327944 │ │ │ │ mov r5, r0 │ │ │ │ @@ -301500,55 +301497,55 @@ │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add.w r5, r5, #952 @ 0x3b8 │ │ │ │ bl 2ff5fc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #4 │ │ │ │ bl 2ff54c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 327902 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r2, #26] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add sl, fp │ │ │ │ + cmp r2, r8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r6, [r0, #108] @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r6, #11 │ │ │ │ + lsls r0, r3, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (327958 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -301556,58 +301553,58 @@ │ │ │ │ ldr r2, [pc, #84] @ (3279c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3279c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #72] @ (3279cc ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #64] @ (3279d0 ) │ │ │ │ ldr r2, [pc, #68] @ (3279d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #68] @ (3279d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #52] @ (3279dc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add ip, r6 │ │ │ │ + cmp r4, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r1, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #376] @ (327b44 ) │ │ │ │ + ldr r6, [pc, #792] @ (327ce4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r4, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #18] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #144] @ 327a80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301615,15 +301612,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #140] @ (327a88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #104] @ 327a78 │ │ │ │ add.w r2, r0, #1248 @ 0x4e0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1176] @ 0x498 │ │ │ │ str.w r3, [r0, #1180] @ 0x49c │ │ │ │ str.w r3, [r0, #1184] @ 0x4a0 │ │ │ │ str.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ @@ -301648,19 +301645,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r6, r5 │ │ │ │ + add lr, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ (327b78 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -301670,15 +301667,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #180] @ 327b70 │ │ │ │ ldr r2, [pc, #196] @ (327b84 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #196] @ 327b88 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w sl, [pc, #192] @ 327b8c │ │ │ │ add r2, pc │ │ │ │ @@ -301692,28 +301689,28 @@ │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ bl 4373f0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ bl 2ff5fc │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ cbz r3, 327b28 │ │ │ │ add.w r5, r6, #920 @ 0x398 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ff54c │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ adds r5, #4 │ │ │ │ cmp r4, r3 │ │ │ │ bcc.n 327b08 │ │ │ │ ldr r7, [pc, #100] @ (327b90 ) │ │ │ │ @@ -301724,50 +301721,50 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #84] @ (327b9c ) │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc │ │ │ │ bl 2f1670 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add.w r1, r6, #1048 @ 0x418 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f1794 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bics r0, r0 │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 14, cr0, cr10, cr2, {2} │ │ │ │ - ldr r4, [pc, #656] @ (327e28 ) │ │ │ │ + vhadd.u16 q8, q1, q1 │ │ │ │ + ldr r5, [pc, #48] @ (327bc8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmn r0, r6 │ │ │ │ + muls r0, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -301780,15 +301777,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #588] @ (327e0c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r4, [pc, #588] @ (327e10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r5, #65 @ 0x41 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 327be8 │ │ │ │ ldr r3, [pc, #572] @ (327e14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -301962,46 +301959,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (327e20 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 327d0e │ │ │ │ ldr r1, [pc, #52] @ (327e24 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #52] @ (327e28 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 327be2 │ │ │ │ nop │ │ │ │ - negs r2, r6 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r4, #2] │ │ │ │ + strh r2, [r1, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r3, #27] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ands r2, r6 │ │ │ │ + lsls r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #600] @ (328098 ) │ │ │ │ @@ -302023,15 +302020,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 32807e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r8, lsl #2] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr.w r3, [fp, #1204] @ 0x4b4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr.w r7, [fp, #1228] @ 0x4cc │ │ │ │ ldr.w r1, [fp, #1212] @ 0x4bc │ │ │ │ ldr.w r3, [fp, #1176] @ 0x498 │ │ │ │ ldr.w r2, [fp, #1252] @ 0x4e4 │ │ │ │ @@ -302154,15 +302151,15 @@ │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ tst r2, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #1 │ │ │ │ moveq.w sl, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 328052 │ │ │ │ ldr.w r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r4, #1 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 328012 │ │ │ │ @@ -302187,36 +302184,36 @@ │ │ │ │ ldr r0, [pc, #60] @ (3280a8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 328032 │ │ │ │ ldr r0, [pc, #44] @ (3280ac ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 327e72 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 327e9a │ │ │ │ b.n 327e72 │ │ │ │ bl 263a30 │ │ │ │ cmp r6, #164 @ 0xa4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r3 │ │ │ │ @@ -302228,15 +302225,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #528] @ (3282e4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #516] @ (3282e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 328298 │ │ │ │ @@ -302388,45 +302385,45 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3280f2 │ │ │ │ ldr r0, [pc, #64] @ (3282f4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3280f2 │ │ │ │ ldr r1, [pc, #52] @ (3282f8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (3282fc ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32810c │ │ │ │ nop │ │ │ │ - subs r5, #92 @ 0x5c │ │ │ │ + subs r5, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, #12] │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #992] @ (3286d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r0, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #188] @ 3283cc │ │ │ │ sub sp, #16 │ │ │ │ @@ -302437,15 +302434,15 @@ │ │ │ │ ldr r2, [pc, #180] @ (3283d4 ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #172] @ (3283d8 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #168] @ (3283dc ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 328388 │ │ │ │ cmp r4, #31 │ │ │ │ @@ -302488,48 +302485,48 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #68] @ (3283e8 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32833c │ │ │ │ ldr r3, [pc, #52] @ (3283ec ) │ │ │ │ mov.w r2, #290 @ 0x122 │ │ │ │ ldr r1, [pc, #52] @ (3283f0 ) │ │ │ │ ldr r0, [pc, #52] @ (3283f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #14 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r5, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r4, #3] │ │ │ │ + ldrb r0, [r1, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx sp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r4, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r1, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 003283f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302538,28 +302535,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (328438 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (32843c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r0, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #152 @ 0x98 │ │ │ │ + subs r3, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 32845a │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 328462 │ │ │ │ @@ -302586,24 +302583,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (3284f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #88] @ (3284f8 ) │ │ │ │ ldr r1, [pc, #92] @ (3284fc ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 3284d6 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302622,34 +302619,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf5920042 │ │ │ │ - muls r2, r1 │ │ │ │ + @ instruction: 0xf5fa0042 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r6, #6] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (328524 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrh r0, [r0, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3285a0 ) │ │ │ │ @@ -302659,61 +302656,61 @@ │ │ │ │ ldr r1, [pc, #104] @ (3285a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #88] @ (3285ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (3285b0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (3285b4 ) │ │ │ │ ldr r0, [pc, #72] @ (3285b8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #52] @ (3285bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #248 @ 0xf8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf4d60042 │ │ │ │ - cmp r6, r1 │ │ │ │ + @ instruction: 0xf53e0042 │ │ │ │ + cmn r6, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r0, #92] @ 0x5c │ │ │ │ + str r6, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r0, r2, #2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -302761,24 +302758,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (32869c ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dc2c4 │ │ │ │ + bl 5dc32c │ │ │ │ ldr.w ip, [pc, #84] @ 3286a0 │ │ │ │ ldr r2, [pc, #84] @ (3286a4 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3286a8 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -302793,19 +302790,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #230 @ 0xe6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh r6, [r3, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 003286ac : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -302846,23 +302843,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (328774 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -302884,19 +302881,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328778 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302953,15 +302950,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 3287f0 │ │ │ │ nop │ │ │ │ │ │ │ │ 00328814 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -302992,15 +302989,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 32884a │ │ │ │ │ │ │ │ 0032886c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -303019,20 +303016,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (32893c ) │ │ │ │ cbz r2, 3288c8 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3288fc │ │ │ │ movs r1, #3 │ │ │ │ @@ -303071,35 +303068,35 @@ │ │ │ │ bpl.n 3288c2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (328948 ) │ │ │ │ ldr r0, [pc, #48] @ (32894c ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3288c2 │ │ │ │ movs r4, #94 @ 0x5e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r1, #40] @ 0x28 │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r4, r7} │ │ │ │ + ldmia r7!, {r1} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + strb r4, [r5, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 328a54 │ │ │ │ sub sp, #28 │ │ │ │ @@ -303138,20 +303135,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328a26 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 328a0e │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (328a6c ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3289b4 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -303167,15 +303164,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 3289a4 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (328a78 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3289a4 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303200,31 +303197,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32897e │ │ │ │ movs r5, #1 │ │ │ │ b.n 328a10 │ │ │ │ nop │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r3, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r1, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328a7c : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 328950 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -303272,20 +303269,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 328b0a │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (328b78 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 328ac6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -303314,64 +303311,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328ace │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (328b84 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 328ace │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, #20 │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + str r6, [r6, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #13] │ │ │ │ + strb r0, [r5, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328b88 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (328c14 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #108] @ (328c18 ) │ │ │ │ ldr r2, [pc, #112] @ (328c1c ) │ │ │ │ ldr r1, [pc, #112] @ (328c20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 328c0c │ │ │ │ ldr r2, [pc, #96] @ (328c24 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 328be4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -303396,35 +303393,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328bca │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (328c30 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 328bca │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 328bd2 │ │ │ │ nop │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r2, [r3, r5] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328c34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -303442,25 +303439,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #92] @ (328ccc ) │ │ │ │ ldr r2, [pc, #92] @ (328cd0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (328cd4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328c54 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -303481,33 +303478,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328c56 │ │ │ │ ldr r0, [pc, #44] @ (328ce4 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 328c56 │ │ │ │ nop │ │ │ │ movs r0, #158 @ 0x9e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r2, #92 @ 0x5c │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r2, r2] │ │ │ │ + ldrsh r0, [r7, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #8] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328ce8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -303520,20 +303517,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 328d8c │ │ │ │ ldr r7, [pc, #132] @ (328d90 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (328d94 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 328d3c │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -303561,49 +303558,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328d38 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (328da0 ) │ │ │ │ ldr r0, [pc, #48] @ (328da4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 328d38 │ │ │ │ nop │ │ │ │ subs r4, r4, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r1, #196 @ 0xc4 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r7, r7] │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r2, r0] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328da8 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (328e0c ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 328dbe │ │ │ │ ldr r1, [pc, #92] @ (328e10 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 328dcc │ │ │ │ mov r0, r2 │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (328e14 ) │ │ │ │ @@ -303620,130 +303617,130 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (328e1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ nop │ │ │ │ subs r0, r7, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328e20 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #60] @ (328e74 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5dd614 │ │ │ │ + bl 5dd67c │ │ │ │ ldr.w ip, [pc, #52] @ 328e78 │ │ │ │ ldr r2, [pc, #52] @ (328e7c ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (328e80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328e84 : │ │ │ │ - b.w 5deaf4 │ │ │ │ + b.w 5deb5c │ │ │ │ │ │ │ │ 00328e88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (328ef0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #76] @ (328ef4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5dd614 │ │ │ │ + bl 5dd67c │ │ │ │ ldr r1, [pc, #68] @ (328ef8 ) │ │ │ │ ldr r2, [pc, #68] @ (328efc ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (328f00 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #56] @ (328f04 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ subs r6, r7, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #128 @ 0x80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303775,28 +303772,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (328f74 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (328f78 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 328f26 │ │ │ │ nop │ │ │ │ adds r6, r0, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 328fe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -303827,31 +303824,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328fa2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (328ff0 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 328fa2 │ │ │ │ adds r0, r2, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #120] @ 0x78 │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (329000 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ nop │ │ │ │ str r2, [r0, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303860,15 +303857,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (329054 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (329058 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #44] @ (32905c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -303876,20 +303873,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrd r0, r0, [ip, #264]! @ 0x108 │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + orn r0, r4, r2, lsl #1 │ │ │ │ + subs r0, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3290d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -303898,26 +303895,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (3290e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #88] @ (3290e4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3290e8 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #72] @ (3290ec ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 32862c │ │ │ │ ldr r1, [pc, #64] @ (3290f0 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -303929,24 +303926,24 @@ │ │ │ │ bl 2f1670 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f1794 │ │ │ │ - cmp r6, #168 @ 0xa8 │ │ │ │ + cmp r7, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe99e0042 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + and.w r0, r6, r2, lsl #1 │ │ │ │ + adds r7, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r6, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 003290f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -304180,15 +304177,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 329240 │ │ │ │ ldr r0, [pc, #116] @ (329390 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 329240 │ │ │ │ ldr r2, [pc, #100] @ (329394 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -304199,15 +304196,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 329258 │ │ │ │ ldr r0, [pc, #84] @ (329398 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 329258 │ │ │ │ ldr r2, [pc, #68] @ (32939c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -304217,36 +304214,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3292c0 │ │ │ │ ldr r0, [pc, #52] @ (3293a0 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 3292c0 │ │ │ │ blx 262ec0 │ │ │ │ subs r2, r3, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #72] @ 0x48 │ │ │ │ + ldr r6, [r3, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -304261,15 +304258,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ │ │ │ │ 003293e8 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -304329,26 +304326,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (3294a8 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 329450 │ │ │ │ nop │ │ │ │ adds r4, r6, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 32950c │ │ │ │ mov r4, r1 │ │ │ │ @@ -304376,25 +304373,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3294ce │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (32951c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3294ce │ │ │ │ adds r0, r4, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -304428,15 +304425,15 @@ │ │ │ │ cbz r2, 329580 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 3295dc │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr r3, [pc, #188] @ (32964c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329626 │ │ │ │ ldr r3, [pc, #180] @ (329650 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304444,15 +304441,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329626 │ │ │ │ ldr r0, [pc, #176] @ (329654 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329632 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 329632 │ │ │ │ @@ -304465,19 +304462,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3295dc │ │ │ │ ldr r0, [pc, #136] @ (32965c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr r3, [pc, #92] @ (329648 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329580 │ │ │ │ ldr r3, [pc, #84] @ (32964c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304497,45 +304494,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 329580 │ │ │ │ ldr r0, [pc, #72] @ (329664 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 329580 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 329606 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 329606 │ │ │ │ b.n 3295c0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 329606 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ asrs r4, r4, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #656] @ (3298e0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ muls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #32] @ (329684 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -304588,19 +304585,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 260af0 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 3298f8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -304731,15 +304728,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (32991c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3297c4 │ │ │ │ ldr r3, [pc, #136] @ (329920 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329772 │ │ │ │ ldr r3, [pc, #116] @ (329918 ) │ │ │ │ @@ -304748,15 +304745,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 329772 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (329924 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 329772 │ │ │ │ ldr r3, [pc, #96] @ (329928 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329816 │ │ │ │ @@ -304768,44 +304765,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (32992c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 329816 │ │ │ │ nop │ │ │ │ asrs r6, r6, #22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #288] @ (329a38 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -304838,20 +304835,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (32999c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ asrs r0, r6, #13 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 329a20 │ │ │ │ @@ -304890,28 +304887,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (329a34 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3299d2 │ │ │ │ asrs r0, r5, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ blx pc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -305058,15 +305055,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329c96 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 329c30 │ │ │ │ - bl 631f2c │ │ │ │ + bl 631f94 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 329c48 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -305124,25 +305121,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 329bc0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (329ce0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 329bc0 │ │ │ │ asrs r4, r6, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (329ebc ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -305209,17 +305206,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (329ec0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 329e90 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 431f7c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -305233,24 +305230,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 632770 │ │ │ │ + bl 6327d8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 329e3c │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 329e68 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6327d8 │ │ │ │ + bl 632840 │ │ │ │ b.n 329d12 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -305294,27 +305291,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329dbc │ │ │ │ ldr r0, [pc, #36] @ (329ecc ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 329dbc │ │ │ │ nop │ │ │ │ lsrs r0, r5, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (329f9c ) │ │ │ │ @@ -305498,29 +305495,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 32a00a │ │ │ │ ldr r0, [pc, #172] @ (32a1a0 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (32a1a4 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 32a106 │ │ │ │ ldr r2, [pc, #116] @ (32a1a8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 329fe0 │ │ │ │ ldr r2, [pc, #108] @ (32a1ac ) │ │ │ │ @@ -305533,15 +305530,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 329fe0 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (32a1b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 329fe0 │ │ │ │ ldr r3, [pc, #64] @ (32a1a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a00a │ │ │ │ ldr r3, [pc, #68] @ (32a1b8 ) │ │ │ │ @@ -305554,34 +305551,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32a00a │ │ │ │ ldr r0, [pc, #48] @ (32a1bc ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32a00a │ │ │ │ nop │ │ │ │ lsrs r4, r4, #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [pc, #480] @ (32a39c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #64] @ 0x40 │ │ │ │ + str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (32a50c ) │ │ │ │ @@ -305610,15 +305607,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #768] @ (32a524 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -305806,15 +305803,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32a2e8 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (32a534 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32a2ec │ │ │ │ ldr r3, [pc, #256] @ (32a538 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -305826,15 +305823,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 32a456 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32a240 │ │ │ │ b.n 32a476 │ │ │ │ ldr r0, [pc, #228] @ (32a53c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32a240 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -305866,15 +305863,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (32a548 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32a2ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a48a │ │ │ │ ldr r3, [pc, #120] @ (32a54c ) │ │ │ │ @@ -305889,60 +305886,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32a48a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (32a550 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32a48a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (32a554 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32a48a │ │ │ │ nop │ │ │ │ lsrs r4, r1, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 32a570 │ │ │ │ + bhi.n 32a440 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + adds r6, r6, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r3, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -305985,15 +305982,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a5a6 │ │ │ │ ldr r0, [pc, #68] @ (32a614 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 32a5a6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a5a6 │ │ │ │ ldr r3, [pc, #48] @ (32a618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -306003,29 +306000,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (32a610 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a5a6 │ │ │ │ ldr r0, [pc, #32] @ (32a61c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32a5a6 │ │ │ │ lsls r4, r5, #29 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #20] │ │ │ │ + str r4, [r1, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -306183,15 +306180,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (32a8d0 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32a75a │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3299a0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -306253,57 +306250,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32a75a │ │ │ │ ldr r1, [pc, #92] @ (32a904 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32a7fa │ │ │ │ lsls r0, r4, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r5, #8] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32a320 │ │ │ │ + b.n 32a3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r3, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + str r6, [r5, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #28 │ │ │ │ + adds r5, #132 @ 0x84 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r6, [r6, r6] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, #228 @ 0xe4 │ │ │ │ + adds r5, #76 @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r6, [r3, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r5, r5] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r0, #13 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -306389,25 +306386,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a99a │ │ │ │ ldr r0, [pc, #32] @ (32aa20 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32a99a │ │ │ │ lsls r0, r4, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (32aae8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -306459,39 +306456,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32aa40 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (32aaf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32aa40 │ │ │ │ ldr r2, [pc, #52] @ (32aafc ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (32ab00 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ nop │ │ │ │ lsls r4, r5, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r0, r7] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -306667,15 +306664,15 @@ │ │ │ │ bpl.n 32ac5e │ │ │ │ ldr.w r1, [pc, #1908] @ 32b468 │ │ │ │ ldr.w r0, [pc, #1908] @ 32b46c │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32ac5e │ │ │ │ ldr.w r3, [pc, #1876] @ 32b460 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32aba2 │ │ │ │ ldr.w r3, [pc, #1876] @ 32b470 │ │ │ │ @@ -306688,15 +306685,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32aba2 │ │ │ │ ldr.w r0, [pc, #1848] @ 32b474 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32aba2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 3299a0 │ │ │ │ ldr.w r3, [pc, #1800] @ 32b460 │ │ │ │ @@ -306717,15 +306714,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 32b47c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32ac5e │ │ │ │ ldr.w r3, [pc, #1732] @ 32b460 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32aba2 │ │ │ │ ldr.w r3, [pc, #1748] @ 32b480 │ │ │ │ @@ -306738,15 +306735,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32aba2 │ │ │ │ ldr.w r0, [pc, #1720] @ 32b484 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32aba2 │ │ │ │ ldr.w r3, [pc, #1668] @ 32b460 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32aba2 │ │ │ │ ldr.w r3, [pc, #1692] @ 32b488 │ │ │ │ @@ -306759,15 +306756,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32aba2 │ │ │ │ ldr.w r0, [pc, #1664] @ 32b48c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32aba2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b014 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32ac5e │ │ │ │ @@ -306793,15 +306790,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32aba2 │ │ │ │ ldr.w r0, [pc, #1568] @ 32b494 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32aba2 │ │ │ │ ldr.w r3, [pc, #1556] @ 32b498 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32afe6 │ │ │ │ @@ -306821,15 +306818,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32ac5e │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 32b4a0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32ac5e │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 32acc6 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -306889,15 +306886,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32ac5e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ac5e │ │ │ │ ldr.w r2, [pc, #1264] @ 32b4ac │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307101,15 +307098,15 @@ │ │ │ │ b.n 32ac5e │ │ │ │ ldr r0, [pc, #684] @ (32b4b8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32b138 │ │ │ │ b.n 32b14a │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -307120,15 +307117,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (32b4bc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32b202 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -307154,15 +307151,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (32b4c4 ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32b202 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -307182,15 +307179,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b17e │ │ │ │ ldr r0, [pc, #480] @ (32b4cc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32b17e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b17e │ │ │ │ ldr r3, [pc, #456] @ (32b4d0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -307215,23 +307212,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32aff8 │ │ │ │ ldr r0, [pc, #400] @ (32b4d4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 32aff8 │ │ │ │ ldr r0, [pc, #388] @ (32b4d8 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -307316,100 +307313,100 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r6, r1, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #9 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r5] │ │ │ │ + ldrh r4, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r5] │ │ │ │ + ldrh r2, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r1, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [pc, #816] @ (32b7f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, r3] │ │ │ │ + ldrh r6, [r4, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #144] @ (32b578 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (32b54c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32b174 │ │ │ │ ldr r0, [pc, #80] @ (32b550 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32b16a │ │ │ │ ldr r0, [pc, #68] @ (32b554 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32b154 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b09c │ │ │ │ ldr r2, [pc, #48] @ (32b558 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307417,29 +307414,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 32b09c │ │ │ │ ldr r0, [pc, #36] @ (32b55c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 32b09c │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - ldrsb r4, [r4, r4] │ │ │ │ + ldrsb r4, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r0, [r6, r2] │ │ │ │ + ldrsb r0, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r0, r1] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b710 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307577,39 +307574,39 @@ │ │ │ │ b.n 32b6b6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 32ab04 │ │ │ │ b.n 32b69c │ │ │ │ ldr r0, [pc, #40] @ (32b728 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 32b6b6 │ │ │ │ ldr r0, [pc, #36] @ (32b72c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 32b6b6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32ab04 │ │ │ │ nop │ │ │ │ @@ -307711,15 +307708,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32b7d6 │ │ │ │ ldr r0, [pc, #492] @ (32ba54 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32b7d6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 32b834 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -307762,15 +307759,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32b850 │ │ │ │ ldr r0, [pc, #388] @ (32ba60 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32b850 │ │ │ │ b.n 32b7d6 │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -307832,15 +307829,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32b8e8 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32b7d4 │ │ │ │ ldr r0, [pc, #192] @ (32ba68 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -307853,26 +307850,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 32b8b0 │ │ │ │ ldr r0, [pc, #172] @ (32ba6c ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32b952 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 32b850 │ │ │ │ ldr r0, [pc, #144] @ (32ba70 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32b8e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 32b8c4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32b7d4 │ │ │ │ @@ -307888,15 +307885,15 @@ │ │ │ │ beq.w 32b8b0 │ │ │ │ ldr r0, [pc, #96] @ (32ba78 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 32b834 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 32b83c │ │ │ │ sbc.w r0, sl, #15466496 @ 0xec0000 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ @@ -307907,33 +307904,33 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r4, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #832] @ (32bd94 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldr r2, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r1, r6] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r3] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308006,15 +308003,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32bad8 │ │ │ │ ldr r3, [pc, #44] @ (32bb84 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (32bb88 ) │ │ │ │ ldr r1, [pc, #44] @ (32bb8c ) │ │ │ │ add r3, pc │ │ │ │ @@ -308027,21 +308024,21 @@ │ │ │ │ @ instruction: 0xf23e006c │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r4, #15 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bx sl │ │ │ │ + @ instruction: 0x47be │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -308112,17 +308109,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + strb r6, [r5, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032bc54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -308161,15 +308158,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 32bcb2 │ │ │ │ ldr r0, [pc, #152] @ (32bd64 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5e02f4 │ │ │ │ + bl 5e035c │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 32bd42 │ │ │ │ ldr.w r9, [pc, #140] @ 32bd68 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -308214,19 +308211,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bgt.n 32bcaa │ │ │ │ vsli.32 d18, d4, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r2, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r5, r6] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032bd78 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308240,15 +308237,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 331158 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 331158 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 32bd92 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 260fa0 │ │ │ │ nop │ │ │ │ @@ -308303,25 +308300,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32bde6 │ │ │ │ ldr r0, [pc, #28] @ (32be6c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32bde6 │ │ │ │ nop │ │ │ │ vhadd.s8 q0, q3, q14 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #16] @ (32be78 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + strh r2, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 32c320 │ │ │ │ mov r6, r3 │ │ │ │ @@ -308377,15 +308374,15 @@ │ │ │ │ bpl.n 32beea │ │ │ │ ldr.w r0, [pc, #1056] @ 32c32c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r2, [pc, #1040] @ 32c330 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308404,15 +308401,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32beea │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 32bed2 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -308500,15 +308497,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32bea6 │ │ │ │ ldr r0, [pc, #768] @ (32c34c ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32bea6 │ │ │ │ mov r0, r8 │ │ │ │ bl 32bdc8 │ │ │ │ b.n 32c02a │ │ │ │ ldr r3, [pc, #744] @ (32c350 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -308637,15 +308634,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #332] @ (32c328 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (32c358 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308656,22 +308653,22 @@ │ │ │ │ bpl.n 32c1b6 │ │ │ │ ldr r0, [pc, #360] @ (32c35c ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32c1b6 │ │ │ │ ldr r0, [pc, #344] @ (32c360 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32bee2 │ │ │ │ ldr r3, [pc, #332] @ (32c364 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32beea │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -308681,29 +308678,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (32c368 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32beea │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 32c168 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 329b90 │ │ │ │ b.n 32c168 │ │ │ │ ldr r0, [pc, #276] @ (32c36c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 32c2ba │ │ │ │ add r3, pc, #8 @ (adr r3, 32c278 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -308741,15 +308738,15 @@ │ │ │ │ bpl.n 32c2ee │ │ │ │ ldr r0, [pc, #148] @ (32c374 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32beea │ │ │ │ ldr r3, [pc, #128] @ (32c378 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308760,62 +308757,62 @@ │ │ │ │ bpl.w 32beea │ │ │ │ ldr r0, [pc, #108] @ (32c37c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32bf2c │ │ │ │ cdp 0, 5, cr0, cr8, cr12, {3} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r2, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r3] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r5, #27] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #640] @ (32c5cc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r2, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r3, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + strh r2, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r6, r0] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, r6, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #768] @ (32c678 ) │ │ │ │ + ldr r7, [pc, #160] @ (32c418 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #928] @ (32c720 ) │ │ │ │ + ldr r7, [pc, #320] @ (32c4c0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -308870,15 +308867,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32c41c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ movs r0, #90 @ 0x5a │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -308889,27 +308886,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (32c530 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #224] @ (32c534 ) │ │ │ │ ldr r1, [pc, #228] @ (32c538 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 32bc54 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -308970,26 +308967,26 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (32c540 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb500054 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + @ instruction: 0xfbb80054 │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (32c5d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -308998,27 +308995,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (32c5e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (32c5e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (32c5e8 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (32c5ec ) │ │ │ │ ldr r0, [pc, #92] @ (32c5f0 ) │ │ │ │ ldr r3, [pc, #96] @ (32c5f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -309029,34 +309026,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfa340054 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xfa9c0054 │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ subs r2, r1, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -309098,24 +309095,24 @@ │ │ │ │ ldr r2, [pc, #36] @ (32c684 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (32c688 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32bdc8 │ │ │ │ nop │ │ │ │ - vld4.16 {d0-d3}, [lr :64], r4 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + ldrsb.w r0, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 32c6cc │ │ │ │ @@ -309123,26 +309120,26 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (32c6d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 385754 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 32bd78 │ │ │ │ - str??.w r0, [sl, #84] @ 0x54 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + ldr??.w r0, [r2, r4, lsl #1] │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (32c750 ) │ │ │ │ @@ -309150,62 +309147,62 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (32c758 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (32c75c ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (32c760 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 5e01b4 │ │ │ │ + bl 5e021c │ │ │ │ ldr r2, [pc, #68] @ (32c764 ) │ │ │ │ ldr r1, [pc, #72] @ (32c768 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 32bbd0 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh.w r0, [r0, #84] @ 0x54 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + vst4.16 {d0-d3}, [r8 :64], r4 │ │ │ │ + str r2, [r7, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - uxtb r2, r7 │ │ │ │ + cbz r2, 32c7c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + lsls r2, r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (32c774 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ adds r6, r7, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309213,32 +309210,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (32c7c8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (32c7cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 32c7b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 44d60c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str.w r0, [lr, r4, lsl #1] │ │ │ │ - str r0, [r0, r1] │ │ │ │ + ldrh.w r0, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r5, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 32c854 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -309286,15 +309283,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 32c250 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #912] @ (32cbf0 ) │ │ │ │ + str r4, [r1, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 32c1d4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309304,15 +309301,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (32c8bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #44] @ (32c8c0 ) │ │ │ │ ldr r3, [pc, #44] @ (32c8c4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -309320,18 +309317,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7600054 │ │ │ │ - cbz r6, 32c8e0 │ │ │ │ + @ instruction: 0xf7c80054 │ │ │ │ + cbz r6, 32c8fa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfbcc0045 │ │ │ │ + ldc2 0, cr0, [r4], #-276 @ 0xfffffeec │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 0032c8c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -309340,29 +309337,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (32c90c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #48] @ (32c940 ) │ │ │ │ + ldr r7, [pc, #464] @ (32cae0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032c910 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309373,56 +309370,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 32c97a │ │ │ │ ldr r0, [pc, #84] @ (32c984 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #76] @ (32c988 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd694 │ │ │ │ + bl 5dd6fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 6311e8 │ │ │ │ + bl 631250 │ │ │ │ ldr r3, [pc, #64] @ (32c98c ) │ │ │ │ ldr r1, [pc, #64] @ (32c990 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2fe688 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (32c994 ) │ │ │ │ add r0, pc │ │ │ │ b.n 32c932 │ │ │ │ b.n 32d100 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #816] @ (32ccb8 ) │ │ │ │ + ldr r7, [pc, #208] @ (32ca58 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r4 │ │ │ │ + revsh r2, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #544] @ (32cbb8 ) │ │ │ │ + ldr r6, [pc, #960] @ (32cd58 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032c998 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 32c9c8 │ │ │ │ @@ -309457,15 +309454,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (32c9f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ subs r6, r5, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 332ff8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309477,25 +309474,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (32ca6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #68] @ (32ca70 ) │ │ │ │ ldr r1, [pc, #68] @ (32ca74 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #52] @ (32ca78 ) │ │ │ │ ldr r2, [pc, #56] @ (32ca7c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (32ca80 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32ca84 ) │ │ │ │ @@ -309503,27 +309500,27 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - rsbs r0, r8, #13893632 @ 0xd40000 │ │ │ │ - add r7, sp, #1016 @ 0x3f8 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + movw r0, #2132 @ 0x854 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2 0, cr0, [r6, #276]! @ 0x114 │ │ │ │ - ldr r5, [pc, #872] @ (32cddc ) │ │ │ │ + cdp2 0, 1, cr0, cr14, cr5, {2} │ │ │ │ + ldr r6, [pc, #264] @ (32cb7c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #976] @ (32ce48 ) │ │ │ │ + ldr r6, [pc, #368] @ (32cbe8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - cbnz r2, 32ca9a │ │ │ │ + cbnz r2, 32cab4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #920] @ (32ce1c ) │ │ │ │ + ldr r6, [pc, #312] @ (32cbbc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r6!, {r3, r5} │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -309647,22 +309644,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 73a450 │ │ │ │ + bl 73a4b8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 631c8c │ │ │ │ + b.w 631cf4 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -309676,15 +309673,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631f70 │ │ │ │ + bl 631fd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309723,25 +309720,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 32ccc4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 32ccc4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7388ec │ │ │ │ + bl 738954 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 260fa0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 32ccb0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 744c4c │ │ │ │ + bl 744cb4 │ │ │ │ b.n 32cc62 │ │ │ │ ldr r3, [pc, #36] @ (32ccd8 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (32ccdc ) │ │ │ │ ldr r0, [pc, #36] @ (32cce0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -309752,23 +309749,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (32cce8 ) │ │ │ │ ldr r0, [pc, #32] @ (32ccec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf35e0054 │ │ │ │ - ldr r4, [pc, #576] @ (32cf20 ) │ │ │ │ + ubfx r0, r6, #1, #21 │ │ │ │ + ldr r4, [pc, #992] @ (32d0c0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #632] @ (32cf5c ) │ │ │ │ + ldr r5, [pc, #24] @ (32ccfc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbfx r0, ip, #1, #21 │ │ │ │ - ldr r4, [pc, #744] @ (32cfd4 ) │ │ │ │ + @ instruction: 0xf3b40054 │ │ │ │ + ldr r5, [pc, #136] @ (32cd74 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #824] @ (32d028 ) │ │ │ │ + ldr r5, [pc, #216] @ (32cdc8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032ccf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309816,15 +309813,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32cd36 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32cdb4 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32cd36 │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 32cd1e │ │ │ │ mov r2, lr │ │ │ │ b.n 32cd24 │ │ │ │ @@ -309833,15 +309830,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #304] @ (32cee8 ) │ │ │ │ + ldr r4, [pc, #720] @ (32d088 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 32cdfe │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -309852,15 +309849,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 63294c │ │ │ │ + bl 6329b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -309893,15 +309890,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ ldr r1, [pc, #76] @ (32ceac ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 4a5908 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -309920,29 +309917,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32ce32 │ │ │ │ ldr r0, [pc, #32] @ (32ceb8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32ce32 │ │ │ │ nop │ │ │ │ udf #190 @ 0xbe │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #576] @ (32d0fc ) │ │ │ │ + ldr r3, [pc, #992] @ (32d29c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbz r1, 32cec4 │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 32ced2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309956,22 +309953,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (32cf04 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (32cf08 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #544] @ (32d128 ) │ │ │ │ + ldr r3, [pc, #960] @ (32d2c8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310052,16 +310049,16 @@ │ │ │ │ ldr r6, [pc, #1008] @ (32d3b4 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a60054 │ │ │ │ - ldr r3, [pc, #32] @ (32cff8 ) │ │ │ │ + add.w r0, lr, #84 @ 0x54 │ │ │ │ + ldr r3, [pc, #448] @ (32d198 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032cfd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310155,15 +310152,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d008 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (32d0f8 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32d008 │ │ │ │ nop │ │ │ │ bgt.n 32d0b8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ @@ -310177,15 +310174,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #920] @ (32d494 ) │ │ │ │ + ldr r2, [pc, #312] @ (32d234 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310218,15 +310215,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32d19c │ │ │ │ cmp r0, #1 │ │ │ │ @@ -310262,18 +310259,18 @@ │ │ │ │ nop │ │ │ │ blt.n 32d16c │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 32d138 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mrc 0, 2, r0, cr6, cr4, {2} │ │ │ │ - blx r1 │ │ │ │ + mrc 0, 5, r0, cr14, cr4, {2} │ │ │ │ + blx lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [pc, #224] @ (32d2c8 ) │ │ │ │ + ldr r1, [pc, #640] @ (32d468 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (32d300 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -310283,15 +310280,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32d2dc │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 32d21c │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631f2c │ │ │ │ + bl 631f94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 32d230 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -310363,28 +310360,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d208 │ │ │ │ ldr r0, [pc, #32] @ (32d314 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32d208 │ │ │ │ nop │ │ │ │ bge.n 32d2d0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #144] @ (32d3a8 ) │ │ │ │ + ldr r0, [pc, #560] @ (32d548 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -310432,17 +310429,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32d4b6 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32d480 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32d48e │ │ │ │ @@ -310463,49 +310460,49 @@ │ │ │ │ beq.n 32d3c8 │ │ │ │ vldr d7, [pc, #260] @ 32d4f0 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32d4be │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32d4be │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (32d500 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631fc4 │ │ │ │ + bl 63202c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (32d504 ) │ │ │ │ ldr r3, [pc, #156] @ (32d4fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310515,17 +310512,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32d45c │ │ │ │ ldr r2, [pc, #108] @ (32d508 ) │ │ │ │ @@ -310539,17 +310536,17 @@ │ │ │ │ bne.n 32d4e8 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a58c0 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32d3ae │ │ │ │ b.n 32d48c │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r1, #5 │ │ │ │ - bl 62bdd0 │ │ │ │ + bl 62be38 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32d48e │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -310581,41 +310578,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 631c68 │ │ │ │ + bl 631cd0 │ │ │ │ ldr r0, [pc, #100] @ (32d5a0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 633adc │ │ │ │ + bl 633b44 │ │ │ │ ldr r3, [pc, #88] @ (32d5a4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (32d5a8 ) │ │ │ │ ldr r1, [pc, #92] @ (32d5ac ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #72] @ (32d5b0 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (32d5b4 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32d36c │ │ │ │ @@ -310625,19 +310622,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r2, r2, #32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeac80054 │ │ │ │ - add r4, pc, #784 @ (adr r4, 32d8bc ) │ │ │ │ + @ instruction: 0xeb300054 │ │ │ │ + add r5, pc, #176 @ (adr r5, 32d65c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf27c0045 │ │ │ │ - cmp ip, r8 │ │ │ │ + @ instruction: 0xf2e40045 │ │ │ │ + mov r4, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bl 16b5b6 │ │ │ │ │ │ │ │ 0032d5b8 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (32d5f4 ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -310668,15 +310665,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -310690,15 +310687,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -310716,15 +310713,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ │ │ │ │ 0032d69c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -310814,15 +310811,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d6d6 │ │ │ │ ldr r0, [pc, #60] @ (32d7c0 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 32d6d6 │ │ │ │ blx 262ec0 │ │ │ │ bvs.n 32d7ec │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @@ -310831,20 +310828,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (32db9c ) │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6bb7b6 │ │ │ │ + bl 6bb7b6 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r7 │ │ │ │ + add r0, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032d7c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310930,35 +310927,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d7f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32d8d0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32d7f4 │ │ │ │ bpl.n 32d8b8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (32dcac ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5ad8c6 │ │ │ │ + bl 5ad8c6 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r6 │ │ │ │ + muls r0, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (32d970 ) │ │ │ │ @@ -310971,15 +310968,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -311000,15 +310997,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32d930 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ bcc.n 32d968 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -311108,15 +311105,15 @@ │ │ │ │ bpl.n 32d9ac │ │ │ │ ldr r0, [pc, #96] @ (32dac0 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32d9ac │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -311144,15 +311141,15 @@ │ │ │ │ bl 3edab2 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r0 │ │ │ │ + rors r0, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032dac4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -311216,15 +311213,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32dc6c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32db1c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32dbe8 │ │ │ │ cbz r3, 32db86 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -311295,15 +311292,15 @@ │ │ │ │ cbz r3, 32dc34 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 32dc38 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32db14 │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32dc2c │ │ │ │ mov r3, r1 │ │ │ │ b.n 32dc38 │ │ │ │ @@ -311313,15 +311310,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #158 @ 0x9e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r2, r2 │ │ │ │ + asrs r2, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -311402,15 +311399,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311453,15 +311450,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32ddc8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311624,15 +311621,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32e0e4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 32e080 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -311646,35 +311643,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #240] @ (32e124 ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ ldr r2, [pc, #212] @ (32e128 ) │ │ │ │ ldr r3, [pc, #192] @ (32e118 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -311704,31 +311701,31 @@ │ │ │ │ cbz r3, 32e0a8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32e0d8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r2, [pc, #116] @ (32e130 ) │ │ │ │ ldr r3, [pc, #92] @ (32e118 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32e110 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 62bdd0 │ │ │ │ + b.w 62be38 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32e0b0 │ │ │ │ ldr r3, [pc, #76] @ (32e134 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32dfc0 │ │ │ │ ldr r3, [pc, #68] @ (32e138 ) │ │ │ │ @@ -311737,15 +311734,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32dfc0 │ │ │ │ ldr r0, [pc, #56] @ (32e13c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32dfc0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r5, {r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r3, r4, r6} │ │ │ │ @@ -311759,15 +311756,15 @@ │ │ │ │ bl 5a12e │ │ │ │ ldmia r4!, {r3, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032e140 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311900,15 +311897,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 6542c2 │ │ │ │ + bl 6542c2 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -311984,15 +311981,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312217,15 +312214,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 32e4c4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312456,15 +312453,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 261a7c │ │ │ │ b.n 32e78c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32e7de │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -312547,15 +312544,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 632944 │ │ │ │ + bl 6329ac │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -312805,15 +312802,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32ec68 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -313188,15 +313185,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 32ee70 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 32ee70 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32f080 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32ef84 │ │ │ │ @@ -313236,18 +313233,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 32f216 │ │ │ │ b.n 32ef0a │ │ │ │ b.n 32f0f2 │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vshr.u32 d29, d28, #1 │ │ │ │ + vaddl.u , d31, d20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32ed5a │ │ │ │ - vcvt.u32.f32 q14, q13, #1 │ │ │ │ + vqrdmlsh.s q14, , d18[0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32eaae │ │ │ │ Address 0x32f242 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032f244 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -313280,22 +313277,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -313417,15 +313414,15 @@ │ │ │ │ blx 260c70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 633890 │ │ │ │ + bl 6338f8 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (32f4a0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -313439,15 +313436,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32f46a │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -313460,15 +313457,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 631cac │ │ │ │ + b.w 631d14 │ │ │ │ nop │ │ │ │ bhi.n 32f4c2 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -313507,15 +313504,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32f65c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32f5be │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -313530,23 +313527,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (32f698 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -313586,28 +313583,28 @@ │ │ │ │ cbz r3, 32f5e6 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32f650 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r2, [pc, #172] @ (32f6a4 ) │ │ │ │ ldr r3, [pc, #144] @ (32f68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32f684 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 62bdd0 │ │ │ │ + b.w 62be38 │ │ │ │ ldr r3, [pc, #144] @ (32f6a8 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -313625,15 +313622,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 32f684 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32f5ee │ │ │ │ ldr r2, [pc, #80] @ (32f6b0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32f50a │ │ │ │ ldr r2, [pc, #72] @ (32f6b4 ) │ │ │ │ @@ -313642,15 +313639,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32f50a │ │ │ │ ldr r0, [pc, #64] @ (32f6b8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32f50a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb828 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb820 │ │ │ │ @@ -313667,15 +313664,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vrsubhn.i d27, , q14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #96] @ (32f714 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #44 @ 0x2c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 32f6d4 │ │ │ │ @@ -313855,15 +313852,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32f8ce │ │ │ │ ldr r3, [pc, #132] @ (32f93c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f900 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 6324d8 │ │ │ │ + bl 632540 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 32f91e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313880,30 +313877,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32f898 │ │ │ │ ldr r0, [pc, #84] @ (32f948 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 32f898 │ │ │ │ ldr r3, [pc, #72] @ (32f94c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f8bc │ │ │ │ ldr r3, [pc, #56] @ (32f944 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f8bc │ │ │ │ ldr r0, [pc, #56] @ (32f950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 32f8bc │ │ │ │ ldr r3, [pc, #52] @ (32f954 ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (32f958 ) │ │ │ │ ldr r0, [pc, #52] @ (32f95c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -313915,25 +313912,25 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bxns sp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #34 @ 0x22 │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32f9ac ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -314019,15 +314016,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 32fa44 │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32fa44 │ │ │ │ blt.n 32fa62 │ │ │ │ Address 0x32fa8e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032fa90 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -314145,15 +314142,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ bge.n 32fc42 │ │ │ │ Address 0x32fbd6 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032fbd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314162,25 +314159,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 632770 │ │ │ │ + bl 6327d8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32fc2e │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 32fc58 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6327d8 │ │ │ │ + bl 632840 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314199,17 +314196,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (32fcd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 32fcb8 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 32fcc0 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -314228,45 +314225,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32fc08 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 32fc08 │ │ │ │ mov r0, r5 │ │ │ │ bl 32fb50 │ │ │ │ b.n 32fc08 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 332868 │ │ │ │ b.n 32fc08 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r0, #4 │ │ │ │ + adds r0, r5, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ bls.n 32fd3a │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 32fd42 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 32fd08 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 32fd1e │ │ │ │ @@ -314280,15 +314277,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fcf6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314318,26 +314315,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #40] @ (32fdec ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 63200c │ │ │ │ + bl 632074 │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314462,29 +314459,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 63294c │ │ │ │ + bl 6329b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 32fe9a │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 32fe70 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 32fe9a │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 63294c │ │ │ │ + bl 6329b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 32fd60 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -314563,17 +314560,17 @@ │ │ │ │ cbz r1, 33003a │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fbd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3300c6 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -314611,15 +314608,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 3300c6 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -314639,21 +314636,21 @@ │ │ │ │ beq.n 330098 │ │ │ │ blx r3 │ │ │ │ b.n 330098 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -314791,15 +314788,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 33045e │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 3303f8 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -314902,38 +314899,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3304d0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32fb50 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ b.n 330360 │ │ │ │ mov r0, r4 │ │ │ │ bl 32fb50 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r2, [pc, #300] @ (330534 ) │ │ │ │ ldr r3, [pc, #252] @ (330508 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3304d0 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 62bdd0 │ │ │ │ + b.w 62be38 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 330358 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 33022e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (330538 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -314966,15 +314963,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (330548 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 3302a4 │ │ │ │ ldr r2, [pc, #144] @ (33053c ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3302a4 │ │ │ │ @@ -315013,15 +315010,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #504 @ 0x1f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 33051a │ │ │ │ vtbx.8 d26, {d31- │ │ │ │ + cbnz r2, 3305bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, r4, r3 │ │ │ │ + adds r6, r1, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 3305a8 │ │ │ │ + cbnz r2, 3305c2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r2, #17 │ │ │ │ + asrs r4, r7, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r3, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315065,17 +315062,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 330596 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fbd8 │ │ │ │ cbnz r0, 3305ee │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 32dee4 │ │ │ │ @@ -315104,15 +315101,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 00330614 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -315168,22 +315165,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #100] @ (33073c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 330614 │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -315252,15 +315249,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (33087c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 330804 │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -315326,19 +315323,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ blx 262ec0 │ │ │ │ add r5, pc, #216 @ (adr r5, 330958 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ae │ │ │ │ + @ instruction: 0xb816 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r4, #3 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -315405,22 +315402,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #100] @ (3309e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 330614 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -315554,30 +315551,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 330a50 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr r1, [pc, #92] @ (330b58 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 330a1e │ │ │ │ ldr r1, [pc, #84] @ (330b5c ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 330a1e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (330b60 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 330a1e │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 330a82 │ │ │ │ ldr r3, [pc, #56] @ (330b64 ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (330b68 ) │ │ │ │ @@ -315595,21 +315592,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ @ instruction: 0xffffdad0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r4, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r0, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330b70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315658,15 +315655,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3309e8 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -315731,29 +315728,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (330d2c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 330bac │ │ │ │ nop │ │ │ │ add r1, pc, #368 @ (adr r1, 330e8c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, sl │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #15 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330d30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315763,15 +315760,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 330d60 │ │ │ │ ldr r2, [pc, #124] @ (330dcc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 330da2 │ │ │ │ - bl 631f2c │ │ │ │ + bl 631f94 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 32d1e8 │ │ │ │ @@ -315800,28 +315797,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (330dd4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330d54 │ │ │ │ ldr r0, [pc, #32] @ (330dd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 330d54 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330ddc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -315840,15 +315837,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -315865,47 +315862,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 330f2c │ │ │ │ - bl 6961f0 │ │ │ │ + bl 696258 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330f90 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6328cc │ │ │ │ + bl 632934 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330fb2 │ │ │ │ ldr r1, [pc, #344] @ (330fdc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 631668 │ │ │ │ + bl 6316d0 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 330f42 │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 330efc │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 330f24 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 32d1e8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 631964 │ │ │ │ + bl 6319cc │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (330fe0 ) │ │ │ │ ldr r3, [pc, #252] @ (330fd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315930,22 +315927,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 330ebc │ │ │ │ - bl 723134 │ │ │ │ + bl 72319c │ │ │ │ mov r2, r0 │ │ │ │ b.n 330ebc │ │ │ │ ldr r1, [pc, #184] @ (330fe8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 631668 │ │ │ │ + bl 6316d0 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 330e9c │ │ │ │ ldr r3, [pc, #168] @ (330fec ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -315978,59 +315975,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (331000 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 330ed6 │ │ │ │ ldr r3, [pc, #80] @ (331004 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (331008 ) │ │ │ │ ldr r1, [pc, #80] @ (33100c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 330fac │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 330f74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 331034 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r4, #32 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r4, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sub sp, #0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r6, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r7, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00331010 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 33104e │ │ │ │ @@ -316084,37 +316081,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 738888 │ │ │ │ + bl 7388f0 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 262aa4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 633890 │ │ │ │ + bl 6338f8 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 262aa4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #84] @ (331130 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 32d1e8 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -316145,51 +316142,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00331158 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 33117c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 7388ec │ │ │ │ + bl 738954 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7388ec │ │ │ │ + b.w 738954 │ │ │ │ nop │ │ │ │ │ │ │ │ 00331194 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 3311bc │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 60afac │ │ │ │ + bl 60b014 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 3311aa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -316339,17 +316336,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 331138 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 3313e0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32fad8 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -316382,17 +316379,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 3312d8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ b.n 33137e │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 3311c8 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -316409,28 +316406,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3312e8 │ │ │ │ ldr r0, [pc, #40] @ (33144c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3312e8 │ │ │ │ ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -316475,15 +316472,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 6964e0 │ │ │ │ + bl 696548 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -316558,26 +316555,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33158c │ │ │ │ ldr r0, [pc, #32] @ (3315fc ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33158c │ │ │ │ str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r4, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -316640,15 +316637,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331138 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 331692 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69665c │ │ │ │ + bl 6966c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 331692 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -316657,15 +316654,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 3316ac │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3316c6 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 6961f0 │ │ │ │ + bl 696258 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -316699,45 +316696,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 3317f8 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 331a3a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33197a │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 33191e │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 3318d6 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62bdd0 │ │ │ │ + bl 62be38 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 331564 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 3311c8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316822,21 +316819,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 69694c │ │ │ │ + bl 6969b4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 3317cc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 3317bc │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 3317c0 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -316845,15 +316842,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 69694c │ │ │ │ + bl 6969b4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 331902 │ │ │ │ b.n 3317d8 │ │ │ │ ldr r3, [pc, #568] @ (331b84 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316865,30 +316862,30 @@ │ │ │ │ bpl.w 33175a │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (331b8c ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33175a │ │ │ │ ldr r3, [pc, #532] @ (331b90 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33179a │ │ │ │ ldr r3, [pc, #508] @ (331b88 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33179a │ │ │ │ ldr r0, [pc, #508] @ (331b94 ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33179a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 331af0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316914,15 +316911,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3318d0 │ │ │ │ ldr r0, [pc, #416] @ (331b9c ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 3318d0 │ │ │ │ ldr r3, [pc, #400] @ (331ba0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331890 │ │ │ │ @@ -316931,15 +316928,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 331890 │ │ │ │ ldr r0, [pc, #376] @ (331ba4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 331890 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 331adc │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -316954,21 +316951,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 331b1c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (331ba8 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -316988,17 +316985,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62bdd0 │ │ │ │ + bl 62be38 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 3317c0 │ │ │ │ ldr r3, [pc, #184] @ (331bac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317008,29 +317005,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3319aa │ │ │ │ ldr r0, [pc, #160] @ (331bb0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3319aa │ │ │ │ ldr r3, [pc, #148] @ (331bb4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331a78 │ │ │ │ ldr r3, [pc, #92] @ (331b88 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 331a78 │ │ │ │ ldr r0, [pc, #128] @ (331bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 331a78 │ │ │ │ ldr r3, [pc, #124] @ (331bbc ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (331bc0 ) │ │ │ │ ldr r0, [pc, #124] @ (331bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -317057,49 +317054,49 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #5 │ │ │ │ + lsrs r2, r1, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #4 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, pc, #912 @ (adr r6, 331f50 ) │ │ │ │ + add r7, pc, #304 @ (adr r7, 331cf0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 331f04 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 331ca4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r4, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 331d20 │ │ │ │ mov r6, r3 │ │ │ │ @@ -317129,21 +317126,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #216] @ (331d28 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -317196,15 +317193,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (331d38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (331d3c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331c66 │ │ │ │ b.n 331c04 │ │ │ │ ldr r3, [pc, #72] @ (331d40 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (331d44 ) │ │ │ │ @@ -317228,31 +317225,31 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bl 123d2a │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bne.n 331d48 │ │ │ │ + bne.n 331e18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #184 @ (adr r5, 331dfc ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 331f9c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #96 @ (adr r5, 331db0 ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 331f50 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r7, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -317402,36 +317399,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 331f54 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #40] @ (331f68 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 330614 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 33171c │ │ │ │ - bl 633f6a │ │ │ │ + bl 633f6a │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -317694,15 +317691,15 @@ │ │ │ │ b.n 332232 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 331564 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6961f0 │ │ │ │ + bl 696258 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 332292 │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 33229e │ │ │ │ mov r1, r5 │ │ │ │ @@ -318041,18 +318038,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 332468 │ │ │ │ - add r1, pc, #760 @ (adr r1, 332910 ) │ │ │ │ + add r2, pc, #152 @ (adr r2, 3326b0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfab40043 │ │ │ │ - lsls r0, r1, #5 │ │ │ │ + @ instruction: 0xfb1c0043 │ │ │ │ + lsls r0, r6, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -318087,17 +318084,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33270a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 3326d4 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 3326fc │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318105,17 +318102,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 33171c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -318137,26 +318134,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332692 │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (332744 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 332692 │ │ │ │ strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2, #268] @ 0x10c │ │ │ │ + cdp2 0, 3, cr0, cr10, cr3, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -318173,21 +318170,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 3327be │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #40] @ (3327d4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318222,21 +318219,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 33284e │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #40] @ (332864 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318297,26 +318294,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33288a │ │ │ │ ldr r0, [pc, #32] @ (332904 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33288a │ │ │ │ strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r2, #67] @ 0x43 │ │ │ │ + @ instruction: 0xfa1a0043 │ │ │ │ │ │ │ │ 00332908 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (332aec ) │ │ │ │ @@ -318359,15 +318356,15 @@ │ │ │ │ bne.n 332958 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 332958 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6961f0 │ │ │ │ + bl 696258 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332958 │ │ │ │ ldr r2, [pc, #356] @ (332af8 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 3329ae │ │ │ │ @@ -318395,15 +318392,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 331138 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6961f0 │ │ │ │ + bl 696258 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33296a │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33296a │ │ │ │ cmp r2, #1 │ │ │ │ @@ -318447,27 +318444,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 332934 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 74377c │ │ │ │ + bl 7437e4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 332ac8 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 260af4 │ │ │ │ b.n 332934 │ │ │ │ ldr r0, [pc, #132] @ (332b08 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 332a52 │ │ │ │ b.n 332934 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318484,15 +318481,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3329c6 │ │ │ │ ldr r0, [pc, #80] @ (332b10 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3329c6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332a76 │ │ │ │ ldr r3, [pc, #44] @ (332b00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -318500,15 +318497,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332a76 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (332b14 ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 332a76 │ │ │ │ strh r4, [r0, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -318516,19 +318513,19 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa9a0043 │ │ │ │ + @ instruction: 0xfb020043 │ │ │ │ asrs r0, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac80043 │ │ │ │ - @ instruction: 0xfa680043 │ │ │ │ + @ instruction: 0xfb300043 │ │ │ │ + @ instruction: 0xfad00043 │ │ │ │ │ │ │ │ 00332b18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -318545,20 +318542,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (332b70 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldmia r4!, {r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -318570,22 +318567,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 332c02 │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 332c3a │ │ │ │ @@ -318597,15 +318594,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (332cb8 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318641,15 +318638,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318661,47 +318658,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (332cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 332bee │ │ │ │ ldr r3, [pc, #72] @ (332cd4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (332cd8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (332cdc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 332bee │ │ │ │ - stc 0, cr0, [r0], {67} @ 0x43 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + stcl 0, cr0, [r8], #268 @ 0x10c │ │ │ │ + str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r6], {67} @ 0x43 │ │ │ │ + ldcl 0, cr0, [lr], #268 @ 0x10c │ │ │ │ + @ instruction: 0xfaa00043 │ │ │ │ @ instruction: 0xfa380043 │ │ │ │ - ldr??.w r0, [r0, #67] @ 0x43 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vst1.8 {d0[2]}, [r2], r3 │ │ │ │ - vld4.16 {d16-d19}, [sl], r3 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + vld1.8 {d16[2]}, [sl], r3 │ │ │ │ + ldr??.w r0, [r2, #67] @ 0x43 │ │ │ │ + str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vst1.8 {d0[2]}, [r8], r3 │ │ │ │ - ldrsh.w r0, [r8, r3] │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + ldr??.w r0, [r0, #67] @ 0x43 │ │ │ │ + vld1.8 {d0[2]}, [r0], r3 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl], r3 │ │ │ │ - ldrsb.w r0, [sl, r3] │ │ │ │ + ldr??.w r0, [r2, #67] @ 0x43 │ │ │ │ + vst1.8 {d0[2]}, [r2], r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (332d38 ) │ │ │ │ ldr r1, [pc, #72] @ (332d3c ) │ │ │ │ @@ -318712,36 +318709,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (332d44 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3d04 │ │ │ │ + bl 5e3d6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e45fc │ │ │ │ + bl 5e4664 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r0, r3] │ │ │ │ + ldrsb.w r0, [r8, #67] @ 0x43 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (332dac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -318750,25 +318747,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (332db4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #68] @ (332db8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (332dbc ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #52] @ (332dc0 ) │ │ │ │ ldr r2, [pc, #56] @ (332dc4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (332dc8 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (332dcc ) │ │ │ │ @@ -318776,28 +318773,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #728] @ (33308c ) │ │ │ │ + ldr r5, [pc, #120] @ (332e2c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - eors.w r0, r2, r3, lsl #1 │ │ │ │ - @ instruction: 0xeaaa0043 │ │ │ │ + @ instruction: 0xeafa0043 │ │ │ │ + adds.w r0, r2, r3, lsl #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh.w r0, [r2, #67] @ 0x43 │ │ │ │ + vst4.16 {d0-d3}, [sl], r3 │ │ │ │ ldrb r0, [r2, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -318808,42 +318805,42 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (332e1c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 718fe4 │ │ │ │ + b.w 71904c │ │ │ │ nop │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics.w r0, r6, r3, lsl #1 │ │ │ │ - ands.w r0, r8, r3, lsl #1 │ │ │ │ + eors.w r0, lr, r3, lsl #1 │ │ │ │ + eor.w r0, r0, r3, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 332e78 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #68] @ (332e7c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (332e80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #52] @ (332e84 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (332e88 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 332e8c │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -318851,25 +318848,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #880] @ (3331f0 ) │ │ │ │ + ldr r4, [pc, #272] @ (332f90 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #584] @ 0x248 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - @ instruction: 0xe98e0043 │ │ │ │ + ldrd r0, r0, [r6, #268]! @ 0x10c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (332ef8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (332efc ) │ │ │ │ @@ -318877,56 +318874,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (332f00 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #72] @ (332f04 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (332f08 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (332f0c ) │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #60] @ (332f10 ) │ │ │ │ ldr r1, [pc, #60] @ (332f14 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (332f18 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + str r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #440] @ (3330b8 ) │ │ │ │ + ldr r3, [pc, #856] @ (333258 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strd r0, r0, [sl, #-268] @ 0x10c │ │ │ │ - strd r0, r0, [r2, #-268]! @ 0x10c │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + @ instruction: 0xe9b20043 │ │ │ │ + strd r0, r0, [sl, #268] @ 0x10c │ │ │ │ + strb r6, [r0, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf7660043 │ │ │ │ + @ instruction: 0xf7ce0043 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 332fd8 │ │ │ │ ldr.w lr, [pc, #168] @ 332fdc │ │ │ │ @@ -318942,23 +318939,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 718fe4 │ │ │ │ + bl 71904c │ │ │ │ cbnz r0, 332f9e │ │ │ │ ldr r2, [pc, #112] @ (332fec ) │ │ │ │ ldr r3, [pc, #96] @ (332fe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318974,15 +318971,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 42dbec │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 332fb2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 332f7a │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 332faa │ │ │ │ cbz r3, 332fcc │ │ │ │ @@ -318993,26 +318990,26 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 332faa │ │ │ │ ldr r2, [pc, #36] @ (332ff4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 332fc2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8dc0043 │ │ │ │ - ldmia.w sl!, {r0, r1, r6} │ │ │ │ + strd r0, r0, [r4, #-268] @ 0x10c │ │ │ │ + stmdb r2!, {r0, r1, r6} │ │ │ │ ldrb r6, [r4, #21] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subw r0, r0, #2115 @ 0x843 │ │ │ │ - @ instruction: 0xf69a0043 │ │ │ │ + @ instruction: 0xf7080043 │ │ │ │ + @ instruction: 0xf7020043 │ │ │ │ │ │ │ │ 00332ff8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -319080,33 +319077,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (3331e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630b94 │ │ │ │ + bl 630bfc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 6314c0 │ │ │ │ + bl 631528 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33301e │ │ │ │ ldr r3, [pc, #252] @ (3331ec ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (3331f0 ) │ │ │ │ ldr r0, [pc, #252] @ (3331f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -319155,15 +319152,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (333208 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319174,15 +319171,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (333214 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319197,35 +319194,35 @@ │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 33312e │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 333126 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsb r0, r4, #12779520 @ 0xc30000 │ │ │ │ - add.w r0, r4, #12779520 @ 0xc30000 │ │ │ │ - str r1, [sp, #520] @ 0x208 │ │ │ │ + @ instruction: 0xf62c0043 │ │ │ │ + sbc.w r0, ip, #12779520 @ 0xc30000 │ │ │ │ + str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4bc0043 │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + @ instruction: 0xf5240043 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf5300043 │ │ │ │ - adds.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf5980043 │ │ │ │ + @ instruction: 0xf5800043 │ │ │ │ + str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, ip, #12779520 @ 0xc30000 │ │ │ │ - orr.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ - str r0, [sp, #912] @ 0x390 │ │ │ │ + @ instruction: 0xf5840043 │ │ │ │ + @ instruction: 0xf4b00043 │ │ │ │ + str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, r6, #12779520 @ 0xc30000 │ │ │ │ - ands.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ - @ instruction: 0xf4a60043 │ │ │ │ - @ instruction: 0xf4a80043 │ │ │ │ + sbcs.w r0, lr, #12779520 @ 0xc30000 │ │ │ │ + eor.w r0, r2, #12779520 @ 0xc30000 │ │ │ │ + add.w r0, lr, #12779520 @ 0xc30000 │ │ │ │ + adds.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 332ff8 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 332ff8 │ │ │ │ movs r2, #1 │ │ │ │ @@ -319440,22 +319437,22 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (333460 ) │ │ │ │ ldr r0, [pc, #24] @ (333464 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r1, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subw r0, ip, #67 @ 0x43 │ │ │ │ - @ instruction: 0xf2ba0043 │ │ │ │ + @ instruction: 0xf3140043 │ │ │ │ + ssat r0, #4, r2, asr #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -319526,15 +319523,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (333548 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3334e0 │ │ │ │ ldr r0, [pc, #40] @ (33354c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3334e0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r3, #1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrb r6, [r2, #1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -319543,15 +319540,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1fc0043 │ │ │ │ + @ instruction: 0xf2640043 │ │ │ │ │ │ │ │ 00333550 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 33355e │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -319567,55 +319564,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3335a6 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 333596 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 3335d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e06c │ │ │ │ + b.w 73e0d4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #28] @ (3335fc ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 3335c8 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -319999,15 +319996,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 333918 │ │ │ │ ldr r0, [pc, #200] @ (333ac4 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 333918 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 333a4a │ │ │ │ @@ -320066,27 +320063,27 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 33396a │ │ │ │ nop │ │ │ │ strb r4, [r0, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0, #-268] @ 0xfffffef4 │ │ │ │ - ldrh r6, [r3, #2] │ │ │ │ + stc 0, cr0, [r8, #268]! @ 0x10c │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stcl 0, cr0, [r0], #-268 @ 0xfffffef4 │ │ │ │ - stcl 0, cr0, [r6], {67} @ 0x43 │ │ │ │ + stcl 0, cr0, [r8], {67} @ 0x43 │ │ │ │ + stc 0, cr0, [lr, #-268]! @ 0xfffffef4 │ │ │ │ │ │ │ │ 00333ad4 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 333ae6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320140,15 +320137,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 333b8a │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320172,15 +320169,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2a4a00 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 333bde │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320262,15 +320259,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (333cb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -320279,31 +320276,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (333d54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #124] @ (333d58 ) │ │ │ │ ldr r1, [pc, #124] @ (333d5c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #108] @ (333d60 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #100] @ (333d64 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (333d68 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -320329,23 +320326,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r0, #60] @ 0x3c │ │ │ │ + strh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r5, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #192 @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #116 @ 0x74 │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r4, [r5, #27] │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -320372,44 +320369,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5ce8f0 │ │ │ │ + b.w 5ce958 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeaa80043 │ │ │ │ - pkhbt r0, sl, r3, lsl #1 │ │ │ │ + adds.w r0, r0, r3, lsl #1 │ │ │ │ + @ instruction: 0xeb320043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (333e58 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (333e5c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (333e60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 333e48 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 333e30 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -320431,18 +320428,18 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 260fa0 │ │ │ │ nop │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orrs.w r0, r6, r3, lsl #1 │ │ │ │ - orns r0, r6, r3, lsl #1 │ │ │ │ + @ instruction: 0xeabe0043 │ │ │ │ + @ instruction: 0xeade0043 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 333ed4 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (333ed8 ) │ │ │ │ @@ -320450,15 +320447,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (333edc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 333ec4 │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 333ea8 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 333ec4 │ │ │ │ @@ -320474,43 +320471,43 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261a78 │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 262aa0 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strd r0, r0, [r8, #268] @ 0x10c │ │ │ │ - strd r0, r0, [sl, #268]! @ 0x10c │ │ │ │ + bics.w r0, r0, r3, lsl #1 │ │ │ │ + orrs.w r0, r2, r3, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (333f54 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #92] @ (333f58 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (333f5c ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 333f40 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 333f40 │ │ │ │ add sp, #16 │ │ │ │ @@ -320520,45 +320517,45 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strd r0, r0, [sl, #-268] @ 0x10c │ │ │ │ - strd r0, r0, [sl, #-268]! @ 0x10c │ │ │ │ + @ instruction: 0xe9b20043 │ │ │ │ + ldrd r0, r0, [r2, #268] @ 0x10c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (333fd0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #88] @ (333fd4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (333fd8 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #72] @ (333fdc ) │ │ │ │ ldr r1, [pc, #76] @ (333fe0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 333fbc │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -320566,49 +320563,49 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r2, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8ca0043 │ │ │ │ - strd r0, r0, [sl], #268 @ 0x10c │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + ldmdb r2!, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [r2, #-268] @ 0x10c │ │ │ │ + adds r1, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (334058 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #92] @ (33405c ) │ │ │ │ ldr r1, [pc, #92] @ (334060 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 334044 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 334044 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -320618,77 +320615,75 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strex r0, r0, [r4, #268] @ 0x10c │ │ │ │ - strd r0, r0, [r6], #-268 @ 0x10c │ │ │ │ + stmia.w ip!, {r0, r1, r6} │ │ │ │ + @ instruction: 0xe8ce0043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (3340ec ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (3340f0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (3340f4 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #92] @ (3340f8 ) │ │ │ │ ldr r1, [pc, #92] @ (3340fc ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3340d0 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce4f0 │ │ │ │ + bl 5ce558 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 5ce4f0 │ │ │ │ + bl 5ce558 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5ced74 │ │ │ │ - b.n 33408c │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - b.n 3340d4 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + b.w 5ceddc │ │ │ │ + @ instruction: 0xe8360043 │ │ │ │ + @ instruction: 0xe8580043 │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + adds r0, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + adds r0, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (334200 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -320703,53 +320698,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 334198 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 334186 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5d0a70 │ │ │ │ + bl 5d0ad8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3341c6 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33416c │ │ │ │ @@ -320761,15 +320756,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 33417a │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ ldr r2, [pc, #64] @ (334214 ) │ │ │ │ ldr r3, [pc, #48] @ (334204 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -320785,19 +320780,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33405c │ │ │ │ + b.n 33412c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3340a0 │ │ │ │ + b.n 334170 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #24] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00334218 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -320835,26 +320830,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 334324 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5d0a70 │ │ │ │ + bl 5d0ad8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33426c │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 3342ac │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5cd338 │ │ │ │ + bl 5cd3a0 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 334294 │ │ │ │ ldr r3, [pc, #252] @ (3343ac ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -320873,17 +320868,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (3343b8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce5a0 │ │ │ │ + bl 5ce608 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320901,19 +320896,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3342ce │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 334356 │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5cda24 │ │ │ │ + bl 5cda8c │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3342ce │ │ │ │ @@ -320946,30 +320941,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3342bc │ │ │ │ ldr r0, [pc, #40] @ (3343c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r5, #232 @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r8, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 333d98 │ │ │ │ + b.n 333e68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003343c8 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 3343d6 │ │ │ │ b.n 3343e2 │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -321042,17 +321037,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r3, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 333d6c │ │ │ │ + b.n 333e3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (3345e4 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321067,38 +321062,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #284] @ (3345f8 ) │ │ │ │ ldr r1, [pc, #288] @ (3345fc ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 33451a │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -321136,27 +321131,27 @@ │ │ │ │ bne.n 334550 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 3345ce │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cedcc │ │ │ │ + bl 5cee34 │ │ │ │ ldr r2, [pc, #140] @ (334604 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5ce478 │ │ │ │ + bl 5ce4e0 │ │ │ │ ldr r2, [pc, #132] @ (334608 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce478 │ │ │ │ + bl 5ce4e0 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (33460c ) │ │ │ │ ldr r3, [pc, #76] @ (3345e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -321168,15 +321163,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 334598 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (334610 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (334614 ) │ │ │ │ ldr r0, [pc, #64] @ (334618 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321184,34 +321179,34 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r4, [r7, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334d20 │ │ │ │ + b.n 333df0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334d64 │ │ │ │ + b.n 333e34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stc2 0, cr0, [r0], #292 @ 0x124 │ │ │ │ + stc2 0, cr0, [r8, #-292] @ 0xfffffedc │ │ │ │ bl 24e606 │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r4, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 334bf4 │ │ │ │ + b.n 334cc4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334c20 │ │ │ │ + b.n 334cf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033461c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321287,34 +321282,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb400049 │ │ │ │ + @ instruction: 0xfba80049 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (334724 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ uxtb r4, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -321336,24 +321331,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (334994 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #552] @ (334998 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 3347bc │ │ │ │ @@ -321432,15 +321427,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (3349b0 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [pc, #348] @ (3349b4 ) │ │ │ │ ldr r2, [pc, #348] @ (3349b8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321469,15 +321464,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 717bcc │ │ │ │ + bl 717c34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (3349c4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321552,53 +321547,53 @@ │ │ │ │ b.n 3347bc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334d10 │ │ │ │ + b.n 334de0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334b68 │ │ │ │ + b.n 334c38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334b90 │ │ │ │ + b.n 334c60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #18] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 334b6c │ │ │ │ + b.n 334c3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r3, #17] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334b00 │ │ │ │ + b.n 334bd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (334a54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -321607,31 +321602,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (334a5c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #88] @ (334a60 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (334a64 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #76] @ (334a68 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [pc, #64] @ (334a6c ) │ │ │ │ ldr r1, [pc, #68] @ (334a70 ) │ │ │ │ ldr r2, [pc, #68] @ (334a74 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (334a78 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -321642,23 +321637,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r3, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #62 @ 0x3e │ │ │ │ + udf #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -321676,28 +321671,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (334ac4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #28] @ (334ac8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321707,28 +321702,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (334b14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #28] @ (334b18 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r1, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321745,15 +321740,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (334ba8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 334218 │ │ │ │ ldr r2, [pc, #60] @ (334bac ) │ │ │ │ ldr r3, [pc, #48] @ (334ba4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -321768,23 +321763,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r3, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ble.n 334ba8 │ │ │ │ + ble.n 334c78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 334bf4 │ │ │ │ + ble.n 334ac4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r6, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321793,25 +321788,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (334bec ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (334bf0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a4a00 │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 334af0 │ │ │ │ + bgt.n 334bc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 334c90 │ │ │ │ + ble.n 334b60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -321819,29 +321814,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (334c40 ) │ │ │ │ ldr r1, [pc, #52] @ (334c44 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 334c32 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a496c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a49c0 │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 334cb8 │ │ │ │ + bgt.n 334b88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 334c58 │ │ │ │ + ble.n 334d28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (334cb0 ) │ │ │ │ @@ -321849,15 +321844,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (334cb8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 2a4900 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -321874,19 +321869,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2a4a44 │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 334c8c │ │ │ │ + bgt.n 334d5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 334c30 │ │ │ │ + ble.n 334d00 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 334db8 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321905,23 +321900,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (334dcc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #204] @ (334dd0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #192] @ (334dd4 ) │ │ │ │ ldr r1, [pc, #192] @ (334dd8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -321980,25 +321975,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 334d72 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r4, [r1, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 334e8c │ │ │ │ + blt.n 334d5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r6, [r6, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bgt.n 334e1c │ │ │ │ + bgt.n 334cec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 334ea0 │ │ │ │ + blt.n 334d70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r4!, {r1, r3, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322017,15 +322012,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (334e94 ) │ │ │ │ ldr r1, [pc, #148] @ (334e98 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (334e9c ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 334e66 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 334e38 │ │ │ │ @@ -322067,25 +322062,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 334f28 │ │ │ │ + bge.n 334df8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 334ecc │ │ │ │ + blt.n 334d9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 334eb4 │ │ │ │ + blt.n 334f84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (334fa8 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -322102,23 +322097,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (334fb8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #216] @ (334fbc ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (334fc0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322180,29 +322175,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 334f12 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r4, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r0, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3350b4 │ │ │ │ + bls.n 334f84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 335044 │ │ │ │ + bge.n 334f14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 334ec8 │ │ │ │ + bls.n 334f98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r2, sp, #864 @ 0x360 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r2!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r6, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322223,23 +322218,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (3350e4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #216] @ (3350e8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (3350ec ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322301,29 +322296,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 33503e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r7, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 335188 │ │ │ │ + bhi.n 335058 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 335118 │ │ │ │ + bls.n 334fe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 33519c │ │ │ │ + bhi.n 33506c │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r1, sp, #688 @ 0x2b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r1!, {r4, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r1, #18] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r0, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r0!, {r1, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322343,24 +322338,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (335278 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #320] @ (33527c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #304] @ (335280 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -322459,33 +322454,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3352c8 │ │ │ │ + bvc.n 335198 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 335258 │ │ │ │ + bhi.n 335328 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 3352dc │ │ │ │ + bvc.n 3351ac │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r0!, {r1, r2} │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r6, [r4, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (335294 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add r0, sp, #552 @ 0x228 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -322494,33 +322489,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (335318 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #92] @ (33531c ) │ │ │ │ ldr r1, [pc, #92] @ (335320 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #76] @ (335324 ) │ │ │ │ ldr r1, [pc, #80] @ (335328 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #68] @ (33532c ) │ │ │ │ ldr r2, [pc, #68] @ (335330 ) │ │ │ │ ldr r3, [pc, #72] @ (335334 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -322530,23 +322525,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r2, #11] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 33524c │ │ │ │ + bvs.n 33531c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 335290 │ │ │ │ + bvs.n 335360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + movs r7, #190 @ 0xbe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322564,15 +322559,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (3353a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 335380 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322580,24 +322575,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2619bc │ │ │ │ - strb r6, [r5, #8] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 335388 │ │ │ │ + bpl.n 335458 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 33531c │ │ │ │ + bvc.n 3353ec │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 335460 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -322613,15 +322608,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -322662,29 +322657,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 262818 │ │ │ │ b.n 335420 │ │ │ │ ldr r0, [pc, #36] @ (33547c ) │ │ │ │ add r0, pc │ │ │ │ blx 262818 │ │ │ │ b.n 335420 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 335560 │ │ │ │ + bmi.n 335430 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 335508 │ │ │ │ + bvs.n 3353d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [r2, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bvs.n 3354a8 │ │ │ │ + bvs.n 335578 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 335438 │ │ │ │ + bvs.n 335508 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3354bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -322692,26 +322687,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3354c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #24] @ (3354c8 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33461c │ │ │ │ nop │ │ │ │ - strb r6, [r4, #3] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 33541c │ │ │ │ + bmi.n 3354ec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 335464 │ │ │ │ + bmi.n 335534 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r7, #24] │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -322729,15 +322724,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 335526 │ │ │ │ @@ -322767,23 +322762,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r7, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bcc.n 335628 │ │ │ │ + bcc.n 3354f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 335670 │ │ │ │ + bcc.n 335540 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r2, [r5, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -322849,30 +322844,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 3343ec │ │ │ │ b.n 3355e6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrsb r2, [r2, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r7, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 3356a4 │ │ │ │ + bcs.n 335574 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 3356ec │ │ │ │ + bcs.n 3355bc │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (33599c ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -322890,25 +322885,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #788] @ (3359b0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 262aa4 │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -322919,15 +322914,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 2635d8 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 3358cc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 726ffc │ │ │ │ + bl 727064 │ │ │ │ cbnz r0, 335724 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 2619c0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (3359b4 ) │ │ │ │ ldr r3, [pc, #676] @ (3359a0 ) │ │ │ │ @@ -323014,15 +323009,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (3359c0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 3343c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33592a │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -323090,15 +323085,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 3343ec │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 335916 │ │ │ │ adds r7, #1 │ │ │ │ b.n 335844 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ @@ -323108,15 +323103,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (3359d0 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e00c │ │ │ │ + bl 72e074 │ │ │ │ b.n 3356f8 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (3359d4 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -323124,50 +323119,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 3356e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 33581e │ │ │ │ ldr r1, [pc, #176] @ (3359dc ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ b.n 3356f8 │ │ │ │ ldr r4, [pc, #160] @ (3359e0 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (3359e4 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3356f8 │ │ │ │ ldr r2, [pc, #144] @ (3359e8 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (3359ec ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3356e8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 262aa4 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -323183,54 +323178,54 @@ │ │ │ │ b.n 33579c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r6, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 33594c │ │ │ │ + bcs.n 335a1c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #112] @ 0x70 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 3358dc │ │ │ │ + bcc.n 3359ac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 335950 │ │ │ │ + bcs.n 335a20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r5, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r3, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 335a90 │ │ │ │ + beq.n 335960 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 3358d4 │ │ │ │ + beq.n 3359a4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + beq.n 3359f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7, {r2, r3, r6, r7} │ │ │ │ + beq.n 335a38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 335924 │ │ │ │ + bcs.n 3359f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 335960 │ │ │ │ + bcs.n 335a30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 3358e4 │ │ │ │ + bne.n 3359b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - bne.n 335ab0 │ │ │ │ + bne.n 335980 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 335a6c │ │ │ │ + bne.n 33593c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #528 @ (adr r6, 335bfc ) │ │ │ │ + add r6, pc, #944 @ (adr r6, 335d9c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 335a34 │ │ │ │ + bne.n 335904 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3359f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add r1, pc, #616 @ (adr r1, 335c64 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 003359fc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -323245,15 +323240,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (335a2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add r1, pc, #616 @ (adr r1, 335c98 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -323278,15 +323273,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 335a74 │ │ │ │ movs r3, #0 │ │ │ │ b.n 335a74 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -323360,30 +323355,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (335ba0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (335ba4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #32] @ (335ba8 ) │ │ │ │ ldr r1, [pc, #36] @ (335bac ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #36] @ 0x24 │ │ │ │ + ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r1, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323399,15 +323394,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 335c26 │ │ │ │ ldr r2, [pc, #112] @ (335c5c ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -323434,32 +323429,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (335c60 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7, {r2, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r7, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (335cec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -323468,66 +323463,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (335cf4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (335cf8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (335cfc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (335d00 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #88] @ (335d04 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2f1670 │ │ │ │ ldr r2, [pc, #80] @ (335d08 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2ff54c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - subs r0, r7, #3 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335d0c : │ │ │ │ ldr.w ip, [pc, #68] @ 335d54 │ │ │ │ ldr r2, [pc, #68] @ (335d58 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (335d5c ) │ │ │ │ @@ -323552,27 +323547,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (335d64 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335d28 │ │ │ │ ldr r0, [pc, #28] @ (335d68 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop │ │ │ │ ldr r6, [r3, r7] │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r7, [pc, #824] @ (336094 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4, r5} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335d6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -323607,29 +323602,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (335ddc ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335d92 │ │ │ │ ldr r0, [pc, #32] @ (335de0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 335d92 │ │ │ │ ldr r0, [r6, r5] │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r7, [pc, #384] @ (335f50 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, r5] │ │ │ │ lsls r6, r7, #1 │ │ │ │ subs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335de4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323656,41 +323651,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (335e44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335e04 │ │ │ │ ldr r0, [pc, #32] @ (335e48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 335e04 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #952] @ (3361f0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ lsls r6, r7, #1 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (335e70 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -323698,15 +323693,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (335ed0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (335ed4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #56] @ (335ed8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 335edc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (335ee0 ) │ │ │ │ @@ -323716,25 +323711,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r3, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323750,34 +323745,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r1, [pc, #156] @ (335fc4 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -323785,15 +323780,15 @@ │ │ │ │ ble.n 335f88 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e01f8 │ │ │ │ + bl 5e0260 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (335fc8 ) │ │ │ │ @@ -323802,73 +323797,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (335fd0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - adds r6, #80 @ 0x50 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #60] @ 336028 │ │ │ │ ldr r2, [pc, #60] @ (33602c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (336030 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 336014 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r7, #96] @ 0x60 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336034 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323879,15 +323874,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3360c0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3360a0 │ │ │ │ ldr.w r8, [pc, #92] @ 3360c4 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3360c8 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -323895,15 +323890,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3360a0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 336074 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323915,23 +323910,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [r3, #92] @ 0x5c │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #0 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003360cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323939,28 +323934,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (33610c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 33614a │ │ │ │ ldr r1, [pc, #88] @ (336178 ) │ │ │ │ @@ -323995,15 +323990,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33614a │ │ │ │ b.n 336146 │ │ │ │ - str r6, [r4, #84] @ 0x54 │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3361a8 │ │ │ │ @@ -324021,15 +324016,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3361c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (336254 ) │ │ │ │ @@ -324039,25 +324034,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (33625c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #112] @ (336260 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (336264 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #96] @ (336268 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -324080,28 +324075,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r7, r0 │ │ │ │ + adds r2, r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adcs.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + subs.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3362c2 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -324198,21 +324193,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 336330 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 336326 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -324228,25 +324223,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 336034 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33644c │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #200] @ (3364a8 ) │ │ │ │ ldr r2, [pc, #204] @ (3364ac ) │ │ │ │ ldr r1, [pc, #204] @ (3364b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 336488 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 336478 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -324307,22 +324302,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 33644e │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 336440 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #134 @ 0x86 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 336690 │ │ │ │ @@ -324332,15 +324327,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (336698 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 336668 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (33669c ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -324453,15 +324448,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (3366bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (3366c0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3360cc │ │ │ │ @@ -324487,37 +324482,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #24] │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r7, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r4, r5} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #24] │ │ │ │ + str r2, [r1, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324531,49 +324526,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #344] @ (336854 ) │ │ │ │ ldr r1, [pc, #344] @ (336858 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #332] @ (33685c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (336860 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #316] @ (336864 ) │ │ │ │ ldr r1, [pc, #320] @ (336868 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #300] @ (33686c ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 336838 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -324655,59 +324650,59 @@ │ │ │ │ b.w 38a270 │ │ │ │ ldr r0, [pc, #52] @ (336870 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + str r4, [r2, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, #12] │ │ │ │ + str r4, [r3, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands.w r0, sl, #66 @ 0x42 │ │ │ │ - str r1, [sp, #288] @ 0x120 │ │ │ │ + eor.w r0, r2, #66 @ 0x42 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 336034 │ │ │ │ cbz r0, 3368ca │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #64] @ (3368e0 ) │ │ │ │ ldr r2, [pc, #64] @ (3368e4 ) │ │ │ │ ldr r1, [pc, #68] @ (3368e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 3368ca │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324717,43 +324712,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #172 @ 0xac │ │ │ │ + cmp r5, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 336034 │ │ │ │ cbz r0, 33694a │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #72] @ (336960 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (336964 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (336968 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 33694a │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -324767,19 +324762,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324794,25 +324789,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 336034 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 3369d8 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #80] @ (336a00 ) │ │ │ │ ldr r2, [pc, #84] @ (336a04 ) │ │ │ │ ldr r1, [pc, #84] @ (336a08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 3369d8 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324830,19 +324825,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 336996 │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 336996 │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, r3] │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #158 @ 0x9e │ │ │ │ + cmp r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -324855,25 +324850,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 336034 │ │ │ │ cbz r0, 336a6a │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #76] @ (336a94 ) │ │ │ │ ldr r2, [pc, #76] @ (336a98 ) │ │ │ │ ldr r1, [pc, #80] @ (336a9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 336a6a │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 336a6c │ │ │ │ movs r0, #0 │ │ │ │ @@ -324889,19 +324884,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #4 │ │ │ │ + cmp r3, #108 @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #132 @ 0x84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324917,26 +324912,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 336034 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 336b1e │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #120] @ (336b5c ) │ │ │ │ ldr r2, [pc, #120] @ (336b60 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (336b64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 336b18 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 336b44 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 336b1e │ │ │ │ uxth r2, r5 │ │ │ │ @@ -324970,19 +324965,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #100 @ 0x64 │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #228 @ 0xe4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336b68 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00336b6c : │ │ │ │ @@ -324999,21 +324994,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (336b94 ) │ │ │ │ ldr r1, [pc, #24] @ (336b98 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72def4 │ │ │ │ + b.w 72df5c │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r3, r7] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336b9c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325024,28 +325019,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (336be4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r4, r6] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r4, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336be8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325056,66 +325051,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (336c30 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r2, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r1!, {r2, r5} │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336c34 : │ │ │ │ ldr r3, [pc, #24] @ (336c50 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 336c54 │ │ │ │ ldr r1, [pc, #24] @ (336c58 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72def4 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + b.w 72df5c │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r3} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336c5c : │ │ │ │ ldr r3, [pc, #24] @ (336c78 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 336c7c │ │ │ │ ldr r1, [pc, #24] @ (336c80 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72def4 │ │ │ │ - ldrh r6, [r6, r3] │ │ │ │ + b.w 72df5c │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336c84 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00336c88 : │ │ │ │ @@ -325132,15 +325127,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (336cac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ str r1, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325309,31 +325304,31 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 336d16 │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 336d16 │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 336d16 │ │ │ │ ands r6, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00cc │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + ite cc │ │ │ │ + lslcc r3, r0, #1 │ │ │ │ + pushcs {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (336fb8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #196] @ (336fbc ) │ │ │ │ @@ -325341,15 +325336,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -325372,27 +325367,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 7284f8 │ │ │ │ + bl 728560 │ │ │ │ ldr r2, [pc, #92] @ (336fc8 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 728ba0 │ │ │ │ + bl 728c08 │ │ │ │ vldr d7, [pc, #48] @ 336fb0 │ │ │ │ ldr r2, [pc, #72] @ (336fcc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (336fd0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -325409,27 +325404,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 389f50 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0088 │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x00da │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x005a │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (337050 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325438,26 +325433,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (337058 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #92] @ (33705c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (337060 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #76] @ (337064 ) │ │ │ │ ldr r3, [pc, #80] @ (337068 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -325472,23 +325467,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #8 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 336ee8 │ │ │ │ + b.n 336fb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + ldrh r0, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325560,21 +325555,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33712a │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 7285f0 │ │ │ │ + bl 728658 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 337178 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -325656,25 +325651,25 @@ │ │ │ │ bpl.n 337178 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 337178 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 337178 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 337178 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -325715,15 +325710,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 3372f0 │ │ │ │ nop │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (3373c0 ) │ │ │ │ @@ -325772,21 +325767,21 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33737c │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 337408 │ │ │ │ + rev16 r4, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 337420 │ │ │ │ @@ -325794,36 +325789,36 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (337428 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #32] @ 337418 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (33742c ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e6568 │ │ │ │ + b.w 5e65d0 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 33744a │ │ │ │ + cbnz r0, 337464 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 337450 │ │ │ │ + cbnz r2, 33746a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r4, 337464 │ │ │ │ + rev r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (3374b8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -325833,49 +325828,49 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (3374c4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #108] @ (3374c8 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 7285f0 │ │ │ │ + bl 728658 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 728ed8 │ │ │ │ + bl 728f40 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 7285a8 │ │ │ │ + bl 728610 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 728168 │ │ │ │ + bl 7281d0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 385754 │ │ │ │ - cbnz r0, 3374c6 │ │ │ │ + cbnz r0, 3374e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r6, r6] │ │ │ │ + strb r6, [r3, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 3374d0 │ │ │ │ + cbnz r0, 3374ea │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -325916,15 +325911,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3375d0 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (337614 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ cbz r4, 33755c │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 337554 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (337618 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -325932,15 +325927,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 337586 │ │ │ │ dmb ish │ │ │ │ @@ -325962,15 +325957,15 @@ │ │ │ │ bl 38a270 │ │ │ │ bl 42ed70 │ │ │ │ b.n 3374fc │ │ │ │ ldr r1, [pc, #72] @ (33761c ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 728360 │ │ │ │ + bl 7283c8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325979,25 +325974,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 385970 │ │ │ │ b.n 3375ca │ │ │ │ adds r7, #254 @ 0xfe │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + @ instruction: 0xb8e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + @ instruction: 0xb88c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb86e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -326122,29 +326117,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 38a270 │ │ │ │ ldr r0, [pc, #36] @ (3377c4 ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 337690 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (3377c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 337766 │ │ │ │ nop │ │ │ │ adds r6, #170 @ 0xaa │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb632 │ │ │ │ + @ instruction: 0xb69a │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ orrs r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ cmpeq r2, #0 │ │ │ │ ite eq │ │ │ │ @@ -326161,15 +326156,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (337804 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326179,25 +326174,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (337884 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #88] @ (337888 ) │ │ │ │ ldr r1, [pc, #88] @ (33788c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #72] @ (337890 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (337894 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (337898 ) │ │ │ │ @@ -326214,23 +326209,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r1, r0] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r4, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #712] @ (337b50 ) │ │ │ │ + str r2, [r3, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r3, #8 │ │ │ │ + lsls r4, r0, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326244,15 +326239,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #72] @ (337900 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #110] @ 0x6e │ │ │ │ str.w r3, [r0, #114] @ 0x72 │ │ │ │ strh.w r3, [r0, #118] @ 0x76 │ │ │ │ @@ -326261,19 +326256,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r7, [pc, #456] @ (337ac4 ) │ │ │ │ + ldr r7, [pc, #872] @ (337c64 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb63e │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #248] @ (337a10 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -326284,30 +326279,30 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ bl 3847f8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #224] @ (337a1c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3379da │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #21 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3379da │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 337966 │ │ │ │ ldrb.w r3, [r8, #792] @ 0x318 │ │ │ │ cbnz r3, 33799a │ │ │ │ ldr r3, [pc, #184] @ (337a20 ) │ │ │ │ @@ -326318,15 +326313,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (337a2c ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326364,56 +326359,56 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (337a48 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - push {r1, r4, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #16] @ (337a2c ) │ │ │ │ + ldr r7, [pc, #432] @ (337bcc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #736] @ (337d04 ) │ │ │ │ + ldr r7, [pc, #128] @ (337aa4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 0, pc, cr11, cr15, {7} │ │ │ │ - push {r1, r2, r3, r4, r6, r7} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #52 @ 0x34 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldr r6, [pc, #272] @ (337b50 ) │ │ │ │ + ldr r6, [pc, #688] @ (337cf0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r5, r7} │ │ │ │ + push {r2, r4, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r6} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (337a54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 337ae4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326502,15 +326497,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 726514 │ │ │ │ + bl 72657c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 337b34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -326522,15 +326517,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (337dcc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (337dd0 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -326605,15 +326600,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 337cb2 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 726420 │ │ │ │ + bl 726488 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 337dae │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 337d82 │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -326730,49 +326725,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (337e04 ) │ │ │ │ ldr r0, [pc, #80] @ (337e08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #936] @ (338170 ) │ │ │ │ + ldr r5, [pc, #328] @ (337f10 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 337e2e │ │ │ │ + cbz r4, 337e48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r0, 337e38 │ │ │ │ + push {r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r6, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r2, 337e38 │ │ │ │ + cbz r2, 337e52 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r4, 337e3a │ │ │ │ + cbz r4, 337e54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r4, 337e34 │ │ │ │ + cbz r4, 337e4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - uxth r6, r6 │ │ │ │ + cbz r6, 337e2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 337e3a │ │ │ │ + cbnz r2, 337e54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r4, 337e38 │ │ │ │ + cbz r4, 337e52 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - uxtb r0, r6 │ │ │ │ + cbz r0, 337e4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r6, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r4, 337e24 │ │ │ │ + sxth r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 337e2c │ │ │ │ + sxth r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #720] @ (3380d4 ) │ │ │ │ + ldr r3, [pc, #112] @ (337e74 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 337e1c │ │ │ │ + cbz r6, 337e36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (337e98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -326781,26 +326776,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (337ea0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #108] @ (337ea4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (337ea8 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #92] @ (337eac ) │ │ │ │ ldr r3, [pc, #92] @ (337eb0 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -326813,35 +326808,35 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (337eb8 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #52] @ (337ebc ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - ldr r2, [pc, #288] @ (337fbc ) │ │ │ │ + b.w 5ddbe4 │ │ │ │ + ldr r2, [pc, #704] @ (33815c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfbf20041 │ │ │ │ - ldr r1, [pc, #680] @ (33814c ) │ │ │ │ + mrrc2 0, 4, r0, sl, cr1 │ │ │ │ + ldr r2, [pc, #72] @ (337eec ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 337ebc │ │ │ │ + bls.n 337f8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r3, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 337ec2 │ │ │ │ + cbz r2, 337edc │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #136 @ 0x88 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -326859,15 +326854,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 726514 │ │ │ │ + bl 72657c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -326969,46 +326964,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (33805c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ bl 337a58 │ │ │ │ b.n 338022 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 260fa4 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 338046 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338016 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72635c │ │ │ │ + bl 7263c4 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 260fa4 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 338022 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260fa0 │ │ │ │ - ldr r0, [pc, #432] @ (338208 ) │ │ │ │ + ldr r0, [pc, #848] @ (3383a8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -327079,15 +327074,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (33819c ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (3381a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 338156 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -327117,23 +327112,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 43b970 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 33814e │ │ │ │ nop │ │ │ │ - bx r9 │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3381ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrb r2, [r2, #25] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -327142,15 +327137,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (3382a0 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 338254 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33827e │ │ │ │ @@ -327183,28 +327178,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (3382b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ ldr r4, [pc, #92] @ (3382b4 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (3382b8 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327213,36 +327208,36 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (3382c0 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33826a │ │ │ │ nop │ │ │ │ - mov r8, sp │ │ │ │ + bx sl │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r3, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + mov sl, sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr??.w r0, [ip, r2] │ │ │ │ - ldrsb.w r0, [r2, #66] @ 0x42 │ │ │ │ - add r5, sp, #680 @ 0x2a8 │ │ │ │ + vld1.8 {d16[2]}, [r4], r2 │ │ │ │ + ldr??.w r0, [sl, #66] @ 0x42 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #600 @ 0x258 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 338308 │ │ │ │ sub sp, #12 │ │ │ │ @@ -327250,29 +327245,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (338310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #32] @ (338314 ) │ │ │ │ ldr r1, [pc, #36] @ (338318 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - cmp lr, sl │ │ │ │ + mov r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7380041 │ │ │ │ - add sl, lr │ │ │ │ + @ instruction: 0xf7a00041 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r5, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ adds r6, #122 @ 0x7a │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327285,15 +327280,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (33839c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #88] @ (3383a0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 338366 │ │ │ │ movs r0, #0 │ │ │ │ @@ -327307,34 +327302,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (3383a4 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r8, r0 │ │ │ │ + cmp r8, sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #888 @ 0x378 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (338428 ) │ │ │ │ @@ -327344,15 +327339,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (338434 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #100] @ (338438 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 3383f2 │ │ │ │ add sp, #24 │ │ │ │ @@ -327370,34 +327365,34 @@ │ │ │ │ ldr r0, [pc, #60] @ (33843c ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add ip, lr │ │ │ │ + cmp r4, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r4, sp, #384 @ 0x180 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327445,27 +327440,27 @@ │ │ │ │ b.w 44d8b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 44ddf4 │ │ │ │ ldr r0, [pc, #28] @ (3384e0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 338492 │ │ │ │ nop │ │ │ │ cmp r0, #138 @ 0x8a │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r2, #148 @ 0x94 │ │ │ │ lsls r6, r7, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #94 @ 0x5e │ │ │ │ lsls r6, r7, #1 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003384e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327485,27 +327480,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r2, lr │ │ │ │ + cmp sl, fp │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r2, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (338540 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrb r2, [r2, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #120] @ (3385c0 ) │ │ │ │ orrs r3, r2 │ │ │ │ push {r4, lr} │ │ │ │ add r0, pc │ │ │ │ ldrd ip, lr, [sp, #8] │ │ │ │ @@ -327544,22 +327539,22 @@ │ │ │ │ b.w 44d8f8 │ │ │ │ ldr r1, [pc, #24] @ (3385c8 ) │ │ │ │ ldr r0, [pc, #28] @ (3385cc ) │ │ │ │ strd ip, lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ movs r7, #154 @ 0x9a │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r1 │ │ │ │ + bics r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #248 @ 0xf8 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (338648 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -327569,15 +327564,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #64] @ 338640 │ │ │ │ ldr r2, [pc, #80] @ (338654 ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -327589,98 +327584,98 @@ │ │ │ │ ldr r2, [pc, #56] @ (338658 ) │ │ │ │ ldr r1, [pc, #60] @ (33865c ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r2 │ │ │ │ + muls r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r2, [r0, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf5920042 │ │ │ │ - sub.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf5fa0042 │ │ │ │ + addw r0, lr, #2114 @ 0x842 │ │ │ │ │ │ │ │ 00338660 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (3386d8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3386dc ) │ │ │ │ ldr r5, [pc, #100] @ (3386e0 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r2, [pc, #96] @ (3386e4 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (3386e8 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #76] @ (3386ec ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff348 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r2, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adc.w r0, r8, #12713984 @ 0xc20000 │ │ │ │ - negs r6, r6 │ │ │ │ + subs.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf52a0042 │ │ │ │ + @ instruction: 0xf5920042 │ │ │ │ movs r6, #70 @ 0x46 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3386f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrb r6, [r7, #7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -327690,15 +327685,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (3387a0 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #104] @ 338790 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #120] @ (3387a4 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -327710,15 +327705,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (3387ac ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 2ff5fc │ │ │ │ mov.w r0, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r1, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #32774 @ 0x8006 │ │ │ │ @@ -327733,24 +327728,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - tst r6, r2 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r7, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orn r0, ip, #12713984 @ 0xc20000 │ │ │ │ - orns r0, lr, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf4d40042 │ │ │ │ + @ instruction: 0xf4e60042 │ │ │ │ ldr.w ip, [pc, #232] @ 33889c │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bcc.n 3387dc │ │ │ │ @@ -327827,22 +327822,22 @@ │ │ │ │ ldr.w ip, [pc, #28] @ 3388a4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #28] @ (3388a8 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #32 │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4 │ │ │ │ + asrs r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r2, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #180] @ (338970 ) │ │ │ │ cmp r2, #13 │ │ │ │ @@ -327908,87 +327903,87 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (338978 ) │ │ │ │ ldr r0, [pc, #24] @ (33897c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3388d0 │ │ │ │ movs r4, #34 @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + ands r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00338980 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (3389f8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3389fc ) │ │ │ │ ldr r5, [pc, #100] @ (338a00 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r2, [pc, #96] @ (338a04 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (338a08 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #76] @ (338a0c ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff348 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r7, pc, #872 @ (adr r7, 338d64 ) │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf2280042 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + @ instruction: 0xf2900042 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - addw r0, sl, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf2720042 │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (338a18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strb r2, [r0, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -327996,30 +327991,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (338a64 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (338a68 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #36] @ (338a6c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #32] @ (338a70 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + b.w 5ddbe4 │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vmla.i32 d16, d4, d1[0] │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + orr.w r0, ip, #65 @ 0x41 │ │ │ │ + subs r6, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ @@ -328028,34 +328023,34 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r1, r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w ip, r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r3, r0, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ (adr r3, 338b08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r3 │ │ │ │ add r3, pc, #64 @ (adr r3, 338b08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr.w r3, [r4, #952] @ 0x3b8 │ │ │ │ strd r6, r7, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328096,23 +328091,23 @@ │ │ │ │ strmi.w r5, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #23 │ │ │ │ bmi.n 338be6 │ │ │ │ orr.w r1, r1, #268435456 @ 0x10000000 │ │ │ │ str.w r1, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #28, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrh.w r3, [r4, #948] @ 0x3b4 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 338bd2 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ beq.n 338bd2 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #948] @ 0x3b4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ mov.w r2, #51712 @ 0xca00 │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -328122,31 +328117,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r4, #936] @ 0x3a8 │ │ │ │ mov r3, r5 │ │ │ │ mov.w ip, r0, asr #31 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ bl 416784 │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 338b4c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328176,41 +328171,41 @@ │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 338c26 │ │ │ │ ldr r1, [pc, #300] @ (338d68 ) │ │ │ │ ldr r0, [pc, #300] @ (338d6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 338c26 │ │ │ │ ldr r3, [pc, #292] @ (338d70 ) │ │ │ │ ldr r2, [pc, #292] @ (338d74 ) │ │ │ │ ldr r1, [pc, #296] @ (338d78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 338c84 │ │ │ │ ldr r3, [pc, #248] @ (338d64 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 338c26 │ │ │ │ ldr r1, [pc, #264] @ (338d7c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #264] @ (338d80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 338c26 │ │ │ │ cmp r5, #32 │ │ │ │ bhi.n 338c68 │ │ │ │ add r3, pc, #8 @ (adr r3, 338c94 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -328273,37 +328268,37 @@ │ │ │ │ ldr.w r0, [r0, #944] @ 0x3b0 │ │ │ │ b.n 338c28 │ │ │ │ ldr r1, [pc, #48] @ (338d84 ) │ │ │ │ ldr r0, [pc, #52] @ (338d88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 338c26 │ │ │ │ movs r0, #222 @ 0xde │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #608 @ (adr r5, 338fd0 ) │ │ │ │ + add r6, pc, #0 @ (adr r6, 338d70 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #36 @ 0x24 │ │ │ │ + subs r5, #140 @ 0x8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #304 @ (adr r5, 338ea8 ) │ │ │ │ + add r5, pc, #720 @ (adr r5, 339048 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #432 @ (adr r5, 338f2c ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 3390cc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r5, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r4, #4 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #1 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #36] @ 338dc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -328311,23 +328306,23 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #32] @ (338dc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 338b10 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r4, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #976 @ (adr r3, 339198 ) │ │ │ │ + add r4, pc, #368 @ (adr r4, 338f38 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #88 @ (adr r4, 338e24 ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 338fc4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 338e14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -328335,28 +328330,28 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (338e1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ movw r2, #48879 @ 0xbeef │ │ │ │ strh.w r2, [r0, #948] @ 0x3b4 │ │ │ │ bic.w r3, r3, #12544 @ 0x3100 │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 338b10 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #720 @ (adr r3, 3390ec ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 338e8c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #856 @ (adr r3, 339178 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 338f18 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (338ed0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -328365,26 +328360,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (338ed8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #144] @ (338edc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #144] @ (338ee0 ) │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #100] @ 338ec8 │ │ │ │ ldr r2, [pc, #124] @ (338ee4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -328403,36 +328398,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ strd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff54c │ │ │ │ nop │ │ │ │ lsls r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #60 @ 0x3c │ │ │ │ + subs r3, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [r6, #-264]! @ 0xfffffef8 │ │ │ │ - stc 0, cr0, [sl, #264] @ 0x108 │ │ │ │ - add r3, pc, #456 @ (adr r3, 3390a8 ) │ │ │ │ + ldcl 0, cr0, [lr, #264] @ 0x108 │ │ │ │ + ldcl 0, cr0, [r2, #264]! @ 0x108 │ │ │ │ + add r3, pc, #872 @ (adr r3, 339248 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #296 @ (adr r3, 33900c ) │ │ │ │ + add r3, pc, #712 @ (adr r3, 3391ac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r4, #11] │ │ │ │ lsls r6, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr1, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328464,27 +328459,27 @@ │ │ │ │ ldr r1, [pc, #460] @ (339108 ) │ │ │ │ ldr r0, [pc, #464] @ (33910c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #448] @ (339110 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #448] @ (339114 ) │ │ │ │ ldr r2, [pc, #448] @ (339118 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ mov r8, r0 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 338f84 │ │ │ │ ldr r3, [pc, #400] @ (339104 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -328542,15 +328537,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (33911c ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #256] @ (339120 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 338f7a │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 338f22 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r7, [r0, #948] @ 0x3b4 │ │ │ │ strb.w r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -328591,66 +328586,66 @@ │ │ │ │ b.n 338f7a │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 338f22 │ │ │ │ bic.w r3, r7, #2147483648 @ 0x80000000 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ strb.w r3, [r8, #956] @ 0x3bc │ │ │ │ b.n 338f7a │ │ │ │ ldr r1, [pc, #84] @ (339124 ) │ │ │ │ ldr r0, [pc, #88] @ (339128 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 338f40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33907e │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 33907e │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 3390a0 │ │ │ │ bl 338a74 │ │ │ │ b.n 33907e │ │ │ │ nop │ │ │ │ adds r2, r4, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #760 @ (adr r2, 339408 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 3391a8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #424 @ (adr r2, 3392c0 ) │ │ │ │ + add r2, pc, #840 @ (adr r2, 339460 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 339224 ) │ │ │ │ + add r2, pc, #680 @ (adr r2, 3393c4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #164 @ 0xa4 │ │ │ │ + subs r1, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #312 @ (adr r1, 339264 ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 339404 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (339138 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strb r6, [r0, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -328773,15 +328768,15 @@ │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 33916c │ │ │ │ ldr r0, [pc, #264] @ (3393c0 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 33916c │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 33916c │ │ │ │ str.w ip, [r0, #960] @ 0x3c0 │ │ │ │ b.n 33916c │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -328808,15 +328803,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3393c4 ) │ │ │ │ ldr r0, [pc, #172] @ (3393c8 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r4, [ip, #976] @ 0x3d0 │ │ │ │ ldr.w lr, [r0, #940] @ 0x3ac │ │ │ │ mov r5, r4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 339398 │ │ │ │ lsl.w r5, lr, r3 │ │ │ │ orr.w lr, r5, r4 │ │ │ │ @@ -328829,15 +328824,15 @@ │ │ │ │ cbz r0, 33938a │ │ │ │ vldr d7, [pc, #84] @ 3393b0 │ │ │ │ add.w r1, r2, #976 @ 0x3d0 │ │ │ │ add r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 696e40 │ │ │ │ + bl 696ea8 │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3393a2 │ │ │ │ add.w r1, r1, #4320 @ 0x10e0 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ adds r1, #20 │ │ │ │ ldr.w r2, [r4, r1, lsl #2] │ │ │ │ @@ -328849,32 +328844,32 @@ │ │ │ │ b.n 33916c │ │ │ │ movs r4, #1 │ │ │ │ lsls r4, r3 │ │ │ │ bic.w lr, r5, r4 │ │ │ │ b.n 339344 │ │ │ │ ldr r0, [pc, #40] @ (3393cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ b.n 33937a │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #608] @ 0x260 │ │ │ │ + add r0, pc, #0 @ (adr r0, 3393c4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r7, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #592] @ 339630 │ │ │ │ sub sp, #24 │ │ │ │ @@ -329032,24 +329027,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ lsls r2, r2, #2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 69694c │ │ │ │ + bl 6969b4 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r0, [sp, #16] │ │ │ │ asrge r1, r0, #31 │ │ │ │ bge.w 339412 │ │ │ │ ldr r0, [pc, #136] @ (339644 ) │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ b.n 339412 │ │ │ │ ldr.w r0, [r4, #940] @ 0x3ac │ │ │ │ movs r1, #0 │ │ │ │ b.n 339412 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ @@ -329070,15 +329065,15 @@ │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 339412 │ │ │ │ ldr r1, [pc, #68] @ (339648 ) │ │ │ │ ldr r0, [pc, #72] @ (33964c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33940e │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r1, r0 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ ldr.w r0, [r4, r2, lsl #2] │ │ │ │ b.n 339412 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @@ -329094,19 +329089,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r4, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #776] @ 0x308 │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #572] @ (3398a0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -329124,15 +329119,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #508] @ 339890 │ │ │ │ ldr r2, [pc, #540] @ (3398b4 ) │ │ │ │ mov r3, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -329145,64 +329140,64 @@ │ │ │ │ ldr r1, [pc, #520] @ (3398bc ) │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r7 │ │ │ │ bl 2ff5fc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #4 │ │ │ │ - bl 60ae08 │ │ │ │ + bl 60ae70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 339822 │ │ │ │ - bl 6311e8 │ │ │ │ + bl 631250 │ │ │ │ mov r7, r0 │ │ │ │ - bl 6967d8 │ │ │ │ + bl 696840 │ │ │ │ cmp.w r0, #16384 @ 0x4000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.n 3397e2 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (3398c0 ) │ │ │ │ add.w r5, r4, #32768 @ 0x8000 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ bl 2fe688 │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ cbz r0, 339756 │ │ │ │ - bl 632844 │ │ │ │ + bl 6328ac │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 33971a │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r6, #15 │ │ │ │ movs r7, #0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 631400 │ │ │ │ + bl 631468 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3397f8 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69694c │ │ │ │ + bl 6969b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33984c │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ blx 262aa4 │ │ │ │ ldr.w r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -329216,26 +329211,26 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add r6, sp, #16 │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [sp] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 696e40 │ │ │ │ + bl 696ea8 │ │ │ │ vldr d7, [pc, #260] @ 339898 │ │ │ │ cmp r0, r7 │ │ │ │ blt.n 33982c │ │ │ │ ldrd r3, r0, [r5, #976] @ 0x3d0 │ │ │ │ mov.w r2, #1012 @ 0x3f4 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ mvns r3, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 696e40 │ │ │ │ + bl 696ea8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 339866 │ │ │ │ ldr r2, [pc, #264] @ (3398c4 ) │ │ │ │ add.w r0, r4, #17280 @ 0x4380 │ │ │ │ ldr r3, [pc, #228] @ (3398a4 ) │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ @@ -329254,15 +329249,15 @@ │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #224] @ (3398cc ) │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #212] @ (3398d0 ) │ │ │ │ ldr r3, [pc, #168] @ (3398a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -329286,40 +329281,40 @@ │ │ │ │ ldr r1, [pc, #164] @ (3398dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3397f8 │ │ │ │ ldr r3, [pc, #144] @ (3398e0 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #144] @ (3398e4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #144] @ (3398e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3397f8 │ │ │ │ ldr r3, [pc, #132] @ (3398ec ) │ │ │ │ movs r5, #253 @ 0xfd │ │ │ │ ldr r4, [pc, #132] @ (3398f0 ) │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ ldr r1, [pc, #128] @ (3398f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3397f8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329328,52 +329323,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #140 @ 0x8c │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 3392b4 │ │ │ │ + b.n 339384 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3392e0 │ │ │ │ + b.n 3393b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc 0, cr0, [r8], #296 @ 0x128 │ │ │ │ + stc 0, cr0, [r0, #-296]! @ 0xfffffed8 │ │ │ │ asrs r2, r4, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r5, #19 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #138 @ 0x8a │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 33994c │ │ │ │ sub sp, #20 │ │ │ │ @@ -329381,44 +329376,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (339954 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #48] @ (339958 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (33995c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r1, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 339b5c │ │ │ │ + b.n 339c2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, #218 @ 0xda │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (339968 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -329428,15 +329423,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (3399e8 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #64] @ 3399d8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #80] @ (3399ec ) │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -329448,36 +329443,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (3399f4 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #230 @ 0xe6 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 339dec │ │ │ │ + b.n 339ebc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 339e18 │ │ │ │ + b.n 339ee8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #476] @ (339bd8 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ push {r4, lr} │ │ │ │ sbcs.w lr, r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -329633,22 +329628,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (339be0 ) │ │ │ │ ldr r0, [pc, #28] @ (339be4 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ asrs r2, r4, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #416] @ (339d98 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -329786,23 +329781,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (339da0 ) │ │ │ │ ldr r0, [pc, #24] @ (339da4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 339c0e │ │ │ │ asrs r6, r4, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r5, #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 339de8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329810,28 +329805,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (339df0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #28] @ (339df4 ) │ │ │ │ ldr r1, [pc, #32] @ (339df8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5deeec │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + b.w 5def54 │ │ │ │ + cmp r5, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 339e98 │ │ │ │ + bgt.n 339d68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ lsls r5, r0, #1 │ │ │ │ sdiv pc, r1, pc │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -329841,15 +329836,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (339e64 ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #80] @ (339e68 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #48] @ 339e58 │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #34753 @ 0x87c1 │ │ │ │ movt r3, #33281 @ 0x8201 │ │ │ │ str.w r2, [r0, #944] @ 0x3b0 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -329863,19 +329858,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {} │ │ │ │ strh r1, [r0, #62] @ 0x3e │ │ │ │ strh r1, [r0, #16] │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 339e9e │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -329907,20 +329902,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (339ee0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ str r4, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329928,31 +329923,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (339f30 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (339f34 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #800] @ 0x320 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -329974,15 +329969,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 339f7e │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 72635c │ │ │ │ + bl 7263c4 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 339f7c │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -330035,19 +330030,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33a03c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 33a07a │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 33a062 │ │ │ │ @@ -330081,15 +330076,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 33a06c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 7263bc │ │ │ │ + b.w 726424 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -330125,19 +330120,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a128 ) │ │ │ │ ldr r0, [pc, #20] @ (33a12c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330155,25 +330150,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6984e8 │ │ │ │ + bl 698550 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a190 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 33a1ba │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6984e8 │ │ │ │ + bl 698550 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 33a178 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 33a16a │ │ │ │ ldr r3, [pc, #100] @ (33a1fc ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r4, [pc, #100] @ (33a200 ) │ │ │ │ @@ -330181,20 +330176,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (33a204 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 33a1ca │ │ │ │ mov r0, r6 │ │ │ │ - bl 698758 │ │ │ │ + bl 6987c0 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (33a208 ) │ │ │ │ ldr r3, [pc, #40] @ (33a1f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -330210,19 +330205,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r0, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #38 @ 0x26 │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r2, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -330233,25 +330228,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (33a2ac ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (33a2b0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (33a2b4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #104] @ (33a2b8 ) │ │ │ │ ldr r2, [pc, #108] @ (33a2bc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (33a2c0 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -330262,15 +330257,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (33a2c8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -330278,33 +330273,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r1, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 33a290 │ │ │ │ + bhi.n 33a360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #170 @ 0xaa │ │ │ │ + movs r6, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r6, [r6, r0] │ │ │ │ + ldrsb r6, [r3, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 33a308 │ │ │ │ @@ -330313,22 +330308,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 33a2f0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (33a30c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 263a60 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 33a328 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330344,19 +330339,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a350 ) │ │ │ │ ldr r0, [pc, #20] @ (33a354 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (33a3c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330365,55 +330360,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (33a3d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #80] @ (33a3d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (33a3d8 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #64] @ (33a3dc ) │ │ │ │ ldr r1, [pc, #68] @ (33a3e0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #56] @ (33a3e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 33a31c │ │ │ │ + bvc.n 33a3ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r6, 33a446 │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r0, #27 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldrsh r4, [r2, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -330428,55 +330423,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (33a460 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #80] @ (33a464 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (33a468 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #64] @ (33a46c ) │ │ │ │ ldr r3, [pc, #68] @ (33a470 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #52] @ (33a474 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 33a48c │ │ │ │ + bvs.n 33a55c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r6, 33a4b2 │ │ │ │ + cbz r6, 33a4cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, r1] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r6, #24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r0, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -330502,15 +330497,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (33a578 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -330521,15 +330516,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (33a57c ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dba48 │ │ │ │ + bl 5dbab0 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 33a532 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 33a52a │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -330549,57 +330544,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5dba6c │ │ │ │ + bl 5dbad4 │ │ │ │ b.n 33a4f0 │ │ │ │ ldr r4, [pc, #80] @ (33a584 ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (33a588 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33a500 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (33a58c ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (33a590 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ lsrs r4, r2, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #44 @ 0x2c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strb r6, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + cbz r0, 33a5b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r2, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r4, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (33a62c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330610,15 +330605,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (33a634 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 33a616 │ │ │ │ mov r5, r0 │ │ │ │ @@ -330634,15 +330629,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 386170 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33a5d8 │ │ │ │ - bl 726514 │ │ │ │ + bl 72657c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a5d8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 386110 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -330651,19 +330646,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330674,24 +330669,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (33a6d4 ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 726514 │ │ │ │ + bl 72657c │ │ │ │ cbz r0, 33a692 │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 33a6a6 │ │ │ │ @@ -330712,19 +330707,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 386380 │ │ │ │ nop │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (33a78c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330735,15 +330730,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (33a798 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -330755,15 +330750,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 33a778 │ │ │ │ ldr r3, [pc, #104] @ (33a79c ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5dba84 │ │ │ │ + bl 5dbaec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a75a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -330772,43 +330767,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (33a7a0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e854 │ │ │ │ + b.w 72e8bc │ │ │ │ ldr r0, [pc, #56] @ (33a7a4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e854 │ │ │ │ + b.w 72e8bc │ │ │ │ ldr r0, [pc, #44] @ (33a7a8 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r2, #48] @ 0x30 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r0, r2, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + ldrh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r6, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (33a85c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330817,15 +330812,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (33a864 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (33a868 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 33a846 │ │ │ │ mov r8, r0 │ │ │ │ bl 386fd8 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -330839,15 +330834,15 @@ │ │ │ │ b.n 33a82a │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (33a86c ) │ │ │ │ cbz r2, 33a814 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5dba54 │ │ │ │ + bl 5dbabc │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -330868,19 +330863,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r1, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -330899,15 +330894,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (33a954 ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33a926 │ │ │ │ @@ -330923,24 +330918,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5dba58 │ │ │ │ + bl 5dbac0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a912 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5dba6c │ │ │ │ + bl 5dbad4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5dba7c │ │ │ │ + bl 5dbae4 │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -330949,36 +330944,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (33a95c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33a912 │ │ │ │ ldr r0, [pc, #40] @ (33a960 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - movs r2, #48 @ 0x30 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r5, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (33aa7c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330987,15 +330982,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (33aa84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 467588 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 43bee8 │ │ │ │ cbz r0, 33a9ce │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -331008,15 +331003,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (33aa8c ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (33aa90 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 47e558 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 33a9da │ │ │ │ movs r1, #0 │ │ │ │ bl 453368 │ │ │ │ @@ -331068,29 +331063,29 @@ │ │ │ │ b.n 33a9a8 │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 261324 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (33aa94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 33aa58 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 33ab4c │ │ │ │ + beq.n 33aa1c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r0, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #940] @ (33ae58 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -331134,19 +331129,19 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 72634c │ │ │ │ + bl 7263b4 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 726ffc │ │ │ │ + bl 727064 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33abda │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 33acd0 │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -331200,15 +331195,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (33ae74 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 33ab4e │ │ │ │ ldr r2, [pc, #668] @ (33ae78 ) │ │ │ │ ldr r3, [pc, #636] @ (33ae5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -331237,15 +331232,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72def4 │ │ │ │ + b.w 72df5c │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ orr.w r4, sl, r4, lsl #16 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #1824 @ 0x720 │ │ │ │ add r3, fp │ │ │ │ asrs r1, r4, #31 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -331267,15 +331262,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (33ae94 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #536] @ (33ae98 ) │ │ │ │ ldr r3, [pc, #476] @ (33ae5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331297,15 +331292,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (33aea4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r6 │ │ │ │ blx 2619c0 │ │ │ │ b.n 33ab4e │ │ │ │ ldr r3, [pc, #468] @ (33aea8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -331323,15 +331318,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 33ad8c │ │ │ │ bl 38635c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331340,15 +331335,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 33a478 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33ae18 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 33ab46 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262ba0 <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 33adec │ │ │ │ movs r2, #2 │ │ │ │ @@ -331376,18 +331371,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (33aec4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7263b4 │ │ │ │ + bl 72641c │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33ae40 │ │ │ │ ldr r3, [pc, #292] @ (33aec8 ) │ │ │ │ @@ -331396,50 +331391,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (33aed0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (33aed4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ b.n 33ab46 │ │ │ │ ldr r3, [pc, #264] @ (33aed8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (33aedc ) │ │ │ │ ldr r1, [pc, #264] @ (33aee0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33ab4e │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (33aee4 ) │ │ │ │ ldr r3, [pc, #244] @ (33aee8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (33aeec ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ mov r0, r6 │ │ │ │ blx 2619c0 │ │ │ │ b.n 33ab4e │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 386170 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331448,15 +331443,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5dba7c │ │ │ │ + bl 5dbae4 │ │ │ │ b.n 33ab46 │ │ │ │ ldr r3, [pc, #176] @ (33aef4 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (33aef8 ) │ │ │ │ ldr r0, [pc, #176] @ (33aefc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331469,86 +331464,86 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r2, r2, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r6, r2, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r6, #14] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r5, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r0, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r6, r5, #2 │ │ │ │ + subs r6, r2, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r3, #20] │ │ │ │ + ldrh r0, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, #16] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r3, #1 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r4, r1, #0 │ │ │ │ + subs r4, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + subs r6, r7, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #512] @ (33b0b8 ) │ │ │ │ + ldr r3, [pc, #928] @ (33b258 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r0, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r1, #5 │ │ │ │ + adds r2, r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #984] @ (33b2a0 ) │ │ │ │ + ldr r3, [pc, #376] @ (33b040 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r3, #4 │ │ │ │ + adds r4, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #624 @ 0x270 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #800] @ (33b1f4 ) │ │ │ │ + ldr r3, [pc, #192] @ (33af94 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - adds r6, r5, #3 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r5, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (33afc8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -331593,25 +331588,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 698758 │ │ │ │ + bl 6987c0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 33aa98 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33af4c │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 33af4c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (33afd4 ) │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ ldr r1, [pc, #32] @ (33afd8 ) │ │ │ │ ldr r0, [pc, #36] @ (33afdc ) │ │ │ │ add r3, pc │ │ │ │ @@ -331620,19 +331615,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [lr, #428] @ 0x1ac │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r4, #428] @ 0x1ac │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #32] │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33aff6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -331650,15 +331645,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (33b058 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 33b03a │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 386d5c │ │ │ │ @@ -331671,19 +331666,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r6, r6, r2 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #216 @ (adr r7, 33b130 ) │ │ │ │ + add r7, pc, #632 @ (adr r7, 33b2d0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #400] @ (33b1ec ) │ │ │ │ + ldr r0, [pc, #816] @ (33b38c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -331713,15 +331708,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 33b1ea │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -331766,15 +331761,15 @@ │ │ │ │ ldr r1, [pc, #704] @ (33b3fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #915 @ 0x393 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 467520 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33b200 │ │ │ │ ldr r5, [pc, #672] @ (33b400 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -331783,33 +331778,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 47e50c │ │ │ │ ldr r2, [pc, #644] @ (33b40c ) │ │ │ │ ldr r1, [pc, #644] @ (33b410 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 389f50 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #612] @ (33b414 ) │ │ │ │ ldr r3, [pc, #556] @ (33b3dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331832,21 +331827,21 @@ │ │ │ │ ldr r2, [pc, #556] @ (33b418 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 33b1ac │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 6989a4 │ │ │ │ + bl 698a0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b48c │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a0ac │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -331866,15 +331861,15 @@ │ │ │ │ ldr r2, [pc, #464] @ (33b41c ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33b32c │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33b278 │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -331885,15 +331880,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (33b424 ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 260e40 │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 33b126 │ │ │ │ @@ -331905,28 +331900,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 386aa8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33b45a │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33b126 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 386d5c │ │ │ │ @@ -331942,18 +331937,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a130 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 33b334 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 33b260 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 33b200 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -331963,26 +331958,26 @@ │ │ │ │ ldr r2, [pc, #228] @ (33b434 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #683 @ 0x2ab │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33b260 │ │ │ │ ldr r2, [pc, #208] @ (33b438 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33b260 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 33b3aa │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -332001,86 +331996,86 @@ │ │ │ │ bl 33a130 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33b38a │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 33b260 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r8], #-428 @ 0xfffffe54 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r0], #-428 @ 0xfffffe54 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #24] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r2, r3, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r4, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r1, r6 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r3, r5 │ │ │ │ + adds r6, r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r4, #25 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, pc, #752 @ (adr r5, 33b700 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 33b4a0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r8, sp │ │ │ │ + bx sl │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfb34006b │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3c3426 │ │ │ │ - add r4, pc, #576 @ (adr r4, 33b66c ) │ │ │ │ + add r4, pc, #992 @ (adr r4, 33b80c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp lr, r7 │ │ │ │ + mov r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r5, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r5, #32] │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #96] @ (33b4a0 ) │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldr r4, [pc, #96] @ (33b4a4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #96] @ (33b4a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33b200 │ │ │ │ ldr r1, [pc, #80] @ (33b4ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72db84 │ │ │ │ + bl 72dbec │ │ │ │ b.n 33b200 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33b260 │ │ │ │ ldr r3, [pc, #60] @ (33b4b0 ) │ │ │ │ movw r2, #710 @ 0x2c6 │ │ │ │ ldr r1, [pc, #60] @ (33b4b4 ) │ │ │ │ @@ -332094,29 +332089,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (33b4bc ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov.w r2, #876 @ 0x36c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r7, #29] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #29] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, #24] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (33b530 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -332127,47 +332122,47 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cbz r0, 33b504 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 33b05c │ │ │ │ ldr r2, [pc, #52] @ (33b53c ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1111 @ 0x457 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r5, #23 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r6, #0] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (33b5ec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332178,38 +332173,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33b5c0 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 453374 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 33b58c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 33b05c │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ ldr r2, [pc, #96] @ (33b5f8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1051 @ 0x41b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332217,33 +332212,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #56] @ (33b5fc ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r3, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #21 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, pc, #544 @ (adr r0, 33b81c ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 33b9bc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (33b69c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332251,15 +332246,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (33b6a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ bl 33a7ac │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -332277,15 +332272,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #80] @ (33b6ac ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33b642 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -332298,23 +332293,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r5, #18 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #22] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r3, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, 33ba54 ) │ │ │ │ + add r1, pc, #328 @ (adr r1, 33b7f4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - tst r6, r2 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (33b82c ) │ │ │ │ @@ -332334,15 +332329,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (33b840 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 38635c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -332390,15 +332385,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #228] @ (33b850 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 33b808 │ │ │ │ @@ -332414,28 +332409,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 33a478 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b792 │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 33b73c │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 33b7e2 │ │ │ │ ldr r2, [pc, #132] @ (33b854 ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5dba54 │ │ │ │ + bl 5dbabc │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 33b7be │ │ │ │ b.n 33b73c │ │ │ │ ldr r2, [pc, #108] @ (33b858 ) │ │ │ │ @@ -332459,48 +332454,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 386ea0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b73c │ │ │ │ ldr r0, [pc, #72] @ (33b868 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 33b7ba │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf61c006b │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf5ec006b │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r4, #15400960 @ 0xeb0000 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + add r0, pc, #264 @ (adr r0, 33b958 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r0 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4f8006b │ │ │ │ stc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr3, cr15, {7} @ │ │ │ │ bl 395866 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (33b87c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #384] @ (33ba00 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332546,15 +332541,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 698758 │ │ │ │ + bl 6987c0 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 33ba00 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -332582,22 +332577,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 33ba9a │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 726ffc │ │ │ │ + bl 727064 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33ba56 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 72634c │ │ │ │ + bl 7263b4 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 33ba88 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 33b8d2 │ │ │ │ @@ -332617,15 +332612,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 33b9d8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 7263b4 │ │ │ │ + bl 72641c │ │ │ │ adds r6, #16 │ │ │ │ blx 2619c0 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 33b9c2 │ │ │ │ ldr r2, [pc, #352] @ (33bb3c ) │ │ │ │ ldr r3, [pc, #336] @ (33bb2c ) │ │ │ │ @@ -332672,15 +332667,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33baee │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 33ba5e │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 33b944 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e04c │ │ │ │ + bl 72e0b4 │ │ │ │ b.n 33b96c │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 33ba82 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33b998 │ │ │ │ @@ -332696,15 +332691,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 33b9a0 │ │ │ │ ldr r1, [pc, #192] @ (33bb4c ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ b.n 33b986 │ │ │ │ ldr r1, [pc, #180] @ (33bb50 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33b958 │ │ │ │ ldr r1, [pc, #168] @ (33bb54 ) │ │ │ │ @@ -332712,15 +332707,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33b958 │ │ │ │ ldr r0, [pc, #160] @ (33bb58 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 33b958 │ │ │ │ ldr r1, [pc, #144] @ (33bb5c ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33ba12 │ │ │ │ @@ -332729,29 +332724,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33ba12 │ │ │ │ ldr r0, [pc, #124] @ (33bb60 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33ba12 │ │ │ │ ldr r3, [pc, #116] @ (33bb64 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ba4c │ │ │ │ ldr r3, [pc, #88] @ (33bb54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33ba4c │ │ │ │ ldr r0, [pc, #96] @ (33bb68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33ba4c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (33bb6c ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (33bb70 ) │ │ │ │ ldr r0, [pc, #84] @ (33bb74 ) │ │ │ │ @@ -332763,41 +332758,41 @@ │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, sl, #15400960 @ 0xeb0000 │ │ │ │ and.w r0, lr, #15400960 @ 0xeb0000 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf308006b │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r2, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r3, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r0, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #23] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r0, #7 │ │ │ │ + asrs r6, r5, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, #23] │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332814,35 +332809,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6984e8 │ │ │ │ + bl 698550 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33bbd4 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 33bbde │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6984e8 │ │ │ │ + bl 698550 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 33bbbc │ │ │ │ adds r0, #4 │ │ │ │ beq.n 33bbae │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 33bbee │ │ │ │ mov r0, r6 │ │ │ │ - bl 698758 │ │ │ │ + bl 6987c0 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (33bc24 ) │ │ │ │ ldr r3, [pc, #44] @ (33bc20 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -332871,44 +332866,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (33bc9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w ip, [pc, #72] @ 33bca0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (33bca4 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r4, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -332929,31 +332924,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (33bcec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r1, #32 │ │ │ │ + asrs r6, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r6, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (33bd7c ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 33bd66 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 726514 │ │ │ │ + bl 72657c │ │ │ │ cbnz r0, 33bd22 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332962,33 +332957,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33bd46 │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr r3, [pc, #60] @ (33bd84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33bd2e │ │ │ │ ldr r3, [pc, #52] @ (33bd88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33bd2e │ │ │ │ ldr r0, [pc, #48] @ (33bd8c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33bd2e │ │ │ │ ldr r3, [pc, #40] @ (33bd90 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (33bd94 ) │ │ │ │ ldr r0, [pc, #40] @ (33bd98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -332999,21 +332994,21 @@ │ │ │ │ vmla.i32 d16, d2, d11[1] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r6, #29 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 33bfbc │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -333033,34 +333028,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (33bfd0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #496] @ (33bfd4 ) │ │ │ │ ldr r1, [pc, #496] @ (33bfd8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 262aa4 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 6989e4 │ │ │ │ + bl 698a4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bee8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 33bb78 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -333106,27 +333101,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (33bfe8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33bebe │ │ │ │ ldr r3, [pc, #324] @ (33bfec ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (33bff0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (33bff4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #312] @ (33bff8 ) │ │ │ │ ldr r3, [pc, #260] @ (33bfc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -333144,39 +333139,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (33c000 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33bebe │ │ │ │ ldr r3, [pc, #256] @ (33c004 ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (33c008 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (33c00c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 33bebe │ │ │ │ ldr r2, [pc, #240] @ (33c010 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (33c014 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 698d58 │ │ │ │ + bl 698dc0 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (33c018 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -333198,86 +333193,86 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33be44 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (33c024 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33be44 │ │ │ │ ldr r1, [pc, #152] @ (33c028 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33be7a │ │ │ │ ldr r1, [pc, #132] @ (33c020 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33be7a │ │ │ │ ldr r0, [pc, #132] @ (33c02c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 33be7a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ vhadd.s32 q0, q1, │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + ldrb r4, [r0, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ vhadd.s16 q0, q1, │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + bkpt 0x002e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0044 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + lsrs r4, r7, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r6, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cdp 0, 2, cr0, cr2, cr11, {3} │ │ │ │ - ldrb r4, [r0, #14] │ │ │ │ + ldrb r4, [r5, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r2, #7] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r2, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (33c22c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333335,15 +333330,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 33c0e2 │ │ │ │ ldr r0, [pc, #356] @ (33c23c ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 33c106 │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -333355,15 +333350,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 33c0f8 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7263bc │ │ │ │ + b.w 726424 │ │ │ │ ldr r0, [pc, #296] @ (33c240 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 33c128 │ │ │ │ ldr r0, [pc, #280] @ (33c238 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -333384,19 +333379,19 @@ │ │ │ │ bpl.n 33c068 │ │ │ │ ldr r0, [pc, #256] @ (33c248 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r0, [pc, #244] @ (33c24c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 33c1e8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c068 │ │ │ │ @@ -333414,15 +333409,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c068 │ │ │ │ ldr r0, [pc, #184] @ (33c254 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 33c130 │ │ │ │ add r3, pc, #8 @ (adr r3, 33c1b4 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -333461,27 +333456,27 @@ │ │ │ │ ldc 0, cr0, [ip], {107} @ 0x6b │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r0, sp │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (33c2f8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -333490,25 +333485,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (33c300 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #128] @ (33c304 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (33c308 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #84] @ 33c2f0 │ │ │ │ ldr r2, [pc, #108] @ (33c30c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (33c310 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -333537,27 +333532,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r3, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 33c30e │ │ │ │ + cbnz r6, 33c328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r2, 33c318 │ │ │ │ + cbnz r2, 33c332 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + ldrb r2, [r4, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r6, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r3, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (33c4ac ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -333630,20 +333625,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33c340 │ │ │ │ ldr r0, [pc, #232] @ (33c4c0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33c340 │ │ │ │ ldr r0, [pc, #224] @ (33c4c4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 33c46a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c340 │ │ │ │ @@ -333679,15 +333674,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (33c4b8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c340 │ │ │ │ ldr r0, [pc, #104] @ (33c4cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33c340 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 33c3f6 │ │ │ │ add r3, pc, #8 @ (adr r3, 33c478 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -333709,25 +333704,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #3] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r4, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33c4d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ subs r7, #102 @ 0x66 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333736,44 +333731,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (33c53c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #60] @ (33c540 ) │ │ │ │ ldr r1, [pc, #60] @ (33c544 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3384e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389f50 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r2, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33c5d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333782,31 +333777,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (33c5e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #112] @ (33c5e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (33c5e8 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #96] @ (33c5ec ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #88] @ (33c5f0 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -333824,31 +333819,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r0, #1 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #9 │ │ │ │ + lsls r6, r2, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #248 @ 0xf8 │ │ │ │ + adds r3, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str.w r0, [lr, r9, lsl #2] │ │ │ │ vminnm.f16 , , │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33c600 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ subs r6, #186 @ 0xba │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -333915,25 +333910,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (33c704 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #76] @ (33c708 ) │ │ │ │ ldr r1, [pc, #76] @ (33c70c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #60] @ (33c710 ) │ │ │ │ ldr r3, [pc, #64] @ (33c714 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (33c718 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -333946,23 +333941,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r6, #28 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r2, 33c762 │ │ │ │ + cbz r2, 33c77c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -333980,55 +333975,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #68] @ (33c79c ) │ │ │ │ ldr r1, [pc, #72] @ (33c7a0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #60] @ (33c7a4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (33c7a8 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r5, #26 │ │ │ │ + lsls r0, r2, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r6, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r3, #26] │ │ │ │ + strb r4, [r0, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r4, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #25] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (33c84c ) │ │ │ │ @@ -334039,27 +334034,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #124] @ (33c858 ) │ │ │ │ ldr r1, [pc, #124] @ (33c85c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (33c860 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #108] @ (33c864 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33c828 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -334087,35 +334082,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33c7fc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (33c870 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33c7fc │ │ │ │ nop │ │ │ │ - lsls r2, r3, #24 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r7, #23] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sxth r4, r6 │ │ │ │ + uxth r4, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmla.i32 q8, q7, d4[0] │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ b.n 33c250 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (33c914 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334124,15 +334120,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (33c91c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (33c920 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 33c8d6 │ │ │ │ @@ -334141,15 +334137,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (33c928 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #104] @ (33c92c ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 33c8ea │ │ │ │ @@ -334172,38 +334168,38 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33c8d2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (33c938 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 33c8d2 │ │ │ │ nop │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + lsls r4, r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r1, #21] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 33c1a4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cbz r0, 33c942 │ │ │ │ + cbz r0, 33c95c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vhadd.u32 q0, q0, q2 │ │ │ │ + vmla.i q0, q4, d0[1] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #20] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 33cb34 │ │ │ │ sub sp, #8 │ │ │ │ @@ -334215,15 +334211,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (33cb40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 33caaa │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (33cb3c ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -334233,15 +334229,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (33cb4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #432] @ (33cb50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33cb0a │ │ │ │ movs r0, #0 │ │ │ │ b.n 33cad4 │ │ │ │ @@ -334258,15 +334254,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (33cb5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #368] @ (33cb50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c9aa │ │ │ │ ldr r3, [pc, #376] @ (33cb60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334279,29 +334275,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 33c9aa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (33cb68 ) │ │ │ │ ldr r0, [pc, #364] @ (33cb6c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33c9aa │ │ │ │ ldr.w ip, [pc, #356] @ 33cb70 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (33cb74 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (33cb78 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #288] @ (33cb50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c9aa │ │ │ │ ldr r3, [pc, #296] @ (33cb60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334314,29 +334310,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 33c9aa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (33cb7c ) │ │ │ │ ldr r0, [pc, #304] @ (33cb80 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33c9aa │ │ │ │ ldr.w ip, [pc, #296] @ 33cb84 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (33cb88 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (33cb8c ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #208] @ (33cb50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c9aa │ │ │ │ ldr r3, [pc, #216] @ (33cb60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334349,27 +334345,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 33c9aa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (33cb90 ) │ │ │ │ ldr r0, [pc, #244] @ (33cb94 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33c9aa │ │ │ │ ldr.w ip, [pc, #236] @ 33cb98 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (33cb9c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (33cba0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #132] @ (33cb50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33cae6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334389,15 +334385,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33cad0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (33cba4 ) │ │ │ │ ldr r0, [pc, #168] @ (33cba8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33cad0 │ │ │ │ ldr r3, [pc, #84] @ (33cb60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c9aa │ │ │ │ ldr r3, [pc, #76] @ (33cb64 ) │ │ │ │ @@ -334406,75 +334402,75 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c9aa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (33cbac ) │ │ │ │ ldr r0, [pc, #136] @ (33cbb0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33c9aa │ │ │ │ nop │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r6, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r4, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 33d240 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r2, #17 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 4, cr0, cr4, cr4, {2} │ │ │ │ + cdp2 0, 10, cr0, cr12, cr4, {2} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 0, cr0, cr8, cr4, {2} │ │ │ │ + cdp2 0, 7, cr0, cr0, cr4, {2} │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r0, #17] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2 0, cr0, [r8, #272]! @ 0x110 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + cdp2 0, 2, cr0, cr0, cr4, {2} │ │ │ │ + add sp, #392 @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r6, #15] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2l 0, cr0, [r8, #-272]! @ 0xfffffef0 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + ldc2l 0, cr0, [r0, #272] @ 0x110 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r2, #14] │ │ │ │ + strb r4, [r7, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #384 @ 0x180 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [sl, #-272] @ 0xfffffef0 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + stc2 0, cr0, [r2, #272] @ 0x110 │ │ │ │ + strb r4, [r5, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334572,15 +334568,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 33ce04 │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33cd68 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (33cf2c ) │ │ │ │ @@ -334598,15 +334594,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33cc4c │ │ │ │ ldr r0, [pc, #532] @ (33cf38 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 33cc4c │ │ │ │ ldr r1, [pc, #504] @ (33cf3c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -334617,15 +334613,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33cc4c │ │ │ │ ldr r0, [pc, #484] @ (33cf40 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33cc4c │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 33cec2 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -334793,19 +334789,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 33d384 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -334900,15 +334896,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (33d398 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33d0f6 │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 33cfa0 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -334921,15 +334917,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 33cfa0 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -334949,15 +334945,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 33cfa0 │ │ │ │ add r1, pc, #8 @ (adr r1, 33d114 ) │ │ │ │ @@ -335094,15 +335090,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d1b4 │ │ │ │ b.n 33d1a2 │ │ │ │ ldr r0, [pc, #312] @ (33d39c ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 33cf9a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33d030 │ │ │ │ @@ -335189,17 +335185,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r1, #72] @ 0x48 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033d3a0 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -335320,15 +335316,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -335389,15 +335385,15 @@ │ │ │ │ bne.n 33d512 │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33d512 │ │ │ │ b.n 33d458 │ │ │ │ nop │ │ │ │ - ldr.w r0, [r8, #83] @ 0x53 │ │ │ │ + vst4.16 {d16-d19}, [r0 :64], r3 │ │ │ │ │ │ │ │ 0033d5cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -335416,33 +335412,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #20] │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r6, #248 @ 0xf8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33d61c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ cmp r7, #66 @ 0x42 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 491fb4 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e03ac │ │ │ │ + b.w 5e0414 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (33d6dc ) │ │ │ │ @@ -335453,15 +335449,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (33d6e4 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33d5cc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335471,15 +335467,15 @@ │ │ │ │ bl 38a220 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 491a00 │ │ │ │ mov r0, r5 │ │ │ │ bl 33d3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (33d6e8 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -335487,18 +335483,18 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 491f30 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4919a0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7c00053 │ │ │ │ - add r3, pc, #704 @ (adr r3, 33d9a4 ) │ │ │ │ + strh.w r0, [r8, r3, lsl #1] │ │ │ │ + add r4, pc, #96 @ (adr r4, 33d744 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sbc.w r0, r8, #68 @ 0x44 │ │ │ │ + rsbs r0, r0, #68 @ 0x44 │ │ │ │ ldr r4, [pc, #200] @ (33d7b4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (33d780 ) │ │ │ │ @@ -335508,27 +335504,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (33d788 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (33d78c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (33d790 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #92] @ (33d794 ) │ │ │ │ ldr r2, [pc, #96] @ (33d798 ) │ │ │ │ ldr r3, [pc, #96] @ (33d79c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -335540,39 +335536,39 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf7200053 │ │ │ │ - add r3, pc, #72 @ (adr r3, 33d7d0 ) │ │ │ │ + @ instruction: 0xf7880053 │ │ │ │ + add r3, pc, #488 @ (adr r3, 33d970 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf0ca0044 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + @ instruction: 0xf1320044 │ │ │ │ + strh r2, [r2, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #86 @ 0x56 │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ cmp r6, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xeb860069 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 33d800 │ │ │ │ @@ -335582,15 +335578,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33d808 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #52] @ (33d80c ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (33d810 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335600,22 +335596,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf6620053 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + movt r0, #43091 @ 0xa853 │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r1, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #288] @ (33d934 ) │ │ │ │ + ldr r6, [pc, #704] @ (33dad4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -335650,15 +335646,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 33d84a │ │ │ │ ldr r2, [pc, #68] @ (33d8d0 ) │ │ │ │ ldr r3, [pc, #44] @ (33d8b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -335677,19 +335673,19 @@ │ │ │ │ nop │ │ │ │ bmi.n 33d820 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #112] @ (33d930 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #2] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 33d984 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -335701,24 +335697,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (33d940 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #72] @ (33d944 ) │ │ │ │ ldr r1, [pc, #72] @ (33d948 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #60] @ (33d94c ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (33d950 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335728,25 +335724,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - sbcs.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + rsbs r0, r8, #13828096 @ 0xd30000 │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + subs r6, r5, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #112 @ (adr r1, 33d9b8 ) │ │ │ │ + add r1, pc, #528 @ (adr r1, 33db58 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp 0, 13, cr0, cr4, cr4, {2} │ │ │ │ - str r6, [r5, #104] @ 0x68 │ │ │ │ + vhadd.s q0, q6, q2 │ │ │ │ + str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #64] @ (33d994 ) │ │ │ │ + ldr r5, [pc, #480] @ (33db34 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (33d9b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335756,32 +335752,32 @@ │ │ │ │ ldr r1, [pc, #72] @ (33d9b8 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 47a8b4 │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 260fa4 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 384c40 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 491fb4 │ │ │ │ - @ instruction: 0xf4f00053 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + adcs.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + str r6, [r2, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #100] @ 0x64 │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -335844,15 +335840,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 263ac0 │ │ │ │ nop │ │ │ │ - ands.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ + orns r0, r8, #13828096 @ 0xd30000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 33d9bc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -336043,20 +336039,20 @@ │ │ │ │ b.n 33dc24 │ │ │ │ bl 263a90 │ │ │ │ nop │ │ │ │ bne.n 33dbe4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf2340053 │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + @ instruction: 0xf29c0053 │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (33dda0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -336065,30 +336061,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (33dda8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #196] @ (33ddac ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (33ddb0 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (33ddb4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cf0 │ │ │ │ + bl 5e2d58 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 33dd18 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -336101,15 +336097,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (33ddb8 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (33ddbc ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (33ddc0 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -336135,27 +336131,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 263b20 │ │ │ │ - @ instruction: 0xf18a0053 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + @ instruction: 0xf1f20053 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xeafe0044 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + sbc.w r0, r6, r4, lsl #1 │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r5, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r4, r9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ b.n 33db14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r0, [r1, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -336170,15 +336166,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r9, r0 │ │ │ │ b.n 33de0a │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 33e040 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -336193,15 +336189,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (33e06c ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r9, r0 │ │ │ │ b.n 33de48 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 33e040 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -336238,15 +336234,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33e024 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 33deec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #432] @ (33e074 ) │ │ │ │ ldr r3, [pc, #416] @ (33e064 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336314,15 +336310,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 491a00 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 33d9bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (33e088 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -336352,15 +336348,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (33e094 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (33e098 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 47a6a0 │ │ │ │ b.n 33dec0 │ │ │ │ @@ -336398,27 +336394,27 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ add sl, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r6!, {r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r6, #214 @ 0xd6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bics r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - mrc 0, 3, r0, cr0, cr3, {2} │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + mrc 0, 6, r0, cr8, cr3, {2} │ │ │ │ + str r6, [r1, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + str r0, [r4, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -337250,21 +337246,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmia r5!, {r2, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r4!, {} │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r2!, {r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #44] @ (33eae0 ) │ │ │ │ ldr r3, [pc, #48] @ (33eae4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -337572,19 +337568,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r3} │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strb r4, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -337898,19 +337894,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ bkpt 0x007e │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ble.n 33f11c │ │ │ │ + ble.n 33f1ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (33f410 ) │ │ │ │ @@ -338108,21 +338104,21 @@ │ │ │ │ b.n 33f2e2 │ │ │ │ bl 263af0 │ │ │ │ blx 262ec0 │ │ │ │ bl 263a90 │ │ │ │ nop │ │ │ │ revsh r6, r2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #848] @ (33f770 ) │ │ │ │ + str r4, [r7, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #136] @ (33f4ac ) │ │ │ │ + ldr r7, [pc, #552] @ (33f64c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (33f5b8 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -338276,15 +338272,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xb792 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xb768 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #976] @ (33f9ac ) │ │ │ │ + ldr r6, [pc, #368] @ (33f74c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 33f82c │ │ │ │ @@ -338499,33 +338495,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 33f7fc │ │ │ │ blx 262ec0 │ │ │ │ bl 263ac0 │ │ │ │ nop │ │ │ │ @ instruction: 0xb6f4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r5, [pc, #264] @ (33f93c ) │ │ │ │ + ldr r5, [pc, #680] @ (33fadc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 33f800 │ │ │ │ + bvc.n 33f8d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #416] @ (33f9e0 ) │ │ │ │ + ldr r0, [pc, #832] @ (33fb80 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #648] @ (33facc ) │ │ │ │ + ldr r1, [pc, #40] @ (33f86c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #536] @ (33fa60 ) │ │ │ │ + ldr r4, [pc, #952] @ (33fc00 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #224] @ (33f92c ) │ │ │ │ + ldr r4, [pc, #640] @ (33facc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (33f858 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ lsrs r2, r6, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 33f8d4 │ │ │ │ @@ -338563,27 +338559,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 33f884 │ │ │ │ ldr r0, [pc, #32] @ (33f8e4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33f884 │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r1] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (33f9fc ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -338676,15 +338672,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33f914 │ │ │ │ ldr r0, [pc, #48] @ (33fa0c ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33f914 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 342198 │ │ │ │ @@ -338692,15 +338688,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #416] @ (33fbb0 ) │ │ │ │ + ldr r7, [pc, #832] @ (33fd50 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (33fab0 ) │ │ │ │ @@ -338708,25 +338704,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (33fab8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #132] @ (33fabc ) │ │ │ │ ldr r1, [pc, #132] @ (33fac0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #116] @ (33fac4 ) │ │ │ │ ldr r2, [pc, #120] @ (33fac8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (33facc ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -338737,49 +338733,49 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #80] @ (33fad4 ) │ │ │ │ ldr r1, [pc, #84] @ (33fad8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bpl.n 33fb9c │ │ │ │ + bpl.n 33fa6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r6!, {r1, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp2 0, 3, cr0, cr8, cr1, {2} │ │ │ │ + cdp2 0, 10, cr0, cr0, cr1, {2} │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #136] @ (33fb58 ) │ │ │ │ + ldr r7, [pc, #552] @ (33fcf8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bcs.n 33fb5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -338864,15 +338860,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 33fcc0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 33fcd4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (33fcd8 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -338930,50 +338926,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #68] @ (33fcf0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 34232c │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 33fc7c │ │ │ │ + bmi.n 33fd4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #824] @ (340008 ) │ │ │ │ + ldr r6, [pc, #216] @ (33fda8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #888] @ (34004c ) │ │ │ │ + ldr r6, [pc, #280] @ (33fdec ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r3, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #688] @ (33ff8c ) │ │ │ │ + ldr r6, [pc, #80] @ (33fd2c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #576] @ (33ff20 ) │ │ │ │ + ldr r5, [pc, #992] @ (3400c0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ cmp r0, #74 @ 0x4a │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -338984,25 +338980,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (33fd38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 341fb8 │ │ │ │ nop │ │ │ │ - bcs.n 33fc50 │ │ │ │ + bcs.n 33fd20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #528] @ (33ff48 ) │ │ │ │ + ldr r4, [pc, #944] @ (3400e8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #600] @ (33ff94 ) │ │ │ │ + ldr r4, [pc, #1016] @ (340134 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (33fda8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339011,25 +339007,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (33fdb0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #76] @ (33fdb4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (33fdb8 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #60] @ (33fdbc ) │ │ │ │ ldr r2, [pc, #64] @ (33fdc0 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -339040,27 +339036,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bcs.n 33fe3c │ │ │ │ + bcs.n 33fd0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #248] @ (33fea8 ) │ │ │ │ + ldr r4, [pc, #664] @ (340048 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #312] @ (33feec ) │ │ │ │ + ldr r4, [pc, #728] @ (34008c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - negs r2, r0 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 33fe20 │ │ │ │ sub sp, #16 │ │ │ │ @@ -339068,35 +339064,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (33fe28 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5e03ac │ │ │ │ + bl 5e0414 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 33fe12 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 491fb4 │ │ │ │ - bne.n 33fda0 │ │ │ │ + bcs.n 33fe70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #720] @ (3400f8 ) │ │ │ │ + ldr r4, [pc, #112] @ (33fe98 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #792] @ (340144 ) │ │ │ │ + ldr r4, [pc, #184] @ (33fee4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (340124 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339205,15 +339201,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33fe54 │ │ │ │ ldr r0, [pc, #484] @ (340134 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33fe54 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 342234 │ │ │ │ movs r1, #0 │ │ │ │ b.n 33fed6 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -339235,15 +339231,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33ff78 │ │ │ │ ldr r0, [pc, #424] @ (34013c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33ff78 │ │ │ │ ldr r3, [pc, #400] @ (340138 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339300,15 +339296,15 @@ │ │ │ │ b.n 34000a │ │ │ │ ldr r0, [pc, #264] @ (340140 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33fe9e │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -339317,22 +339313,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 33fe9e │ │ │ │ ldr r0, [pc, #216] @ (340144 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 33fe9e │ │ │ │ ldr r0, [pc, #204] @ (340148 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33ff26 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339342,23 +339338,23 @@ │ │ │ │ beq.w 33ff26 │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 33ff26 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33ff26 │ │ │ │ ldr r0, [pc, #140] @ (34014c ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33ff1a │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339369,15 +339365,15 @@ │ │ │ │ beq.n 34000a │ │ │ │ b.n 340002 │ │ │ │ ldr r0, [pc, #96] @ (340150 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33ff0e │ │ │ │ @@ -339393,29 +339389,29 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #656] @ (3403c0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #480] @ (340318 ) │ │ │ │ + ldr r2, [pc, #896] @ (3404b8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #408] @ (3402d8 ) │ │ │ │ + ldr r2, [pc, #824] @ (340478 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #776] @ (34044c ) │ │ │ │ + ldr r2, [pc, #168] @ (3401ec ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #576] @ (340388 ) │ │ │ │ + ldr r1, [pc, #992] @ (340528 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #520] @ (340354 ) │ │ │ │ + ldr r1, [pc, #936] @ (3404f4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #240] @ (340240 ) │ │ │ │ + ldr r1, [pc, #656] @ (3403e0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #40] @ (34017c ) │ │ │ │ + ldr r1, [pc, #456] @ (34031c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -339461,15 +339457,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 340214 │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339494,15 +339490,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3401e4 │ │ │ │ ldr r0, [pc, #100] @ (340298 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 3401e4 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (34028c ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -339522,31 +339518,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34025c │ │ │ │ ldr r0, [pc, #40] @ (3402a0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 34025c │ │ │ │ nop │ │ │ │ add r3, sp, #360 @ 0x168 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #80] @ (3402ec ) │ │ │ │ + ldr r0, [pc, #496] @ (34048c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ - blxns r7 │ │ │ │ + ldr r0, [pc, #144] @ (340334 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (340394 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339616,26 +339612,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3402c4 │ │ │ │ ldr r0, [pc, #28] @ (3403a4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3402c4 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, ip │ │ │ │ + bx r9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (34045c ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -339693,22 +339689,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 34044e │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 34040e │ │ │ │ ldr r0, [pc, #20] @ (340464 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 340448 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ lsls r3, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r6 │ │ │ │ + mov sl, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 3404a8 │ │ │ │ bls.n 3404a0 │ │ │ │ @@ -340706,15 +340702,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 340fd2 │ │ │ │ mov r0, r5 │ │ │ │ bl 340164 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -340732,15 +340728,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 340668 │ │ │ │ b.n 340fa4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -340751,15 +340747,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 341056 │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -340772,15 +340768,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 34104c │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -341201,15 +341197,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3414b0 │ │ │ │ ldr r0, [pc, #212] @ (3415b4 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 3413be │ │ │ │ @@ -341222,15 +341218,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 341342 │ │ │ │ ldr r0, [pc, #160] @ (3415bc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 341342 │ │ │ │ ldr r3, [pc, #148] @ (3415c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 341420 │ │ │ │ @@ -341243,15 +341239,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 341420 │ │ │ │ ldr r1, [pc, #76] @ (3415ac ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3413b0 │ │ │ │ ldr r1, [pc, #68] @ (3415b0 ) │ │ │ │ @@ -341259,15 +341255,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3413b0 │ │ │ │ ldr r0, [pc, #76] @ (3415c8 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 3413b0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ @@ -341280,25 +341276,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #132 @ 0x84 │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + adds r6, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003415cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -342136,21 +342132,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 34199c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cbnz r0, 341f42 │ │ │ │ + cbnz r0, 341f5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb7f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 341f86 │ │ │ │ + cbz r4, 341fa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00341f30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -342541,21 +342537,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 491a00 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -342739,15 +342735,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 342d5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #72 @ 0x48 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (3425f8 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -342781,15 +342777,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ b.n 342d14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, sp, #744 @ 0x2e8 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -342829,26 +342825,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 34267c │ │ │ │ ldr r2, [pc, #64] @ (3426e0 ) │ │ │ │ ldr r3, [pc, #52] @ (3426d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342868,15 +342864,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ b.n 3428d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #4 │ │ │ │ + movs r5, #108 @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342927,19 +342923,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -342968,23 +342964,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ b.n 3427be │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342994,45 +342990,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (342904 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (342908 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #184] @ (34290c ) │ │ │ │ ldr r1, [pc, #184] @ (342910 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #168] @ (342914 ) │ │ │ │ ldr r1, [pc, #168] @ (342918 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #152] @ (34291c ) │ │ │ │ ldr r1, [pc, #152] @ (342920 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #136] @ (342924 ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (342928 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (34292c ) │ │ │ │ add r4, pc │ │ │ │ @@ -343063,43 +343059,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r3, r7] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 34291c │ │ │ │ + beq.n 3429ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #234 @ 0xea │ │ │ │ + movs r3, #82 @ 0x52 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #242 @ 0xf2 │ │ │ │ + movs r3, #90 @ 0x5a │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ udf #154 @ 0x9a │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -343259,15 +343255,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 342ad0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 342ad0 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343282,25 +343278,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 342bc2 │ │ │ │ eors r3, r2 │ │ │ │ @@ -343392,26 +343388,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (342e94 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (342e98 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #500] @ (342e9c ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (342ea0 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -343481,33 +343477,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 389f50 │ │ │ │ mov r0, r4 │ │ │ │ bl 491a00 │ │ │ │ ldr r6, [pc, #312] @ (342eb0 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #308] @ (342eb4 ) │ │ │ │ ldr r1, [pc, #312] @ (342eb8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 344b20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (342ebc ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -343524,42 +343520,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #188] @ (342ec4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #156] @ (342ec8 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ ldr r2, [pc, #132] @ (342ecc ) │ │ │ │ ldr r3, [pc, #64] @ (342e8c ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -343575,43 +343571,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #496 @ (adr r7, 343074 ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 343214 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r7, #2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r5, [pc, #688] @ (34313c ) │ │ │ │ + ldr r6, [pc, #80] @ (342edc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + subs r4, r3, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bge.n 342dac │ │ │ │ lsls r5, r3, #1 │ │ │ │ bge.n 342ef4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r7, #1 │ │ │ │ + subs r0, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #368 @ (adr r6, 343024 ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 3431c4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf7a6006b │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba3ffff │ │ │ │ @@ -343823,24 +343819,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (343198 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #72] @ (34319c ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (3431a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #60] @ (3431a4 ) │ │ │ │ ldr r2, [pc, #64] @ (3431a8 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -343851,27 +343847,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #640 @ (adr r2, 343414 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 3431b4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r6, r0 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r1, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #784] @ (3434b0 ) │ │ │ │ + ldr r1, [pc, #176] @ (343250 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf4bc0042 │ │ │ │ + @ instruction: 0xf5240042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #112] @ (343234 ) │ │ │ │ @@ -343882,15 +343878,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 389a78 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -343916,19 +343912,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 491f30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4923f4 │ │ │ │ - add r2, pc, #72 @ (adr r2, 343280 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 343420 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r3, r6 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 3432b4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -343936,44 +343932,44 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (3432bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 343282 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 343294 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 3432a6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 491fb4 │ │ │ │ - add r1, pc, #520 @ (adr r1, 3434c0 ) │ │ │ │ + add r1, pc, #936 @ (adr r1, 343660 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r3, r4 │ │ │ │ + adds r0, r0, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r1, r4 │ │ │ │ + adds r0, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 3433d4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -343983,15 +343979,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -344036,26 +344032,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 3433cc │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 343320 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 343370 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 343370 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -344070,19 +344066,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 343370 │ │ │ │ - add r1, pc, #0 @ (adr r1, 3433d8 ) │ │ │ │ + add r1, pc, #416 @ (adr r1, 343578 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (343458 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -344119,26 +344115,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3433fc │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (343468 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3433fc │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -344321,17 +344317,17 @@ │ │ │ │ b.n 343606 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 343606 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -344369,33 +344365,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -344467,21 +344463,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r5, #5 │ │ │ │ + adds r6, r2, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (343c30 ) │ │ │ │ @@ -344504,15 +344500,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (343c3c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (343c40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -344587,15 +344583,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (343c50 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -344672,15 +344668,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (343c58 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 343b40 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -344800,31 +344796,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itet ls │ │ │ │ - lslls r1, r0, #1 │ │ │ │ - ldrhi r2, [sp, #768] @ 0x300 │ │ │ │ - lslls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ittt │ │ │ │ + lsl r1, r0, #1 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + lsl r3, r2, #1 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00ac │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - adds r2, r0, #2 │ │ │ │ + ite ne │ │ │ │ + lslne r1, r0, #1 │ │ │ │ + addeq r2, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + bkpt 0x0016 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r6, [r4, #5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -344984,15 +344980,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 343e58 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 73e2fc │ │ │ │ + bl 73e364 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345028,40 +345024,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 344388 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 262aa4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 344808 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 344300 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 73e2fc │ │ │ │ + bl 73e364 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 344294 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 343f7e │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -345101,15 +345097,15 @@ │ │ │ │ b.n 343f28 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 3448b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 343f26 │ │ │ │ @@ -345458,29 +345454,29 @@ │ │ │ │ b.n 343ff6 │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ b.n 3442d0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #176] @ 0xb0 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r2, r2 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 3443bc │ │ │ │ + rev r0, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 261ab0 │ │ │ │ @@ -345581,26 +345577,26 @@ │ │ │ │ bpl.n 34446e │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (3444bc ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34446e │ │ │ │ nop │ │ │ │ ldr r6, [r4, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #19 │ │ │ │ + lsrs r2, r3, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003444c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345632,25 +345628,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3444ec │ │ │ │ ldr r0, [pc, #28] @ (344530 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3444ec │ │ │ │ ldr r0, [r2, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #19 │ │ │ │ + lsrs r0, r5, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344534 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345696,45 +345692,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344578 │ │ │ │ ldr r0, [pc, #60] @ (3445e8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344578 │ │ │ │ ldr r3, [pc, #52] @ (3445ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344588 │ │ │ │ ldr r3, [pc, #32] @ (3445e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 344588 │ │ │ │ ldr r0, [pc, #36] @ (3445f0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344588 │ │ │ │ nop │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #17 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003445f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -345868,15 +345864,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344702 │ │ │ │ ldr r1, [pc, #148] @ (3447f8 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3446d6 │ │ │ │ ldr r1, [pc, #128] @ (3447f0 ) │ │ │ │ @@ -345889,15 +345885,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (3447fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3446d6 │ │ │ │ ldr r3, [pc, #104] @ (344800 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3446a8 │ │ │ │ ldr r3, [pc, #76] @ (3447f0 ) │ │ │ │ @@ -345908,45 +345904,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (344804 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 3446a8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #512] @ (344a04 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344808 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345988,43 +345984,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (3448a0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344840 │ │ │ │ ldr r0, [pc, #52] @ (3448a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344840 │ │ │ │ ldr r2, [pc, #48] @ (3448a8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 344840 │ │ │ │ ldr r2, [pc, #28] @ (3448a0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 344840 │ │ │ │ ldr r0, [pc, #32] @ (3448ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344840 │ │ │ │ str r0, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #13 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #11 │ │ │ │ + lsrs r0, r3, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003448b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346073,25 +346069,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (344948 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344910 │ │ │ │ ldr r0, [pc, #24] @ (34494c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344910 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #11 │ │ │ │ + lsrs r0, r3, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344950 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346108,47 +346104,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3449ae │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ ldr r3, [pc, #40] @ (3449d8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344988 │ │ │ │ ldr r3, [pc, #32] @ (3449dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344988 │ │ │ │ ldr r0, [pc, #24] @ (3449e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344988 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #10 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003449e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346215,26 +346211,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (344ab0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 344a5a │ │ │ │ nop │ │ │ │ str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344ab4 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 344b0c │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -346263,25 +346259,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (344b18 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344adc │ │ │ │ ldr r0, [pc, #24] @ (344b1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop │ │ │ │ str r2, [r4, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344b20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346507,15 +346503,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r0, #16] │ │ │ │ + str r6, [r5, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00344d60 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -346553,36 +346549,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -346598,15 +346594,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -346615,40 +346611,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -346722,15 +346718,15 @@ │ │ │ │ bhi.n 34502a │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 345018 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -346757,15 +346753,15 @@ │ │ │ │ bhi.n 345034 │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldr r2, [pc, #116] @ (345060 ) │ │ │ │ ldr r3, [pc, #108] @ (345058 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -347135,25 +347131,25 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r4, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r4, [r5, r0] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r5, #7 │ │ │ │ + lsls r6, r2, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r5, #6 │ │ │ │ + lsls r4, r2, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003453d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347246,19 +347242,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3454d4 ) │ │ │ │ ldr r0, [pc, #20] @ (3454d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #1 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003454dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -347331,15 +347327,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 345532 │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ b.n 345532 │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 48da78 │ │ │ │ bl 48bc14 │ │ │ │ @@ -347359,18 +347355,18 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrsb r4, [r6, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r5, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u q8, q5, q1 │ │ │ │ - ble.n 3455e0 │ │ │ │ + vmla.i32 q8, q1, d2[0] │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003455e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347393,15 +347389,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 345642 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 7324fc │ │ │ │ + bl 732564 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 34567e │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 34567e │ │ │ │ @@ -347410,15 +347406,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 345658 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 345620 │ │ │ │ ldr r2, [pc, #72] @ (3456a4 ) │ │ │ │ ldr r3, [pc, #68] @ (3456a0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -347436,15 +347432,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 345658 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -347478,15 +347474,15 @@ │ │ │ │ cbz r1, 3456e0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 34574c │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 345726 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -347588,25 +347584,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 744400 │ │ │ │ + bl 744468 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 345728 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -347652,15 +347648,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 3458a6 │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 345842 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -347676,27 +347672,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 3457e4 │ │ │ │ b.n 345842 │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 3457c4 │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 3457e4 │ │ │ │ b.n 345842 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (345930 ) │ │ │ │ @@ -347710,18 +347706,18 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrsb r0, [r5, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r3, r2] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [r2], #-264 @ 0xfffffef8 │ │ │ │ - bge.n 345888 │ │ │ │ + stc2 0, cr0, [sl], {66} @ 0x42 │ │ │ │ + blt.n 345958 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034593c : │ │ │ │ cbz r0, 34594a │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -347737,18 +347733,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (345978 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfbd80042 │ │ │ │ - bge.n 345a34 │ │ │ │ + mcrr2 0, 4, r0, r0, cr2 │ │ │ │ + bge.n 345904 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034597c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -347837,15 +347833,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 345ac2 │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 345a96 │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 345a96 │ │ │ │ @@ -347924,25 +347920,25 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r0, [r2, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa380042 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + @ instruction: 0xfaa00042 │ │ │ │ + strh r2, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa200042 │ │ │ │ - @ instruction: 0xfa800042 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + @ instruction: 0xfa880042 │ │ │ │ + @ instruction: 0xfae80042 │ │ │ │ + strh r4, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa0a0042 │ │ │ │ - bhi.n 345a84 │ │ │ │ + @ instruction: 0xfa720042 │ │ │ │ + bhi.n 345b54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345b68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -347970,18 +347966,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (345bc4 ) │ │ │ │ ldr r0, [pc, #20] @ (345bc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vst1.8 {d0[2]}, [r6], r2 │ │ │ │ - bhi.n 345be0 │ │ │ │ + vld1.8 {d16[2]}, [lr], r2 │ │ │ │ + bhi.n 345cb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345bcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348035,18 +348031,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (345c64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r5, r5] │ │ │ │ + str r0, [r2, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str??.w r0, [lr, #66] @ 0x42 │ │ │ │ - bvc.n 345d48 │ │ │ │ + ldr??.w r0, [r6, r2] │ │ │ │ + bvc.n 345c18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345c68 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348065,18 +348061,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (345cac ) │ │ │ │ ldr r0, [pc, #20] @ (345cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r0, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh.w r0, [r0, #66] @ 0x42 │ │ │ │ - bvc.n 345cf8 │ │ │ │ + vst4.16 {d0-d3}, [r8], r2 │ │ │ │ + bvc.n 345bc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345cb4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00345cb8 : │ │ │ │ @@ -348156,26 +348152,26 @@ │ │ │ │ ldr r0, [pc, #48] @ (345da4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, r1] │ │ │ │ + str r0, [r3, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7f60042 │ │ │ │ - ldr??.w r0, [ip, r2] │ │ │ │ - str r0, [r3, r1] │ │ │ │ + ldr.w r0, [lr, r2] │ │ │ │ + str??.w r0, [r4, #66] @ 0x42 │ │ │ │ + str r0, [r0, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7de0042 │ │ │ │ - ldr??.w r0, [r0, r2] │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str.w r0, [r6, r2] │ │ │ │ + ldr.w r0, [r8, #66] @ 0x42 │ │ │ │ + str r0, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7c60042 │ │ │ │ - str.w r0, [r0, r2] │ │ │ │ + strh.w r0, [lr, r2] │ │ │ │ + strh.w r0, [r8, #66] @ 0x42 │ │ │ │ │ │ │ │ 00345da8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #40] @ 345de0 │ │ │ │ @@ -348369,18 +348365,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (345fac ) │ │ │ │ ldr r0, [pc, #20] @ (345fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r6, [pc, #104] @ (346014 ) │ │ │ │ + ldr r6, [pc, #520] @ (3461b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ - bmi.n 345ff8 │ │ │ │ + addw r0, r8, #2114 @ 0x842 │ │ │ │ + bmi.n 345ec8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345fb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -348446,15 +348442,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (34617c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348473,15 +348469,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 744400 │ │ │ │ + bl 744468 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -348511,15 +348507,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 34611e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 744400 │ │ │ │ + bl 744468 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 3460b0 │ │ │ │ blx 260fa4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 263460 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -348549,25 +348545,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (34618c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3460f0 │ │ │ │ ldr r4, [pc, #432] @ (346330 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r8, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf4e00042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (3463e4 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -348616,15 +348612,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 346262 │ │ │ │ ldr r0, [pc, #476] @ (3463fc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 346262 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 3462b6 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -348690,15 +348686,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (3463f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 346248 │ │ │ │ ldr r0, [pc, #300] @ (346408 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 346248 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3461f6 │ │ │ │ ldr r3, [pc, #280] @ (34640c ) │ │ │ │ @@ -348709,29 +348705,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (3463f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3461f6 │ │ │ │ ldr r0, [pc, #256] @ (346410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3461f6 │ │ │ │ ldr r2, [pc, #252] @ (346414 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3461cc │ │ │ │ ldr r2, [pc, #208] @ (3463f8 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3461cc │ │ │ │ ldr r0, [pc, #228] @ (346418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 3461cc │ │ │ │ ldr r3, [pc, #220] @ (34641c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34628a │ │ │ │ @@ -348742,15 +348738,15 @@ │ │ │ │ bpl.n 34628a │ │ │ │ ldr r0, [pc, #200] @ (346420 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34628a │ │ │ │ ldr r3, [pc, #136] @ (3463f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346262 │ │ │ │ ldr r3, [pc, #128] @ (3463f8 ) │ │ │ │ @@ -348758,43 +348754,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 346262 │ │ │ │ ldr r0, [pc, #156] @ (346424 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 346262 │ │ │ │ ldr r3, [pc, #148] @ (346428 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3461f6 │ │ │ │ ldr r3, [pc, #84] @ (3463f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3461f6 │ │ │ │ ldr r0, [pc, #124] @ (34642c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3461f6 │ │ │ │ ldr r3, [pc, #116] @ (346430 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346248 │ │ │ │ ldr r3, [pc, #48] @ (3463f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 346248 │ │ │ │ ldr r0, [pc, #92] @ (346434 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 346248 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #232] @ (3464d0 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r3, [pc, #208] @ (3464bc ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -348802,36 +348798,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4e00042 │ │ │ │ + adc.w r0, r8, #12713984 @ 0xc20000 │ │ │ │ ldr r2, [pc, #344] @ (34655c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r0, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r8, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf4e00042 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3960042 │ │ │ │ + @ instruction: 0xf3fe0042 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3300042 │ │ │ │ + @ instruction: 0xf3980042 │ │ │ │ cmp r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ - @ instruction: 0xf37a0042 │ │ │ │ + @ instruction: 0xf4be0042 │ │ │ │ + @ instruction: 0xf3e20042 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #3, r4, asr #1 │ │ │ │ + usat r0, #2, ip, lsl #1 │ │ │ │ ands r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #2, lr, asr #1 │ │ │ │ + ands.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ │ │ │ │ 00346438 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348884,18 +348880,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3464cc ) │ │ │ │ ldr r0, [pc, #20] @ (3464d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #384] @ (34664c ) │ │ │ │ + ldr r2, [pc, #800] @ (3467ec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bfi r0, sl, #1, #2 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + @ instruction: 0xf3d20042 │ │ │ │ + ldmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003464d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -348969,18 +348965,18 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x47f6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47b6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r1, [pc, #608] @ (346800 ) │ │ │ │ + ldr r2, [pc, #0] @ (3465a0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subw r0, r2, #66 @ 0x42 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + ssat r0, #3, sl, lsl #1 │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003465a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -349052,18 +349048,18 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bx r4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [pc, #816] @ (34699c ) │ │ │ │ + ldr r1, [pc, #208] @ (34673c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsbs r0, r6, #66 @ 0x42 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + @ instruction: 0xf23e0042 │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346674 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00346678 : │ │ │ │ @@ -349084,18 +349080,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3466b0 ) │ │ │ │ ldr r0, [pc, #20] @ (3466b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #496] @ (3468a0 ) │ │ │ │ + ldr r0, [pc, #912] @ (346a40 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf1860042 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + @ instruction: 0xf1ee0042 │ │ │ │ + ldmia r5!, {r1, r2, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003466b8 : │ │ │ │ cbz r0, 3466c8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349112,18 +349108,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3466f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #248] @ (3467e8 ) │ │ │ │ + ldr r0, [pc, #664] @ (346988 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adc.w r0, r8, #66 @ 0x42 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + subs.w r0, r0, #66 @ 0x42 │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003466f8 : │ │ │ │ cbz r0, 346708 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349140,18 +349136,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346734 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0x47fe │ │ │ │ + ldr r0, [pc, #408] @ (3468c8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add.w r0, r8, #66 @ 0x42 │ │ │ │ - ldmia r4!, {r5, r7} │ │ │ │ + sbcs.w r0, r0, #66 @ 0x42 │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346738 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -349189,18 +349185,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3467b0 ) │ │ │ │ ldr r0, [pc, #20] @ (3467b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - bxns pc │ │ │ │ + blxns ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eor.w r0, r6, #66 @ 0x42 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + @ instruction: 0xf0ee0042 │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003467b8 : │ │ │ │ cbz r0, 3467dc │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -349223,18 +349219,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx r5 │ │ │ │ + @ instruction: 0x4792 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics.w r0, r4, #66 @ 0x42 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + eors.w r0, ip, #66 @ 0x42 │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034680c : │ │ │ │ cbz r0, 34681c │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349251,18 +349247,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346848 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov sl, sp │ │ │ │ + bx sl │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vext.8 q8, q2, q1, #0 │ │ │ │ - ldmia r3, {r2, r3, r7} │ │ │ │ + orrs.w r0, ip, #66 @ 0x42 │ │ │ │ + ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034684c : │ │ │ │ cbz r0, 34685c │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349279,18 +349275,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346888 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov sl, r5 │ │ │ │ + bx r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vext.8 q0, q2, q1, #0 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ands.w r0, ip, #66 @ 0x42 │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034688c : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00346890 : │ │ │ │ @@ -349552,15 +349548,15 @@ │ │ │ │ bpl.w 346cf6 │ │ │ │ ldr.w r0, [pc, #2300] @ 34749c │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cf8 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34795c │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -349715,88 +349711,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 34692c │ │ │ │ ldr.w r0, [pc, #1796] @ 3474ac │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346958 │ │ │ │ b.n 346ce6 │ │ │ │ ldr.w r0, [pc, #1764] @ 3474b0 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346950 │ │ │ │ b.n 346cca │ │ │ │ ldr.w r0, [pc, #1732] @ 3474b4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346948 │ │ │ │ b.n 346cae │ │ │ │ ldr.w r0, [pc, #1692] @ 3474b8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a06 │ │ │ │ b.n 346c76 │ │ │ │ ldr.w r0, [pc, #1656] @ 3474bc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469b8 │ │ │ │ b.n 346bfc │ │ │ │ ldr.w r0, [pc, #1632] @ 3474c0 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346958 │ │ │ │ b.n 346b8a │ │ │ │ ldr.w r0, [pc, #1600] @ 3474c4 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346950 │ │ │ │ b.n 346b6c │ │ │ │ ldr.w r3, [pc, #1568] @ 3474c8 │ │ │ │ @@ -349809,19 +349805,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 346d4c │ │ │ │ ldr.w r0, [pc, #1544] @ 3474cc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 346d4c │ │ │ │ ldr.w r0, [pc, #1532] @ 3474d0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 346eee │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -349832,15 +349828,15 @@ │ │ │ │ beq.w 34692c │ │ │ │ b.n 346b04 │ │ │ │ ldr.w r0, [pc, #1480] @ 3474d4 │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 346f2c │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -349910,23 +349906,23 @@ │ │ │ │ bpl.w 346aa0 │ │ │ │ ldr.w r0, [pc, #1248] @ 3474dc │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cf8 │ │ │ │ ldr.w r0, [pc, #1228] @ 3474e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 34707c │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -349934,15 +349930,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a9e │ │ │ │ b.n 346fe0 │ │ │ │ ldr.w r0, [pc, #1180] @ 3474e4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 347060 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -349979,15 +349975,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 346aa0 │ │ │ │ ldr.w r0, [pc, #1056] @ 3474ec │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350015,15 +350011,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 3469d0 │ │ │ │ ldr r0, [pc, #960] @ (3474f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469b8 │ │ │ │ b.n 347108 │ │ │ │ ldr r3, [pc, #940] @ (3474f8 ) │ │ │ │ @@ -350084,20 +350080,20 @@ │ │ │ │ bpl.w 346cf6 │ │ │ │ ldr r0, [pc, #784] @ (3474fc ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cf8 │ │ │ │ ldr r0, [pc, #764] @ (347500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350105,37 +350101,37 @@ │ │ │ │ beq.w 346a06 │ │ │ │ b.n 34716c │ │ │ │ ldr r0, [pc, #732] @ (347504 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346958 │ │ │ │ b.n 3471d6 │ │ │ │ ldr r0, [pc, #700] @ (347508 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346950 │ │ │ │ b.n 3471ba │ │ │ │ ldr r0, [pc, #672] @ (34750c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350224,44 +350220,44 @@ │ │ │ │ bpl.w 346cf6 │ │ │ │ ldr r0, [pc, #396] @ (347518 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cf8 │ │ │ │ ldr r0, [pc, #376] @ (34751c ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346950 │ │ │ │ b.n 347358 │ │ │ │ ldr r0, [pc, #348] @ (347520 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346958 │ │ │ │ b.n 347374 │ │ │ │ ldr r0, [pc, #316] @ (347524 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 347400 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350272,15 +350268,15 @@ │ │ │ │ beq.w 34692c │ │ │ │ b.n 3472f8 │ │ │ │ ldr r0, [pc, #264] @ (347528 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 34743c │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -350315,70 +350311,69 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #912] @ (34782c ) │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr], {66} @ 0x42 │ │ │ │ + ldc 0, cr0, [r6, #-264]! @ 0xfffffef8 │ │ │ │ ldr r0, [pc, #128] @ (347524 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - pkhbt r0, r8, r2, lsl #1 │ │ │ │ - @ instruction: 0xeaa60042 │ │ │ │ - eor.w r0, r4, r2, lsl #1 │ │ │ │ - stcl 0, cr0, [sl], #-264 @ 0xfffffef8 │ │ │ │ - stc 0, cr0, [ip], {66} @ 0x42 │ │ │ │ - ands.w r0, r0, r2, lsl #1 │ │ │ │ - strd r0, r0, [ip, #264]! @ 0x108 │ │ │ │ + @ instruction: 0xeb300042 │ │ │ │ + add.w r0, lr, r2, lsl #1 │ │ │ │ + @ instruction: 0xeaec0042 │ │ │ │ + ldcl 0, cr0, [r2], {66} @ 0x42 │ │ │ │ + ldcl 0, cr0, [r4], #-264 @ 0xfffffef8 │ │ │ │ + orns r0, r8, r2, lsl #1 │ │ │ │ + orrs.w r0, r4, r2, lsl #1 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], #-264 @ 0xfffffef8 │ │ │ │ - add.w r0, sl, r2, lsl #1 │ │ │ │ - strd r0, r0, [r4, #-264]! @ 0x108 │ │ │ │ + ldc 0, cr0, [lr], {66} @ 0x42 │ │ │ │ + sbcs.w r0, r2, r2, lsl #1 │ │ │ │ + strd r0, r0, [ip, #264] @ 0x108 │ │ │ │ movs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r6], #-264 @ 0x108 │ │ │ │ - @ instruction: 0xe85e0042 │ │ │ │ - strd r0, r0, [r0, #-264]! @ 0x108 │ │ │ │ + @ instruction: 0xe8de0042 │ │ │ │ + @ instruction: 0xe8c60042 │ │ │ │ + strd r0, r0, [r8, #264] @ 0x108 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w ip!, {r1, r6} │ │ │ │ + ldmdb r4, {r1, r6} │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34748c │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + @ instruction: 0xe8320042 │ │ │ │ cmp r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 347208 │ │ │ │ + b.n 3472d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34737c │ │ │ │ + b.n 34744c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347198 │ │ │ │ + b.n 347268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34715c │ │ │ │ + b.n 34722c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347120 │ │ │ │ + b.n 3471f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 346ee8 │ │ │ │ + b.n 346fb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 346ec0 │ │ │ │ + b.n 346f90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 346e7c │ │ │ │ + b.n 346f4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3472d8 │ │ │ │ + b.n 3473a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 346dd4 │ │ │ │ + b.n 346ea4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [pc, #1236] @ 347a04 │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ @@ -350410,47 +350405,47 @@ │ │ │ │ bpl.w 3469d0 │ │ │ │ ldr.w r0, [pc, #1140] @ 347a08 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cf8 │ │ │ │ ldr.w r0, [pc, #1116] @ 347a0c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469be │ │ │ │ b.n 347544 │ │ │ │ ldr.w r0, [pc, #1084] @ 347a10 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469d0 │ │ │ │ b.n 34757c │ │ │ │ ldr.w r0, [pc, #1052] @ 347a14 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469c6 │ │ │ │ b.n 347560 │ │ │ │ ldr r3, [pc, #996] @ (347a04 ) │ │ │ │ @@ -350472,22 +350467,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 346aa0 │ │ │ │ ldr r0, [pc, #964] @ (347a18 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cf8 │ │ │ │ ldr r0, [pc, #944] @ (347a1c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350536,47 +350531,47 @@ │ │ │ │ bpl.w 3469d0 │ │ │ │ ldr r0, [pc, #788] @ (347a20 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cf8 │ │ │ │ ldr r0, [pc, #764] @ (347a24 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469be │ │ │ │ b.n 3476be │ │ │ │ ldr r0, [pc, #736] @ (347a28 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469d0 │ │ │ │ b.n 3476f6 │ │ │ │ ldr r0, [pc, #704] @ (347a2c ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469c6 │ │ │ │ b.n 3476da │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -350622,52 +350617,52 @@ │ │ │ │ bpl.w 3472be │ │ │ │ ldr r0, [pc, #560] @ (347a30 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cf8 │ │ │ │ ldr r0, [pc, #540] @ (347a34 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3472be │ │ │ │ b.n 3477e8 │ │ │ │ ldr r3, [pc, #456] @ (347a04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3472a2 │ │ │ │ ldr r0, [pc, #496] @ (347a38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3472a8 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 346986 │ │ │ │ ldr r0, [pc, #468] @ (347a3c ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cf8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (347a40 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (347a44 ) │ │ │ │ ldr r0, [pc, #440] @ (347a48 ) │ │ │ │ @@ -350809,135 +350804,135 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 347fc4 │ │ │ │ + b.n 348094 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347f90 │ │ │ │ + b.n 348060 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347f4c │ │ │ │ + b.n 34801c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347f04 │ │ │ │ + b.n 347fd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e58 │ │ │ │ + b.n 347f28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e34 │ │ │ │ + b.n 347f04 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347cec │ │ │ │ + b.n 347dbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347cbc │ │ │ │ + b.n 347d8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347c7c │ │ │ │ + b.n 347d4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347c38 │ │ │ │ + b.n 347d08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347b18 │ │ │ │ + b.n 347be8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347ae8 │ │ │ │ + b.n 347bb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347a40 │ │ │ │ + b.n 347b10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347a50 │ │ │ │ + b.n 347b20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + b.n 347a48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347d60 │ │ │ │ + b.n 347e30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #94 @ 0x5e │ │ │ │ + adds r6, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + svc 208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347b40 │ │ │ │ + b.n 347c10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + b.n 347af4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 32 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + b.n 347ad0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r6, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 8 │ │ │ │ + svc 112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347aac │ │ │ │ + b.n 347b7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + svc 88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + b.n 347b58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + svc 64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 222 @ 0xde │ │ │ │ + b.n 347b34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #182 @ 0xb6 │ │ │ │ + adds r6, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + svc 54 @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + adds r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + svc 16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #144 @ 0x90 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #110 @ 0x6e │ │ │ │ + adds r5, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #134 @ 0x86 │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r5, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347b88 │ │ │ │ + b.n 347c58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #72 @ 0x48 │ │ │ │ + udf #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347b64 │ │ │ │ + b.n 347c34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r5, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 54 @ 0x36 │ │ │ │ + svc 158 @ 0x9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00347afc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -350963,19 +350958,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347b50 ) │ │ │ │ ldr r0, [pc, #20] @ (347b54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 347b24 │ │ │ │ + ble.n 347bf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347b58 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -350997,19 +350992,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #140 @ 0x8c │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 347ad4 │ │ │ │ + bgt.n 347ba4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb894 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347bac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351030,19 +351025,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 347c84 │ │ │ │ + bgt.n 347b54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb7dc │ │ │ │ + @ instruction: 0xb844 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347bfc : │ │ │ │ cbz r0, 347c0c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351059,19 +351054,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347c3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #248 @ 0xf8 │ │ │ │ + adds r3, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 347c40 │ │ │ │ + bgt.n 347d10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb798 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347c40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351094,19 +351089,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347c8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r3, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 347bf0 │ │ │ │ + bgt.n 347cc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347c90 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351118,15 +351113,15 @@ │ │ │ │ cbz r2, 347cb0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 347cd2 │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351150,19 +351145,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347d0c ) │ │ │ │ ldr r0, [pc, #20] @ (347d10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 347d68 │ │ │ │ + blt.n 347c38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + @ instruction: 0xb72a │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347d14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351183,19 +351178,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347d5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 347d20 │ │ │ │ + blt.n 347df0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347d60 : │ │ │ │ cbz r0, 347d76 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -351214,19 +351209,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347da0 ) │ │ │ │ ldr r0, [pc, #20] @ (347da4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - adds r1, #142 @ 0x8e │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 347cd4 │ │ │ │ + blt.n 347da4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + @ instruction: 0xb696 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347da8 : │ │ │ │ cbz r0, 347db8 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351243,19 +351238,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347de8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r1, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 347e94 │ │ │ │ + bge.n 347d64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347dec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351316,15 +351311,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (347ef0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 347e8e │ │ │ │ ldr r0, [pc, #112] @ (347ef8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -351341,19 +351336,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (347f00 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 347e44 │ │ │ │ ldr r0, [pc, #56] @ (347f04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347e18 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347e74 │ │ │ │ b.n 347e8e │ │ │ │ @@ -351364,21 +351359,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 347edc │ │ │ │ + ble.n 347fac │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 347ee0 │ │ │ │ + ble.n 347fb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 347fd8 │ │ │ │ + bgt.n 347ea8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00347f08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -351458,15 +351453,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 348112 │ │ │ │ movs r5, #0 │ │ │ │ b.n 347ffc │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34815e │ │ │ │ @@ -351493,26 +351488,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (3481d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 347f68 │ │ │ │ ldr r0, [pc, #432] @ (3481dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 347f68 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 34818a │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347fdc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 3480ba │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -351523,20 +351518,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 7324cc │ │ │ │ + bl 732534 │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 7324fc │ │ │ │ + bl 732564 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 3480a4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -351548,23 +351543,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ b.n 347ffc │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347fdc │ │ │ │ b.n 348064 │ │ │ │ ldr r3, [pc, #268] @ (3481e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351572,55 +351567,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (3481d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 347f40 │ │ │ │ ldr r0, [pc, #248] @ (3481e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 347f40 │ │ │ │ ldr r3, [pc, #244] @ (3481e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348008 │ │ │ │ ldr r3, [pc, #216] @ (3481d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348008 │ │ │ │ ldr r0, [pc, #228] @ (3481ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 348008 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34804e │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 347fdc │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 7324cc │ │ │ │ + bl 732534 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 7324fc │ │ │ │ + bl 732564 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3480a8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -351634,15 +351629,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3481d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 347f68 │ │ │ │ ldr r0, [pc, #112] @ (3481f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 347f68 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 34804e │ │ │ │ ldr r3, [pc, #100] @ (3481f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -351652,15 +351647,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (3481d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 347f68 │ │ │ │ ldr r0, [pc, #80] @ (3481fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 347f68 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 347ffc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -351672,31 +351667,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #118 @ 0x76 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34827c │ │ │ │ + bgt.n 34814c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 34827c │ │ │ │ + blt.n 34814c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 348254 │ │ │ │ + bgt.n 348124 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 348254 │ │ │ │ + blt.n 348124 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3482a8 │ │ │ │ + blt.n 348178 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00348200 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351743,15 +351738,15 @@ │ │ │ │ bhi.n 348274 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 3482e6 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ mov r0, r4 │ │ │ │ bl 346190 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -351762,15 +351757,15 @@ │ │ │ │ bhi.n 3482a8 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 3482e0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7441bc │ │ │ │ + bl 744224 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348378 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (348424 ) │ │ │ │ ldr r3, [pc, #352] @ (348420 ) │ │ │ │ add r2, pc │ │ │ │ @@ -351819,24 +351814,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34824e │ │ │ │ ldr r0, [pc, #264] @ (348434 ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34824e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3483e2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3482bc │ │ │ │ ldr r0, [pc, #244] @ (348438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 34839e │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 348400 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351849,15 +351844,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (34842c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34833c │ │ │ │ ldr r0, [pc, #208] @ (348440 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34833c │ │ │ │ ldr r3, [pc, #200] @ (348444 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3482ba │ │ │ │ ldr r3, [pc, #168] @ (34842c ) │ │ │ │ @@ -351866,30 +351861,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3482ba │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (348448 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3482ba │ │ │ │ cbz r2, 3483bc │ │ │ │ ldr r3, [pc, #168] @ (34844c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3483bc │ │ │ │ ldr r3, [pc, #128] @ (34842c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3483bc │ │ │ │ ldr r0, [pc, #156] @ (348450 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r7, #16 │ │ │ │ b.n 348250 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34833c │ │ │ │ ldr r3, [pc, #140] @ (348454 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -351898,29 +351893,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (34842c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34833c │ │ │ │ ldr r0, [pc, #124] @ (348458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34833c │ │ │ │ ldr r3, [pc, #120] @ (34845c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34833c │ │ │ │ ldr r3, [pc, #60] @ (34842c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34833c │ │ │ │ ldr r0, [pc, #104] @ (348460 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34833c │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3483c0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 348316 │ │ │ │ b.n 34824e │ │ │ │ @@ -351938,47 +351933,47 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 348444 │ │ │ │ + blt.n 348514 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 3484a0 │ │ │ │ + bge.n 348370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 348434 │ │ │ │ + blt.n 348504 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3484c0 │ │ │ │ + blt.n 348390 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #752] @ (348740 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348450 │ │ │ │ + bge.n 348520 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 348478 │ │ │ │ + bge.n 348548 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3483ac │ │ │ │ + blt.n 34847c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34847c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (3484e0 ) │ │ │ │ @@ -352009,27 +352004,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34849e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (3484f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34849e │ │ │ │ nop │ │ │ │ cmp r0, #78 @ 0x4e │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 348574 │ │ │ │ + bge.n 348444 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 34e900 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352089,35 +352084,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (3486dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #272] @ (3486e0 ) │ │ │ │ ldr r1, [pc, #276] @ (3486e4 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #256] @ (3486e8 ) │ │ │ │ ldr r1, [pc, #260] @ (3486ec ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #244] @ (3486f0 ) │ │ │ │ ldr r1, [pc, #244] @ (3486f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (3486f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 3486fc │ │ │ │ @@ -352180,62 +352175,62 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (348724 ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #134 @ 0x86 │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orrs.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ - tst r4, r2 │ │ │ │ + @ instruction: 0xf4c40040 │ │ │ │ + negs r4, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - orn r0, r2, #12582912 @ 0xc00000 │ │ │ │ - orns r0, sl, #12582912 @ 0xc00000 │ │ │ │ - bne.n 348798 │ │ │ │ + @ instruction: 0xf4ca0040 │ │ │ │ + @ instruction: 0xf4e20040 │ │ │ │ + bne.n 348668 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, #10] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #198 @ 0xc6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bls.n 34873c │ │ │ │ + bls.n 34860c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #202 @ 0xca │ │ │ │ lsls r5, r7, #1 │ │ │ │ strh r0, [r7, #22] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bls.n 34872c │ │ │ │ + bls.n 3487fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #400] @ (3488a4 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348734 │ │ │ │ + bls.n 348804 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 348784 │ │ │ │ + bls.n 348654 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 348768 │ │ │ │ + bls.n 348638 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsh r4, [r4, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352270,15 +352265,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348746 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (3487cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 348746 │ │ │ │ ldr r3, [pc, #56] @ (3487d0 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (3487d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -352297,19 +352292,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 34888c │ │ │ │ + bhi.n 34875c │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3488c8 │ │ │ │ + bhi.n 348798 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 3488ac │ │ │ │ @@ -352352,15 +352347,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34882a │ │ │ │ ldr r0, [pc, #100] @ (3488bc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34882a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34882a │ │ │ │ ldr r3, [pc, #88] @ (3488c0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352369,48 +352364,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34882a │ │ │ │ ldr r0, [pc, #68] @ (3488c4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34882a │ │ │ │ ldr r3, [pc, #60] @ (3488c8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34882a │ │ │ │ ldr r3, [pc, #32] @ (3488b8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34882a │ │ │ │ ldr r0, [pc, #40] @ (3488cc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34882a │ │ │ │ movs r4, #238 @ 0xee │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #704] @ (348b78 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 348948 │ │ │ │ + bhi.n 348818 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #848] @ (348c14 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348888 │ │ │ │ + bhi.n 348958 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 348948 │ │ │ │ + bhi.n 348818 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (3489f4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -352466,15 +352461,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (348a0c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 348912 │ │ │ │ ldr r0, [pc, #176] @ (348a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 348912 │ │ │ │ ldr r3, [pc, #156] @ (348a04 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -352491,15 +352486,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 348916 │ │ │ │ ldr r0, [pc, #132] @ (348a18 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 348916 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -352526,15 +352521,15 @@ │ │ │ │ bpl.n 348916 │ │ │ │ ldr r0, [pc, #68] @ (348a20 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 348916 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #254 @ 0xfe │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -352545,23 +352540,23 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 348a48 │ │ │ │ + bhi.n 348918 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348920 │ │ │ │ + bvc.n 3489f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348ae4 │ │ │ │ + bvc.n 3489b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (348b70 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352627,15 +352622,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 348b6a │ │ │ │ ldr r0, [pc, #196] @ (348b90 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #168] @ (348b80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 348b20 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 348a6c │ │ │ │ @@ -352672,15 +352667,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 348ade │ │ │ │ ldr r0, [pc, #100] @ (348b9c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 348ade │ │ │ │ ldr r3, [pc, #92] @ (348ba0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348af2 │ │ │ │ ldr r3, [pc, #56] @ (348b88 ) │ │ │ │ @@ -352689,15 +352684,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348af2 │ │ │ │ ldr r0, [pc, #76] @ (348ba4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 348af2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -352710,25 +352705,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvc.n 348c38 │ │ │ │ + bvc.n 348b08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #238 @ 0xee │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 348c94 │ │ │ │ + bvs.n 348b64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 348aac │ │ │ │ + bvs.n 348b7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (348c14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352737,25 +352732,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (348c1c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #76] @ (348c20 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (348c24 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #60] @ (348c28 ) │ │ │ │ ldr r2, [pc, #64] @ (348c2c ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -352766,26 +352761,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r5, #132 @ 0x84 │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 348b48 │ │ │ │ + bvs.n 348c18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + ands r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp 0, 4, cr0, cr2, cr0, {2} │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + cdp 0, 10, cr0, cr10, cr0, {2} │ │ │ │ + subs r4, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r6, 348ca0 │ │ │ │ + push {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 348cbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -352795,15 +352790,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (348cc8 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #108] @ (348ccc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 348c9c │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352830,32 +352825,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (348cd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348c68 │ │ │ │ ldr r0, [pc, #36] @ (348cd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 348c68 │ │ │ │ nop │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 348cd4 │ │ │ │ + bvs.n 348da4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #240] @ (348dc4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 348c50 │ │ │ │ + bvs.n 348d20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -352867,15 +352862,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 389a78 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -352902,19 +352897,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34e2a0 │ │ │ │ nop │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #178 @ 0xb2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 348e28 │ │ │ │ + bpl.n 348cf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (348e58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -352924,15 +352919,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (348e64 ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #200] @ (348e68 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348e3a │ │ │ │ @@ -352953,39 +352948,39 @@ │ │ │ │ bl 491fb4 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 386350 │ │ │ │ cbnz r0, 348df8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 385754 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 386db0 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 348dfa │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 3861fc │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -352998,37 +352993,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (348e7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348daa │ │ │ │ ldr r0, [pc, #48] @ (348e80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 348daa │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 348dfc │ │ │ │ + bpl.n 348ecc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r0, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 348f24 │ │ │ │ + bmi.n 348df4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #884] @ (349210 ) │ │ │ │ @@ -353048,15 +353043,15 @@ │ │ │ │ ldr r1, [pc, #876] @ (349224 ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #860] @ (349228 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 349308 │ │ │ │ @@ -353152,15 +353147,15 @@ │ │ │ │ bl 491a00 │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -353175,15 +353170,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 386d5c │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 34901c │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -353197,15 +353192,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (349258 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 3855a0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -353263,19 +353258,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (349268 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 491e38 │ │ │ │ @@ -353348,61 +353343,61 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 34eba4 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r3, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, r7, #0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r0, r7, #0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 34916c │ │ │ │ + bmi.n 34923c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r5, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ ldrb r0, [r6, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bcc.n 3491d0 │ │ │ │ + bmi.n 3492a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 3491a8 │ │ │ │ + bmi.n 349278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 349174 │ │ │ │ + bmi.n 349244 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 349148 │ │ │ │ + bcc.n 349218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + movs r1, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #246 @ 0xf6 │ │ │ │ + movs r1, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmdb lr, {r6} │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + ldrd r0, r0, [r6, #-256]! @ 0x100 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, r2, r4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349038 │ │ │ │ ldr r3, [pc, #356] @ (3493e4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353414,17 +353409,17 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349038 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ (3493ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 349038 │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 3490aa │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349074 │ │ │ │ ldr r3, [pc, #312] @ (3493f0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353436,15 +353431,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 349074 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ (3493f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 349074 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34939e │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 3491c4 │ │ │ │ @@ -353469,15 +353464,15 @@ │ │ │ │ ldr r3, [pc, #208] @ (3493e8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 348ed8 │ │ │ │ ldr r0, [pc, #216] @ (3493fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 348ed8 │ │ │ │ ldr r3, [pc, #208] @ (349400 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34915a │ │ │ │ @@ -353493,15 +353488,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #168] @ (349404 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34915a │ │ │ │ ldr r3, [pc, #152] @ (349408 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3491c4 │ │ │ │ @@ -353509,15 +353504,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3491c4 │ │ │ │ ldr r0, [pc, #128] @ (34940c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3491c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3491c4 │ │ │ │ ldr r3, [pc, #104] @ (349408 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353531,15 +353526,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3493ba │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 3492e2 │ │ │ │ ldr r0, [pc, #84] @ (349410 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3493b4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (349414 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ ldr r0, [pc, #68] @ (349418 ) │ │ │ │ add r0, pc │ │ │ │ @@ -353548,39 +353543,39 @@ │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ nop │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 349318 │ │ │ │ + beq.n 3493e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 34937c │ │ │ │ + bne.n 34944c │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r5, r7} │ │ │ │ + beq.n 349420 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #864] @ (349764 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 349378 │ │ │ │ + bne.n 349448 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3493c0 │ │ │ │ + bne.n 349490 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 349360 │ │ │ │ + bne.n 349430 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 349420 │ │ │ │ + beq.n 3494f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + beq.n 34941c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 349450 │ │ │ │ + beq.n 349320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -353859,15 +353854,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (349748 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353879,15 +353874,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (3497b4 ) │ │ │ │ ldr r3, [pc, #104] @ (3497b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -353912,15 +353907,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (3497c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353932,15 +353927,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -353997,26 +353992,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (34987c ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34981c │ │ │ │ nop │ │ │ │ asrs r6, r6, #19 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (3498ec ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -354050,25 +354045,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (3498fc ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3498a0 │ │ │ │ asrs r0, r2, #17 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (349a20 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354157,40 +354152,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 34992a │ │ │ │ ldr r0, [pc, #104] @ (349a3c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34992a │ │ │ │ ldr r0, [pc, #96] @ (349a40 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 349922 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 349990 │ │ │ │ b.n 349922 │ │ │ │ ldr r0, [pc, #68] @ (349a44 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 349926 │ │ │ │ ldr r0, [pc, #56] @ (349a48 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 349922 │ │ │ │ asrs r4, r1, #15 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ @@ -354199,21 +354194,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r6!, {} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 349ac8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -354250,26 +354245,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 349a72 │ │ │ │ ldr r0, [pc, #32] @ (349ad8 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349a72 │ │ │ │ asrs r0, r0, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #1008] @ (349ec4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (349b50 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -354306,27 +354301,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349b02 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (349b60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 349b02 │ │ │ │ nop │ │ │ │ asrs r2, r6, #7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (349ba0 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (349ba4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -354347,24 +354342,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349b74 │ │ │ │ ldr r0, [pc, #24] @ (349bb0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ asrs r2, r7, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 349c1c │ │ │ │ mov r3, r2 │ │ │ │ @@ -354395,26 +354390,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 349bd8 │ │ │ │ ldr r0, [pc, #36] @ (349c2c ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349bd8 │ │ │ │ asrs r0, r3, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 349cac │ │ │ │ movs r1, #0 │ │ │ │ @@ -354447,29 +354442,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 349c6e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (349cbc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 349c6e │ │ │ │ asrs r4, r3, #2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #368] @ (349e28 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -354554,15 +354549,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (349df0 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 349d6a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r6, #30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -354572,15 +354567,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #29 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5, r6} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (349e48 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ tst.w r1, #3072 @ 0xc00 │ │ │ │ beq.n 349e0c │ │ │ │ lsls r1, r2, #25 │ │ │ │ @@ -354598,31 +354593,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (349e4c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 349e14 │ │ │ │ ldr r0, [pc, #32] @ (349e50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r2, [pc, #20] @ (349e4c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 349e14 │ │ │ │ ldr r0, [pc, #20] @ (349e54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop │ │ │ │ lsrs r2, r5, #27 │ │ │ │ lsls r3, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -354747,23 +354742,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 349f44 │ │ │ │ ldr r0, [pc, #120] @ (34a03c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 349f44 │ │ │ │ ldr r0, [pc, #100] @ (34a040 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -354780,34 +354775,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349f78 │ │ │ │ ldr r0, [pc, #44] @ (34a048 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 349f78 │ │ │ │ nop │ │ │ │ lsrs r0, r1, #23 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (34a41c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354899,97 +354894,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (34a1cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a0ec │ │ │ │ ldr r0, [pc, #144] @ (34a1d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a0ec │ │ │ │ ldr r3, [pc, #136] @ (34a1d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a0d6 │ │ │ │ ldr r3, [pc, #120] @ (34a1cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 34a0d6 │ │ │ │ ldr r0, [pc, #120] @ (34a1d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a0d6 │ │ │ │ ldr r3, [pc, #116] @ (34a1dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a0ae │ │ │ │ ldr r3, [pc, #88] @ (34a1cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a0ae │ │ │ │ ldr r0, [pc, #100] @ (34a1e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a0ae │ │ │ │ ldr r3, [pc, #92] @ (34a1e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a118 │ │ │ │ ldr r3, [pc, #60] @ (34a1cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a118 │ │ │ │ ldr r0, [pc, #76] @ (34a1e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a118 │ │ │ │ ldr r3, [pc, #72] @ (34a1ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a106 │ │ │ │ ldr r3, [pc, #28] @ (34a1cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34a106 │ │ │ │ ldr r0, [pc, #56] @ (34a1f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a106 │ │ │ │ lsrs r6, r7, #17 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r7} │ │ │ │ + ldmia r3!, {} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 34a24c │ │ │ │ sub sp, #8 │ │ │ │ @@ -355014,27 +355009,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a216 │ │ │ │ ldr r0, [pc, #32] @ (34a25c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34a216 │ │ │ │ nop │ │ │ │ lsrs r0, r3, #11 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (34a31c ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (34a320 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -355073,15 +355068,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a282 │ │ │ │ ldr r0, [pc, #104] @ (34a32c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r1, [pc, #84] @ (34a324 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34a298 │ │ │ │ ldr r1, [pc, #80] @ (34a328 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -355093,15 +355088,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (34a330 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355115,28 +355110,28 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a474 │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a48a │ │ │ │ @@ -355220,53 +355215,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 34a3e2 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 34a3a8 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a36e │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a378 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a382 │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a38c │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a396 │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34a396 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -355302,19 +355297,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 34a558 │ │ │ │ b.n 34a3f6 │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (34a698 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -355360,15 +355355,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (34a6a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a5f4 │ │ │ │ ldr r0, [pc, #188] @ (34a6ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 34a334 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 34a5ae │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355394,28 +355389,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34a598 │ │ │ │ ldr r0, [pc, #124] @ (34a6b4 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a598 │ │ │ │ ldr r0, [pc, #112] @ (34a6b8 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a5aa │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34a5da │ │ │ │ b.n 34a5f4 │ │ │ │ @@ -355427,37 +355422,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (34a6a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a606 │ │ │ │ ldr r0, [pc, #48] @ (34a6c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a606 │ │ │ │ lsls r0, r3, #29 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r3, r5, r7} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 34a788 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355499,15 +355494,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a70a │ │ │ │ ldr r0, [pc, #96] @ (34a798 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #84] @ (34a79c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a70a │ │ │ │ ldr r3, [pc, #64] @ (34a794 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -355526,34 +355521,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34a6f4 │ │ │ │ ldr r0, [pc, #44] @ (34a7a8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34a6f4 │ │ │ │ lsls r0, r1, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -355625,35 +355620,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 34a802 │ │ │ │ ldr r0, [pc, #84] @ (34a8c0 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34a802 │ │ │ │ ldr r3, [pc, #72] @ (34a8c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a82a │ │ │ │ ldr r3, [pc, #52] @ (34a8b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a82a │ │ │ │ ldr r0, [pc, #56] @ (34a8c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34a82a │ │ │ │ ldr r0, [pc, #52] @ (34a8cc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34a854 │ │ │ │ b.n 34a802 │ │ │ │ lsls r0, r3, #20 │ │ │ │ @@ -355662,21 +355657,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (34aa04 ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -355700,15 +355695,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355758,15 +355753,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a918 │ │ │ │ ldr r0, [pc, #112] @ (34aa18 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34a918 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -355774,15 +355769,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 34a992 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (34aa1c ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -355798,17 +355793,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (34aaa4 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -355851,27 +355846,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34aa6e │ │ │ │ ldr r0, [pc, #28] @ (34aab4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34aa6e │ │ │ │ nop │ │ │ │ lsls r4, r5, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 34b004 │ │ │ │ sub sp, #28 │ │ │ │ @@ -356024,15 +356019,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34ab8a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (34b020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ab8a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 34ac72 │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -356071,15 +356066,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 34ab8a │ │ │ │ ldr r0, [pc, #856] @ (34b028 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ab8a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 347da8 │ │ │ │ @@ -356096,15 +356091,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34ab76 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (34b030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34ab76 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34aee4 │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 34ac08 │ │ │ │ b.n 34ab1a │ │ │ │ @@ -356129,15 +356124,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (34b01c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34ab1a │ │ │ │ ldr r0, [pc, #728] @ (34b03c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34ab1a │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 347b58 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ab92 │ │ │ │ @@ -356159,15 +356154,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34ab92 │ │ │ │ ldr r0, [pc, #660] @ (34b044 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ab92 │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 347f08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34af72 │ │ │ │ @@ -356198,15 +356193,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (34b01c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 34ad48 │ │ │ │ ldr r0, [pc, #564] @ (34b04c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 34ab14 │ │ │ │ ldr r2, [pc, #556] @ (34b050 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356215,15 +356210,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34abca │ │ │ │ ldr r0, [pc, #536] @ (34b054 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34abca │ │ │ │ ldr r3, [pc, #524] @ (34b058 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ab6a │ │ │ │ @@ -356233,15 +356228,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34ab6a │ │ │ │ ldr r0, [pc, #504] @ (34b05c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34ab6a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34af2e │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -356304,15 +356299,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34ac90 │ │ │ │ ldr r0, [pc, #336] @ (34b068 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ac90 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34afcc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34aecc │ │ │ │ @@ -356324,15 +356319,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (34b01c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 34ae7a │ │ │ │ ldr r0, [pc, #300] @ (34b070 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ae7a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34aec2 │ │ │ │ ldr r3, [pc, #220] @ (34b034 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -356342,15 +356337,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (34b01c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34aec0 │ │ │ │ ldr r0, [pc, #264] @ (34b074 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34aec0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34aec2 │ │ │ │ ldr r2, [pc, #252] @ (34b078 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -356359,19 +356354,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (34b01c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34aec2 │ │ │ │ ldr r0, [pc, #236] @ (34b07c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34aec0 │ │ │ │ ldr r0, [pc, #232] @ (34b080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 34ac18 │ │ │ │ ldr r1, [pc, #188] @ (34b060 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 34afb4 │ │ │ │ ldr r1, [pc, #112] @ (34b01c ) │ │ │ │ @@ -356381,15 +356376,15 @@ │ │ │ │ bmi.n 34afe6 │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 34aeb6 │ │ │ │ b.n 34af54 │ │ │ │ ldr r0, [pc, #196] @ (34b084 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 34ac02 │ │ │ │ ldr r2, [pc, #184] @ (34b088 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 34afde │ │ │ │ @@ -356400,21 +356395,21 @@ │ │ │ │ bmi.n 34aff4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34afb4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (34b08c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34aeb0 │ │ │ │ ldr r0, [pc, #152] @ (34b090 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34aeb0 │ │ │ │ nop │ │ │ │ lsls r0, r2, #8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356424,71 +356419,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r4!, {r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #528] @ (34b28c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r2, r3} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 34b148 │ │ │ │ mov r3, r0 │ │ │ │ @@ -356547,15 +356542,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b0d0 │ │ │ │ ldr r0, [pc, #48] @ (34b164 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34b0d0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6], #-424 @ 0xfffffe58 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356563,15 +356558,15 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r6], {106} @ 0x6a │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r5} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr.w sl, [pc, #332] @ 34b2c8 │ │ │ │ @@ -356672,15 +356667,15 @@ │ │ │ │ bpl.n 34b1e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (34b2d8 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -356698,20 +356693,20 @@ │ │ │ │ @ instruction: 0xfb64006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #864] @ (34b634 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vqadd.u32 q8, q0, │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + vshr.u8 q8, , #8 │ │ │ │ + @ instruction: 0xb85a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #632] @ (34b574 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -356807,19 +356802,19 @@ │ │ │ │ bne.w 34b50c │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 34b37e │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (34b57c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356875,15 +356870,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 34b3aa │ │ │ │ b.n 34b326 │ │ │ │ ldr r0, [pc, #212] @ (34b58c ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 34b32e │ │ │ │ ldr r3, [pc, #196] @ (34b590 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356892,30 +356887,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (34b580 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b476 │ │ │ │ ldr r0, [pc, #180] @ (34b594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b396 │ │ │ │ ldr r3, [pc, #172] @ (34b598 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b388 │ │ │ │ ldr r3, [pc, #136] @ (34b580 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34b388 │ │ │ │ ldr r0, [pc, #152] @ (34b59c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b388 │ │ │ │ ldr r3, [pc, #144] @ (34b5a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b400 │ │ │ │ ldr r3, [pc, #100] @ (34b580 ) │ │ │ │ @@ -356924,15 +356919,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b400 │ │ │ │ ldr r0, [pc, #124] @ (34b5a4 ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b400 │ │ │ │ ldr r2, [pc, #112] @ (34b5a8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34b476 │ │ │ │ ldr r2, [pc, #64] @ (34b580 ) │ │ │ │ @@ -356940,59 +356935,59 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b476 │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (34b5ac ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b396 │ │ │ │ ldr r0, [pc, #84] @ (34b5b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b396 │ │ │ │ ldr r0, [pc, #80] @ (34b5b4 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 34b444 │ │ │ │ nop │ │ │ │ vld1.8 {d16[3]}, [r4], sl │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0034 │ │ │ │ + cbnz r4, 34b5de │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - itt lt │ │ │ │ - lsllt r2, r0, #1 │ │ │ │ - cbnz r2, 34b5f0 @ unpredictable │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + rev16 r2, r3 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357099,19 +357094,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b8c4 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34b6ac │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -357143,15 +357138,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b604 │ │ │ │ ldr r0, [pc, #400] @ (34b910 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 34b604 │ │ │ │ ldr r2, [pc, #380] @ (34b914 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -357181,15 +357176,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b660 │ │ │ │ ldr r0, [pc, #316] @ (34b920 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 34b660 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357206,15 +357201,15 @@ │ │ │ │ bpl.w 34b632 │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (34b928 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34b8a4 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -357228,15 +357223,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b7bc │ │ │ │ ldr r0, [pc, #204] @ (34b92c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357251,30 +357246,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34b6c4 │ │ │ │ ldr r0, [pc, #152] @ (34b934 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b6c4 │ │ │ │ ldr r3, [pc, #144] @ (34b938 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b830 │ │ │ │ ldr r3, [pc, #92] @ (34b90c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34b830 │ │ │ │ ldr r0, [pc, #128] @ (34b93c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b830 │ │ │ │ ldr r3, [pc, #120] @ (34b940 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b6fe │ │ │ │ ldr r3, [pc, #56] @ (34b90c ) │ │ │ │ @@ -357283,60 +357278,60 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b6fe │ │ │ │ ldr r0, [pc, #100] @ (34b944 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34b6fe │ │ │ │ ldr r0, [pc, #88] @ (34b948 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 34b61e │ │ │ │ nop │ │ │ │ @ instruction: 0xf70a006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00fe │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - adds r6, #120 @ 0x78 │ │ │ │ - movs r0, r0 │ │ │ │ + itte vs │ │ │ │ + lslvs r2, r0, #1 │ │ │ │ + addvs r6, #120 @ 0x78 │ │ │ │ + movvc r0, r0 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (34bd00 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 34b97a │ │ │ │ + cbz r4, 34b994 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r1 │ │ │ │ + cbz r4, 34b98c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + bkpt 0x003a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (34bab4 ) │ │ │ │ @@ -357382,15 +357377,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 34b988 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34b9c0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ bl 349c30 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 34b9c0 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -357414,15 +357409,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 34a6c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34b97c │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 34a7ac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 34b9b2 │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -357464,26 +357459,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b9a6 │ │ │ │ ldr r0, [pc, #32] @ (34bac4 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34b9a6 │ │ │ │ nop │ │ │ │ @ instruction: 0xf37e006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3, r4, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (34bbac ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -357510,43 +357505,43 @@ │ │ │ │ cbnz r3, 34bb7a │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 34b5b8 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bb02 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bb08 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bb0e │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bb14 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34bb14 │ │ │ │ ldr r3, [pc, #40] @ (34bbb4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357555,25 +357550,25 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bae8 │ │ │ │ ldr r0, [pc, #28] @ (34bbbc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34bae8 │ │ │ │ nop │ │ │ │ addw r0, r6, #106 @ 0x6a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (34bce0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357605,43 +357600,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 34b5b8 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc00 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc06 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc0c │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc14 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34bc14 │ │ │ │ ldr r3, [pc, #92] @ (34bce8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34bc9e │ │ │ │ @@ -357660,22 +357655,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (34bcec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bbe4 │ │ │ │ ldr r0, [pc, #60] @ (34bcf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34bbe4 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34bcf8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34bca2 │ │ │ │ @@ -357686,17 +357681,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 34bd58 │ │ │ │ + cbnz r4, 34bd72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 34bd46 │ │ │ │ + cbnz r4, 34bd60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (34be5c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357757,46 +357752,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bd34 │ │ │ │ ldr r0, [pc, #204] @ (34be6c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34bd7a │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 34bd74 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 34bd6e │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34bd66 │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 34bd5e │ │ │ │ ldr r1, [pc, #96] @ (34be70 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357805,15 +357800,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34bd4a │ │ │ │ ldr r0, [pc, #80] @ (34be74 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34bd4a │ │ │ │ ldr r1, [pc, #64] @ (34be78 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357823,34 +357818,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34bd4a │ │ │ │ ldr r0, [pc, #44] @ (34be7c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34bd4a │ │ │ │ nop │ │ │ │ vmla.i d16, d12, d2[6] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 34beb6 │ │ │ │ + cbnz r6, 34bed0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r2 │ │ │ │ + hlt 0x003e │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 34beba │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (34bfe0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357911,46 +357906,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34beb8 │ │ │ │ ldr r0, [pc, #204] @ (34bff0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34befe │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 34bef8 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 34bef2 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34beea │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 34bee2 │ │ │ │ ldr r1, [pc, #92] @ (34bff4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357959,15 +357954,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34bece │ │ │ │ ldr r0, [pc, #80] @ (34bff8 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34bece │ │ │ │ ldr r1, [pc, #60] @ (34bffc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357977,33 +357972,33 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34bece │ │ │ │ ldr r0, [pc, #44] @ (34c000 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34bece │ │ │ │ cdp 0, 4, cr0, cr8, cr10, {3} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r4 │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 34c012 │ │ │ │ + cbnz r0, 34c02c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb866 │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (34c248 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -358056,15 +358051,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34c10c │ │ │ │ ldr r0, [pc, #452] @ (34c25c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c10c │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -358099,35 +358094,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34c200 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 34c02c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34c0d6 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34c0d0 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34c0ca │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34c0c4 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 34c0bc │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 34c102 │ │ │ │ @@ -358151,15 +358146,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34c02c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (34c268 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c02c │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 34c078 │ │ │ │ ldr r2, [pc, #148] @ (34c250 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -358198,15 +358193,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c10c │ │ │ │ ldr r0, [pc, #92] @ (34c274 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c10c │ │ │ │ ldr r2, [pc, #84] @ (34c278 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34c1c2 │ │ │ │ ldr r2, [pc, #40] @ (34c258 ) │ │ │ │ @@ -358215,41 +358210,41 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34c1c2 │ │ │ │ ldr r0, [pc, #68] @ (34c27c ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34c1c2 │ │ │ │ stcl 0, cr0, [r8], {106} @ 0x6a │ │ │ │ - rsb r0, r0, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf2280053 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, lr │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 34c27a │ │ │ │ + cbnz r4, 34c294 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf12e0053 │ │ │ │ + @ instruction: 0xf1960053 │ │ │ │ ldr r2, [pc, #288] @ (34c388 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb892 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #784] @ (34c580 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb80e │ │ │ │ + @ instruction: 0xb876 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -358315,19 +358310,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c994 │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34c406 │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -358339,19 +358334,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 34c9bc │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34c406 │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -358594,15 +358589,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (34ca0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34c4f2 │ │ │ │ ldr r0, [pc, #944] @ (34ca10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c4f2 │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -358631,15 +358626,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (34ca0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c4ee │ │ │ │ ldr r0, [pc, #856] @ (34ca14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c4ee │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 344d60 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 34c504 │ │ │ │ @@ -358656,15 +358651,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (34ca0c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34c504 │ │ │ │ ldr r0, [pc, #804] @ (34ca1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 34c504 │ │ │ │ ldr r3, [pc, #796] @ (34ca20 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358675,15 +358670,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c4c0 │ │ │ │ ldr r0, [pc, #772] @ (34ca24 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 34c4c0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 34c73c │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 34c932 │ │ │ │ @@ -358807,45 +358802,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (34ca0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c41e │ │ │ │ ldr r0, [pc, #428] @ (34ca38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c41e │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34c3fa │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3e6 │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3f0 │ │ │ │ b.n 34c8ec │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3dc │ │ │ │ b.n 34c8a2 │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3fa │ │ │ │ b.n 34c892 │ │ │ │ movs r2, #1 │ │ │ │ @@ -358910,15 +358905,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c34c │ │ │ │ ldr r0, [pc, #144] @ (34ca40 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c34c │ │ │ │ ldr r3, [pc, #124] @ (34ca3c ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c398 │ │ │ │ @@ -358928,15 +358923,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c398 │ │ │ │ ldr r0, [pc, #108] @ (34ca44 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34c398 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (34ca48 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (34ca4c ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -358947,43 +358942,43 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #512] @ (34cc08 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #144] @ (34caac ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 34ca92 │ │ │ │ + push {r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 34ca88 │ │ │ │ + cbz r0, 34caa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r8, r3, lsr #1 │ │ │ │ + @ instruction: 0xead00053 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 34ca7a │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xe8240053 │ │ │ │ - add r0, pc, #720 @ (adr r0, 34cd20 ) │ │ │ │ + stmia.w ip, {r0, r1, r4, r6} │ │ │ │ + add r1, pc, #112 @ (adr r1, 34cac0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (34cb1c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -359056,21 +359051,21 @@ │ │ │ │ nop │ │ │ │ b.n 34d018 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34cfa0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 34c99c │ │ │ │ + b.n 34ca6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34c948 │ │ │ │ + b.n 34ca18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + add r0, pc, #24 @ (adr r0, 34cb4c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 34cbec │ │ │ │ sub sp, #24 │ │ │ │ @@ -359135,17 +359130,17 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ b.n 34cf18 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34cec0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 34c8e4 │ │ │ │ + b.n 34c9b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34c888 │ │ │ │ + b.n 34c958 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ @@ -359188,26 +359183,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 34d048 │ │ │ │ bl 347d14 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ subs r7, r0, r4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ bhi.w 34d090 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ sub.w r2, r2, r9 │ │ │ │ add.w r0, r8, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r4, #0 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359561,15 +359556,15 @@ │ │ │ │ bhi.n 34d0b0 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ b.n 34ccdc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -360119,15 +360114,15 @@ │ │ │ │ bpl.w 34d220 │ │ │ │ ldr r0, [pc, #316] @ (34d810 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34d220 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dd6a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ @@ -360178,15 +360173,15 @@ │ │ │ │ ldr r0, [pc, #188] @ (34d81c ) │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34d154 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r6, r3 │ │ │ │ b.n 34d588 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #18 │ │ │ │ @@ -360223,41 +360218,41 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 34d954 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34d09c │ │ │ │ + b.n 34d16c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34df50 │ │ │ │ + b.n 34d020 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34df20 │ │ │ │ + b.n 34dff0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34dde8 │ │ │ │ + b.n 34deb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bgt.n 34d8f4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + svc 16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 34d824 │ │ │ │ + blt.n 34d8f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #624 @ (adr r6, 34da90 ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 34d830 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r5, 34d828 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bmi.w 34dca6 │ │ │ │ ldr.w r3, [fp, #716] @ 0x2cc │ │ │ │ ldr.w r1, [fp, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [fp, #712] @ 0x2c8 │ │ │ │ @@ -360265,19 +360260,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dfea │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -360296,19 +360291,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34e0d6 │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d060 │ │ │ │ ldr.w r3, [pc, #2296] @ 34e1c8 │ │ │ │ @@ -360321,15 +360316,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d060 │ │ │ │ ldr.w r0, [pc, #2272] @ 34e1d0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34d060 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 34cd2e │ │ │ │ ldr.w r3, [pc, #2248] @ 34e1d4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -360340,15 +360335,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34cc66 │ │ │ │ ldr.w r0, [pc, #2224] @ 34e1d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34cc66 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360461,35 +360456,35 @@ │ │ │ │ bmi.w 34df0e │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 34cf1a │ │ │ │ mov r0, r4 │ │ │ │ bl 348200 │ │ │ │ b.w 34ce02 │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 34d03a │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 34d030 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 34d026 │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 34d01c │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 34d012 │ │ │ │ mov r0, r5 │ │ │ │ bl 34688c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -360531,15 +360526,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34d7cc │ │ │ │ ldr.w r0, [pc, #1656] @ 34e1ec │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34d7cc │ │ │ │ ldr.w r3, [pc, #1644] @ 34e1f0 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34db9a │ │ │ │ ldr.w r3, [pc, #1596] @ 34e1cc │ │ │ │ @@ -360562,15 +360557,15 @@ │ │ │ │ ands.w r5, r5, #32768 @ 0x8000 │ │ │ │ beq.w 34d4f2 │ │ │ │ ldr.w r0, [pc, #1588] @ 34e1f8 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r4, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and.w r3, r3, #32768 @ 0x8000 │ │ │ │ b.w 34d1d4 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ @@ -360627,15 +360622,15 @@ │ │ │ │ ldr.w r3, [pc, #1376] @ 34e1cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34d05e │ │ │ │ ldr.w r0, [pc, #1412] @ 34e200 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34d05e │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34db42 │ │ │ │ b.n 34db22 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r5, r6 │ │ │ │ @@ -360656,15 +360651,15 @@ │ │ │ │ ldr.w r3, [pc, #1292] @ 34e1cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34cdb8 │ │ │ │ ldr.w r0, [pc, #1340] @ 34e208 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34cdb8 │ │ │ │ lsls r3, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34d960 │ │ │ │ b.n 34d94e │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360704,15 +360699,15 @@ │ │ │ │ ldr.w r3, [pc, #1156] @ 34e1cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34cd8c │ │ │ │ ldr.w r0, [pc, #1216] @ 34e214 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34cd8c │ │ │ │ mov r5, r7 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ b.w 34d1b6 │ │ │ │ ldr.w r3, [pc, #1196] @ 34e218 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ @@ -360729,15 +360724,15 @@ │ │ │ │ ldr.w r3, [pc, #1168] @ 34e21c │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r0, [pc, #1164] @ 34e220 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34d6ec │ │ │ │ ldr.w r3, [pc, #1148] @ 34e224 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34cffe │ │ │ │ @@ -360745,15 +360740,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34cffe │ │ │ │ ldr.w r0, [pc, #1120] @ 34e228 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34cffe │ │ │ │ ldr.w r3, [pc, #1108] @ 34e22c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34cf86 │ │ │ │ @@ -360761,15 +360756,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34cf86 │ │ │ │ ldr.w r0, [pc, #1084] @ 34e230 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34cf86 │ │ │ │ ldr.w r1, [pc, #1072] @ 34e234 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34cf4c │ │ │ │ @@ -360779,15 +360774,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34cf4c │ │ │ │ ldr.w r0, [pc, #1048] @ 34e238 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 34cf4c │ │ │ │ @@ -360802,19 +360797,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34e102 │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 34d87c │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34d960 │ │ │ │ @@ -360829,15 +360824,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d960 │ │ │ │ ldr r0, [pc, #908] @ (34e23c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d960 │ │ │ │ bl 34684c │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ b.n 34dc2a │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -360859,15 +360854,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d960 │ │ │ │ ldr r0, [pc, #832] @ (34e240 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d960 │ │ │ │ mov r0, r7 │ │ │ │ bl 347bac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34da8c │ │ │ │ @@ -360890,15 +360885,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34db52 │ │ │ │ ldr r0, [pc, #768] @ (34e248 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 34df78 │ │ │ │ @@ -360923,15 +360918,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d960 │ │ │ │ ldr r0, [pc, #684] @ (34e24c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d960 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d95e │ │ │ │ @@ -360947,15 +360942,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 34d95e │ │ │ │ ldr r0, [pc, #632] @ (34e250 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d960 │ │ │ │ ldr r3, [pc, #616] @ (34e254 ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -360967,15 +360962,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d846 │ │ │ │ ldr r0, [pc, #592] @ (34e258 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34d846 │ │ │ │ ldr r3, [pc, #580] @ (34e25c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34e02a │ │ │ │ ldr r3, [pc, #428] @ (34e1cc ) │ │ │ │ @@ -361023,29 +361018,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34d960 │ │ │ │ ldr r0, [pc, #464] @ (34e264 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d960 │ │ │ │ ldrd r6, r7, [sp, #296] @ 0x128 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ ldr r0, [pc, #444] @ (34e268 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r6, r7, [sp, #288] @ 0x120 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldrd r6, r7, [sp, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34d17e │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34df84 │ │ │ │ b.n 34df68 │ │ │ │ ldr r3, [pc, #380] @ (34e254 ) │ │ │ │ @@ -361060,15 +361055,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d8a8 │ │ │ │ ldr r0, [pc, #376] @ (34e26c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 34d8a8 │ │ │ │ ldr r3, [pc, #336] @ (34e254 ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34de6a │ │ │ │ @@ -361078,19 +361073,19 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34de6a │ │ │ │ ldr r0, [pc, #336] @ (34e270 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34de6a │ │ │ │ ldr r0, [pc, #324] @ (34e274 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ @@ -361109,15 +361104,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd lr, r3, [sp, #4] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e064 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34dfba │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #232] @ (34e27c ) │ │ │ │ movw r2, #1231 @ 0x4cf │ │ │ │ @@ -361139,111 +361134,111 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #8 @ (adr r7, 34e1dc ) │ │ │ │ + add r7, pc, #424 @ (adr r7, 34e37c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #416 @ (adr r2, 34e37c ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 34e51c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 34e11c │ │ │ │ + bls.n 34e1ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 34e370 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 34e510 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #288 @ (adr r2, 34e310 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 34e4b0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #768 @ (adr r2, 34e4fc ) │ │ │ │ + add r3, pc, #160 @ (adr r3, 34e29c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 34e244 │ │ │ │ + bpl.n 34e114 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #64] @ (34e25c ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 34e128 │ │ │ │ + bmi.n 34e1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #824 @ (adr r1, 34e55c ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 34e2fc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #936 @ (adr r1, 34e5d4 ) │ │ │ │ + add r2, pc, #328 @ (adr r2, 34e374 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #152 @ (adr r1, 34e2cc ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 34e46c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #520] @ 0x208 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 34e378 │ │ │ │ + beq.n 34e248 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 34e34c │ │ │ │ + beq.n 34e21c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r3, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r5, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 34cc00 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -361286,26 +361281,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (34e31c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e2bc │ │ │ │ ldr r0, [pc, #24] @ (34e320 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e2bc │ │ │ │ nop │ │ │ │ ldmia r2!, {r4, r5} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (34e380 ) │ │ │ │ @@ -361333,25 +361328,25 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (34e390 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e346 │ │ │ │ ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #688] @ (34e63c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (34e520 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -361444,15 +361439,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e3be │ │ │ │ ldr r0, [pc, #136] @ (34e530 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e3be │ │ │ │ bl 344b88 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 34e408 │ │ │ │ ldr r2, [pc, #108] @ (34e534 ) │ │ │ │ @@ -361464,15 +361459,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34e44a │ │ │ │ ldr r0, [pc, #92] @ (34e538 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e44a │ │ │ │ ldr.w lr, [pc, #84] @ 34e53c │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 34e410 │ │ │ │ ldr.w lr, [pc, #52] @ 34e52c │ │ │ │ @@ -361481,35 +361476,35 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 34e410 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (34e540 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 34e410 │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #576] @ (34e76c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #112] @ (34e5b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361552,43 +361547,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 34b5b8 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e5a8 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e5ae │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e5b4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e5bc │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34e5bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0034e638 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -361651,46 +361646,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34e684 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (34e70c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34e684 │ │ │ │ ldr r3, [pc, #52] @ (34e710 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e682 │ │ │ │ ldr r3, [pc, #32] @ (34e708 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e682 │ │ │ │ ldr r0, [pc, #36] @ (34e714 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e682 │ │ │ │ stmia r6!, {r1, r4, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034e718 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -361827,40 +361822,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34e7c8 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (34e8fc ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 34e7c8 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34e850 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34e84a │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34e844 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34e83c │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 34e834 │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 344950 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -361870,15 +361865,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034e900 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -361936,15 +361931,15 @@ │ │ │ │ bpl.n 34e9ae │ │ │ │ ldr r0, [pc, #208] @ (34ea64 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e9ae │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 34ea06 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361976,15 +361971,15 @@ │ │ │ │ bpl.n 34e960 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (34ea70 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e960 │ │ │ │ ldr r2, [pc, #108] @ (34ea74 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34e9ae │ │ │ │ ldr r2, [pc, #76] @ (34ea60 ) │ │ │ │ @@ -361994,51 +361989,51 @@ │ │ │ │ bpl.n 34e9ae │ │ │ │ ldr r0, [pc, #92] @ (34ea78 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34e9ae │ │ │ │ ldr r0, [pc, #72] @ (34ea7c ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34e95a │ │ │ │ nop │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r4!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ea80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -362088,15 +362083,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 34eb12 │ │ │ │ ldr r3, [pc, #120] @ (34eb84 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34eb50 │ │ │ │ movs r1, #0 │ │ │ │ @@ -362120,15 +362115,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34eaca │ │ │ │ ldr r0, [pc, #88] @ (34eb98 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34eaca │ │ │ │ ldr r3, [pc, #72] @ (34eb9c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34eb10 │ │ │ │ @@ -362139,38 +362134,38 @@ │ │ │ │ bpl.n 34eb10 │ │ │ │ ldr r0, [pc, #56] @ (34eba0 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34eb10 │ │ │ │ nop │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r7, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r2!, {r1, r3, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmia r3!, {r3, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #720] @ (34ee68 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034eba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -362198,15 +362193,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ strd r8, r9, [r4, #688] @ 0x2b0 │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ mov.w r9, #1024 @ 0x400 │ │ │ │ @@ -362246,113 +362241,113 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov fp, r7 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #448] @ (34ee64 ) │ │ │ │ blx 260c70 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 260c70 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 260c70 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 260c70 │ │ │ │ ldr r3, [pc, #308] @ (34ee68 ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c70 │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 34ed52 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ bl 3453d4 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ add.w r7, fp, #20480 @ 0x5000 │ │ │ │ bl 3453d4 │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 346438 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #208] @ (34ee6c ) │ │ │ │ ldr r2, [pc, #208] @ (34ee70 ) │ │ │ │ mov r4, r9 │ │ │ │ ldr r1, [pc, #208] @ (34ee74 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ bl 344b20 │ │ │ │ ldr r3, [pc, #172] @ (34ee78 ) │ │ │ │ @@ -362399,100 +362394,100 @@ │ │ │ │ ldr r3, [pc, #76] @ (34ee84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34edda │ │ │ │ ldr r0, [pc, #68] @ (34ee88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34edda │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r2, r4} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r3} │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ ldmia r7!, {r0, r3, r4, r5} │ │ │ │ vqrdmlsh.s q13, , d25[0] │ │ │ │ @ instruction: 0xffffba71 │ │ │ │ - vsri.32 q14, q11, #1 │ │ │ │ + vsri.64 q14, q7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r1, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r6, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ nop │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ee8c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 34eeb2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 34eec4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 34eed6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 34eee8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 34eefa │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 34ef0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 34ef1e │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 34ef3a │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 34ef28 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 34543c │ │ │ │ @@ -362604,150 +362599,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f23e │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 34f03c │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (34f35c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f266 │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 34f02c │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (34f35c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f28e │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 34f024 │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (34f35c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f2b6 │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 34f01c │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (34f35c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f2de │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 34f014 │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (34f35c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f306 │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 34f00a │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (34f35c ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f32e │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 34f000 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 491f30 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -362762,15 +362757,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f080 │ │ │ │ ldr r0, [pc, #272] @ (34f368 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f080 │ │ │ │ ldr r3, [pc, #248] @ (34f360 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f0b8 │ │ │ │ ldr r3, [pc, #240] @ (34f364 ) │ │ │ │ @@ -362779,15 +362774,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34f0b8 │ │ │ │ ldr r0, [pc, #236] @ (34f36c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f0b8 │ │ │ │ ldr r3, [pc, #208] @ (34f360 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f0f2 │ │ │ │ ldr r3, [pc, #200] @ (34f364 ) │ │ │ │ @@ -362796,15 +362791,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34f0f2 │ │ │ │ ldr r0, [pc, #200] @ (34f370 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f0f2 │ │ │ │ ldr r3, [pc, #168] @ (34f360 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f12c │ │ │ │ ldr r3, [pc, #160] @ (34f364 ) │ │ │ │ @@ -362813,15 +362808,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f12c │ │ │ │ ldr r0, [pc, #164] @ (34f374 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f12c │ │ │ │ ldr r3, [pc, #128] @ (34f360 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f166 │ │ │ │ ldr r3, [pc, #120] @ (34f364 ) │ │ │ │ @@ -362830,15 +362825,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34f166 │ │ │ │ ldr r0, [pc, #128] @ (34f378 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f166 │ │ │ │ ldr r3, [pc, #88] @ (34f360 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f1a0 │ │ │ │ ldr r3, [pc, #80] @ (34f364 ) │ │ │ │ @@ -362847,15 +362842,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34f1a0 │ │ │ │ ldr r0, [pc, #92] @ (34f37c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f1a0 │ │ │ │ ldr r3, [pc, #48] @ (34f360 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f1da │ │ │ │ ldr r3, [pc, #40] @ (34f364 ) │ │ │ │ @@ -362864,38 +362859,38 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f1da │ │ │ │ ldr r0, [pc, #56] @ (34f380 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f1da │ │ │ │ nop │ │ │ │ pop {pc} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r2, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r6, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034f384 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 3567a4 │ │ │ │ nop │ │ │ │ @@ -362903,15 +362898,15 @@ │ │ │ │ 0034f390 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 356630 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34f3a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrh r6, [r5, r1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (34f408 ) │ │ │ │ @@ -362942,27 +362937,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f3c6 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (34f418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34f3c6 │ │ │ │ nop │ │ │ │ cbnz r6, 34f414 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (34f474 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (34f478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -362984,30 +362979,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (34f484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 356b64 │ │ │ │ @ instruction: 0xb8c2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 491f50 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ @@ -363059,35 +363054,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (34f5dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (34f5e0 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (34f5e4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #132] @ (34f5e8 ) │ │ │ │ ldr r1, [pc, #136] @ (34f5ec ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (34f5f0 ) │ │ │ │ ldr r3, [pc, #124] @ (34f5f4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (34f5f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (34f5fc ) │ │ │ │ @@ -363107,50 +363102,50 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r0, [r6, #28] │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 34f514 │ │ │ │ + bcc.n 34f5e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r6, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb840068 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 34f6dc │ │ │ │ @@ -363193,15 +363188,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34f65a │ │ │ │ ldr r0, [pc, #100] @ (34f6ec ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f65a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34f65a │ │ │ │ ldr r3, [pc, #88] @ (34f6f0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -363210,48 +363205,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f65a │ │ │ │ ldr r0, [pc, #68] @ (34f6f4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f65a │ │ │ │ ldr r3, [pc, #60] @ (34f6f8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f65a │ │ │ │ ldr r3, [pc, #32] @ (34f6e8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f65a │ │ │ │ ldr r0, [pc, #40] @ (34f6fc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f65a │ │ │ │ @ instruction: 0xb6be │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #704] @ (34f9a8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #848] @ (34fa44 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (34f824 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -363307,15 +363302,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (34f83c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34f742 │ │ │ │ ldr r0, [pc, #176] @ (34f840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f742 │ │ │ │ ldr r3, [pc, #156] @ (34f834 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -363332,15 +363327,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34f746 │ │ │ │ ldr r0, [pc, #132] @ (34f848 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 34f746 │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -363367,15 +363362,15 @@ │ │ │ │ bpl.n 34f746 │ │ │ │ ldr r0, [pc, #68] @ (34f850 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34f746 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -363386,23 +363381,23 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (34f9a0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -363468,15 +363463,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 34f99a │ │ │ │ ldr r0, [pc, #196] @ (34f9c0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #168] @ (34f9b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34f950 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 34f89c │ │ │ │ @@ -363513,15 +363508,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34f90e │ │ │ │ ldr r0, [pc, #100] @ (34f9cc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34f90e │ │ │ │ ldr r3, [pc, #92] @ (34f9d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f922 │ │ │ │ ldr r3, [pc, #56] @ (34f9b8 ) │ │ │ │ @@ -363530,15 +363525,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f922 │ │ │ │ ldr r0, [pc, #76] @ (34f9d4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34f922 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -363551,25 +363546,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 34fa3e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r1, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbz r6, 34fa36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ + ldr r2, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (34fa28 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -363579,32 +363574,32 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 386e2c │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3861fc │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r4, #11] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 8, cr0, cr2, cr0, {2} │ │ │ │ + cdp2 0, 14, cr0, cr10, cr0, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (34faa0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (34faa4 ) │ │ │ │ @@ -363612,25 +363607,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (34faa8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #76] @ (34faac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (34fab0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #60] @ (34fab4 ) │ │ │ │ ldr r2, [pc, #64] @ (34fab8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363641,27 +363636,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r3, #8] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 34fa70 │ │ │ │ + bcc.n 34fb40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp sl, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 34fb28 │ │ │ │ sub sp, #16 │ │ │ │ @@ -363670,15 +363665,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (34fb30 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (34fb34 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #76] @ (34fb38 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 34fb04 │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -363695,33 +363690,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34faf4 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (34fb44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34faf4 │ │ │ │ nop │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r7, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 34fbe4 │ │ │ │ + bcs.n 34fab4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r0, 34fb76 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #240] @ (34fc30 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 34fbd0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -363731,15 +363726,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (34fbdc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #104] @ (34fbe0 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fbb2 │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -363765,31 +363760,31 @@ │ │ │ │ ldr r3, [pc, #40] @ (34fbe8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34fb82 │ │ │ │ ldr r0, [pc, #36] @ (34fbec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34fb82 │ │ │ │ - strb r6, [r0, #4] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 34fb70 │ │ │ │ + bcs.n 34fc40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r4, 34fbfa │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ @@ -363802,15 +363797,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (34fccc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #172] @ (34fcd0 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fc9a │ │ │ │ mov r3, r4 │ │ │ │ @@ -363865,32 +363860,32 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34fc2e │ │ │ │ ldr r0, [pc, #44] @ (34fcdc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34fc2e │ │ │ │ nop │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 34fd04 │ │ │ │ + bne.n 34fbd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ sub sp, #256 @ 0x100 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + ldrh r2, [r0, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 3501ec │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -363910,15 +363905,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 350200 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [pc, #1236] @ 350204 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 350112 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -364010,15 +364005,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -364030,15 +364025,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3500ac │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 386d5c │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 34fe78 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -364120,19 +364115,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (35023c ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 491e38 │ │ │ │ @@ -364192,15 +364187,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3568c8 │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 34fee0 │ │ │ │ ldr r2, [pc, #496] @ (350248 ) │ │ │ │ ldr r3, [pc, #416] @ (3501f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -364224,15 +364219,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34feaa │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (350254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34feaa │ │ │ │ mov r0, r6 │ │ │ │ bl 391e2c │ │ │ │ b.n 34fef4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34fe92 │ │ │ │ @@ -364246,15 +364241,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34fe92 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (35025c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34fe92 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35019e │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -364281,15 +364276,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (350250 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34fd42 │ │ │ │ ldr r0, [pc, #308] @ (350264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34fd42 │ │ │ │ ldr r3, [pc, #304] @ (350268 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ffba │ │ │ │ @@ -364305,15 +364300,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (35026c ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 34ffba │ │ │ │ ldr r3, [pc, #244] @ (350270 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350012 │ │ │ │ @@ -364321,15 +364316,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 350012 │ │ │ │ ldr r0, [pc, #224] @ (350274 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 350012 │ │ │ │ ldr r3, [pc, #208] @ (350270 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3500e4 │ │ │ │ @@ -364337,15 +364332,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3500e4 │ │ │ │ ldr r0, [pc, #192] @ (350278 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3500e4 │ │ │ │ ldr r0, [pc, #184] @ (35027c ) │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ ldr r0, [pc, #180] @ (350280 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ @@ -364356,103 +364351,103 @@ │ │ │ │ ldr r0, [pc, #172] @ (35028c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #116] @ 0x74 │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r7, sp, #872 @ 0x368 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r7, sp, #856 @ 0x358 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 350234 │ │ │ │ + beq.n 350104 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ str r0, [r5, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, #54] @ 0x36 │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r6, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r1, r4] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa360040 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfa9e0040 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r0, #46] @ 0x2e │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r7, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r6, #156 @ 0x9c │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r4, sp, #784 @ 0x310 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r4, sp, #560 @ 0x230 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ + str r4, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #24] │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #864] @ (3505cc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r5, #40] @ 0x28 │ │ │ │ + str r4, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, #32] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r1, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r4, #18] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00350290 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 356528 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3502a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r5, [pc, #40] @ (3502d0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -364463,15 +364458,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #284] @ (3503e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #272] @ (3503e8 ) │ │ │ │ ldr r2, [pc, #272] @ (3503ec ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #268] @ (3503f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -364534,15 +364529,15 @@ │ │ │ │ bl 38f8c4 │ │ │ │ ldr r3, [pc, #132] @ (3503fc ) │ │ │ │ ldr r1, [pc, #132] @ (350400 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ cbnz r0, 3503ac │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3927f8 │ │ │ │ @@ -364567,37 +364562,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (350404 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ ldr r0, [pc, #52] @ (350408 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r5, #20] │ │ │ │ + strh r4, [r2, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #784] @ (350700 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r4, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, sp, #608 @ 0x260 │ │ │ │ lsls r2, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + str r0, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, #0] │ │ │ │ + str r0, [r1, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 351110 │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ @@ -365125,15 +365120,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35047c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 351120 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35047c │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365663,15 +365658,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 3511a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -365682,15 +365677,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ bl 38f8c4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38f87c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -365713,19 +365708,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34f384 │ │ │ │ nop │ │ │ │ - ldrb r4, [r1, r0] │ │ │ │ + ldrb r4, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 351014 │ │ │ │ + b.n 3510e4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r0, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (351244 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -365747,15 +365742,15 @@ │ │ │ │ bl 38f8c4 │ │ │ │ ldr r3, [pc, #92] @ (35124c ) │ │ │ │ ldr r1, [pc, #96] @ (351250 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4510 │ │ │ │ + bl 5e4578 │ │ │ │ cbnz r0, 351214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365776,29 +365771,29 @@ │ │ │ │ ldr r0, [pc, #36] @ (351258 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3511da │ │ │ │ ldr r0, [pc, #32] @ (35125c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3511da │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb704 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #14] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (35130c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -365807,35 +365802,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (351314 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (351318 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (35131c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (351320 ) │ │ │ │ ldr r1, [pc, #124] @ (351324 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #108] @ (351328 ) │ │ │ │ ldr r3, [pc, #112] @ (35132c ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -365860,34 +365855,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, r3] │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add sl, r6 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 350ed8 │ │ │ │ + b.n 350fa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xefe7ffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r1, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (351384 ) │ │ │ │ @@ -365895,33 +365890,33 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (35138c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 392924 │ │ │ │ mov r0, r4 │ │ │ │ bl 3910a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 386e2c │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3861fc │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldrh r4, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r4, #8] │ │ │ │ + strb r2, [r1, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r6, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 3513d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365929,30 +365924,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (3513e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ bl 38f8c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f87c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 350290 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldrh r2, [r1, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bics r0, r3 │ │ │ │ + add r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 350d70 │ │ │ │ + b.n 350e40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -365964,15 +365959,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r9, r0 │ │ │ │ bl 38f8c4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38f87c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -365995,19 +365990,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 34f390 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 350d5c │ │ │ │ + b.n 350e2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - muls r2, r0 │ │ │ │ + bics r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -366304,15 +366299,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (3517d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366324,15 +366319,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #728] @ (351ab4 ) │ │ │ │ + ldr r7, [pc, #120] @ (351854 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (351844 ) │ │ │ │ ldr r3, [pc, #104] @ (351848 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366357,15 +366352,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (351854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366377,15 +366372,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #392] @ (3519e0 ) │ │ │ │ + ldr r6, [pc, #808] @ (351b80 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (3518c4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366419,25 +366414,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (3518d4 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 351878 │ │ │ │ str r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #224] @ (3519b8 ) │ │ │ │ + ldr r6, [pc, #640] @ (351b58 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (3519f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366526,40 +366521,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 351902 │ │ │ │ ldr r0, [pc, #104] @ (351a14 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 351902 │ │ │ │ ldr r0, [pc, #96] @ (351a18 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3518fa │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 351968 │ │ │ │ b.n 3518fa │ │ │ │ ldr r0, [pc, #68] @ (351a1c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3518fe │ │ │ │ ldr r0, [pc, #56] @ (351a20 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3518fa │ │ │ │ str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ @@ -366568,21 +366563,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #880] @ (351d88 ) │ │ │ │ + ldr r7, [pc, #272] @ (351b28 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #784] @ (351d2c ) │ │ │ │ + ldr r6, [pc, #176] @ (351acc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #248] @ (351b18 ) │ │ │ │ + ldr r6, [pc, #664] @ (351cb8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #768] @ (351d24 ) │ │ │ │ + ldr r6, [pc, #160] @ (351ac4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 351aa0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -366618,26 +366613,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 351a4c │ │ │ │ ldr r0, [pc, #32] @ (351ab0 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 351a4c │ │ │ │ str r2, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ @@ -366671,24 +366666,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351af0 │ │ │ │ ldr r0, [pc, #24] @ (351b34 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ @@ -366766,15 +366761,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 351bfe │ │ │ │ ldr r0, [pc, #104] @ (351c8c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 38f8cc │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 351bd4 │ │ │ │ @@ -366794,35 +366789,35 @@ │ │ │ │ ldr r3, [pc, #36] @ (351c88 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351bf0 │ │ │ │ ldr r0, [pc, #48] @ (351ca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 351bf0 │ │ │ │ nop │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh.w r0, [r2, r9] │ │ │ │ + ldrsb.w r0, [sl, #73] @ 0x49 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 351d18 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366855,28 +366850,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351ce4 │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (351d28 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 351ce4 │ │ │ │ nop │ │ │ │ str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #368] @ (351e94 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #792] @ (352044 ) │ │ │ │ + ldr r5, [pc, #184] @ (351de4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -366982,15 +366977,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (351e90 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 351e0a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -367000,15 +366995,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #768] @ (352194 ) │ │ │ │ + ldr r4, [pc, #160] @ (351f34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (351fc4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -367079,23 +367074,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 351ed2 │ │ │ │ ldr r0, [pc, #116] @ (351fd8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r1, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 351ed2 │ │ │ │ ldr r0, [pc, #96] @ (351fdc ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -367111,33 +367106,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351f1e │ │ │ │ ldr r0, [pc, #40] @ (351fe4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 351f1e │ │ │ │ ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (3523b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #872] @ (352344 ) │ │ │ │ + ldr r4, [pc, #264] @ (3520e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #504] @ (3521d8 ) │ │ │ │ + ldr r3, [pc, #920] @ (352378 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #816] @ (352318 ) │ │ │ │ + ldr r4, [pc, #208] @ (3520b8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -367172,26 +367167,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 352026 │ │ │ │ ldr r0, [pc, #32] @ (352074 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 352026 │ │ │ │ ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -367226,26 +367221,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3520b6 │ │ │ │ ldr r0, [pc, #32] @ (352104 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3520b6 │ │ │ │ ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #272] @ (352210 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 352160 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367270,27 +367265,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35212a │ │ │ │ ldr r0, [pc, #32] @ (352170 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35212a │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #848] @ (3524c4 ) │ │ │ │ + ldr r4, [pc, #240] @ (352264 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367341,26 +367336,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3521d2 │ │ │ │ ldr r0, [pc, #28] @ (352224 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3521d2 │ │ │ │ ldrh r0, [r2, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (3522b0 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -367402,26 +367397,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35224a │ │ │ │ ldr r0, [pc, #36] @ (3522c0 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35224a │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 352708 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -367513,15 +367508,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (352720 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 352304 │ │ │ │ ldr r0, [pc, #860] @ (352724 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352304 │ │ │ │ ldr r3, [pc, #852] @ (352728 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35232a │ │ │ │ ldr r3, [pc, #836] @ (352720 ) │ │ │ │ @@ -367538,15 +367533,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 3526d6 │ │ │ │ ldr r0, [pc, #820] @ (352730 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 352574 │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 352524 │ │ │ │ @@ -367646,15 +367641,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3523aa │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (352740 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 35242a │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 352422 │ │ │ │ movs r1, #1 │ │ │ │ @@ -367782,30 +367777,30 @@ │ │ │ │ beq.w 35242e │ │ │ │ b.n 35254a │ │ │ │ ldr r0, [pc, #256] @ (352750 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 35258a │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 35258e │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35252e │ │ │ │ b.n 352630 │ │ │ │ ldr r0, [pc, #216] @ (352754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -367825,15 +367820,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (352758 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3525fe │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (35275c ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (352760 ) │ │ │ │ ldr r0, [pc, #128] @ (352764 ) │ │ │ │ add r3, pc │ │ │ │ @@ -367861,53 +367856,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r7, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #24] @ (352750 ) │ │ │ │ + ldr r1, [pc, #440] @ (3528f0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + ldrsb r0, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r1, r1] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov ip, r6 │ │ │ │ + bxns r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r6, [r3, r6] │ │ │ │ + str r6, [r0, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov lr, r3 │ │ │ │ + bx r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, #8] │ │ │ │ + str r4, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (352884 ) │ │ │ │ @@ -367966,15 +367961,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (352890 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3527c0 │ │ │ │ ldr r0, [pc, #124] @ (352894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3527c0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 351e94 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -367997,47 +367992,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (352890 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3527c0 │ │ │ │ ldr r0, [pc, #60] @ (35289c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3527c0 │ │ │ │ ldr r2, [pc, #56] @ (3528a0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3527c0 │ │ │ │ ldr r2, [pc, #28] @ (352890 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3527c0 │ │ │ │ ldr r0, [pc, #40] @ (3528a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3527c0 │ │ │ │ strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r4 │ │ │ │ + add r2, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r0 │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -368111,15 +368106,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (3529bc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -368134,15 +368129,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (352ce4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -368238,19 +368233,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 352c22 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 352ac8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352aa0 │ │ │ │ ldr r3, [pc, #476] @ (352cec ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -368261,15 +368256,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 352aa0 │ │ │ │ ldr r0, [pc, #460] @ (352cf4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352aa0 │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 352b8e │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -368318,15 +368313,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 352a0e │ │ │ │ ldr r0, [pc, #312] @ (352d00 ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 352a0e │ │ │ │ ldr r3, [pc, #296] @ (352d04 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368336,15 +368331,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 352ad0 │ │ │ │ ldr r0, [pc, #272] @ (352d08 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352ad0 │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 38557c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 352c4e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352ca2 │ │ │ │ @@ -368364,15 +368359,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 352ae8 │ │ │ │ ldr r0, [pc, #208] @ (352d10 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352ae8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352cc2 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -368392,86 +368387,86 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 352b7e │ │ │ │ ldr r0, [pc, #132] @ (352d14 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352b7e │ │ │ │ ldr r0, [pc, #124] @ (352d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352ba6 │ │ │ │ ldr r3, [pc, #120] @ (352d1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352c12 │ │ │ │ ldr r3, [pc, #64] @ (352cf0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 352c12 │ │ │ │ ldr r0, [pc, #104] @ (352d20 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352c12 │ │ │ │ ldr r3, [pc, #96] @ (352d24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352c52 │ │ │ │ ldr r3, [pc, #32] @ (352cf0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 352c52 │ │ │ │ ldr r0, [pc, #80] @ (352d28 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 352c52 │ │ │ │ nop │ │ │ │ strh r4, [r1, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #904] @ (353080 ) │ │ │ │ + ldr r2, [pc, #296] @ (352e20 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #728] @ (352fdc ) │ │ │ │ + ldr r3, [pc, #120] @ (352d7c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #696] @ (352fc4 ) │ │ │ │ + ldr r2, [pc, #88] @ (352d64 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #72] @ (352d5c ) │ │ │ │ + ldr r1, [pc, #488] @ (352efc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #96] @ (352d78 ) │ │ │ │ + ldr r1, [pc, #512] @ (352f18 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #360] @ (352e84 ) │ │ │ │ + ldr r2, [pc, #776] @ (353024 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #472] @ (352efc ) │ │ │ │ + ldr r2, [pc, #888] @ (35309c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r7, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 352e28 │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -368555,26 +368550,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 352d5a │ │ │ │ ldr r0, [pc, #28] @ (352e38 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 352d5a │ │ │ │ ldrb r6, [r3, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #720] @ (353104 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -368609,26 +368604,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 352e7a │ │ │ │ ldr r0, [pc, #32] @ (352ec8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 352e7a │ │ │ │ ldrb r2, [r0, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldrh r2, [r1, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -368663,26 +368658,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 352f0a │ │ │ │ ldr r0, [pc, #32] @ (352f58 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 352f0a │ │ │ │ ldrb r2, [r6, #23] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 3529c0 │ │ │ │ @@ -368713,27 +368708,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352f8e │ │ │ │ ldr r0, [pc, #32] @ (352fd4 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 352f8e │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #21] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #64] @ (353018 ) │ │ │ │ + ldr r0, [pc, #480] @ (3531b8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (353094 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (353098 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -368772,15 +368767,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352ffa │ │ │ │ ldr r0, [pc, #104] @ (3530a4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r1, [pc, #84] @ (35309c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 353010 │ │ │ │ ldr r1, [pc, #80] @ (3530a0 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -368792,15 +368787,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (3530a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -368814,40 +368809,40 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #2 │ │ │ │ + subs r5, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ b.n 3530e4 │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 3530fc │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3530de │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 351ca4 │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 3530e4 │ │ │ │ ldr r3, [pc, #316] @ (35323c ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -368957,19 +368952,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 35322c │ │ │ │ b.n 353170 │ │ │ │ nop │ │ │ │ - subs r4, #148 @ 0x94 │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r3 │ │ │ │ + asrs r4, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + eors r6, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (35336c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -369015,15 +369010,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (353378 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3532c8 │ │ │ │ ldr r0, [pc, #188] @ (353380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3530ac │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 353282 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369049,28 +369044,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35326c │ │ │ │ ldr r0, [pc, #124] @ (353388 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35326c │ │ │ │ ldr r0, [pc, #112] @ (35338c ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35327e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3532ae │ │ │ │ b.n 3532c8 │ │ │ │ @@ -369082,37 +369077,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (353378 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3532da │ │ │ │ ldr r0, [pc, #48] @ (353394 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3532da │ │ │ │ ldrb r4, [r0, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r4, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #80 @ 0x50 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 3533bc │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -369211,15 +369206,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 353452 │ │ │ │ ldr r0, [pc, #232] @ (353594 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 353452 │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 353416 │ │ │ │ @@ -369233,15 +369228,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 353416 │ │ │ │ ldr r0, [pc, #188] @ (35359c ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 353416 │ │ │ │ cbnz r0, 35354e │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 3534fe │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -369268,15 +369263,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 353452 │ │ │ │ ldr r0, [pc, #96] @ (3535a4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 353452 │ │ │ │ ldr r2, [pc, #88] @ (3535a8 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3534f0 │ │ │ │ @@ -369285,43 +369280,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3534f0 │ │ │ │ ldr r0, [pc, #68] @ (3535ac ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3534f0 │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #24 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #688] @ (35384c ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ blxns r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r5] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (3536ac ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -369361,15 +369356,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 353684 │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -369390,15 +369385,15 @@ │ │ │ │ bpl.n 3535e4 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (3536bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 3535e4 │ │ │ │ ldr r3, [pc, #56] @ (3536c0 ) │ │ │ │ @@ -369412,31 +369407,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35361e │ │ │ │ ldr r0, [pc, #40] @ (3536c4 ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 35361e │ │ │ │ nop │ │ │ │ strb r4, [r3, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r2, #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 353758 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -369478,25 +369473,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353722 │ │ │ │ ldr r0, [pc, #28] @ (353768 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop │ │ │ │ strb r4, [r7, #23] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #16] @ (35377c ) │ │ │ │ + ldr r7, [pc, #432] @ (35391c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (3538b4 ) │ │ │ │ @@ -369591,15 +369586,15 @@ │ │ │ │ bpl.n 3537d4 │ │ │ │ ldr r0, [pc, #80] @ (3538c4 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -369618,21 +369613,21 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #872] @ (353c38 ) │ │ │ │ + ldr r6, [pc, #264] @ (3539d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 353efc │ │ │ │ mov r5, r1 │ │ │ │ @@ -369799,15 +369794,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 353f14 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35394a │ │ │ │ ldr.w r0, [pc, #1100] @ 353f18 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35394a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353a0e │ │ │ │ ldr.w r3, [pc, #1084] @ 353f1c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369826,15 +369821,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 353f14 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 353a0e │ │ │ │ ldr.w r0, [pc, #1028] @ 353f20 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353a0e │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 353a0e │ │ │ │ @@ -369869,15 +369864,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3539ae │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (353f28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3539ae │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 353d7c │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 3539ee │ │ │ │ b.n 353a0e │ │ │ │ @@ -369920,15 +369915,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 353a94 │ │ │ │ ldr r0, [pc, #776] @ (353f30 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353a94 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353a0e │ │ │ │ ldr r3, [pc, #756] @ (353f34 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369937,15 +369932,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (353f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 353afa │ │ │ │ ldr r0, [pc, #732] @ (353f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 353a0e │ │ │ │ b.n 353afc │ │ │ │ mov r0, r7 │ │ │ │ bl 34688c │ │ │ │ @@ -369966,15 +369961,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3539a2 │ │ │ │ ldr r0, [pc, #668] @ (353f40 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3539a2 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 353e60 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -370033,15 +370028,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (353f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353afa │ │ │ │ ldr r0, [pc, #468] @ (353f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353d3e │ │ │ │ ldr r3, [pc, #460] @ (353f4c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 353d92 │ │ │ │ ldr r3, [pc, #396] @ (353f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -370060,15 +370055,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 353bf2 │ │ │ │ ldr r0, [pc, #412] @ (353f54 ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353bf2 │ │ │ │ ldr r3, [pc, #404] @ (353f58 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 353e14 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -370089,26 +370084,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (353f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 353afa │ │ │ │ ldr r0, [pc, #340] @ (353f5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 353d42 │ │ │ │ ldr r3, [pc, #252] @ (353f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 353b56 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (353f60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353dcc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353a0e │ │ │ │ ldr r3, [pc, #224] @ (353f1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -370117,38 +370112,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (353f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353d3e │ │ │ │ ldr r0, [pc, #268] @ (353f64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353d3e │ │ │ │ ldr r3, [pc, #260] @ (353f68 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353cc0 │ │ │ │ ldr r3, [pc, #164] @ (353f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 353cc0 │ │ │ │ ldr r0, [pc, #236] @ (353f6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353cc0 │ │ │ │ ldr r0, [pc, #232] @ (353f70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3539ea │ │ │ │ ldr r0, [pc, #220] @ (353f74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 353a0e │ │ │ │ b.n 353afc │ │ │ │ ldr r2, [pc, #160] @ (353f4c ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -370171,20 +370166,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 353ef2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 353ec0 │ │ │ │ ldr r0, [pc, #148] @ (353f7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353cf0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (353f80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353cf0 │ │ │ │ strb r4, [r6, #15] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #15] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -370192,67 +370187,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #94 @ 0x5e │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #30 │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #66 @ 0x42 │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #528] @ (354158 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #328] @ (3540a0 ) │ │ │ │ + ldr r4, [pc, #744] @ (354240 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #228 @ 0xe4 │ │ │ │ + adds r5, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #14 │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370294,26 +370289,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353fdc │ │ │ │ ldr r0, [pc, #28] @ (354020 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 353fdc │ │ │ │ nop │ │ │ │ ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #280] @ (35413c ) │ │ │ │ + ldr r0, [pc, #696] @ (3542dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370355,26 +370350,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35407c │ │ │ │ ldr r0, [pc, #28] @ (3540c0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35407c │ │ │ │ nop │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47d6 │ │ │ │ + ldr r0, [pc, #248] @ (3541bc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370416,26 +370411,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35411c │ │ │ │ ldr r0, [pc, #28] @ (354160 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35411c │ │ │ │ nop │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370477,26 +370472,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3541bc │ │ │ │ ldr r0, [pc, #28] @ (354200 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3541bc │ │ │ │ nop │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #272] @ (35430c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 35435c │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -370600,26 +370595,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 354232 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (35436c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 354232 │ │ │ │ ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, pc │ │ │ │ + bx ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 354424 │ │ │ │ mov r3, r0 │ │ │ │ @@ -370678,15 +370673,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3543ac │ │ │ │ ldr r0, [pc, #48] @ (354440 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3543ac │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r3, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -370697,15 +370692,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -370754,28 +370749,28 @@ │ │ │ │ bl 347d14 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 354880 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 262aa4 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -371112,15 +371107,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 354d52 │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ b.n 354538 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3545fe │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -371442,15 +371437,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3548d2 │ │ │ │ ldr r0, [pc, #76] @ (354c7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3548d2 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 354580 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -371460,27 +371455,27 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r4, #8 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #100 @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + adds r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [pc, #2524] @ 355660 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -371545,15 +371540,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3544a4 │ │ │ │ ldr.w r0, [pc, #2344] @ 35566c │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 3544a4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -371880,15 +371875,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 355668 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3550e8 │ │ │ │ ldr.w r0, [pc, #1436] @ 355678 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3550e8 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -372072,15 +372067,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (355680 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 354dec │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 3466b8 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -372121,15 +372116,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 355044 │ │ │ │ ldr r0, [pc, #776] @ (355688 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 355044 │ │ │ │ mov r0, r4 │ │ │ │ bl 348200 │ │ │ │ b.w 354a3c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -372143,15 +372138,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (355668 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354e1e │ │ │ │ ldr r0, [pc, #724] @ (355690 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 354e1e │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 35534c │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 354b80 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -372221,15 +372216,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355060 │ │ │ │ ldr r0, [pc, #512] @ (35569c ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 355060 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35557e │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -372237,22 +372232,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 35480a │ │ │ │ ldr r0, [pc, #476] @ (3556a0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 355044 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (3556a4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 355414 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -372265,15 +372260,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 35560a │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 354916 │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 354916 │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -372310,15 +372305,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3554ac │ │ │ │ ldr r0, [pc, #276] @ (3556ac ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3554ac │ │ │ │ ldr r2, [pc, #268] @ (3556b0 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 354960 │ │ │ │ @@ -372341,21 +372336,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 354960 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (3556b8 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 3548c8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -372378,62 +372373,62 @@ │ │ │ │ ldr r1, [pc, #112] @ (3556c0 ) │ │ │ │ ldr r0, [pc, #112] @ (3556c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - movs r1, #8 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #176 @ 0xb0 │ │ │ │ + cmp r6, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #12 │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #64] @ (3556c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + adds r7, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #24 │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r2, #190 @ 0xbe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r5, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 8, cr0, cr12, cr1, {2} │ │ │ │ + cdp2 0, 15, cr0, cr4, cr1, {2} │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl], {65} @ 0x41 │ │ │ │ - cdp2 0, 2, cr0, cr4, cr1, {2} │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + stc2 0, cr0, [r2, #-260] @ 0xfffffefc │ │ │ │ + cdp2 0, 8, cr0, cr12, cr1, {2} │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #48 @ 0x30 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 354444 │ │ │ │ @@ -372882,35 +372877,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r0, #21 │ │ │ │ + asrs r6, r5, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #512] @ (355dbc ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r0, r2, #15 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r2, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 355b92 │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 355bf0 │ │ │ │ @@ -372981,15 +372976,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3559c4 │ │ │ │ ldr r0, [pc, #936] @ (35604c ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 3559c4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 355ee0 │ │ │ │ @@ -373238,15 +373233,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (356048 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35591e │ │ │ │ ldr r0, [pc, #200] @ (35605c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35591e │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -373304,33 +373299,33 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #512] @ (356244 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r4, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, r3 │ │ │ │ + subs r0, r3, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 230062 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356078 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373368,26 +373363,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (3560f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 356094 │ │ │ │ ldr r0, [pc, #24] @ (3560f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 356094 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #352] @ (35624c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #5 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (356158 ) │ │ │ │ @@ -373415,26 +373410,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (356168 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35611e │ │ │ │ nop │ │ │ │ ldr r3, [pc, #848] @ (3564ac ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #688] @ (356414 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #4 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (356224 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -373469,15 +373464,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 356078 │ │ │ │ ldr r0, [pc, #96] @ (356230 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 35619e │ │ │ │ ldr r1, [pc, #84] @ (356234 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35618e │ │ │ │ @@ -373487,46 +373482,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35618e │ │ │ │ ldr r0, [pc, #68] @ (356238 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35618e │ │ │ │ ldr r3, [pc, #52] @ (35623c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3561c0 │ │ │ │ ldr r3, [pc, #24] @ (35622c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3561c0 │ │ │ │ ldr r0, [pc, #36] @ (356240 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3561c0 │ │ │ │ ldr r3, [pc, #392] @ (3563b0 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #576] @ (356478 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, #2 │ │ │ │ + subs r4, r4, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -373610,15 +373605,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35633a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (356384 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35633a │ │ │ │ ldr r3, [pc, #68] @ (356378 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 356350 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373638,32 +373633,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (356380 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 356338 │ │ │ │ ldr r0, [pc, #36] @ (35638c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 356338 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #160] @ (356414 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #7 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #7 │ │ │ │ + subs r2, r5, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356390 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373803,15 +373798,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 356470 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (356524 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 356470 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 344950 │ │ │ │ @@ -373821,15 +373816,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356528 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373889,27 +373884,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 356552 │ │ │ │ ldr r0, [pc, #28] @ (356600 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 356552 │ │ │ │ nop │ │ │ │ blxns r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 356616 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373984,15 +373979,15 @@ │ │ │ │ bpl.n 3566da │ │ │ │ ldr r0, [pc, #196] @ (356788 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3566da │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 356730 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -374024,15 +374019,15 @@ │ │ │ │ bpl.n 356692 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #116] @ (356794 ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 356692 │ │ │ │ ldr r2, [pc, #100] @ (356798 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3566da │ │ │ │ ldr r2, [pc, #72] @ (356784 ) │ │ │ │ @@ -374042,48 +374037,48 @@ │ │ │ │ bpl.n 3566da │ │ │ │ ldr r0, [pc, #84] @ (35679c ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3566da │ │ │ │ ldr r0, [pc, #64] @ (3567a0 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 35668c │ │ │ │ - vshr.s8 q0, , #6 │ │ │ │ + vshr.s32 q8, , #14 │ │ │ │ mov lr, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe99a0063 │ │ │ │ lsls r0, r6, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r5, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r1, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + subs r2, r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003567a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374134,15 +374129,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 356838 │ │ │ │ ldr r3, [pc, #120] @ (3568a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 356876 │ │ │ │ movs r1, #0 │ │ │ │ @@ -374166,15 +374161,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3567f0 │ │ │ │ ldr r0, [pc, #88] @ (3568bc ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3567f0 │ │ │ │ ldr r3, [pc, #72] @ (3568c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 356836 │ │ │ │ @@ -374185,35 +374180,35 @@ │ │ │ │ bpl.n 356836 │ │ │ │ ldr r0, [pc, #56] @ (3568c4 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 356836 │ │ │ │ - mrc 0, 0, r0, cr8, cr5, {2} │ │ │ │ + mcr 0, 4, r0, cr0, cr5, {2} │ │ │ │ cmp r2, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ vhadd.u q8, q5, q10 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #720] @ (356b8c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r2 │ │ │ │ + subs r6, r1, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003568c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -374241,15 +374236,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ add.w r3, fp, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -374267,15 +374262,15 @@ │ │ │ │ blx 260c70 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r8, [r4], #20 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356958 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ add.w r4, fp, #116 @ 0x74 │ │ │ │ add.w r6, fp, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -374284,25 +374279,25 @@ │ │ │ │ bl 3453d4 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356982 │ │ │ │ add.w r0, fp, #840 @ 0x348 │ │ │ │ add.w r5, r5, #20480 @ 0x5000 │ │ │ │ bl 346438 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #196] @ (356a6c ) │ │ │ │ ldr r2, [pc, #200] @ (356a70 ) │ │ │ │ ldr r1, [pc, #200] @ (356a74 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ bl 344b20 │ │ │ │ ldr r3, [pc, #164] @ (356a78 ) │ │ │ │ @@ -374349,61 +374344,61 @@ │ │ │ │ ldr r3, [pc, #68] @ (356a84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3569e2 │ │ │ │ ldr r0, [pc, #60] @ (356a88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3569e2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ mvns r0, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mvns r2, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @ instruction: 0xf92fffff │ │ │ │ cbz r3, 356abe │ │ │ │ - @ instruction: 0xffff03ee │ │ │ │ + vsri.32 q8, q3, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [r8, #256] @ 0x100 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + cdp 0, 0, cr0, cr0, cr0, {2} │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r0, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356a8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 356ab4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 356ad0 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 356abe │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -374492,19 +374487,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 356c10 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356bae │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 356bfc │ │ │ │ @@ -374529,31 +374524,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 356bca │ │ │ │ ldr r0, [pc, #100] @ (356c8c ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 356bca │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 491f30 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -374562,15 +374557,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #4 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #128] @ 356d20 │ │ │ │ sub sp, #8 │ │ │ │ @@ -374812,25 +374807,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (356f04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ lsrs r6, r2, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.w 5deb70 │ │ │ │ + b.w 5debd8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -375231,15 +375226,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 356fe0 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 356fe0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -375306,49 +375301,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 357424 │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 35741c │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 35744a │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73dfe4 │ │ │ │ + b.w 73e04c │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e2cc │ │ │ │ + b.w 73e334 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -375440,25 +375435,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (357620 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #132] @ (357624 ) │ │ │ │ ldr r1, [pc, #132] @ (357628 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #116] @ (35762c ) │ │ │ │ ldr r2, [pc, #120] @ (357630 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (357634 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -375469,50 +375464,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #80] @ (35763c ) │ │ │ │ ldr r1, [pc, #84] @ (357640 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 3576a4 │ │ │ │ + b.n 357774 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + strh r2, [r5, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 35796c │ │ │ │ + b.n 357a3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r5, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -375528,25 +375523,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #316] @ (3577b4 ) │ │ │ │ ldr r1, [pc, #320] @ (3577b8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (3577bc ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -375590,15 +375585,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (3577c4 ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -375618,39 +375613,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 114 @ 0x72 │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r6, #19 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r7, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, sp, #336 @ 0x150 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375719,25 +375714,25 @@ │ │ │ │ bl 491f30 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 492490 │ │ │ │ b.n 357844 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ mov r7, r0 │ │ │ │ blx 263460 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 491f30 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 4924c8 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ @@ -375765,25 +375760,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (35794c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #76] @ (357950 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (357954 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #60] @ (357958 ) │ │ │ │ ldr r2, [pc, #64] @ (35795c ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -375794,27 +375789,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bgt.n 357910 │ │ │ │ + ble.n 3579e0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + asrs r6, r1, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r3, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #4 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #808] @ (357c80 ) │ │ │ │ + ldr r7, [pc, #200] @ (357a20 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 3579c0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -375822,37 +375817,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (3579c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 3579b0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 491fb4 │ │ │ │ nop │ │ │ │ - bgt.n 357a78 │ │ │ │ + bgt.n 357948 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r3, #7 │ │ │ │ + asrs r4, r0, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -375872,31 +375867,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38a270 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 3579f0 │ │ │ │ - blt.n 3579f0 │ │ │ │ + bgt.n 357ac0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ble.n 357abc │ │ │ │ + ble.n 35798c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 357a58 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -375916,32 +375911,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (357ab4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a270 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 357400 │ │ │ │ nop │ │ │ │ - blt.n 357b78 │ │ │ │ + blt.n 357a48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bgt.n 357a48 │ │ │ │ + ble.n 357b18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r6, #23] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (357c40 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375949,15 +375944,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (357c48 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -375971,15 +375966,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -376049,23 +376044,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - blt.n 357c48 │ │ │ │ + blt.n 357d18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 357cb4 │ │ │ │ + bgt.n 357b84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r1, #23] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -376116,15 +376111,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -376157,15 +376152,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a270 │ │ │ │ @@ -376175,19 +376170,19 @@ │ │ │ │ nop │ │ │ │ adds r0, #106 @ 0x6a │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #50 @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bhi.n 357d90 │ │ │ │ + bls.n 357e60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bge.n 357e78 │ │ │ │ + bge.n 357d48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r2, #14] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (357f58 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -376198,15 +376193,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (357f60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 357e02 │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -376323,19 +376318,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 443c44 │ │ │ │ b.n 357e8a │ │ │ │ - bhi.n 357f68 │ │ │ │ + bhi.n 358038 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 358050 │ │ │ │ + bls.n 357f20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 3589e8 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -376509,15 +376504,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [pc, #2296] @ 358a08 │ │ │ │ ldr.w r3, [pc, #2264] @ 3589ec │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -376538,15 +376533,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 358a14 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 35831a │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -376601,15 +376596,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 358a20 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 358320 │ │ │ │ @@ -376808,15 +376803,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -377226,15 +377221,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 756d28 │ │ │ │ + bl 756d90 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -377291,39 +377286,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bpl.n 358a34 │ │ │ │ + bpl.n 358904 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 358918 │ │ │ │ + bvs.n 3589e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 3589c4 │ │ │ │ + bpl.n 358a94 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 358a9c │ │ │ │ + bvs.n 35896c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #206 @ 0xce │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bmi.n 358918 │ │ │ │ + bmi.n 3589e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str.w r0, [sl, #63] @ 0x3f │ │ │ │ - mov sl, r0 │ │ │ │ + ldrsh.w r0, [r2, pc, lsl #3] │ │ │ │ + mov sl, sp │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 3589a0 │ │ │ │ + bmi.n 358a70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb.w r0, [r8, pc, lsl #3] │ │ │ │ - cmp r8, r8 │ │ │ │ + ldr??.w r0, [r0, pc, lsl #3] │ │ │ │ + mov r0, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #234 @ 0xea │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r2, [r0, #15] │ │ │ │ + strb r2, [r5, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35823e │ │ │ │ b.n 358368 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -377757,15 +377752,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 359668 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -378200,15 +378195,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a270 │ │ │ │ @@ -378216,15 +378211,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 357400 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #628] @ (359678 ) │ │ │ │ ldr r3, [pc, #580] @ (35964c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378250,15 +378245,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (359684 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #552] @ (359688 ) │ │ │ │ ldr r3, [pc, #492] @ (35964c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378312,15 +378307,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 357400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 358c5c │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (359694 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (35964c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378417,33 +378412,33 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r2, r5, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r6, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, r3, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r4, #64] @ 0x40 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r0, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r6, r2, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r6, r7, #31 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -378471,15 +378466,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 359d18 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 359e4e │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 359e4e │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -378840,15 +378835,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (359d24 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a270 │ │ │ │ @@ -378928,15 +378923,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (359d34 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 38a270 │ │ │ │ @@ -378953,15 +378948,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a270 │ │ │ │ @@ -379001,39 +378996,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ite ne │ │ │ │ - lslne r6, r2, #1 │ │ │ │ - stmiaeq r0!, {r2, r3, r5, r6} │ │ │ │ + itt vc │ │ │ │ + lslvc r6, r2, #1 │ │ │ │ + stmiavc r0!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r0, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - hlt 0x0014 │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r2, 359da2 │ │ │ │ + pop {r1, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r4, r4] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r7, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbnz r0, 359d5a │ │ │ │ + rev r0, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r0, 359d78 │ │ │ │ + cbnz r0, 359d92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r5, r0] │ │ │ │ + ldrb r6, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 359d52 │ │ │ │ + cbnz r6, 359d6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrb r0, [r4, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - revsh r0, r0 │ │ │ │ + cbnz r0, 359d8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -379119,19 +379114,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 35991a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 359ba2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb870 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r6, 359e98 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r4, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 359e7a │ │ │ │ ldr r0, [pc, #664] @ (35a10c ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -379356,47 +379351,47 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (35a14c ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vhadd.s q0, q1, │ │ │ │ - vhadd.s32 q0, q0, │ │ │ │ - vhadd.s8 q0, q7, │ │ │ │ - cdp 0, 15, cr0, cr12, cr1, {2} │ │ │ │ - cdp 0, 14, cr0, cr10, cr1, {2} │ │ │ │ - cdp 0, 13, cr0, cr8, cr1, {2} │ │ │ │ - cdp 0, 12, cr0, cr6, cr1, {2} │ │ │ │ - cdp 0, 11, cr0, cr4, cr1, {2} │ │ │ │ - cdp 0, 10, cr0, cr2, cr1, {2} │ │ │ │ - cdp 0, 9, cr0, cr0, cr1, {2} │ │ │ │ - cdp 0, 7, cr0, cr14, cr1, {2} │ │ │ │ - cdp 0, 6, cr0, cr12, cr1, {2} │ │ │ │ - cdp 0, 5, cr0, cr10, cr1, {2} │ │ │ │ - cdp 0, 4, cr0, cr8, cr1, {2} │ │ │ │ - cdp 0, 3, cr0, cr6, cr1, {2} │ │ │ │ - cdp 0, 2, cr0, cr4, cr1, {2} │ │ │ │ + vmla.i16 d0, d10, d1[0] │ │ │ │ + vmla.i d0, d8, d1[0] │ │ │ │ + vhadd.s q8, q3, │ │ │ │ + vhadd.s32 q8, q2, │ │ │ │ + vhadd.s16 q8, q1, │ │ │ │ + vhadd.s8 q8, q0, │ │ │ │ + vhadd.s32 q0, q7, │ │ │ │ + vhadd.s16 q0, q6, │ │ │ │ + vhadd.s8 q0, q5, │ │ │ │ + cdp 0, 15, cr0, cr8, cr1, {2} │ │ │ │ + cdp 0, 14, cr0, cr6, cr1, {2} │ │ │ │ + cdp 0, 13, cr0, cr4, cr1, {2} │ │ │ │ + cdp 0, 12, cr0, cr2, cr1, {2} │ │ │ │ + cdp 0, 11, cr0, cr0, cr1, {2} │ │ │ │ + cdp 0, 9, cr0, cr14, cr1, {2} │ │ │ │ + cdp 0, 8, cr0, cr12, cr1, {2} │ │ │ │ ldr r0, [pc, #4] @ (35a158 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ udf #54 @ 0x36 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 491fb4 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5e03ac │ │ │ │ + bl 5e0414 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 384c40 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -379429,15 +379424,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (35a268 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 35a234 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35a1d2 │ │ │ │ @@ -379461,58 +379456,58 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35a1f4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (35a278 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35a1f4 │ │ │ │ ldr r3, [pc, #32] @ (35a27c ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 35a1ea │ │ │ │ lsrs r2, r7, #12 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0, #260] @ 0x104 │ │ │ │ + stcl 0, cr0, [r8, #260]! @ 0x104 │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #-260]! @ 0xfffffefc │ │ │ │ - stcl 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [ip, #260] @ 0x104 │ │ │ │ + ldc 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (35a320 ) │ │ │ │ ldr r2, [pc, #144] @ (35a324 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (35a328 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #132] @ (35a32c ) │ │ │ │ ldr r1, [pc, #132] @ (35a330 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #116] @ (35a334 ) │ │ │ │ ldr r2, [pc, #120] @ (35a338 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (35a33c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379526,39 +379521,39 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #72] @ (35a344 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r4, 35a392 │ │ │ │ + push {r2, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 35a22c │ │ │ │ + bvc.n 35a2fc │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ bgt.n 35a2ac │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [r0, #60] @ 0x3c │ │ │ │ @@ -379576,15 +379571,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (35a3a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #52] @ (35a3ac ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (35a3b0 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379594,23 +379589,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - uxtb r2, r6 │ │ │ │ + cbz r2, 35a3fa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r0, 35a420 │ │ │ │ + push {r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -379726,15 +379721,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 389f50 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a220 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (35a568 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -379745,20 +379740,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4919a0 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 35a462 │ │ │ │ nop │ │ │ │ - sxtb r6, r3 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ bge.n 35a4f0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add.w r0, sl, r1, lsl #1 │ │ │ │ - @ instruction: 0xeafc0041 │ │ │ │ + sbcs.w r0, r2, r1, lsl #1 │ │ │ │ + sbc.w r0, r4, r1, lsl #1 │ │ │ │ strh r2, [r2, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ @@ -379872,15 +379867,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (35a6f4 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35a61e │ │ │ │ ldr r0, [pc, #80] @ (35a6f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35a61e │ │ │ │ ldr r3, [pc, #72] @ (35a6fc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35a65e │ │ │ │ ldr r3, [pc, #52] @ (35a6f4 ) │ │ │ │ @@ -379889,36 +379884,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35a65e │ │ │ │ ldr r0, [pc, #52] @ (35a700 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35a65e │ │ │ │ nop │ │ │ │ lsls r0, r4, #29 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r4, [r6, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #952 @ 0x3b8 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r3, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #-260] @ 0x104 │ │ │ │ + @ instruction: 0xe9b00041 │ │ │ │ cmp r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #-260] @ 0x104 │ │ │ │ + @ instruction: 0xe9b80041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (35a818 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -379987,15 +379982,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (35a828 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35a742 │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -380014,29 +380009,29 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 35a778 │ │ │ │ ldr r1, [pc, #36] @ (35a82c ) │ │ │ │ ldr r0, [pc, #36] @ (35a830 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35a764 │ │ │ │ nop │ │ │ │ lsls r6, r0, #23 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w sl!, {r0, r6} │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + stmdb r2!, {r0, r6} │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strex r0, r0, [r2, #260] @ 0x104 │ │ │ │ + stmia.w sl!, {r0, r6} │ │ │ │ ldr r1, [pc, #124] @ (35a8b4 ) │ │ │ │ ldr r3, [pc, #128] @ (35a8b8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35a84e │ │ │ │ movs r0, #0 │ │ │ │ @@ -380071,15 +380066,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (35a8c4 ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35a8c8 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -380088,40 +380083,40 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8220041 │ │ │ │ - @ instruction: 0xe8200041 │ │ │ │ + stmia.w sl, {r0, r6} │ │ │ │ + stmia.w r8, {r0, r6} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (35a9b8 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #220] @ (35a9bc ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (35a9c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #204] @ (35a9c4 ) │ │ │ │ ldr r1, [pc, #208] @ (35a9c8 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (35a9cc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #196] @ (35a9d0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35a99a │ │ │ │ @@ -380172,33 +380167,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (35a9d8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 35a916 │ │ │ │ ldr r0, [pc, #44] @ (35a9dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35a916 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, sp, #376 @ 0x178 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #560] @ (35abf4 ) │ │ │ │ + ldr r7, [pc, #976] @ (35ad94 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe8260041 │ │ │ │ - @ instruction: 0xe8300041 │ │ │ │ + stmia.w lr, {r0, r6} │ │ │ │ + ldmia.w r8, {r0, r6} │ │ │ │ lsls r2, r3, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a8f0 │ │ │ │ + b.n 35a9c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (35ab80 ) │ │ │ │ @@ -380316,30 +380311,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (35ab9c ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 35aade │ │ │ │ ldr r3, [pc, #84] @ (35aba0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35aa2e │ │ │ │ ldr r3, [pc, #64] @ (35ab98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35aa2e │ │ │ │ ldr r0, [pc, #60] @ (35aba4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35aa2e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380354,19 +380349,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a7f0 │ │ │ │ + b.n 35a8c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a76c │ │ │ │ + b.n 35a83c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -381107,15 +381102,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (35b57c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35b240 │ │ │ │ ldr r0, [pc, #88] @ (35b580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35b240 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 35a190 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -381130,22 +381125,22 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xfad00069 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfac80069 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #784 @ (adr r3, 35b884 ) │ │ │ │ + add r4, pc, #176 @ (adr r4, 35b624 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ vld4.16 {d16-d19}, [ip :128], r9 │ │ │ │ ldr r7, [pc, #64] @ (35b5bc ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 35b660 │ │ │ │ + bgt.n 35b530 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -381275,15 +381270,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (35b980 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35b688 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 35a9e0 │ │ │ │ b.n 35b688 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -381442,15 +381437,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (35b98c ) │ │ │ │ ldr r1, [pc, #192] @ (35b990 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 35b64a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 491f30 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -381477,15 +381472,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (35b998 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35b688 │ │ │ │ ldr r2, [pc, #96] @ (35b99c ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35b85e │ │ │ │ @@ -381494,48 +381489,48 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 35b85e │ │ │ │ ldr r1, [pc, #80] @ (35b9a0 ) │ │ │ │ ldr r0, [pc, #80] @ (35b9a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 35b85e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf71a0069 │ │ │ │ @ instruction: 0xf70a0069 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bge.n 35b938 │ │ │ │ + blt.n 35ba08 │ │ │ │ lsls r1, r0, #1 │ │ │ │ orns r0, r2, #15269888 @ 0xe90000 │ │ │ │ subs r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35b968 │ │ │ │ + bhi.n 35ba38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 35b958 │ │ │ │ + bls.n 35ba28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bhi.n 35b8f4 │ │ │ │ + bls.n 35b9c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 35ba70 │ │ │ │ + bhi.n 35b940 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 35ba88 │ │ │ │ + bhi.n 35b958 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 35bf48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -381741,15 +381736,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 35bc6a │ │ │ │ ldr r1, [pc, #760] @ (35bf58 ) │ │ │ │ ldr r0, [pc, #760] @ (35bf5c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 35b5a8 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -381880,15 +381875,15 @@ │ │ │ │ bl 359e68 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (35bf64 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 35b9dc │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35bede │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -381908,15 +381903,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (35bf6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35b9f2 │ │ │ │ ldr r3, [pc, #196] @ (35bf54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381928,30 +381923,30 @@ │ │ │ │ bpl.w 35b9f2 │ │ │ │ ldr r1, [pc, #200] @ (35bf70 ) │ │ │ │ ldr r0, [pc, #200] @ (35bf74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #188] @ (35bf78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35bc20 │ │ │ │ ldr r3, [pc, #136] @ (35bf50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35bc20 │ │ │ │ ldr r1, [pc, #168] @ (35bf7c ) │ │ │ │ ldr r0, [pc, #172] @ (35bf80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35bc20 │ │ │ │ ldr r2, [pc, #152] @ (35bf78 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 35bef0 │ │ │ │ ldr r2, [pc, #104] @ (35bf50 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -381974,62 +381969,62 @@ │ │ │ │ ldr r3, [pc, #56] @ (35bf50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35bc8c │ │ │ │ ldr r0, [pc, #100] @ (35bf88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35bc8c │ │ │ │ ldr r1, [pc, #92] @ (35bf8c ) │ │ │ │ ldr r0, [pc, #96] @ (35bf90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 35bc38 │ │ │ │ nop │ │ │ │ @ instruction: 0xf3200069 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35c008 │ │ │ │ + bpl.n 35bed8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 35c020 │ │ │ │ + bpl.n 35bef0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 35bf48 │ │ │ │ + bmi.n 35c018 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + ldr r0, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bmi.n 35bf78 │ │ │ │ + bmi.n 35c048 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 35bfa8 │ │ │ │ + bcc.n 35be78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 35c078 │ │ │ │ + bcc.n 35bf48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 35be98 │ │ │ │ + bcc.n 35bf68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adcs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35bfb4 │ │ │ │ + bcs.n 35c084 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str r4, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 35bff0 │ │ │ │ + bcc.n 35bec0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -382055,15 +382050,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (35bfe8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ stmia r0!, {r1, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -382111,26 +382106,26 @@ │ │ │ │ ldr r2, [pc, #32] @ (35c08c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 35c05c │ │ │ │ ldr r0, [pc, #24] @ (35c090 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35c05c │ │ │ │ ldr r0, [pc, #20] @ (35c094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 35c05c │ │ │ │ ldc 0, cr0, [r4], #420 @ 0x1a4 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35c020 │ │ │ │ + bcc.n 35c0f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 35c058 │ │ │ │ + bcc.n 35c128 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (35c14c ) │ │ │ │ @@ -382138,25 +382133,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (35c154 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #152] @ (35c158 ) │ │ │ │ ldr r1, [pc, #152] @ (35c15c ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #136] @ (35c160 ) │ │ │ │ ldr r3, [pc, #140] @ (35c164 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (35c168 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -382173,53 +382168,53 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #88] @ (35c174 ) │ │ │ │ ldr r1, [pc, #88] @ (35c178 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r2, 35c16e │ │ │ │ + cbnz r2, 35c188 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + subs r0, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35c0ac │ │ │ │ + bcc.n 35c17c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 35c0b8 │ │ │ │ + bcc.n 35c188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ite ne │ │ │ │ lslne r5, r4, #1 │ │ │ │ ldreq r1, [pc, #152] @ (35c214 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -382272,19 +382267,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (35c20c ) │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ ldr r0, [pc, #16] @ (35c210 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e4f0 │ │ │ │ nop │ │ │ │ - bne.n 35c19c │ │ │ │ + bcs.n 35c26c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 35c190 │ │ │ │ + bcs.n 35c260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 35c184 │ │ │ │ + bcs.n 35c254 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (35c2a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382293,26 +382288,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (35c2a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (35c2ac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (35c2b0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #88] @ (35c2b4 ) │ │ │ │ ldr r2, [pc, #92] @ (35c2b8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -382321,43 +382316,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (35c2bc ) │ │ │ │ ldr r1, [pc, #76] @ (35c2c0 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bne.n 35c1ec │ │ │ │ + bcs.n 35c2bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 35c218 │ │ │ │ + bcs.n 35c2e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb83a │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #60] @ 0x3c │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #0 │ │ │ │ + adds r6, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (35c37c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -382365,23 +382360,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (35c384 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #152] @ (35c388 ) │ │ │ │ ldr r1, [pc, #156] @ (35c38c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 35c362 │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -382416,23 +382411,23 @@ │ │ │ │ bl 34543c │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 346468 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 35c30a │ │ │ │ nop │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #148 @ 0x94 │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 35c348 │ │ │ │ + bne.n 35c418 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 35c378 │ │ │ │ + bne.n 35c448 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 35c3a8 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -382451,15 +382446,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (35c41c ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38557c │ │ │ │ cbz r0, 35c3f0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -382476,19 +382471,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 35c524 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -382505,15 +382500,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -382571,22 +382566,22 @@ │ │ │ │ bl 491f30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 492180 │ │ │ │ b.n 35c4d0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmia.w r0!, {r0, r3, r5, r6} │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xe8100069 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -382621,30 +382616,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (35c5cc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386d5c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35c5ae │ │ │ │ b.n 35c570 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 35c580 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #212 @ 0xd4 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (35c748 ) │ │ │ │ @@ -382663,15 +382658,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -382760,23 +382755,23 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 35c528 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r1, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35c310 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -382786,15 +382781,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (35c838 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 260fa4 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 35c7ec │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -382806,75 +382801,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 35c804 │ │ │ │ ldr r4, [pc, #124] @ (35c848 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (35c84c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (35c850 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 385754 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 34543c │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 346468 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 35c79a │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386db0 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35c812 │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 3861fc │ │ │ │ b.n 35c7ca │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r6} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r3, #60] @ 0x3c │ │ │ │ + str r0, [sp, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #158 @ 0x9e │ │ │ │ + adds r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (35ca10 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -382894,15 +382889,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -383014,29 +383009,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (35ca2c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 262d1c <__printf_chk@plt+0x4> │ │ │ │ b.n 35c9ee │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - ldrh r0, [r3, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 35c2f0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #54] @ 0x36 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #236 @ 0xec │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35d06c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (35cd58 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -383046,15 +383041,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (35cd64 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #776] @ (35cd68 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -383139,15 +383134,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -383159,15 +383154,15 @@ │ │ │ │ blt.n 35cc6e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 386d5c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35cb9c │ │ │ │ @@ -383180,15 +383175,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (35cd88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 491a00 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -383196,15 +383191,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (35cd8c ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -383260,23 +383255,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #232] @ (35cda8 ) │ │ │ │ ldr r1, [pc, #236] @ (35cdac ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 3887cc │ │ │ │ cbnz r0, 35cd36 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -383313,61 +383308,61 @@ │ │ │ │ ldr r0, [pc, #108] @ (35cdb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1!, {r3, r7} │ │ │ │ + ldmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r1, r2, r4, r6, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r6, #32] │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r1, #30] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r6, sp, #776 @ 0x308 │ │ │ │ movs r7, r7 │ │ │ │ - ldc2 0, cr0, [r4], {66} @ 0x42 │ │ │ │ + ldc2l 0, cr0, [ip], #-264 @ 0xfffffef8 │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #22] │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfb2c0042 │ │ │ │ - cmp r3, #144 @ 0x90 │ │ │ │ + @ instruction: 0xfb940042 │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 35cfa0 │ │ │ │ + b.n 35d070 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r7, #16] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -383401,15 +383396,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (35cf00 ) │ │ │ │ ldr r1, [pc, #236] @ (35cf04 ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 35ce3c │ │ │ │ bl 38635c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35cee8 │ │ │ │ @@ -383438,15 +383433,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (35cf10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 35ce98 │ │ │ │ bl 38635c │ │ │ │ cbnz r0, 35cec8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -383484,35 +383479,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (35cf20 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (35cf24 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + ldrh r0, [r2, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r5!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 35cfc4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -383523,15 +383518,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383564,19 +383559,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 35cdbc │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (35d130 ) │ │ │ │ @@ -383609,15 +383604,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -383688,19 +383683,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 35d124 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #58] @ 0x3a │ │ │ │ + strh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + cmp r0, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r2, #56] @ 0x38 │ │ │ │ + strh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ blt.n 35d120 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -383789,15 +383784,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -383837,15 +383832,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [pc, #1420] @ 35d878 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 345cb8 │ │ │ │ @@ -383914,15 +383909,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 35d828 │ │ │ │ ldr.w r0, [pc, #1236] @ 35d894 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -383976,15 +383971,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 35d898 │ │ │ │ ldr.w r1, [pc, #1048] @ 35d89c │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 345de8 │ │ │ │ cbnz r0, 35d4a8 │ │ │ │ @@ -384134,15 +384129,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -384220,15 +384215,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #268] @ (35d878 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -384318,61 +384313,61 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 35d94c │ │ │ │ lsls r1, r5, #1 │ │ │ │ blt.n 35d8a8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #512] @ (35da7c ) │ │ │ │ movs r0, r0 │ │ │ │ bls.n 35d840 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r3, #32] │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 35d908 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r7, #8] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r3, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r1, #29] │ │ │ │ + ldrb r6, [r6, #30] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r4} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 35d8e6 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 35d8f4 │ │ │ │ @@ -384511,19 +384506,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 35d93e │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 35d968 │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - hlt 0x0016 │ │ │ │ + revsh r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 35e734 │ │ │ │ @@ -384658,15 +384653,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 347bfc │ │ │ │ @@ -384725,15 +384720,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -384855,15 +384850,15 @@ │ │ │ │ b.n 35debe │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -384902,15 +384897,15 @@ │ │ │ │ beq.w 35e012 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385237,15 +385232,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385286,15 +385281,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -385323,15 +385318,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 35df3e │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -385429,15 +385424,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 35e18a │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -385619,49 +385614,49 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 260c88 │ │ │ │ bcs.n 35e820 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r3, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + ldrb r4, [r2, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r3, #2 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r4, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r4, r1 │ │ │ │ + subs r4, r1, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r1, #20] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r6, #23 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r3, #1] │ │ │ │ + strb r6, [r0, #3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #84] @ (35e7dc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (35e7e0 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -385687,27 +385682,27 @@ │ │ │ │ ldr r0, [pc, #40] @ (35e7f4 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #584 @ 0x248 │ │ │ │ + add r4, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #960 @ 0x3c0 │ │ │ │ + add r6, sp, #352 @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 35ec40 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -385813,15 +385808,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -385902,15 +385897,15 @@ │ │ │ │ bne.w 35fc1c │ │ │ │ ldr r1, [pc, #536] @ (35ec64 ) │ │ │ │ ldr r0, [pc, #540] @ (35ec68 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 491f30 │ │ │ │ ldr r2, [pc, #504] @ (35ec6c ) │ │ │ │ @@ -386024,15 +386019,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (35ec7c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -386079,37 +386074,37 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r4!, {r1, r5, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ + ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r0, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #600 @ 0x258 │ │ │ │ + add r4, sp, #1016 @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [r5, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 35f2c8 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 35f2cc │ │ │ │ movs r6, #0 │ │ │ │ @@ -386122,15 +386117,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -386250,15 +386245,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386297,15 +386292,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 35c5d0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386335,15 +386330,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -386443,15 +386438,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (35f2f0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -386532,15 +386527,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (35f2fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e83a │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35f1f8 │ │ │ │ @@ -386662,47 +386657,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (35f308 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 262d18 <__printf_chk@plt> │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r0, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #104 @ (adr r6, 35f34c ) │ │ │ │ + add r6, pc, #520 @ (adr r6, 35f4ec ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ pop {r1, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r7, #108] @ 0x6c │ │ │ │ + str r6, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r2, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r5, #96] @ 0x60 │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r3, #28 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ rev16 r0, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r1, pc, #200 @ (adr r1, 35f3d0 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 35f570 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #208 @ (adr r3, 35f3dc ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 35f57c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -387492,29 +387487,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (35fc84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, r5] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, r4] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r1, r1, #31 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #17 │ │ │ │ bhi.n 35fca8 │ │ │ │ tbb [pc, r3] │ │ │ │ lsrs r2, r4, #4 │ │ │ │ @@ -387887,20 +387882,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (360148 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strh r0, [r6, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387908,32 +387903,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (360194 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (360198 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #36] @ (36019c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, pc, #256 @ (adr r4, 360298 ) │ │ │ │ + add r4, pc, #672 @ (adr r4, 360438 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #328 @ (adr r4, 3602e4 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 360484 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r7, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -387943,35 +387938,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3601f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #44] @ (3601fc ) │ │ │ │ ldr r1, [pc, #48] @ (360200 ) │ │ │ │ movs r2, #7 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #36] @ (360204 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5deeec │ │ │ │ + b.w 5def54 │ │ │ │ nop │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r0, #3] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -387984,32 +387979,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (360250 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (360254 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #36] @ (360258 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r7, r4] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r3, pc, #528 @ (adr r3, 360464 ) │ │ │ │ + add r3, pc, #944 @ (adr r3, 360604 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #600 @ (adr r3, 3604b0 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 360650 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -388023,15 +388018,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ add.w ip, r6, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3602dc │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 3602d2 │ │ │ │ ldr.w ip, [r0, #20] │ │ │ │ movw r1, #9660 @ 0x25bc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -388059,23 +388054,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (360300 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #344] @ 0x158 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #356] @ 36047c │ │ │ │ sub sp, #20 │ │ │ │ @@ -388087,73 +388082,73 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [pc, #340] @ (360488 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #336] @ (36048c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #316] @ (360490 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add.w r0, r4, #956 @ 0x3bc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #300] @ (360494 ) │ │ │ │ add r6, pc │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [pc, #296] @ (360498 ) │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, fp, #20 │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r3, sl, #20 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ ldr r3, [pc, #248] @ (36049c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r5, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e5514 │ │ │ │ + bl 5e557c │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ bl 491a00 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #196] @ (3604a0 ) │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -388197,29 +388192,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r6, r0] │ │ │ │ + ldrsb r6, [r3, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r1, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (3606f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr.w pc, [r1, #255]! │ │ │ │ @@ -388233,15 +388228,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #100] @ (36052c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ add.w r2, r0, #5440 @ 0x1540 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ mov.w ip, #2013265920 @ 0x78000000 │ │ │ │ mov.w r1, #1476395008 @ 0x58000000 │ │ │ │ strd ip, r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ @@ -388257,19 +388252,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r2, r2] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (3605e0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -388278,44 +388273,44 @@ │ │ │ │ ldr r1, [pc, #160] @ (3605e8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #144] @ (3605ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (3605f0 ) │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #128] @ (3605f4 ) │ │ │ │ ldr r1, [pc, #132] @ (3605f8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #932 @ 0x3a4 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ ldr r2, [pc, #112] @ (3605fc ) │ │ │ │ ldr r1, [pc, #116] @ (360600 ) │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #956 @ 0x3bc │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff54c │ │ │ │ vldr d7, [pc, #44] @ 3605d8 │ │ │ │ ldr r2, [pc, #84] @ (360604 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #84] @ (360608 ) │ │ │ │ @@ -388333,33 +388328,33 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf4e40040 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + adc.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ + str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf4ea0040 │ │ │ │ + adcs.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #244] @ (360714 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -388367,15 +388362,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #244] @ (36071c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r4, #1528] @ 0x5f8 │ │ │ │ cbz r3, 36067c │ │ │ │ ldr r7, [pc, #220] @ (360720 ) │ │ │ │ add.w r6, r0, #9664 @ 0x25c0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ @@ -388429,32 +388424,32 @@ │ │ │ │ str.w r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr.w r2, [r8, #1396] @ 0x574 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str.w r2, [r8, #1396] @ 0x574 │ │ │ │ ldrb.w r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3606ca │ │ │ │ strb.w r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 491f30 │ │ │ │ bl 4923f4 │ │ │ │ b.n 360680 │ │ │ │ nop │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #8] │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xff81ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -388521,15 +388516,15 @@ │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ and.w r3, r2, #1 │ │ │ │ ldr.w r2, [r6, #1380] @ 0x564 │ │ │ │ and.w r2, r2, #3 │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ addw r3, r3, #1382 @ 0x566 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ @@ -388687,28 +388682,28 @@ │ │ │ │ ubfx r2, r5, #16, #5 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 360ac8 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 360aa8 │ │ │ │ ldr r0, [pc, #176] @ (360af0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r5, [r6, #1288] @ 0x508 │ │ │ │ b.n 3607f2 │ │ │ │ and.w r3, r5, #127 @ 0x7f │ │ │ │ lsls r1, r5, #25 │ │ │ │ bpl.n 360a6c │ │ │ │ lsls r2, r5, #26 │ │ │ │ bne.n 360a6c │ │ │ │ ldr r0, [pc, #144] @ (360af4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r3, [r6, #1284] @ 0x504 │ │ │ │ b.n 3607f2 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ @@ -388744,17 +388739,17 @@ │ │ │ │ beq.n 360a4a │ │ │ │ mov r1, r2 │ │ │ │ ldrh.w r2, [r6, #1292] @ 0x50c │ │ │ │ blx r3 │ │ │ │ b.n 360a4a │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ b.n 360ac2 │ │ │ │ - str r1, [sp, #336] @ 0x150 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #376] @ (360c84 ) │ │ │ │ @@ -388768,15 +388763,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (360c90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r3, #1352] @ 0x548 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 360c00 │ │ │ │ add.w r4, r7, #8192 @ 0x2000 │ │ │ │ ldr.w r1, [r3, #1004] @ 0x3ec │ │ │ │ @@ -388839,15 +388834,15 @@ │ │ │ │ str.w r1, [r3, #1396] @ 0x574 │ │ │ │ ands r1, r2 │ │ │ │ str.w r1, [r3, #1400] @ 0x578 │ │ │ │ subs r1, r1, r5 │ │ │ │ ldr.w r0, [r7, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ str.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -388890,29 +388885,29 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb r0, [r2, #1] │ │ │ │ b.n 360baa │ │ │ │ ldr r1, [pc, #32] @ (360c98 ) │ │ │ │ ldr r0, [pc, #32] @ (360c9c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 360c22 │ │ │ │ add r1, pc, #848 @ (adr r1, 360fd8 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #256] @ (360d90 ) │ │ │ │ + ldr r6, [pc, #672] @ (360f30 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [pc, #1252] @ 361198 │ │ │ │ @@ -389082,15 +389077,15 @@ │ │ │ │ ldr.w r3, [r6, #1404] @ 0x57c │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr.w r0, [r4, #1504] @ 0x5e0 │ │ │ │ b.n 360d00 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36102c │ │ │ │ movs r3, #0 │ │ │ │ cmp.w fp, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -389326,58 +389321,58 @@ │ │ │ │ str.w r1, [r6, #1396] @ 0x574 │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 360d00 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #160 @ (adr r0, 36123c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [pc, #136] @ (361230 ) │ │ │ │ + ldr r4, [pc, #552] @ (3613d0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3611b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strb r6, [r1, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r6, #1112] @ 0x458 │ │ │ │ ldr.w r0, [r6, #1032] @ 0x408 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 361206 │ │ │ │ add.w r4, r4, #5120 @ 0x1400 │ │ │ │ movs r5, #1 │ │ │ │ adds r4, #8 │ │ │ │ ldr.w r1, [r4, #1068] @ 0x42c │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r4, #4 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 3611ea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -389471,39 +389466,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (361358 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (36135c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #52] @ (361360 ) │ │ │ │ ldr r1, [pc, #56] @ (361364 ) │ │ │ │ movs r2, #12 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (361368 ) │ │ │ │ ldr r1, [pc, #44] @ (36136c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5deeec │ │ │ │ + b.w 5def54 │ │ │ │ nop │ │ │ │ - mov sl, lr │ │ │ │ + bx fp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r0, [r7, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -389521,15 +389516,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r4, #28 │ │ │ │ ldr r1, [pc, #836] @ (3616d8 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r0, #924 @ 0x39c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36162c │ │ │ │ ldr r2, [pc, #812] @ (3616dc ) │ │ │ │ add.w r6, r5, #4096 @ 0x1000 │ │ │ │ @@ -389560,15 +389555,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, fp │ │ │ │ bl 2ff54c │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 3613fe │ │ │ │ add.w r0, r8, #9216 @ 0x2400 │ │ │ │ @@ -389663,15 +389658,15 @@ │ │ │ │ str.w r2, [r3, #4]! │ │ │ │ cmp r3, r4 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne.n 361542 │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ bl 491a00 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #396] @ (3616ec ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -389695,15 +389690,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1753 @ 0x6d9 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389746,15 +389741,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1757 @ 0x6dd │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389765,15 +389760,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1761 @ 0x6e1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389785,63 +389780,63 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1778 @ 0x6f2 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - mov ip, r0 │ │ │ │ + mov ip, sp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r0, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #2] │ │ │ │ + ldrh r6, [r3, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 361738 │ │ │ │ + bge.n 361608 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r8, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r1, #12 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r6, sp │ │ │ │ + add lr, sl │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mvns r2, r2 │ │ │ │ + add r2, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #46] @ 0x2e │ │ │ │ + strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bics r0, r4 │ │ │ │ + add r0, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r2, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + mvns r2, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (3617b0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -389850,26 +389845,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (3617b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r4, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #108] @ (3617bc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (3617c0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #64] @ 3617a8 │ │ │ │ ldr r2, [pc, #88] @ (3617c4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #88] @ (3617c8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -389882,41 +389877,41 @@ │ │ │ │ ldr r2, [pc, #68] @ (3617cc ) │ │ │ │ ldr r1, [pc, #68] @ (3617d0 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ nop │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r4, r2 │ │ │ │ + orrs r4, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r5, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r1, #68] @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r7, #64] @ 0x40 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 491f50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389948,15 +389943,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #428] @ (3619e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #5152 @ 0x1420 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #20 │ │ │ │ blx 262aa4 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -390060,19 +390055,19 @@ │ │ │ │ strh.w r3, [r4, #3128] @ 0xc38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3611b4 │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 3619c2 │ │ │ │ - rors r0, r2 │ │ │ │ + tst r0, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #24 │ │ │ │ @@ -390699,15 +390694,15 @@ │ │ │ │ add.w fp, fp, #8 │ │ │ │ add.w fp, fp, #20 │ │ │ │ b.n 36208a │ │ │ │ ldr r0, [pc, #424] @ (3622ac ) │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #68] @ 0x44 │ │ │ │ b.n 36205c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r5, #16379 @ 0x3ffb │ │ │ │ add.w r0, r6, #31872 @ 0x7c80 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -390765,23 +390760,23 @@ │ │ │ │ ldrd r8, r5, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 361c2c │ │ │ │ ldr r0, [pc, #248] @ (3622b0 ) │ │ │ │ strd r3, r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldrd r3, r2, [sp, #72] @ 0x48 │ │ │ │ b.n 3620f8 │ │ │ │ ldr r0, [pc, #232] @ (3622b4 ) │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 362018 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bcc.n 3621f6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ @@ -390796,15 +390791,15 @@ │ │ │ │ b.n 361f46 │ │ │ │ str.w sl, [sp, #52] @ 0x34 │ │ │ │ b.n 361b98 │ │ │ │ ldr r0, [pc, #172] @ (3622b8 ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ b.n 361e0a │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r3, #1518 @ 0x5ee │ │ │ │ cmp r2, r3 │ │ │ │ itett ls │ │ │ │ @@ -390827,15 +390822,15 @@ │ │ │ │ mvns r3, r3 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ orrs r3, r1 │ │ │ │ str.w r3, [r2, #2096] @ 0x830 │ │ │ │ b.n 361e3e │ │ │ │ ldr r0, [pc, #84] @ (3622bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 361e22 │ │ │ │ ldr r3, [pc, #80] @ (3622c0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #80] @ (3622c4 ) │ │ │ │ movw r2, #998 @ 0x3e6 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ @@ -390848,33 +390843,33 @@ │ │ │ │ bfi r3, r2, #25, #2 │ │ │ │ orr.w r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 361e5a │ │ │ │ nop │ │ │ │ str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r6, r2, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r4, #12] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr.w r5, [pc, #3056] @ 362ecc │ │ │ │ mov ip, r3 │ │ │ │ @@ -391340,15 +391335,15 @@ │ │ │ │ it mi │ │ │ │ movmi r3, #0 │ │ │ │ stmia.w r7, {r0, r1} │ │ │ │ orr.w r8, r2, r3 │ │ │ │ strd r6, r6, [sp, #196] @ 0xc4 │ │ │ │ strd r6, r6, [sp, #204] @ 0xcc │ │ │ │ strd r6, r6, [sp, #212] @ 0xd4 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 36284a │ │ │ │ ldr.w r3, [pc, #1728] @ 362efc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -391388,15 +391383,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 4437c0 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 362f3a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3628d8 │ │ │ │ dmb ish │ │ │ │ @@ -391566,15 +391561,15 @@ │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #1128] @ 0x468 │ │ │ │ b.n 3623a8 │ │ │ │ ldr.w r0, [pc, #1104] @ 362f00 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 36277c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 362b7a │ │ │ │ ands.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ beq.w 362bd8 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ @@ -391759,15 +391754,15 @@ │ │ │ │ b.n 362a86 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #600] @ (362f04 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ b.n 3628d8 │ │ │ │ ldr r3, [pc, #572] @ (362ef8 ) │ │ │ │ mov r8, r9 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r9, sl │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -391921,24 +391916,24 @@ │ │ │ │ ldr.w r0, [r5, #1148] @ 0x47c │ │ │ │ cmp r0, r1 │ │ │ │ bls.n 362eb0 │ │ │ │ ldr r0, [pc, #104] @ (362f08 ) │ │ │ │ strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #80] @ (362f0c ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 362cce │ │ │ │ movw r0, #1518 @ 0x5ee │ │ │ │ b.n 362eb0 │ │ │ │ ldrh r0, [r0, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -391955,27 +391950,27 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r3, #232 @ 0xe8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r1, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ubfx r5, r5, #0, #14 │ │ │ │ strh.w r3, [r8, #3128] @ 0xc38 │ │ │ │ b.n 362e7c │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 362e66 │ │ │ │ @@ -391994,30 +391989,30 @@ │ │ │ │ ldr r0, [pc, #28] @ (362f60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r4, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + cmp r3, #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (362f74 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e2658 │ │ │ │ + b.w 5e26c0 │ │ │ │ nop │ │ │ │ strb r0, [r6, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392046,35 +392041,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (363008 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (36300c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #44] @ (363010 ) │ │ │ │ ldr r1, [pc, #48] @ (363014 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #36] @ (363018 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [pc, #288] @ (36312c ) │ │ │ │ + ldr r2, [pc, #704] @ (3632cc ) │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i d0, d14, d3[5] │ │ │ │ push {lr} │ │ │ │ @@ -392121,17 +392116,17 @@ │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 3630c0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ @@ -392149,17 +392144,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ - cmp r1, #178 @ 0xb2 │ │ │ │ + cmp r2, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 36312c │ │ │ │ @@ -392199,17 +392194,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 3631b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -392217,32 +392212,32 @@ │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (3631c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #106 @ 0x6a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (363300 ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -392297,18 +392292,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 36324c │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36324c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -392332,15 +392327,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (36330c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3632a6 │ │ │ │ ldr r0, [pc, #60] @ (363310 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3632a6 │ │ │ │ ldr r3, [pc, #56] @ (363314 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3632a6 │ │ │ │ ldr r3, [pc, #36] @ (36330c ) │ │ │ │ @@ -392348,29 +392343,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3632a6 │ │ │ │ ldr r0, [pc, #36] @ (363318 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3632a6 │ │ │ │ ldrb r2, [r1, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #560] @ (363548 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r4, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -392441,18 +392436,18 @@ │ │ │ │ ldr.w r2, [r5, #3516] @ 0xdbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 363374 │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 363374 │ │ │ │ add.w r0, r3, #7264 @ 0x1c60 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ adds r0, #8 │ │ │ │ bl 43b4f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -392466,31 +392461,31 @@ │ │ │ │ bpl.n 363374 │ │ │ │ ldr.w r1, [r2, #3516] @ 0xdbc │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 363374 │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 363374 │ │ │ │ ldr r3, [pc, #20] @ (363454 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #20] @ (363458 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ blx 260c88 │ │ │ │ nop │ │ │ │ - movs r6, #66 @ 0x42 │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (3634c4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -392500,47 +392495,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (3634d0 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #72] @ (3634d4 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2ff54c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5fc │ │ │ │ - movs r6, #20 │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bx r8 │ │ │ │ + @ instruction: 0x47aa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 3638b8 │ │ │ │ @@ -392553,15 +392548,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 3638c4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 363870 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392580,73 +392575,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ ldr r2, [pc, #876] @ (3638d0 ) │ │ │ │ ldr r1, [pc, #880] @ (3638d4 ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #856] @ (3638d8 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5dd750 │ │ │ │ + bl 5dd7b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 3638dc │ │ │ │ bl 437bb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (3638e0 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 3638e4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5dd714 │ │ │ │ + bl 5dd77c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 3638a0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #784] @ (3638e8 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2ff8ac │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff65c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -392658,49 +392653,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5dd750 │ │ │ │ + bl 5dd7b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5dd714 │ │ │ │ + bl 5dd77c │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2ff8ac │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff65c │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (3638f0 ) │ │ │ │ @@ -392842,15 +392837,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 43badc │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 491a00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (363918 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -392865,15 +392860,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (36391c ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #314 @ 0x13a │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -392887,63 +392882,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r0, #28] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r2, [r1, #31] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa920040 │ │ │ │ - add ip, r6 │ │ │ │ + @ instruction: 0xfafa0040 │ │ │ │ + cmp r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r0, sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r4, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #784] @ (363c04 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors.w r0, r8, #105 @ 0x69 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -393022,19 +393017,19 @@ │ │ │ │ nop │ │ │ │ strb r6, [r3, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #13] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 36395c │ │ │ │ + bge.n 363a2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (363bc4 ) │ │ │ │ @@ -393047,33 +393042,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (363bc8 ) │ │ │ │ ldr r1, [pc, #424] @ (363bcc ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (363bd0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #416] @ (363bd4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r1, [pc, #388] @ (363bd8 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ bl 437384 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 363bb2 │ │ │ │ ldr r5, [pc, #364] @ (363bdc ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 363be0 │ │ │ │ @@ -393107,15 +393102,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3fb178 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 363b90 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -393161,24 +393156,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3fb2b4 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 363b48 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5d1d8c │ │ │ │ + bl 5d1df4 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 363b7a │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 363b10 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -393189,57 +393184,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (363bf4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r1, [pc, #84] @ (363bf8 ) │ │ │ │ ldr r0, [pc, #88] @ (363bfc ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 439ed4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - movs r1, #4 │ │ │ │ + movs r1, #108 @ 0x6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #32] │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #232 @ 0xe8 │ │ │ │ + eors r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #158 @ 0x9e │ │ │ │ + movs r1, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #92] @ 0x5c │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #18 │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r2, #84] @ 0x54 │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 363bc0 │ │ │ │ + bhi.n 363c90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00363c00 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 40aa34 │ │ │ │ nop │ │ │ │ @@ -393483,15 +393478,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 409950 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 363dda │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 363eb6 │ │ │ │ ldr r3, [pc, #112] @ (363f40 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (363f48 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -393530,21 +393525,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00363f54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -393562,52 +393557,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r1, [pc, #264] @ (3640a0 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 3640a4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #248] @ (3640a8 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #208] @ (3640ac ) │ │ │ │ ldr r1, [pc, #212] @ (3640b0 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 36403e │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 364012 │ │ │ │ @@ -393667,41 +393662,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (3640c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #172 @ 0xac │ │ │ │ + subs r3, #20 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + adds r6, r1, #0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r3, #2] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r0, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r7, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + str r4, [r4, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 3640d0 │ │ │ │ + bcc.n 3641a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 003640c8 : │ │ │ │ b.w 409950 │ │ │ │ │ │ │ │ 003640cc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -393730,25 +393725,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (36412c ) │ │ │ │ ldr r0, [pc, #32] @ (364130 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r0, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r4, [r0, r5] │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r5, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #8] │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00364134 : │ │ │ │ b.w 40a2c0 │ │ │ │ │ │ │ │ 00364138 : │ │ │ │ b.w 40a334 │ │ │ │ @@ -393837,52 +393832,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr.w r8, [pc, #1304] @ 364738 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 36473c │ │ │ │ ldr.w r7, [pc, #1304] @ 364740 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r2, [pc, #1244] @ 364744 │ │ │ │ ldr.w r1, [pc, #1244] @ 364748 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 364290 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -393928,60 +393923,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 364758 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [pc, #1084] @ 36475c │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr.w r1, [pc, #1056] @ 364760 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 36435a │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 3643ba │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d1d2c │ │ │ │ + bl 5d1d94 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 364354 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (364764 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ cbz r6, 364384 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5d1d8c │ │ │ │ + bl 5d1df4 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 364378 │ │ │ │ ldr r0, [pc, #992] @ (364768 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r2, [pc, #988] @ (36476c ) │ │ │ │ ldr r3, [pc, #912] @ (364724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -394032,15 +394027,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 36448a │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3fb178 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 364412 │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -394050,15 +394045,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ bl 439ed4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 40a06c │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -394066,15 +394061,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3639fc │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 364384 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5d1d8c │ │ │ │ + bl 5d1df4 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 36447c │ │ │ │ b.n 364384 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3643d6 │ │ │ │ @@ -394201,47 +394196,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (364794 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #460] @ (364798 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r1, [pc, #436] @ (36479c ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 437384 │ │ │ │ bl 439ed4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 364628 │ │ │ │ ldr r0, [pc, #396] @ (3647a0 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3639fc │ │ │ │ b.n 36438e │ │ │ │ movs r4, #0 │ │ │ │ @@ -394271,15 +394266,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3646ec │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5cefd0 │ │ │ │ + bl 5cf038 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 364660 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40b2dc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 364660 │ │ │ │ @@ -394292,25 +394287,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73baa0 │ │ │ │ + bl 73bb08 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 3646e4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5cefd0 │ │ │ │ + bl 5cf038 │ │ │ │ cbz r0, 3646d6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40b2dc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36462c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -394324,15 +394319,15 @@ │ │ │ │ b.n 3644ec │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 364646 │ │ │ │ ldr r0, [pc, #184] @ (3647b0 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 36438e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -394340,83 +394335,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r4, r4 │ │ │ │ + adds r4, r1, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r5, r1] │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r3, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r2, r0 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r7, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r2, r2] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r3, r3] │ │ │ │ + ldrsh r4, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r4, r2] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + ldrb r6, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrb r0, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #4] │ │ │ │ + strh r6, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r4, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r0, #16] │ │ │ │ + strh r6, [r5, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, r1] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldrh r6, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003647b4 : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3647be │ │ │ │ bx r3 │ │ │ │ @@ -394525,25 +394520,25 @@ │ │ │ │ nop │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r6, [r6, r6] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r3, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + ldr r4, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003648dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -394622,15 +394617,15 @@ │ │ │ │ bge.n 36495e │ │ │ │ blx 2615c0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (364a2c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 3649cc │ │ │ │ movs r2, #0 │ │ │ │ @@ -394675,31 +394670,31 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ str r4, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (364a50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ subs r3, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 364ad8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -394759,25 +394754,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (364b90 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #132] @ (364b94 ) │ │ │ │ ldr r1, [pc, #132] @ (364b98 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (364b9c ) │ │ │ │ ldr r3, [pc, #120] @ (364ba0 ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -394791,47 +394786,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (364ba8 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #72] @ (364bac ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #64] @ (364bb0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #26 │ │ │ │ + cmp r7, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 364bcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r1, #226 @ 0xe2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -394845,15 +394840,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (364c60 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 364be6 │ │ │ │ bl 369c98 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 364c0e │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -394888,19 +394883,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r4, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r0, [r5, r4] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (364cdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -394911,27 +394906,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #11 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 3861fc │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cbz r5, 364cc6 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386db0 │ │ │ │ @@ -394941,19 +394936,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r6, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r4, sp, #384 @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (364da8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -394961,15 +394956,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (364db0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 364d22 │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -395000,29 +394995,29 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 364d58 │ │ │ │ mov r0, r1 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ bl 364c64 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 364d9a │ │ │ │ bl 369c6c │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260fa0 │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (3650b8 ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ @@ -395042,15 +395037,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 367240 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -395115,15 +395110,15 @@ │ │ │ │ bpl.n 364ebc │ │ │ │ ldr r1, [pc, #556] @ (3650d4 ) │ │ │ │ ldr r0, [pc, #560] @ (3650d8 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 364f66 │ │ │ │ ldr r3, [pc, #532] @ (3650d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 364f56 │ │ │ │ @@ -395189,29 +395184,29 @@ │ │ │ │ b.n 364f66 │ │ │ │ ldr r1, [pc, #392] @ (3650e0 ) │ │ │ │ ldr r0, [pc, #392] @ (3650e4 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 364ec2 │ │ │ │ ldr r3, [pc, #352] @ (3650d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 364ec2 │ │ │ │ ldr r1, [pc, #368] @ (3650e8 ) │ │ │ │ ldr r0, [pc, #368] @ (3650ec ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 364ec2 │ │ │ │ movs r7, #0 │ │ │ │ b.n 364ee6 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 364f46 │ │ │ │ @@ -395317,41 +395312,41 @@ │ │ │ │ b.n 364ff4 │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 364f0e │ │ │ │ movs r6, #0 │ │ │ │ b.n 364efa │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #24 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrsh r6, [r1, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r5, #5 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #0 │ │ │ │ movs r7, r7 │ │ │ │ ldrsh r6, [r7, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #21 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strb r2, [r1, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r2, [r2, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r4, r7] │ │ │ │ + strb r0, [r1, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + lsrs r6, r6, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395874,15 +395869,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -395945,32 +395940,32 @@ │ │ │ │ bl 389f50 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #11 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 386850 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 365838 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 365a08 │ │ │ │ ldr r2, [pc, #708] @ (365ae0 ) │ │ │ │ ldr r3, [pc, #676] @ (365ac0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395987,15 +395982,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36586a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 386d5c │ │ │ │ @@ -396023,15 +396018,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (365af0 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ bl 364c64 │ │ │ │ b.n 365802 │ │ │ │ mov r0, r9 │ │ │ │ blx 2622cc │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 365a90 │ │ │ │ @@ -396113,15 +396108,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (365b04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 36580e │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 367748 │ │ │ │ b.n 365944 │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -396213,72 +396208,72 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3658b2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r2, #20 │ │ │ │ + lsls r4, r7, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r6, [r4, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r3, [pc, #984] @ (365e98 ) │ │ │ │ + ldr r4, [pc, #376] @ (365c38 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r5, #216 @ 0xd8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [pc, #416] @ (365c70 ) │ │ │ │ + ldr r4, [pc, #832] @ (365e10 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #312] @ (365c0c ) │ │ │ │ + ldr r4, [pc, #728] @ (365dac ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmvn.i32 d0, #207 @ 0x000000cf │ │ │ │ - add r0, pc, #712 @ (adr r0, 365da4 ) │ │ │ │ + vshr.u32 d16, d31, #20 │ │ │ │ + add r1, pc, #104 @ (adr r1, 365b44 ) │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r0, #17 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r0, [r1, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrsh r4, [r7, r3] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - ldr r3, [pc, #632] @ (365d64 ) │ │ │ │ + ldr r4, [pc, #24] @ (365b04 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #1008] @ (365ee0 ) │ │ │ │ + ldr r3, [pc, #400] @ (365c80 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r3, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fff9fafa <__bss_end__@@Base+0xff45f9b6> │ │ │ │ - ldr r2, [pc, #160] @ (365ba0 ) │ │ │ │ + ldr r2, [pc, #576] @ (365d40 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r2, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [pc, #0] @ (365b08 ) │ │ │ │ + ldr r2, [pc, #416] @ (365ca8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r1, r6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldrb r4, [r6, r5] │ │ │ │ lsls r3, r7, #1 │ │ │ │ strh r0, [r3, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrb r4, [r7, r4] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - strb r0, [r6, #9] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r6, #5 │ │ │ │ + lsls r0, r3, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #440] @ (365cdc ) │ │ │ │ + ldr r1, [pc, #856] @ (365e7c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #0] @ (365b28 ) │ │ │ │ + ldr r1, [pc, #416] @ (365cc8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 3660e8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -396394,43 +396389,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 3660de │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 262aa4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -396442,15 +396437,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -396459,15 +396454,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -396478,30 +396473,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396513,30 +396508,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -396547,30 +396542,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262aa4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396582,30 +396577,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262aa4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -396617,30 +396612,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262aa4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396652,29 +396647,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 262aa4 │ │ │ │ mov r0, fp │ │ │ │ blx 2622cc │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -396686,15 +396681,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 262aa4 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -397004,15 +396999,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (366670 ) │ │ │ │ ldr r1, [pc, #976] @ (366674 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 364bb4 │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 36616c │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -397101,15 +397096,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 36616c │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -397163,15 +397158,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (366698 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 263460 │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 366654 │ │ │ │ cmp r6, #4 │ │ │ │ @@ -397220,15 +397215,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (3666a4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 366548 │ │ │ │ movs r1, #2 │ │ │ │ bl 386380 │ │ │ │ @@ -397255,15 +397250,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3666b0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 36616c │ │ │ │ mov r1, r6 │ │ │ │ b.n 3663ee │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -397326,38 +397321,38 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 262aa4 │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 3664c2 │ │ │ │ - vld4.16 {d16-d19}, [r4 :64], r5 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + vst1.8 @ instruction: 0xf9cc0055 │ │ │ │ + asrs r2, r3, #31 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf37e003f │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + @ instruction: 0xf3e6003f │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh.w r0, [sl, r5, lsl #1] │ │ │ │ - @ instruction: 0xf314003f │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + strh.w r0, [r2, #85] @ 0x55 │ │ │ │ + @ instruction: 0xf37c003f │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7d00055 │ │ │ │ - @ instruction: 0xf7880055 │ │ │ │ - movt r0, #24639 @ 0x603f │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldrh.w r0, [r8, r5, lsl #1] │ │ │ │ + @ instruction: 0xf7f00055 │ │ │ │ + @ instruction: 0xf32e003f │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6e20055 │ │ │ │ - @ instruction: 0xf21e003f │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + @ instruction: 0xf74a0055 │ │ │ │ + @ instruction: 0xf286003f │ │ │ │ + str r3, [sp, #712] @ 0x2c8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6840055 │ │ │ │ - rsb r0, r0, #63 @ 0x3f │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + @ instruction: 0xf6ec0055 │ │ │ │ + @ instruction: 0xf228003f │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003666b4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -397438,22 +397433,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (366798 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 36675a │ │ │ │ str r2, [r3, r1] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - eors.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ - subs r4, #214 @ 0xd6 │ │ │ │ + @ instruction: 0xf4f80055 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036679c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -397503,31 +397498,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (366850 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r7, [pc, #776] @ (366b50 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ - @ instruction: 0xf3ec0055 │ │ │ │ - subs r4, #50 @ 0x32 │ │ │ │ + orrs.w r0, r4, #13959168 @ 0xd50000 │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00366854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -397587,37 +397582,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 262aa4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -397625,15 +397620,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -397642,15 +397637,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -397658,28 +397653,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 262aa4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -397687,15 +397682,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 262aa4 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -397716,15 +397711,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (366a94 ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 3668ae │ │ │ │ movs r1, #1 │ │ │ │ bl 386380 │ │ │ │ @@ -397737,17 +397732,17 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, lr │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r2, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - rsb r0, r2, #85 @ 0x55 │ │ │ │ - ldcl 0, cr0, [ip], #252 @ 0xfc │ │ │ │ - ldrh r0, [r5, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf22a0055 │ │ │ │ + stcl 0, cr0, [r4, #-252]! @ 0xffffff04 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00366a98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -397819,41 +397814,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 262aa4 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397864,15 +397859,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -397880,15 +397875,15 @@ │ │ │ │ blx 262aa4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -397897,43 +397892,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 262aa4 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397941,15 +397936,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -397958,15 +397953,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 262aa4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397989,15 +397984,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (366d48 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 366aee │ │ │ │ movs r1, #1 │ │ │ │ bl 386380 │ │ │ │ @@ -398010,17 +398005,17 @@ │ │ │ │ nop │ │ │ │ tst r4, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r2, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - vqadd.s8 q0, q6, │ │ │ │ - orr.w r0, r8, pc, rrx │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + vqadd.s64 q8, q2, │ │ │ │ + @ instruction: 0xeab0003f │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00366d4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -398045,15 +398040,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 367468 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3670e6 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 367240 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398129,15 +398124,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (367104 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 366e1c │ │ │ │ mov r1, r8 │ │ │ │ bl 386380 │ │ │ │ b.n 366e1c │ │ │ │ @@ -398151,15 +398146,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -398199,27 +398194,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 262aa4 │ │ │ │ @@ -398227,15 +398222,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -398244,15 +398239,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398260,15 +398255,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398277,15 +398272,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398294,15 +398289,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398312,15 +398307,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398329,30 +398324,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -398381,17 +398376,17 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ subs r7, #122 @ 0x7a │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #196 @ 0xc4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldc 0, cr0, [r6, #340]! @ 0x154 │ │ │ │ - strd r0, r0, [ip], #252 @ 0xfc │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + mrc 0, 0, r0, cr14, cr5, {2} │ │ │ │ + ldrd r0, r0, [r4, #-252] @ 0xfc │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367108 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398459,15 +398454,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (367234 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398496,18 +398491,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xeaea0055 │ │ │ │ - b.n 366d64 │ │ │ │ + adcs.w r0, r2, r5, lsr #1 │ │ │ │ + b.n 366e34 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367238 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0036723c : │ │ │ │ @@ -398528,15 +398523,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (3672fc ) │ │ │ │ ldr r1, [pc, #156] @ (367300 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 3672d8 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 3672e2 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -398575,18 +398570,18 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 2623bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 367280 │ │ │ │ nop │ │ │ │ - bics.w r0, r2, r5, lsr #1 │ │ │ │ - b.n 366cc4 │ │ │ │ + eors.w r0, sl, r5, lsr #1 │ │ │ │ + b.n 366d94 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r2, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367304 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -398599,15 +398594,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3673a4 ) │ │ │ │ ldr r1, [pc, #128] @ (3673a8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 367398 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -398637,18 +398632,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 367388 │ │ │ │ nop │ │ │ │ - strd r0, r0, [lr, #-340]! @ 0x154 │ │ │ │ - b.n 366be4 │ │ │ │ + ldrd r0, r0, [r6, #340] @ 0x154 │ │ │ │ + b.n 366cb4 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003673ac : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003673b0 : │ │ │ │ @@ -398780,15 +398775,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (36757c ) │ │ │ │ ldr r1, [pc, #176] @ (367580 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -398812,15 +398807,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 443c44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -398836,19 +398831,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 367528 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - b.n 367a70 │ │ │ │ + @ instruction: 0xe83e0055 │ │ │ │ + b.n 367b40 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367584 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -398927,15 +398921,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (3676ec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398960,15 +398954,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 443c44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -398979,19 +398973,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 36796c │ │ │ │ + b.n 367a3c │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r5, #18] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 367394 │ │ │ │ + b.n 367464 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003676f0 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003676f4 : │ │ │ │ @@ -399461,15 +399455,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (367b8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (367b90 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -399497,20 +399491,20 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 367e9c │ │ │ │ + b.n 367f6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vqadd.u8 d0, d4, d30 │ │ │ │ - ldr r4, [pc, #752] @ (367e80 ) │ │ │ │ + vqadd.u32 d16, d12, d30 │ │ │ │ + ldr r5, [pc, #144] @ (367c20 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00367b94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400346,17 +400340,17 @@ │ │ │ │ b.n 3682d0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 368378 │ │ │ │ + bge.n 368448 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 368334 │ │ │ │ + bge.n 368404 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400373,15 +400367,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262aa4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -400431,15 +400425,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 368460 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 368408 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -400452,15 +400446,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3683f0 │ │ │ │ + bls.n 3684c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400750,21 +400744,21 @@ │ │ │ │ bl 4918d4 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 368730 │ │ │ │ mov r0, r7 │ │ │ │ bl 4918d4 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 36871e │ │ │ │ - bpl.n 368728 │ │ │ │ + bvs.n 3687f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 368708 │ │ │ │ + bvs.n 3687d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 368690 │ │ │ │ + bpl.n 368760 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 368670 │ │ │ │ + bpl.n 368740 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r0, r3, #1 │ │ │ │ beq.n 36878a │ │ │ │ ldr r0, [r1, #32] │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 36878a │ │ │ │ @@ -401012,23 +401006,23 @@ │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 3688cc │ │ │ │ strb.w r2, [r8, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r8, #30] │ │ │ │ b.n 3688cc │ │ │ │ nop │ │ │ │ - bmi.n 368b20 │ │ │ │ + bmi.n 3689f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 368ac8 │ │ │ │ + bmi.n 368998 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 368a9c │ │ │ │ + bmi.n 36896c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 368a4c │ │ │ │ + bmi.n 368b1c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (368ab0 ) │ │ │ │ @@ -401870,15 +401864,15 @@ │ │ │ │ nop │ │ │ │ movs r2, #12 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r1, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [r1, #244] @ 0xf4 │ │ │ │ cbz r3, 369328 │ │ │ │ str r3, [r0, #80] @ 0x50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -402158,15 +402152,15 @@ │ │ │ │ bne.n 3695a8 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 367d0c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #120] @ (369650 ) │ │ │ │ ldr r3, [pc, #112] @ (36964c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -402332,18 +402326,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 262d5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3699ce │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add r3, pc, #620 @ (adr r3, 3699f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 260c70 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -402388,69 +402382,69 @@ │ │ │ │ b.n 3697ca │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 262d5c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 3699d4 │ │ │ │ mov r0, sl │ │ │ │ bl 367238 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 3699e6 │ │ │ │ add r3, pc, #432 @ (adr r3, 3699f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 262aa4 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -402462,15 +402456,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -402479,28 +402473,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 74436c │ │ │ │ + bl 7443d4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 74424c │ │ │ │ + bl 7442b4 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 262aa4 │ │ │ │ @@ -402628,49 +402622,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (369ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2422 @ 0x976 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ b.n 369a52 │ │ │ │ ldr r3, [pc, #60] @ (369ad8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (369adc ) │ │ │ │ ldr r1, [pc, #64] @ (369ae0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2428 @ 0x97c │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 369a94 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ asrs r6, r1, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r2!, {r3, r5} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r1, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + lsrs r2, r4, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369ae4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402721,49 +402715,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #80] @ (369bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ b.n 369b32 │ │ │ │ ldr r3, [pc, #60] @ (369bb8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (369bbc ) │ │ │ │ ldr r1, [pc, #64] @ (369bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 369b74 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xeaa7ffff │ │ │ │ asrs r6, r5, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r1!, {r2, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r3, r5} │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369bc4 : │ │ │ │ ldr r3, [pc, #8] @ (369bd0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -402919,41 +402913,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (369da4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 366704 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 487d40 │ │ │ │ cbnz r0, 369d6e │ │ │ │ ldr r1, [pc, #100] @ (369da8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #92] @ (369dac ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #80] @ (369db0 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 709464 │ │ │ │ + bl 7094cc │ │ │ │ ldr r2, [pc, #68] @ (369db4 ) │ │ │ │ ldr r3, [pc, #44] @ (369da0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -402969,21 +402963,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r1, #31 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #120 @ 0x78 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #30 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r6, #29 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00369db8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -402997,15 +402991,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (369ed4 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 36679c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -403027,19 +403021,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (369edc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #172] @ (369ee0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 369ebe │ │ │ │ ldr.w r9, [pc, #164] @ 369ee4 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 369ee8 │ │ │ │ ldr r7, [pc, #160] @ (369eec ) │ │ │ │ add r9, pc │ │ │ │ @@ -403053,15 +403047,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (369ef4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (369ef8 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 369ebe │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 369eaa │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -403091,49 +403085,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 369e8e │ │ │ │ ldr.w ip, [pc, #80] @ 369f08 │ │ │ │ add ip, pc │ │ │ │ b.n 369e94 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7094dc │ │ │ │ + bl 709544 │ │ │ │ b.n 369dfc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r2, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r4, r4, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #28 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #27 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 369f1c │ │ │ │ + rev r2, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r1, #27 │ │ │ │ + lsls r4, r6, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #26 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369f0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -403146,22 +403140,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #956] @ (36a2fc ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -403188,15 +403182,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (36a304 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 36a29c │ │ │ │ ldr r3, [pc, #856] @ (36a308 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 36a30c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -403205,15 +403199,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 36a12a │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a152 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a178 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -403230,15 +403224,15 @@ │ │ │ │ beq.w 36a2bc │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 36a2b0 │ │ │ │ ldr r1, [pc, #772] @ (36a314 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36a060 │ │ │ │ ldr.w r9, [pc, #756] @ 36a318 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403251,21 +403245,21 @@ │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36a2e0 │ │ │ │ ldr r1, [pc, #724] @ (36a31c ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 36a060 │ │ │ │ ldr r1, [pc, #712] @ (36a320 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36a0a8 │ │ │ │ ldr.w r9, [pc, #696] @ 36a324 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403278,131 +403272,131 @@ │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36a2d4 │ │ │ │ ldr r1, [pc, #664] @ (36a328 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 36a0a8 │ │ │ │ ldr r1, [pc, #652] @ (36a32c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a1fe │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a22a │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 36a0ca │ │ │ │ ldr r1, [pc, #620] @ (36a330 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 36a0d6 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 36a0d6 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36a114 │ │ │ │ ldr r1, [pc, #604] @ (36a334 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36a0f4 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (36a338 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 36a104 │ │ │ │ ldr r1, [pc, #576] @ (36a33c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 36a114 │ │ │ │ ldr r1, [pc, #564] @ (36a340 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #556] @ (36a344 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 36a29a │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 369fc4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fd8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fd8 │ │ │ │ ldr r1, [pc, #480] @ (36a348 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fe0 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (36a34c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fe0 │ │ │ │ ldr r1, [pc, #444] @ (36a350 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fe8 │ │ │ │ ldr r1, [pc, #428] @ (36a354 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fe8 │ │ │ │ ldr r1, [pc, #412] @ (36a358 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 369fe8 │ │ │ │ ldr r1, [pc, #404] @ (36a35c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a08e │ │ │ │ @@ -403412,47 +403406,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a08e │ │ │ │ ldr r1, [pc, #372] @ (36a360 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0b2 │ │ │ │ ldr r1, [pc, #356] @ (36a364 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0b2 │ │ │ │ ldr r1, [pc, #336] @ (36a368 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0bc │ │ │ │ ldr r1, [pc, #320] @ (36a36c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0bc │ │ │ │ ldr r1, [pc, #300] @ (36a370 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a0bc │ │ │ │ ldr r1, [pc, #292] @ (36a374 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a046 │ │ │ │ @@ -403462,145 +403456,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 262910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a046 │ │ │ │ ldr r1, [pc, #260] @ (36a378 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a060 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 36a2c8 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 36a2b0 │ │ │ │ ldr r1, [pc, #236] @ (36a37c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a018 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 709608 │ │ │ │ + bl 709670 │ │ │ │ b.n 369f70 │ │ │ │ ldr r1, [pc, #216] @ (36a380 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a018 │ │ │ │ ldr r1, [pc, #208] @ (36a384 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a018 │ │ │ │ ldr r1, [pc, #200] @ (36a388 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a018 │ │ │ │ ldr r1, [pc, #192] @ (36a38c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a018 │ │ │ │ ldr r1, [pc, #184] @ (36a390 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a0a8 │ │ │ │ ldr r1, [pc, #176] @ (36a394 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a060 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r0, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r1, #25 │ │ │ │ + lsls r2, r6, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r6, #21 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r4, #24 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r2, #1 │ │ │ │ + lsrs r2, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r4, #24 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r6, #23 │ │ │ │ + lsls r4, r3, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r7, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r2, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #18 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r2, r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #18 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r1, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r6, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r5, #13 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + lsls r0, r2, #15 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + strh r4, [r1, #6] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r0, #13 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r3, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #13 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036a398 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -403613,22 +403607,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ ldr r1, [pc, #628] @ (36a640 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -403655,27 +403649,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (36a648 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36a51a │ │ │ │ ldr.w r8, [pc, #528] @ 36a64c │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (36a650 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a54c │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 36a62c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -403684,51 +403678,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (36a654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (36a658 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a552 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a564 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a576 │ │ │ │ ldr r1, [pc, #464] @ (36a65c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 36a4a2 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36a5f8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a5d6 │ │ │ │ ldr r1, [pc, #436] @ (36a660 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (36a664 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 36a4ce │ │ │ │ ldr r1, [pc, #416] @ (36a668 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 36a4de │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a5ec │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 36a4ec │ │ │ │ @@ -403745,20 +403739,20 @@ │ │ │ │ bne.n 36a584 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a598 │ │ │ │ ldr r1, [pc, #352] @ (36a66c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 36a444 │ │ │ │ mov r0, r9 │ │ │ │ - bl 709680 │ │ │ │ + bl 7096e8 │ │ │ │ b.n 36a3fc │ │ │ │ ldr r2, [pc, #332] @ (36a670 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a46e │ │ │ │ ldr r2, [pc, #328] @ (36a674 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a46e │ │ │ │ @@ -403780,174 +403774,174 @@ │ │ │ │ ldr r2, [pc, #316] @ (36a68c ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a46e │ │ │ │ ldr r1, [pc, #316] @ (36a690 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a484 │ │ │ │ ldr r1, [pc, #300] @ (36a694 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a48a │ │ │ │ ldr r1, [pc, #288] @ (36a698 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a48a │ │ │ │ ldr r1, [pc, #276] @ (36a69c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a50a │ │ │ │ ldr r1, [pc, #260] @ (36a6a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 36a5ca │ │ │ │ ldr.w sl, [pc, #252] @ 36a6a4 │ │ │ │ add sl, pc │ │ │ │ b.n 36a5ba │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 36a5ca │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a5ae │ │ │ │ ldr r1, [pc, #220] @ (36a6a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a50a │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a4ce │ │ │ │ ldr r1, [pc, #204] @ (36a6ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 36a4c4 │ │ │ │ ldr r1, [pc, #192] @ (36a6b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a4de │ │ │ │ ldr r1, [pc, #184] @ (36a6b4 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36a4b6 │ │ │ │ b.n 36a4c0 │ │ │ │ ldr r1, [pc, #164] @ (36a6b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a4ec │ │ │ │ ldr r1, [pc, #156] @ (36a6bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 36a4fc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (36a6c0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a46e │ │ │ │ nop │ │ │ │ lsrs r4, r6, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r1, #68 @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r4, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r0, r4, #13 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r5, #13 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 36a66e │ │ │ │ + cbz r2, 36a688 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r1, #7 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r6, #8 │ │ │ │ + lsls r4, r3, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + lsls r0, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #10 │ │ │ │ + lsls r6, r1, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r4, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf4e2003f │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + adc.w r0, sl, #12517376 @ 0xbf0000 │ │ │ │ + add sp, #376 @ 0x178 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r1, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #344] @ (36a81c ) │ │ │ │ + ldr r4, [pc, #760] @ (36a9bc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -403999,29 +403993,29 @@ │ │ │ │ blt.n 36a774 │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 36a77c │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 36a758 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -404120,15 +404114,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 36aa3c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 36accc │ │ │ │ ldr r3, [pc, #1008] @ (36acc0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -404249,15 +404243,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 36a8c0 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r2, #1 │ │ │ │ b.n 36a8c8 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -404265,30 +404259,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 36aaa4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36a8c8 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 36aa70 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36a8c8 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -404496,15 +404490,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0036ad08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -404721,15 +404715,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 36af60 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36ad5c │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 36b034 │ │ │ │ cbnz r4, 36af90 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -404868,15 +404862,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 36b192 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36aefa │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -404922,21 +404916,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 36b19c │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36afa8 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36aefa │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36afa8 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -404966,28 +404960,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36af32 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ b.n 36afee │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b0a8 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b148 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b1d4 │ │ │ │ @@ -405195,15 +405189,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 36b43a │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 36b282 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 36b282 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 36b282 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -405270,27 +405264,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -405305,15 +405299,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36b548 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bvs.n 36b530 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (36b678 ) │ │ │ │ @@ -405324,24 +405318,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (36b680 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (36b684 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5e0324 │ │ │ │ + bl 5e038c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 36b4d4 │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 36b484 │ │ │ │ @@ -405400,15 +405394,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (36b698 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -405417,26 +405411,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3760040 │ │ │ │ - add r7, pc, #536 @ (adr r7, 36b898 ) │ │ │ │ + @ instruction: 0xf3de0040 │ │ │ │ + add r7, pc, #952 @ (adr r7, 36ba38 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - usat r0, #0, lr, lsl #1 │ │ │ │ + @ instruction: 0xf3f60040 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 36b770 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xf35c0040 │ │ │ │ - @ instruction: 0xf3540040 │ │ │ │ - sbfx r0, r6, #1, #1 │ │ │ │ - movt r0, #64 @ 0x40 │ │ │ │ + ubfx r0, r4, #1, #1 │ │ │ │ + @ instruction: 0xf3bc0040 │ │ │ │ + usat r0, #0, lr, asr #1 │ │ │ │ + ssat r0, #1, r8, asr #1 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36b6b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -405480,26 +405474,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36b79c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (36b7a0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36b7a4 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #100] @ (36b7a8 ) │ │ │ │ ldr r2, [pc, #104] @ (36b7ac ) │ │ │ │ ldr r3, [pc, #104] @ (36b7b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -405513,42 +405507,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #912 @ (adr r5, 36bb28 ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 36b8c8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #104 @ (adr r0, 36b80c ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 36b9ac ) │ │ │ │ movs r7, r7 │ │ │ │ - adcs r6, r0 │ │ │ │ + sbcs r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 36b758 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xf1f80040 │ │ │ │ + @ instruction: 0xf2600040 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 36b7ce │ │ │ │ @@ -405614,49 +405608,49 @@ │ │ │ │ ldr r2, [pc, #36] @ (36b888 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (36b88c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 36ace0 │ │ │ │ nop │ │ │ │ - add r4, pc, #584 @ (adr r4, 36bad0 ) │ │ │ │ + add r4, pc, #1000 @ (adr r4, 36bc70 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orns r0, r8, #64 @ 0x40 │ │ │ │ - eor.w r0, lr, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0e00040 │ │ │ │ + @ instruction: 0xf0f60040 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 36b8d0 │ │ │ │ ldr r2, [pc, #44] @ (36b8d4 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (36b8d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 36b4cc │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e03ac │ │ │ │ - add r4, pc, #312 @ (adr r4, 36ba0c ) │ │ │ │ + b.w 5e0414 │ │ │ │ + add r4, pc, #728 @ (adr r4, 36bbac ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bics.w r0, r4, #64 @ 0x40 │ │ │ │ - orr.w r0, sl, #64 @ 0x40 │ │ │ │ + eors.w r0, ip, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0b20040 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (36b938 ) │ │ │ │ ldr r2, [pc, #76] @ (36b93c ) │ │ │ │ @@ -405664,51 +405658,51 @@ │ │ │ │ ldr r1, [pc, #76] @ (36b940 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (36b944 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #64] @ (36b948 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (36b94c ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (36b950 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #16 @ (adr r4, 36b94c ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 36baec ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vmla.i32 d16, d10, d0[0] │ │ │ │ - and.w r0, r2, #64 @ 0x40 │ │ │ │ + orrs.w r0, r2, #64 @ 0x40 │ │ │ │ + orn r0, sl, #64 @ 0x40 │ │ │ │ @ instruction: 0xf3de0068 │ │ │ │ ldr r5, [pc, #832] @ (36bc8c ) │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, sl, #64 @ 0x40 │ │ │ │ - orrs.w r0, ip, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0c20040 │ │ │ │ + @ instruction: 0xf0c40040 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (36b960 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bcc.n 36b930 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -405719,15 +405713,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (36ba78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38a220 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -405787,40 +405781,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (36ba90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #760 @ (adr r3, 36bd6c ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 36bb0c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ands.w r0, r8, #64 @ 0x40 │ │ │ │ - bics.w r0, r4, #64 @ 0x40 │ │ │ │ + eor.w r0, r0, #64 @ 0x40 │ │ │ │ + eors.w r0, ip, #64 @ 0x40 │ │ │ │ bcc.n 36bb34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - vmla.i16 d16, d8, d0[0] │ │ │ │ - vmla.i d16, d14, d0[0] │ │ │ │ - add r2, pc, #1016 @ (adr r2, 36be84 ) │ │ │ │ + orr.w r0, r0, #64 @ 0x40 │ │ │ │ + bics.w r0, r6, #64 @ 0x40 │ │ │ │ + add r3, pc, #408 @ (adr r3, 36bc24 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 12, cr0, cr4, cr0, {2} │ │ │ │ - vhadd.s16 q8, q2, q0 │ │ │ │ + vhadd.s32 q0, q6, q0 │ │ │ │ + vext.8 q0, q6, q0, #0 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36baaa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -405876,26 +405870,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36bbb4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (36bbb8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36bbbc ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (36bbc0 ) │ │ │ │ ldr r3, [pc, #104] @ (36bbc4 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -405917,32 +405911,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5deeec │ │ │ │ + b.w 5def54 │ │ │ │ nop │ │ │ │ - add r2, pc, #80 @ (adr r2, 36bc00 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 36bda0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x00ea │ │ │ │ - movs r6, r7 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + itee pl │ │ │ │ + movpl r6, r7 │ │ │ │ + lsrmi r2, r1, #20 │ │ │ │ + lslmi r2, r0, #1 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #46 @ 0x2e │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 36bb38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cdp 0, 6, cr0, cr0, cr0, {2} │ │ │ │ + cdp 0, 12, cr0, cr8, cr0, {2} │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -405950,53 +405944,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (36bc18 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (36bc1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36ace0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36ace0 │ │ │ │ - add r1, pc, #328 @ (adr r1, 36bd60 ) │ │ │ │ + add r1, pc, #744 @ (adr r1, 36bf00 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc 0, cr0, [ip, #256]! @ 0x100 │ │ │ │ - stcl 0, cr0, [r6, #256] @ 0x100 │ │ │ │ + cdp 0, 1, cr0, cr4, cr0, {2} │ │ │ │ + cdp 0, 2, cr0, cr14, cr0, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (36bc64 ) │ │ │ │ ldr r2, [pc, #52] @ (36bc68 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (36bc6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36b4cc │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36b4cc │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e03ac │ │ │ │ - add r1, pc, #32 @ (adr r1, 36bc88 ) │ │ │ │ + b.w 5e0414 │ │ │ │ + add r1, pc, #448 @ (adr r1, 36be28 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stcl 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ - ldcl 0, cr0, [lr, #-256]! @ 0xffffff00 │ │ │ │ + stcl 0, cr0, [sl, #256] @ 0x100 │ │ │ │ + stcl 0, cr0, [r6, #256]! @ 0x100 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (36bce8 ) │ │ │ │ ldr r2, [pc, #104] @ (36bcec ) │ │ │ │ @@ -406004,15 +405998,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36bcf0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (36bcf4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #92] @ (36bcf8 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (36bcfc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (36bd00 ) │ │ │ │ @@ -406020,46 +406014,46 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ ldr r1, [pc, #68] @ (36bd04 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #736 @ (adr r0, 36bfcc ) │ │ │ │ + add r1, pc, #128 @ (adr r1, 36bd6c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [r2, #-256] @ 0xffffff00 │ │ │ │ - stc 0, cr0, [lr, #-256]! @ 0xffffff00 │ │ │ │ + ldcl 0, cr0, [sl, #-256]! @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r6, #256] @ 0x100 │ │ │ │ orr.w r0, sl, #104 @ 0x68 │ │ │ │ ldr r5, [pc, #832] @ (36c03c ) │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r8], {64} @ 0x40 │ │ │ │ - ldcl 0, cr0, [r8, #-256] @ 0xffffff00 │ │ │ │ - stcl 0, cr0, [r4, #-256] @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r0, #-256]! @ 0xffffff00 │ │ │ │ + stcl 0, cr0, [r0, #256] @ 0x100 │ │ │ │ + stc 0, cr0, [ip, #256]! @ 0x100 │ │ │ │ ldr r0, [pc, #4] @ (36bd10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ bne.n 36bd38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -406070,15 +406064,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (36be28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38a220 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -406138,40 +406132,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (36be40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #376 @ (adr r0, 36bf9c ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 36c13c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [r0, #-256] @ 0xffffff00 │ │ │ │ - stc 0, cr0, [ip, #-256]! @ 0xffffff00 │ │ │ │ + ldcl 0, cr0, [r8, #-256]! @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r4, #256] @ 0x100 │ │ │ │ beq.n 36bd3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldcl 0, cr0, [r4], {64} @ 0x40 │ │ │ │ - stcl 0, cr0, [sl], {64} @ 0x40 │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + ldc 0, cr0, [ip, #-256]! @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ + add r0, pc, #24 @ (adr r0, 36be54 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds.w r0, r4, r0, lsl #1 │ │ │ │ - mcrr 0, 4, r0, ip, cr0 │ │ │ │ + sbcs.w r0, ip, r0, lsl #1 │ │ │ │ + ldc 0, cr0, [r4], #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 36be5c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406239,26 +406233,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36bf84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (36bf88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36bf8c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (36bf90 ) │ │ │ │ ldr r3, [pc, #104] @ (36bf94 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -406280,32 +406274,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5deeec │ │ │ │ + b.w 5def54 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #592] @ 0x250 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r2, 36bfca │ │ │ │ + cbnz r2, 36bfe4 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #94 @ 0x5e │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xeb3c0040 │ │ │ │ + sub.w r0, r4, r0, lsl #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -406313,53 +406307,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (36bfe8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (36bfec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36ace0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36ace0 │ │ │ │ - ldr r5, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eor.w r0, r4, r0, lsl #1 │ │ │ │ - eors.w r0, lr, r0, lsl #1 │ │ │ │ + @ instruction: 0xeaec0040 │ │ │ │ + add.w r0, r6, r0, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (36c034 ) │ │ │ │ ldr r2, [pc, #52] @ (36c038 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (36c03c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36b4cc │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36b4cc │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e03ac │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + b.w 5e0414 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bics.w r0, sl, r0, lsl #1 │ │ │ │ - orrs.w r0, r6, r0, lsl #1 │ │ │ │ + @ instruction: 0xeaa20040 │ │ │ │ + @ instruction: 0xeabe0040 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (36c0b8 ) │ │ │ │ ldr r2, [pc, #104] @ (36c0bc ) │ │ │ │ @@ -406367,15 +406361,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36c0c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (36c0c4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #92] @ (36c0c8 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (36c0cc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (36c0d0 ) │ │ │ │ @@ -406383,43 +406377,43 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ ldr r1, [pc, #68] @ (36c0d4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strd r0, r0, [sl, #256]! @ 0x100 │ │ │ │ - and.w r0, r6, r0, lsl #1 │ │ │ │ + orrs.w r0, r2, r0, lsl #1 │ │ │ │ + orn r0, lr, r0, lsl #1 │ │ │ │ ldcl 0, cr0, [sl], #-416 @ 0xfffffe60 │ │ │ │ ldr r5, [pc, #832] @ (36c40c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r8], #256 @ 0x100 │ │ │ │ - @ instruction: 0xe9880040 │ │ │ │ - ldrd r0, r0, [r4, #-256]! @ 0x100 │ │ │ │ + strd r0, r0, [r0, #-256]! @ 0x100 │ │ │ │ + ldrd r0, r0, [r0, #256]! @ 0x100 │ │ │ │ + ldrd r0, r0, [ip, #256] @ 0x100 │ │ │ │ │ │ │ │ 0036c0d8 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ bx lr │ │ │ │ @@ -406439,17 +406433,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 36c11c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ │ │ │ │ 0036c124 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -406631,15 +406625,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -406661,15 +406655,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0036c3b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -407078,23 +407072,23 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmdb lr, {r3, r5, r6} │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w ip!, {r3, r5, r6} │ │ │ │ ldrd r0, r0, [ip], #-416 @ 0x1a0 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 36c87a │ │ │ │ + sxth r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 36c884 │ │ │ │ + sxtb r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036c84c : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 36c94c │ │ │ │ @@ -407416,15 +407410,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ mov r0, r4 │ │ │ │ bl 36c374 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -407432,15 +407426,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36cc2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ stmia r3!, {r1, r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -407451,15 +407445,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (36cd50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 38a220 │ │ │ │ mov r1, r0 │ │ │ │ @@ -407523,45 +407517,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (36cd68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36cf48 │ │ │ │ + b.n 36d018 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36cf74 │ │ │ │ + b.n 36d044 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r2!, {r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 36cef4 │ │ │ │ + b.n 36cfc4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36cedc │ │ │ │ + b.n 36cfac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36ce10 │ │ │ │ + b.n 36cee0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36cdc4 │ │ │ │ + b.n 36ce94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 36cd8c │ │ │ │ @@ -407610,25 +407604,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36ce7c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (36ce80 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36ce84 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (36ce88 ) │ │ │ │ ldr r3, [pc, #108] @ (36ce8c ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -407651,31 +407645,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5deeec │ │ │ │ + b.w 5def54 │ │ │ │ nop │ │ │ │ - str r0, [sp, #16] │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #552 @ 0x228 │ │ │ │ movs r6, r7 │ │ │ │ - ldr??.w r0, [sl, #65] @ 0x41 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + @ instruction: 0xfa420041 │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -407707,61 +407701,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (36cf20 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (36cf24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36c374 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36c374 │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #56] @ 0x38 │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (36cf74 ) │ │ │ │ ldr r2, [pc, #60] @ (36cf78 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (36cf7c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36cbd8 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 36cbd8 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e03ac │ │ │ │ + b.w 5e0414 │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #10 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #30 │ │ │ │ + udf #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (36cffc ) │ │ │ │ @@ -407770,15 +407764,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (36d004 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (36d008 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #96] @ (36d00c ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (36d010 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (36d014 ) │ │ │ │ @@ -407787,49 +407781,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ ldr r1, [pc, #72] @ (36d018 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e52c0 │ │ │ │ + bl 5e5328 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 36cf68 │ │ │ │ + udf #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 36cf94 │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ble.n 36d080 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r5, [pc, #832] @ (36d350 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36cf84 │ │ │ │ + bge.n 36d054 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 36d0a8 │ │ │ │ + bge.n 36cf78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 36d07c │ │ │ │ + bge.n 36cf4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 36d062 │ │ │ │ @@ -408083,44 +408077,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36d27e │ │ │ │ ldr r0, [pc, #60] @ (36d300 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36d27e │ │ │ │ ldr r3, [pc, #52] @ (36d304 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d298 │ │ │ │ ldr r3, [pc, #32] @ (36d2fc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d298 │ │ │ │ ldr r0, [pc, #32] @ (36d308 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36d298 │ │ │ │ nop │ │ │ │ bge.n 36d244 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 36d344 │ │ │ │ + blt.n 36d214 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 36d390 │ │ │ │ + blt.n 36d260 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -408264,15 +408258,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 36d416 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ b.n 36d416 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 36d434 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #232] @ 0xe8 │ │ │ │ @@ -408282,19 +408276,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36d4cc ) │ │ │ │ ldr r0, [pc, #20] @ (36d4d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r5, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 36d424 │ │ │ │ + bge.n 36d4f4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 36d444 │ │ │ │ + bge.n 36d514 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -408331,15 +408325,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 36d520 │ │ │ │ ldr r1, [pc, #108] @ (36d5bc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -408352,15 +408346,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (36d5c4 ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 36d502 │ │ │ │ ldr r1, [pc, #80] @ (36d5c8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36d516 │ │ │ │ @@ -408370,15 +408364,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36d516 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (36d5cc ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36d516 │ │ │ │ ldr r3, [pc, #48] @ (36d5d0 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (36d5d4 ) │ │ │ │ ldr r0, [pc, #48] @ (36d5d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408390,25 +408384,25 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36d658 │ │ │ │ + bls.n 36d528 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36d6a8 │ │ │ │ + bls.n 36d578 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 36d558 │ │ │ │ + bls.n 36d628 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 36d5ac │ │ │ │ + bls.n 36d67c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 36d764 │ │ │ │ mov r7, r0 │ │ │ │ @@ -408496,15 +408490,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (36d770 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36d696 │ │ │ │ ldr r0, [pc, #144] @ (36d774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36d696 │ │ │ │ ldr r3, [pc, #140] @ (36d778 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d68e │ │ │ │ ldr r3, [pc, #120] @ (36d770 ) │ │ │ │ @@ -408513,15 +408507,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d68e │ │ │ │ ldr r0, [pc, #120] @ (36d77c ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36d68e │ │ │ │ ldr r3, [pc, #108] @ (36d780 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36d604 │ │ │ │ ldr r3, [pc, #76] @ (36d770 ) │ │ │ │ @@ -408529,51 +408523,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36d608 │ │ │ │ ldr r0, [pc, #80] @ (36d784 ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36d608 │ │ │ │ ldr r3, [pc, #68] @ (36d788 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d6aa │ │ │ │ ldr r3, [pc, #32] @ (36d770 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36d6aa │ │ │ │ ldr r0, [pc, #48] @ (36d78c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ bvs.n 36d748 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36d704 │ │ │ │ + bls.n 36d7d4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ blxns sl │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36d718 │ │ │ │ + bls.n 36d7e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36d798 │ │ │ │ + bhi.n 36d868 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36d79c │ │ │ │ + bhi.n 36d86c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (36d884 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -408622,15 +408616,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (36d890 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36d84c │ │ │ │ ldr r0, [pc, #120] @ (36d894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 36d7cc │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -408658,41 +408652,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d83a │ │ │ │ ldr r0, [pc, #36] @ (36d89c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop │ │ │ │ bpl.n 36d900 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #320] @ (36d9d0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 36d874 │ │ │ │ + bhi.n 36d944 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 36d834 │ │ │ │ + bhi.n 36d904 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (36d8c4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ @ instruction: 0xb7a4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -408700,15 +408694,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 36d918 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 260fa4 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 36d958 │ │ │ │ @@ -408731,17 +408725,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 43b970 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73bb14 │ │ │ │ + bl 73bb7c │ │ │ │ mov r0, r7 │ │ │ │ - bl 72635c │ │ │ │ + bl 7263c4 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 260fa4 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d904 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -408850,21 +408844,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 726420 │ │ │ │ + bl 726488 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36dab8 │ │ │ │ ldr r1, [pc, #80] @ (36dad8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73bb14 │ │ │ │ + bl 73bb7c │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 36dad0 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -408894,21 +408888,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 726420 │ │ │ │ + bl 726488 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36db32 │ │ │ │ ldr r1, [pc, #76] @ (36db50 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73bb14 │ │ │ │ + bl 73bb7c │ │ │ │ vldr d7, [pc, #56] @ 36db48 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -408936,15 +408930,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631f70 │ │ │ │ + bl 631fd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -408966,15 +408960,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631f70 │ │ │ │ + bl 631fd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -408996,15 +408990,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631f70 │ │ │ │ + bl 631fd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409028,15 +409022,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631f70 │ │ │ │ + bl 631fd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409057,15 +409051,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631f70 │ │ │ │ + bl 631fd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409113,15 +409107,15 @@ │ │ │ │ cbnz r3, 36dd50 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (36dd80 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 63200c │ │ │ │ + bl 632074 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409138,27 +409132,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36dd28 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (36dd8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36dd28 │ │ │ │ ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ asrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 36dd8c │ │ │ │ + bcc.n 36de5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -409192,15 +409186,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73a450 │ │ │ │ + b.w 73a4b8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36dde4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 36dcd4 │ │ │ │ @@ -409227,15 +409221,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -409263,15 +409257,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 693dac │ │ │ │ + bl 693e14 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 36df0c │ │ │ │ ldr r0, [pc, #144] @ (36df4c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409291,15 +409285,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (36df58 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 36de7e │ │ │ │ movs r1, #1 │ │ │ │ b.n 36df0e │ │ │ │ mov r1, r8 │ │ │ │ @@ -409331,15 +409325,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 36de94 │ │ │ │ + bcs.n 36df64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409386,31 +409380,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (36e008 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ movs r0, #6 │ │ │ │ b.n 36dfa0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 36e010 │ │ │ │ + bne.n 36e0e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 36e150 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -409478,15 +409472,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631d20 │ │ │ │ + bl 631d88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -409511,15 +409505,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (36e164 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #356] @ 0x164 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 36e076 │ │ │ │ ldr r3, [pc, #44] @ (36e168 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (36e16c ) │ │ │ │ ldr r0, [pc, #44] @ (36e170 ) │ │ │ │ add r3, pc │ │ │ │ @@ -409532,21 +409526,21 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r6, r7} │ │ │ │ + beq.n 36e1d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5!, {r1, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -409579,15 +409573,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 36e1ac │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73a450 │ │ │ │ + b.w 73a4b8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36e1ca │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r1, 36e232 │ │ │ │ ldrb.w ip, [r2, #257] @ 0x101 │ │ │ │ @@ -409632,25 +409626,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36e2e0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (36e2e4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (36e2e8 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #104] @ (36e2ec ) │ │ │ │ ldr r1, [pc, #108] @ (36e2f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (36e2f4 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (36e2f8 ) │ │ │ │ @@ -409668,45 +409662,45 @@ │ │ │ │ ldr r0, [pc, #80] @ (36e300 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #64] @ (36e304 ) │ │ │ │ ldr r1, [pc, #68] @ (36e308 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5deeec │ │ │ │ - ldrb r0, [r5, #15] │ │ │ │ + b.w 5def54 │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36ddd0 │ │ │ │ + b.n 36dea0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #103 @ 0x67 │ │ │ │ movs r0, r0 │ │ │ │ bl 24e2f6 │ │ │ │ adds r2, #255 @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #1016] @ (36e6f8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r5, sp, #568 @ 0x238 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #43 @ 0x2b │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -409728,23 +409722,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 718ac0 │ │ │ │ + bl 718b28 │ │ │ │ ldr r2, [pc, #60] @ (36e3a8 ) │ │ │ │ ldr r3, [pc, #48] @ (36e39c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -409755,23 +409749,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - ldrb r4, [r3, #12] │ │ │ │ + ldrb r4, [r0, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36e1f4 │ │ │ │ + b.n 36e2c4 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3, {r2, r3, r5} │ │ │ │ + ldmia r3!, {r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -409787,15 +409781,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 36e416 │ │ │ │ ldrb.w r4, [r2, #234] @ 0xea │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36e412 │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -409955,15 +409949,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36e578 │ │ │ │ ldr r0, [pc, #252] @ (36e6ac ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36e578 │ │ │ │ ldr r1, [pc, #216] @ (36e698 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36e4f8 │ │ │ │ ldr r1, [pc, #228] @ (36e6b0 ) │ │ │ │ @@ -409976,15 +409970,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 36e4f8 │ │ │ │ ldr r0, [pc, #208] @ (36e6b4 ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36e4f8 │ │ │ │ ldr r3, [pc, #192] @ (36e6b8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e53a │ │ │ │ ldr r3, [pc, #164] @ (36e6a8 ) │ │ │ │ @@ -409992,15 +409986,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36e53a │ │ │ │ ldr r0, [pc, #172] @ (36e6bc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36e53a │ │ │ │ ldr r3, [pc, #164] @ (36e6c0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e55a │ │ │ │ ldr r3, [pc, #128] @ (36e6a8 ) │ │ │ │ @@ -410008,15 +410002,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36e55a │ │ │ │ ldr r0, [pc, #144] @ (36e6c4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36e55a │ │ │ │ ldr r3, [pc, #132] @ (36e6c8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36e51a │ │ │ │ ldr r3, [pc, #88] @ (36e6a8 ) │ │ │ │ @@ -410024,64 +410018,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36e51a │ │ │ │ ldr r0, [pc, #108] @ (36e6cc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36e51a │ │ │ │ ldr r1, [pc, #100] @ (36e6d0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36e4f8 │ │ │ │ ldr r1, [pc, #44] @ (36e6a8 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 36e4f8 │ │ │ │ ldr r0, [pc, #76] @ (36e6d4 ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36e4f8 │ │ │ │ ldmia r0!, {r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #2] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5, r7} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ sbcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -410115,19 +410109,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36e744 ) │ │ │ │ ldr r0, [pc, #20] @ (36e748 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r6, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36e774 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -410135,17 +410129,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36e7a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -410153,17 +410147,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 36e836 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -410285,15 +410279,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73a450 │ │ │ │ + b.w 73a4b8 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 36e902 │ │ │ │ ldr.w r1, [r5, #312] @ 0x138 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 36e8b4 │ │ │ │ b.n 36e8d6 │ │ │ │ @@ -410313,15 +410307,15 @@ │ │ │ │ strd r1, r4, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [ip] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 631d20 │ │ │ │ + bl 631d88 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -410374,15 +410368,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36e912 │ │ │ │ ldr r0, [pc, #100] @ (36ea38 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 36e912 │ │ │ │ ldr r3, [pc, #88] @ (36ea3c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r1, [pc, #88] @ (36ea40 ) │ │ │ │ ldr r0, [pc, #88] @ (36ea44 ) │ │ │ │ @@ -410416,33 +410410,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r5, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r7} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 36eaf2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 36eaf2 │ │ │ │ push {r4, lr} │ │ │ │ @@ -410476,15 +410470,15 @@ │ │ │ │ str.w lr, [sp, #8] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ ldr.w lr, [r4] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 631d20 │ │ │ │ + bl 631d88 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410633,29 +410627,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 262aa4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -410709,26 +410703,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ecf2 │ │ │ │ ldr r0, [pc, #28] @ (36ed6c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 36ecf2 │ │ │ │ stmia r1!, {r3, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (36eea4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -410746,23 +410740,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 718ac0 │ │ │ │ + bl 718b28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36ee48 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -410833,42 +410827,42 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (36eec4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 36ee48 │ │ │ │ movs r2, #0 │ │ │ │ b.n 36ee38 │ │ │ │ movs r2, #2 │ │ │ │ b.n 36ee38 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r4, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ sevl │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 36ee34 │ │ │ │ + ble.n 36ef04 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r3, r6, r7} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ bkpt 0x0098 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ittt le │ │ │ │ - lslle r0, r0, #1 │ │ │ │ - pushle {lr} │ │ │ │ - movle.w ip, #4096 @ 0x1000 │ │ │ │ + stmia r0!, {r1, r2, r6} │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + push {lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (36ef58 ) │ │ │ │ lsrs r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -410917,30 +410911,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ef22 │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (36ef70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36ef22 │ │ │ │ nop │ │ │ │ bkpt 0x0006 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r3, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - it pl │ │ │ │ - lslpl r0, r0, #1 │ │ │ │ + nop {12} │ │ │ │ + lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -410999,15 +410993,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ b.n 36efb0 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -411041,19 +411035,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36f0a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #88] @ 0x58 │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 36eff4 │ │ │ │ + bge.n 36f0c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (36f130 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -411062,26 +411056,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (36f138 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #104] @ (36f13c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (36f140 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #88] @ (36f144 ) │ │ │ │ ldr r2, [pc, #88] @ (36f148 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -411094,42 +411088,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (36f154 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (36f158 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5e3d04 │ │ │ │ + bl 5e3d6c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 36f064 │ │ │ │ + bls.n 36f134 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #10] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 36f138 │ │ │ │ + bvc.n 36f208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ bl 56d152 │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + adds r0, r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -411348,22 +411342,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (36f464 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #188] @ (36f468 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (36f46c ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 36f3f2 │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -411416,29 +411410,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (36f474 ) │ │ │ │ ldr r0, [pc, #40] @ (36f478 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 36f4d4 │ │ │ │ + bmi.n 36f3a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r6!, {r0, r1, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rev r0, r3 │ │ │ │ + hlt 0x0000 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 36f4a8 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 36f498 │ │ │ │ @@ -411486,19 +411480,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36f514 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263c10 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ + bkpt 0x00ee │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -411662,37 +411656,37 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - str r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r3, r4} │ │ │ │ + pop {r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r6, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r4, 36f77a │ │ │ │ + pop {r2, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0012 │ │ │ │ + bkpt 0x007a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r4, 36f780 │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 36f786 │ │ │ │ + pop {r1, r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -411704,15 +411698,15 @@ │ │ │ │ ldr.w r2, [r3, #272] @ 0x110 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 36f772 │ │ │ │ ldrh.w r2, [r3, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 36f75e │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -411782,15 +411776,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 36f824 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 36f84a │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 744c4c │ │ │ │ + bl 744cb4 │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 36f870 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (36f8f0 ) │ │ │ │ ldr r3, [pc, #188] @ (36f8e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -411805,15 +411799,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 744c18 │ │ │ │ + bl 744c80 │ │ │ │ b.n 36f81e │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -411833,29 +411827,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (36f8f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f80a │ │ │ │ ldr r0, [pc, #108] @ (36f8fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36f80a │ │ │ │ ldr r3, [pc, #88] @ (36f8f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36f80a │ │ │ │ ldr r3, [pc, #84] @ (36f8f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36f80a │ │ │ │ ldr r0, [pc, #80] @ (36f900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36f80a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (36f904 ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (36f908 ) │ │ │ │ ldr r0, [pc, #72] @ (36f90c ) │ │ │ │ add r3, pc │ │ │ │ @@ -411876,23 +411870,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r6} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r7, #84] @ 0x54 │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r5, r7, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r3, r5, r7, lr} │ │ │ │ + @ instruction: 0xb614 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (36fb04 ) │ │ │ │ @@ -411950,15 +411944,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #234] @ 0xea │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 631fc4 │ │ │ │ + bl 63202c │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411974,15 +411968,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73a450 │ │ │ │ + b.w 73a4b8 │ │ │ │ ldr r2, [pc, #272] @ (36fb14 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 36fa52 │ │ │ │ ldr r2, [pc, #264] @ (36fb18 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -411990,15 +411984,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36fa52 │ │ │ │ ldr r0, [pc, #260] @ (36fb1c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 36face │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -412037,15 +412031,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36fac8 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 36fac8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 36fac8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -412053,15 +412047,15 @@ │ │ │ │ bpl.n 36fac8 │ │ │ │ vldr d7, [r9, #232] @ 0xe8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36f9de │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36fac8 │ │ │ │ ldr r3, [pc, #76] @ (36fb24 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -412074,39 +412068,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36fac8 │ │ │ │ ldr r0, [pc, #56] @ (36fb28 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36f9de │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 36f9e4 │ │ │ │ cbz r6, 36fb76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 36fb64 │ │ │ │ + cbnz r2, 36fb7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r5 │ │ │ │ + revsh r2, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412161,15 +412155,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631d20 │ │ │ │ + bl 631d88 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412188,15 +412182,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 38635c │ │ │ │ cbnz r0, 36fc26 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 36fc3a │ │ │ │ @@ -412216,19 +412210,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38a270 │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - stc2l 0, cr0, [lr], #-248 @ 0xffffff08 │ │ │ │ + ldc2l 0, cr0, [r6], {62} @ 0x3e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (36fd1c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412274,15 +412268,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36fc90 │ │ │ │ ldr r0, [pc, #76] @ (36fd2c ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 36fc90 │ │ │ │ ldr r2, [pc, #60] @ (36fd30 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36fcac │ │ │ │ @@ -412292,31 +412286,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36fcac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (36fd34 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36fcac │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 36fc88 │ │ │ │ add sp, #408 @ 0x198 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #848] @ (370078 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8fe │ │ │ │ + cbnz r6, 36fd48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f2 │ │ │ │ + cbnz r2, 36fd4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (36fe68 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -412339,15 +412333,15 @@ │ │ │ │ bcs.n 36fde0 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cbnz r3, 36fdae │ │ │ │ add.w ip, r0, #12608 @ 0x3140 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 36fe46 │ │ │ │ add sp, #28 │ │ │ │ @@ -412393,15 +412387,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36fdce │ │ │ │ ldr r0, [pc, #108] @ (36fe78 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 36fdce │ │ │ │ ldr r3, [pc, #100] @ (36fe7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36fde8 │ │ │ │ ldr r3, [pc, #80] @ (36fe74 ) │ │ │ │ @@ -412412,15 +412406,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 36fe60 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (36fe80 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 36fde8 │ │ │ │ ldr r3, [pc, #60] @ (36fe84 ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (36fe88 ) │ │ │ │ ldr r0, [pc, #60] @ (36fe8c ) │ │ │ │ add r3, pc │ │ │ │ @@ -412434,25 +412428,25 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb88a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb7ca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add sp, #504 @ 0x1f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb870 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -412542,31 +412536,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (36ffac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 36ffe6 │ │ │ │ + cbz r4, 370000 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r6} │ │ │ │ + push {r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrsh r0, [r0, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r6, 36ffe8 │ │ │ │ + cbz r6, 370002 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r2, [r0, r3] │ │ │ │ + ldrsh r2, [r5, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 36fff0 │ │ │ │ + cbz r0, 37000a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 36fe90 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -412580,22 +412574,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 73ab90 │ │ │ │ + bl 73abf8 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 370028 │ │ │ │ mov r0, r8 │ │ │ │ bl 38635c │ │ │ │ cbz r0, 37000e │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 37006c │ │ │ │ @@ -412621,33 +412615,33 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 43b970 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 73bb14 │ │ │ │ + bl 73bb7c │ │ │ │ mov r0, r5 │ │ │ │ - bl 72635c │ │ │ │ + bl 7263c4 │ │ │ │ b.n 370002 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260fa0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 386db0 │ │ │ │ b.n 37000e │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r3, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ movs r7, r7 │ │ │ │ - strh.w r0, [r0, #62] @ 0x3e │ │ │ │ + vst4.8 {d0-d3}, [r8 :256], lr │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #188] @ (370160 ) │ │ │ │ @@ -412657,15 +412651,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (370168 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (37016c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412712,33 +412706,33 @@ │ │ │ │ bpl.n 370120 │ │ │ │ ldr r0, [pc, #52] @ (37017c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r7, r3] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7c4003e │ │ │ │ + strh.w r0, [ip, lr, lsl #3] │ │ │ │ add r4, sp, #88 @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412749,15 +412743,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (370260 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (370264 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412804,34 +412798,34 @@ │ │ │ │ bpl.n 370214 │ │ │ │ ldr r0, [pc, #56] @ (370274 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r2] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6d0003e │ │ │ │ + @ instruction: 0xf738003e │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -412849,15 +412843,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 38635c │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412913,22 +412907,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (3703c0 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #88] @ (3703c4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (3703c8 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73b9c4 │ │ │ │ + bl 73ba2c │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412940,26 +412934,26 @@ │ │ │ │ bne.n 370342 │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 370342 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 386d5c │ │ │ │ b.n 3702d2 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrb r0, [r2, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rsbs r0, r8, #12451840 @ 0xbe0000 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + movw r0, #2110 @ 0x83e │ │ │ │ + strb r4, [r1, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r5, #28] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 370422 │ │ │ │ + cbz r4, 37043c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 3703de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -412980,15 +412974,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38635c │ │ │ │ cbnz r0, 370440 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 370454 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -413013,32 +413007,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (370474 ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (370478 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r1, r1] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r6, r6] │ │ │ │ movs r7, r7 │ │ │ │ - orns r0, r8, #12451840 @ 0xbe0000 │ │ │ │ - add r2, sp, #32 │ │ │ │ + @ instruction: 0xf4e0003e │ │ │ │ + add r2, sp, #448 @ 0x1c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxtb r2, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 726514 │ │ │ │ + bl 72657c │ │ │ │ cbnz r0, 3704ae │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413050,28 +413044,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3704d0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 3704e4 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3703cc │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (370694 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -413084,15 +413078,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (3706a0 ) │ │ │ │ @@ -413110,24 +413104,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370662 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3705f6 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldrb.w r3, [r7, #261] @ 0x105 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 3705de │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 260fa4 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -413159,15 +413153,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 37f9dc │ │ │ │ cbz r0, 370636 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 37057c │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 261324 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413183,15 +413177,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37057c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (3706b0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37057c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -413221,15 +413215,15 @@ │ │ │ │ bpl.w 370564 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (3706b8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 370564 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #824 @ (adr r7, 3709d0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -413239,19 +413233,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #176 @ (adr r7, 370758 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #840 @ 0x348 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -413269,15 +413263,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r3, [pc, #164] @ (3707ac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370782 │ │ │ │ cbnz r6, 370776 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -413288,29 +413282,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 263460 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr r1, [pc, #104] @ (3707b0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413331,26 +413325,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370712 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (3707bc ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 370712 │ │ │ │ add r6, pc, #32 @ (adr r6, 3707cc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r0, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003707c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -413366,32 +413360,32 @@ │ │ │ │ ldr r6, [pc, #724] @ (370ac0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r3, [pc, #700] @ (370ac4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370a42 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3709be │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 37084c │ │ │ │ bls.w 3709de │ │ │ │ cmp r3, #8 │ │ │ │ @@ -413417,17 +413411,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #417] @ 0x1a1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37098c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -413449,15 +413443,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3709c4 │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr.w r3, [r7, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 370aa0 │ │ │ │ ldr.w r5, [r7, #276] @ 0x114 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -413485,15 +413479,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 37098c │ │ │ │ ldrh.w r1, [r7, #258] @ 0x102 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 370a68 │ │ │ │ @@ -413531,15 +413525,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 36d4d4 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ b.n 370886 │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -413561,15 +413555,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 370862 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (370ae0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 370862 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -413597,15 +413591,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370814 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ (370ae8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 370814 │ │ │ │ ldr r1, [pc, #128] @ (370aec ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37095c │ │ │ │ ldr r1, [pc, #100] @ (370adc ) │ │ │ │ @@ -413614,15 +413608,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 37095c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (370af0 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 37095c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ @@ -413639,44 +413633,44 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #984 @ (adr r4, 370e9c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 370ea4 ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 370c44 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r3, pc, #336 @ (adr r3, 370c28 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #96 @ 0x60 │ │ │ │ + add r5, sp, #512 @ 0x200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, r6] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #752 @ (adr r3, 370dec ) │ │ │ │ + add r4, pc, #144 @ (adr r4, 370b8c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - itte hi │ │ │ │ - lslhi r2, r1, #1 │ │ │ │ - stmdbhi sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - movls.w ip, #4096 @ 0x1000 │ │ │ │ + itee al │ │ │ │ + lslal r2, r1, #1 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #900] @ (370e98 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #900] @ (370e9c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #900] @ (370ea0 ) │ │ │ │ @@ -413714,15 +413708,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 370c8c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 370d3c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -413742,15 +413736,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -413829,15 +413823,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370e2a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -413861,24 +413855,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 443c44 │ │ │ │ mov r0, r5 │ │ │ │ bl 37008c │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 370b70 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 370c5c │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 370c1a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 370c6e │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abf4 │ │ │ │ b.n 370c6e │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 370dda │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -413895,15 +413889,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (370ec8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 370dcc │ │ │ │ bl 38635c │ │ │ │ ldr r3, [pc, #316] @ (370ebc ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -413984,15 +413978,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370caa │ │ │ │ ldr r0, [pc, #152] @ (370edc ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 370caa │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370f6e │ │ │ │ ldr r2, [pc, #132] @ (370ee0 ) │ │ │ │ ldr r3, [pc, #68] @ (370ea0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -414019,40 +414013,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #808 @ (adr r1, 3711c4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r1, pc, #800 @ (adr r1, 3711c0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, r3] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [pc, #936] @ (371258 ) │ │ │ │ + ldr r4, [pc, #328] @ (370ff8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [r4, #-248] @ 0xffffff08 │ │ │ │ - ldr r3, [pc, #704] @ (371178 ) │ │ │ │ + ldcl 0, cr0, [ip, #-248]! @ 0xffffff08 │ │ │ │ + ldr r4, [pc, #96] @ (370f18 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [r6], {62} @ 0x3e │ │ │ │ + ldc 0, cr0, [lr, #-248]! @ 0xffffff08 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #888] @ (371240 ) │ │ │ │ + ldr r2, [pc, #280] @ (370fe0 ) │ │ │ │ movs r7, r7 │ │ │ │ - add.w r0, ip, lr, rrx │ │ │ │ + sbcs.w r0, r4, lr, rrx │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r3, [pc, #236] @ (370fd4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414071,30 +414065,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 370fb6 │ │ │ │ ldr r0, [pc, #208] @ (370fe4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [pc, #200] @ (370fe8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 370f48 │ │ │ │ ldr r3, [pc, #176] @ (370fd8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 370e14 │ │ │ │ ldr r0, [pc, #180] @ (370fec ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370e14 │ │ │ │ ldr r3, [pc, #164] @ (370ff0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414104,29 +414098,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370e14 │ │ │ │ ldr r0, [pc, #140] @ (370ff4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 370e14 │ │ │ │ ldr r3, [pc, #136] @ (370ff8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370e58 │ │ │ │ ldr r3, [pc, #92] @ (370fd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 370e58 │ │ │ │ ldr r0, [pc, #116] @ (370ffc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 370e58 │ │ │ │ ldr r3, [pc, #108] @ (371000 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414134,15 +414128,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (370fd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370d8e │ │ │ │ ldr r0, [pc, #84] @ (371004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 370d8e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (371008 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (37100c ) │ │ │ │ ldr r0, [pc, #76] @ (371010 ) │ │ │ │ add r3, pc │ │ │ │ @@ -414155,37 +414149,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #920 @ 0x398 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #496] @ (3711fc ) │ │ │ │ + ldr r6, [pc, #912] @ (37139c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #648] @ 0x288 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #128 @ (adr r7, 371094 ) │ │ │ │ + add r7, pc, #544 @ (adr r7, 371234 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (3712c8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414197,15 +414191,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 37105a │ │ │ │ bl 381a7c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -414285,15 +414279,15 @@ │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (3712dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371240 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3868] @ 0xf1c │ │ │ │ bl 38f87c │ │ │ │ @@ -414327,30 +414321,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (3712e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371290 │ │ │ │ mov r0, r6 │ │ │ │ bl 38f8c4 │ │ │ │ ldr r3, [pc, #276] @ (3712ec ) │ │ │ │ ldr r2, [pc, #280] @ (3712f0 ) │ │ │ │ ldr r1, [pc, #280] @ (3712f4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371284 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3868] @ 0xf1c │ │ │ │ bl 38f87c │ │ │ │ @@ -414418,36 +414412,36 @@ │ │ │ │ strh.w r0, [r3, #3936] @ 0xf60 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3938] @ 0xf62 │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 371102 │ │ │ │ - ldr r6, [pc, #64] @ (37130c ) │ │ │ │ + ldr r6, [pc, #480] @ (3714ac ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx r2 │ │ │ │ + bx pc │ │ │ │ movs r7, r7 │ │ │ │ - strex r0, r0, [r0, #248] @ 0xf8 │ │ │ │ - ldr r5, [pc, #24] @ (3712f0 ) │ │ │ │ + stmia.w r8!, {r1, r2, r3, r4, r5} │ │ │ │ + ldr r5, [pc, #440] @ (371490 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, pc, #304 @ (adr r1, 37140c ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 3715ac ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 3712e4 │ │ │ │ + cbnz r6, 3712fe │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #560] @ (371514 ) │ │ │ │ + ldr r4, [pc, #976] @ (3716b4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, lr │ │ │ │ movs r7, r7 │ │ │ │ - b.n 371060 │ │ │ │ + b.n 371130 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #408] @ (371488 ) │ │ │ │ + ldr r4, [pc, #824] @ (371628 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #704 @ (adr r0, 3715b4 ) │ │ │ │ + add r1, pc, #96 @ (adr r1, 371354 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (371370 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414455,24 +414449,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (371378 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #88] @ (37137c ) │ │ │ │ ldr r1, [pc, #92] @ (371380 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (371384 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #76] @ (371388 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 371350 │ │ │ │ movs r1, #0 │ │ │ │ @@ -414488,36 +414482,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (371390 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 371344 │ │ │ │ ldr r0, [pc, #44] @ (371394 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 371344 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #192] @ (371434 ) │ │ │ │ + ldr r3, [pc, #608] @ (3715d4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, r6 │ │ │ │ + add sl, r3 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 370e3c │ │ │ │ + b.n 370f0c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb792 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #536 @ (adr r5, 3715b0 ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 371750 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (3714bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414528,15 +414522,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (3714c4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3864] @ 0xf18 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 371424 │ │ │ │ ldr.w r1, [r3, #3868] @ 0xf1c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -414620,34 +414614,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (3714d0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ b.n 3713fe │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 371014 │ │ │ │ b.n 371414 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #576] @ (371700 ) │ │ │ │ + ldr r2, [pc, #992] @ (3718a0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 370e44 │ │ │ │ + b.n 370f14 │ │ │ │ movs r6, r7 │ │ │ │ - bics r2, r1 │ │ │ │ + mvns r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #680] @ (371774 ) │ │ │ │ + ldr r2, [pc, #72] @ (371514 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb624 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414679,15 +414673,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (371590 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38f93c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 371562 │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -414710,19 +414704,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 3935fc │ │ │ │ b.n 371506 │ │ │ │ - ldr r1, [pc, #96] @ (3715ec ) │ │ │ │ + ldr r1, [pc, #512] @ (37178c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (3716dc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414731,15 +414725,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (3716e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 371014 │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ @@ -414828,25 +414822,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3716f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #584] @ (371928 ) │ │ │ │ + ldr r0, [pc, #1000] @ (371ac8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r5, r7} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ movs r7, r7 │ │ │ │ - bxns lr │ │ │ │ + blxns fp │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #288 @ (adr r2, 371814 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 3719b4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 372450 │ │ │ │ @@ -414868,33 +414862,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [pc, #3352] @ 372468 │ │ │ │ ldr.w r1, [pc, #3352] @ 37246c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38f8c4 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3718a6 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -414916,15 +414910,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 263248 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 5e3120 │ │ │ │ + bl 5e3188 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 371890 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 3717fe │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414970,19 +414964,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 372478 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3718dc │ │ │ │ ldr.w r0, [pc, #3048] @ 37247c │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 3717f0 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37178c │ │ │ │ @@ -414995,15 +414989,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 372488 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr.w r2, [pc, #2988] @ 37248c │ │ │ │ ldr.w r3, [pc, #2936] @ 37245c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -415023,28 +415017,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 372498 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3718dc │ │ │ │ ldr.w r3, [pc, #2920] @ 37249c │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 3724a0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 3724a4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 3718dc │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 453368 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3721bc │ │ │ │ @@ -415096,15 +415090,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3722e2 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3685] @ 0xe65 │ │ │ │ @@ -415135,15 +415129,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 3724b0 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 3724b4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3723c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f8c4 │ │ │ │ ldr.w r3, [pc, #2580] @ 3724b8 │ │ │ │ @@ -415151,15 +415145,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 3724c0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372408 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 38f87c │ │ │ │ @@ -415189,22 +415183,22 @@ │ │ │ │ blx 260e40 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3144] @ 0xc48 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3344] @ 0xd10 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 260e40 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -415339,15 +415333,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 3724d0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3908] @ 0xf44 │ │ │ │ ldrh.w r2, [r0, #3940] @ 0xf64 │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -415480,15 +415474,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 389f50 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 43bc98 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -415498,15 +415492,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 3724e8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37276c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 38f87c │ │ │ │ @@ -415539,26 +415533,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3344] @ 0xd10 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 3724f0 │ │ │ │ strh.w r3, [r6, #3346] @ 0xd12 │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 723330 │ │ │ │ + bl 723398 │ │ │ │ ldr.w r2, [pc, #1420] @ 3724f4 │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 723330 │ │ │ │ + bl 723398 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 723330 │ │ │ │ + bl 723398 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3422] @ 0xd5e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3436] @ 0xd6c │ │ │ │ strb.w r3, [r6, #3438] @ 0xd6e │ │ │ │ strb.w r3, [r6, #3439] @ 0xd6f │ │ │ │ movs r3, #1 │ │ │ │ @@ -415631,15 +415625,15 @@ │ │ │ │ strh.w r3, [r6, #3856] @ 0xf10 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37277c │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1301] @ 0x515 │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1296] @ 0x510 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1302] @ 0x516 │ │ │ │ @@ -415708,65 +415702,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (372500 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #868] @ (372504 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (372508 ) │ │ │ │ ldr r1, [pc, #872] @ (37250c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #848] @ (372510 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (372514 ) │ │ │ │ ldr r1, [pc, #852] @ (372518 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #828] @ (37251c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (372520 ) │ │ │ │ ldr r1, [pc, #832] @ (372524 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #808] @ (372528 ) │ │ │ │ ldr r2, [pc, #812] @ (37252c ) │ │ │ │ ldr r1, [pc, #812] @ (372530 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.w 3718dc │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372968 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371cd4 │ │ │ │ @@ -415820,41 +415814,41 @@ │ │ │ │ beq.w 372416 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3880] @ 0xf28 │ │ │ │ beq.w 371c14 │ │ │ │ b.n 371c0c │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 371c9e │ │ │ │ ldr.w fp, [pc, #592] @ 372534 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #584] @ (372538 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd750 │ │ │ │ + bl 5dd7b8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5dea34 │ │ │ │ + bl 5dea9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3718dc │ │ │ │ ldr r3, [pc, #556] @ (37253c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (372540 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 371a52 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 3921d0 │ │ │ │ b.n 371cb6 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -415871,15 +415865,15 @@ │ │ │ │ strb.w r3, [fp, #3942] @ 0xf66 │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 372378 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3940] @ 0xf64 │ │ │ │ b.n 371bda │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371bbe │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -415894,15 +415888,15 @@ │ │ │ │ strb.w r3, [fp, #3910] @ 0xf46 │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 3723be │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3908] @ 0xf44 │ │ │ │ b.n 371bc8 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371a9c │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -415951,131 +415945,131 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 371fb2 │ │ │ │ str r5, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3724b0 │ │ │ │ + cbz r2, 3724ca │ │ │ │ movs r7, r7 │ │ │ │ - bx r2 │ │ │ │ + bx pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ + mov r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #80 @ (adr r2, 3724c8 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 372668 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #784 @ (adr r0, 372790 ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 372530 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #808 @ (adr r0, 3727b0 ) │ │ │ │ + add r1, pc, #200 @ (adr r1, 372550 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp lr, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, pc, #304 @ (adr r1, 3725c8 ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 372768 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #272] @ 0x110 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add lr, pc │ │ │ │ + cmp r6, ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #624 @ (adr r0, 372714 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 3724b4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #592 @ (adr r3, 3726fc ) │ │ │ │ + add r3, pc, #1008 @ (adr r3, 37289c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mvns r2, r1 │ │ │ │ + add r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 372494 │ │ │ │ + udf #86 @ 0x56 │ │ │ │ movs r6, r7 │ │ │ │ - bics r2, r2 │ │ │ │ + mvns r2, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #656 @ 0x290 │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r3 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #240 @ (adr r0, 3725c8 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 372768 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r4, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #120 @ 0x78 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #552 @ 0x228 │ │ │ │ + add r3, sp, #968 @ 0x3c8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r1, #26 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #156 @ 0x9c │ │ │ │ + subs r5, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r3, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #148 @ 0x94 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 371e16 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 371e16 │ │ │ │ @@ -416136,30 +416130,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 38f068 │ │ │ │ b.w 371e16 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72e04c │ │ │ │ + bl 72e0b4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 371e0c │ │ │ │ ldr r3, [pc, #852] @ (372984 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (372988 ) │ │ │ │ ldr r1, [pc, #856] @ (37298c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -416267,27 +416261,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 262a10 <__snprintf_chk@plt> │ │ │ │ b.n 3720a2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ ldr r3, [pc, #516] @ (3729a4 ) │ │ │ │ ldr r2, [pc, #516] @ (3729a8 ) │ │ │ │ ldr r1, [pc, #520] @ (3729ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -416312,15 +416306,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (3729bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3880] @ 0xf28 │ │ │ │ b.w 371c14 │ │ │ │ ldr r3, [pc, #400] @ (3729c0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416328,54 +416322,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (3729c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 372700 │ │ │ │ ldr r3, [pc, #372] @ (3729cc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (3729d0 ) │ │ │ │ ldr r1, [pc, #376] @ (3729d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #352] @ (3729d8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (3729dc ) │ │ │ │ ldr r1, [pc, #356] @ (3729e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #332] @ (3729e4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (3729e8 ) │ │ │ │ ldr r1, [pc, #336] @ (3729ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 3725ba │ │ │ │ ldr r3, [pc, #304] @ (3729f0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416383,165 +416377,165 @@ │ │ │ │ ldr r1, [pc, #304] @ (3729f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #280] @ (3729fc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (372a00 ) │ │ │ │ ldr r1, [pc, #284] @ (372a04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #260] @ (372a08 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (372a0c ) │ │ │ │ ldr r1, [pc, #264] @ (372a10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #240] @ (372a14 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (372a18 ) │ │ │ │ ldr r1, [pc, #244] @ (372a1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (372a20 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (372a24 ) │ │ │ │ ldr r1, [pc, #216] @ (372a28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 3718dc │ │ │ │ ldr r3, [pc, #192] @ (372a2c ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (372a30 ) │ │ │ │ ldr r0, [pc, #192] @ (372a34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - add r4, pc, #560 @ (adr r4, 372bb4 ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 372d54 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + str r7, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r3, pc, #152 @ (adr r3, 372a38 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 372bd8 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #624] @ 0x270 │ │ │ │ + str r7, [sp, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r6, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #12 │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #228 @ 0xe4 │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #196 @ 0xc4 │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #164 @ 0xa4 │ │ │ │ + adds r6, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #122 @ 0x7a │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #88 @ 0x58 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r6, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #56 @ 0x38 │ │ │ │ + adds r5, #160 @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #24 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #242 @ 0xf2 │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r5, #54 @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (372d24 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -416573,30 +416567,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (372d34 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372b64 │ │ │ │ mov r0, r4 │ │ │ │ bl 38f8c4 │ │ │ │ ldr r3, [pc, #652] @ (372d38 ) │ │ │ │ ldr r2, [pc, #652] @ (372d3c ) │ │ │ │ ldr r1, [pc, #656] @ (372d40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372b6e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -416635,15 +416629,15 @@ │ │ │ │ bpl.n 372b52 │ │ │ │ ldr r0, [pc, #544] @ (372d4c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 372b52 │ │ │ │ ldr r3, [pc, #520] @ (372d48 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 372ccc │ │ │ │ @@ -416738,37 +416732,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (372d54 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (372d58 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 372a74 │ │ │ │ ldr r3, [pc, #252] @ (372d48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 372a74 │ │ │ │ ldr r1, [pc, #260] @ (372d5c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (372d60 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 372a74 │ │ │ │ bl 36e77c │ │ │ │ ldr r0, [pc, #244] @ (372d64 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 372d18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 372a74 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -416782,38 +416776,38 @@ │ │ │ │ beq.n 372c4e │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 372c4e │ │ │ │ ldr r0, [pc, #196] @ (372d6c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 372c4e │ │ │ │ ldr r1, [pc, #184] @ (372d70 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (372d74 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 372b52 │ │ │ │ ldr r2, [pc, #168] @ (372d78 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372b4c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 372b4c │ │ │ │ ldr r0, [pc, #156] @ (372d7c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 372b4c │ │ │ │ ldr r3, [pc, #88] @ (372d48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (372d80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -416823,71 +416817,71 @@ │ │ │ │ beq.n 372c2c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 372c2c │ │ │ │ ldr r0, [pc, #124] @ (372d84 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 372c2c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372cf4 │ │ │ │ b.n 372d12 │ │ │ │ nop │ │ │ │ strh r4, [r2, #20] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r4, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r4, #184 @ 0xb8 │ │ │ │ + cmp r5, #32 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #144 @ 0x90 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #648] @ 0x288 │ │ │ │ + add r0, pc, #40 @ (adr r0, 372d6c ) │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #464] @ 0x1d0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #432] @ (372f1c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 373a10 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -416915,30 +416909,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 373a28 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372f0e │ │ │ │ mov r0, r4 │ │ │ │ bl 38f8c4 │ │ │ │ ldr.w r3, [pc, #3108] @ 373a2c │ │ │ │ ldr.w r2, [pc, #3108] @ 373a30 │ │ │ │ ldr.w r1, [pc, #3108] @ 373a34 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373024 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -416957,15 +416951,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 373a40 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -417007,15 +417001,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 372dfe │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -417026,15 +417020,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 373a5c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -417114,15 +417108,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 373a68 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373c24 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -417154,15 +417148,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 373d7a │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 373dba │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 373cc6 │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 373144 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -417236,30 +417230,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 373a78 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r1, [pc, #2224] @ 373a7c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 372dd4 │ │ │ │ ldr.w r1, [pc, #2152] @ 373a44 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 372dd4 │ │ │ │ ldr.w r0, [pc, #2200] @ 373a80 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 372dd4 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 372eb6 │ │ │ │ add r3, pc, #8 @ (adr r3, 37320c ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -417407,15 +417401,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37431a │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73ab8c │ │ │ │ + b.w 73abf4 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 373a44 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -417429,15 +417423,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 373a8c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 372f88 │ │ │ │ ldr.w r3, [pc, #1552] @ 373a44 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417447,15 +417441,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 373a90 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 373a94 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 372f80 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 373476 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -417521,15 +417515,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 373aa0 │ │ │ │ ldr.w r0, [pc, #1392] @ 373aa4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 37314c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 37314c │ │ │ │ ldr.w r3, [pc, #1260] @ 373a44 │ │ │ │ @@ -417622,15 +417616,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 372ec8 │ │ │ │ ldr.w r0, [pc, #1140] @ 373ad0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 372ec8 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 37314c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 37314c │ │ │ │ @@ -417782,15 +417776,15 @@ │ │ │ │ bne.w 37431a │ │ │ │ ldr r0, [pc, #724] @ (373af4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3737e4 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3737e4 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3737e4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -417854,15 +417848,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (373b00 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37314c │ │ │ │ ldr r3, [pc, #508] @ (373b04 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -417957,149 +417951,149 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3739a8 │ │ │ │ ldr r0, [pc, #280] @ (373b18 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3739a8 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #94 @ 0x5e │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #48 @ 0x30 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r1, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #104 @ (adr r3, 373abc ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 373c5c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, #10 │ │ │ │ + cmp r0, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #0 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5} │ │ │ │ + ldmia r0!, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldrb r0, [r2, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r4, [r2, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r6, #44] @ 0x2c │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #232 @ 0xe8 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r1, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r6, [r4, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r2, [r1, #31] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r1, #12 │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r5, #29] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #176 @ 0xb0 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r5, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r0, #27] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r2, #22] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r2, [r3, #21] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r6, #160 @ 0xa0 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #19] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ + str r4, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #848] @ (373e58 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #15] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r7, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 37314c │ │ │ │ @@ -418125,15 +418119,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37431a │ │ │ │ ldr.w r0, [pc, #2780] @ 374650 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37314c │ │ │ │ ldr.w r3, [pc, #2756] @ 374654 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -418209,15 +418203,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 374674 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37397c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3744d6 │ │ │ │ ldr.w r2, [pc, #2544] @ 374678 │ │ │ │ ldr.w r3, [pc, #2496] @ 37464c │ │ │ │ @@ -418239,15 +418233,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 374492 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 373968 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abf4 │ │ │ │ b.w 3730de │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 43bc98 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -418318,15 +418312,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 37468c │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 374690 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 373d40 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 37314c │ │ │ │ ldr.w r3, [pc, #2264] @ 374694 │ │ │ │ @@ -418339,15 +418333,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3730ce │ │ │ │ ldr.w r0, [pc, #2240] @ 374698 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 3730ce │ │ │ │ ldr.w r1, [pc, #2224] @ 37469c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373366 │ │ │ │ @@ -418357,45 +418351,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 373366 │ │ │ │ ldr.w r0, [pc, #2200] @ 3746a0 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 373366 │ │ │ │ ldr.w r2, [pc, #2180] @ 3746a4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37340e │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37340e │ │ │ │ ldr.w r0, [pc, #2164] @ 3746a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 37340e │ │ │ │ ldr.w r2, [pc, #2144] @ 3746ac │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373446 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373446 │ │ │ │ ldr.w r0, [pc, #2128] @ 3746b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 373446 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3744b4 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -418442,15 +418436,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 3746bc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37436e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 38f87c │ │ │ │ @@ -418461,15 +418455,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 3746c8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37437a │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3748dc │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -418542,19 +418536,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3747f0 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5648 @ 0x1610 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 374080 │ │ │ │ ldr.w r6, [r2, #496] @ 0x1f0 │ │ │ │ @@ -418617,27 +418611,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37350c │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37350c │ │ │ │ ldr.w r0, [pc, #1452] @ 3746d0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37350c │ │ │ │ ldr.w r2, [pc, #1440] @ 3746d4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373780 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373780 │ │ │ │ ldr.w r0, [pc, #1424] @ 3746d8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373780 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3745f8 │ │ │ │ ldr.w r3, [pc, #1248] @ 374644 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -418647,15 +418641,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3739d6 │ │ │ │ ldr.w r1, [pc, #1384] @ 3746dc │ │ │ │ ldr.w r0, [pc, #1384] @ 3746e0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3739d6 │ │ │ │ ldr.w r3, [pc, #1368] @ 3746e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37384a │ │ │ │ ldr.w r3, [pc, #1196] @ 374644 │ │ │ │ @@ -418663,15 +418657,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37384a │ │ │ │ ldr.w r0, [pc, #1344] @ 3746e8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37384a │ │ │ │ ldr.w r3, [pc, #1332] @ 3746ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3739a8 │ │ │ │ ldr.w r3, [pc, #1148] @ 374644 │ │ │ │ @@ -418680,15 +418674,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3739a8 │ │ │ │ ldr.w r0, [pc, #1308] @ 3746f0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 3739a8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37461c │ │ │ │ ldr.w r3, [pc, #1104] @ 374644 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418697,38 +418691,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 373992 │ │ │ │ ldr.w r1, [pc, #1260] @ 3746f4 │ │ │ │ ldr.w r0, [pc, #1260] @ 3746f8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 373992 │ │ │ │ ldr.w r2, [pc, #1244] @ 3746fc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37374a │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37374a │ │ │ │ ldr.w r0, [pc, #1228] @ 374700 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37374a │ │ │ │ ldr.w r2, [pc, #1216] @ 374704 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373618 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 373618 │ │ │ │ ldr.w r0, [pc, #1200] @ 374708 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373618 │ │ │ │ ldr.w r3, [pc, #1188] @ 37470c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373954 │ │ │ │ @@ -418737,38 +418731,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373954 │ │ │ │ ldr.w r0, [pc, #1168] @ 374710 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 373954 │ │ │ │ ldr.w r2, [pc, #1152] @ 374714 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373568 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373568 │ │ │ │ ldr.w r0, [pc, #1136] @ 374718 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373568 │ │ │ │ ldr.w r2, [pc, #1124] @ 37471c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3735a8 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3735a8 │ │ │ │ ldr.w r0, [pc, #1108] @ 374720 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3735a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 374868 │ │ │ │ ldr r3, [pc, #868] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418805,15 +418799,15 @@ │ │ │ │ bpl.n 3742ee │ │ │ │ ldr r1, [pc, #1012] @ (374728 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (37472c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3742ee │ │ │ │ ldr r3, [pc, #1000] @ (374730 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373c2a │ │ │ │ ldr r3, [pc, #752] @ (374644 ) │ │ │ │ @@ -418822,15 +418816,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373c32 │ │ │ │ ldr r0, [pc, #976] @ (374734 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 373c32 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 373f1e │ │ │ │ b.n 373f30 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418845,15 +418839,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 373cf6 │ │ │ │ ldr r0, [pc, #920] @ (37473c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 373cf6 │ │ │ │ ldr r3, [pc, #916] @ (374740 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373d80 │ │ │ │ ldr r3, [pc, #652] @ (374644 ) │ │ │ │ @@ -418862,23 +418856,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 373d88 │ │ │ │ ldr r0, [pc, #892] @ (374744 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 373d88 │ │ │ │ ldr r1, [pc, #884] @ (374748 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (37474c ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 373d40 │ │ │ │ ldr r1, [pc, #872] @ (374750 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373d2e │ │ │ │ ldr r1, [pc, #592] @ (374644 ) │ │ │ │ @@ -418888,15 +418882,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 373d36 │ │ │ │ ldr r0, [pc, #848] @ (374754 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 373d36 │ │ │ │ ldr r3, [pc, #836] @ (374758 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373bea │ │ │ │ @@ -418904,15 +418898,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373bf2 │ │ │ │ ldr r0, [pc, #812] @ (37475c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 373bf2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3748ba │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 37397c │ │ │ │ @@ -418926,15 +418920,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 374442 │ │ │ │ ldr r0, [pc, #764] @ (374764 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374442 │ │ │ │ ldr r3, [pc, #752] @ (374768 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418942,71 +418936,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 374442 │ │ │ │ ldr r0, [pc, #736] @ (37476c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 374442 │ │ │ │ ldr r3, [pc, #732] @ (374770 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373cbc │ │ │ │ ldr r3, [pc, #420] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373cbc │ │ │ │ ldr r0, [pc, #712] @ (374774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 373cbc │ │ │ │ ldr r3, [pc, #704] @ (374778 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373e7e │ │ │ │ ldr r3, [pc, #384] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 373e7e │ │ │ │ ldr r0, [pc, #684] @ (37477c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 373e7e │ │ │ │ ldr r3, [pc, #680] @ (374780 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373c84 │ │ │ │ ldr r3, [pc, #352] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373c84 │ │ │ │ ldr r0, [pc, #660] @ (374784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 373c84 │ │ │ │ ldr r3, [pc, #652] @ (374788 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3740fe │ │ │ │ ldr r3, [pc, #316] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3740fe │ │ │ │ ldr r0, [pc, #632] @ (37478c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3740fe │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374442 │ │ │ │ ldr r3, [pc, #616] @ (374790 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419016,15 +419010,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 374442 │ │ │ │ ldr r0, [pc, #600] @ (374794 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374442 │ │ │ │ ldr r3, [pc, #584] @ (374798 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419035,15 +419029,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #564] @ (37479c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374442 │ │ │ │ ldr r3, [pc, #544] @ (3747a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419052,15 +419046,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #524] @ (3747a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374442 │ │ │ │ ldr r3, [pc, #508] @ (3747a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419070,15 +419064,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #488] @ (3747ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374442 │ │ │ │ ldr r3, [pc, #472] @ (3747b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419087,239 +419081,239 @@ │ │ │ │ ldr r3, [pc, #96] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #452] @ (3747b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr r3, [pc, #444] @ (3747b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374160 │ │ │ │ ldr r3, [pc, #60] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374168 │ │ │ │ ldr r0, [pc, #424] @ (3747bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 374168 │ │ │ │ ldr r3, [pc, #408] @ (3747b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3741f2 │ │ │ │ ldr r3, [pc, #24] @ (374644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3741fa │ │ │ │ ldr r0, [pc, #392] @ (3747c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3741fa │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #912] @ (3749e8 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r4, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r2, #34 @ 0x22 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r5, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r4, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r2, #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r3, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, #164 @ 0xa4 │ │ │ │ + movs r1, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r0, r5, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r5, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, r0, r0 │ │ │ │ + adds r4, r5, r1 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r0, 3746d8 │ │ │ │ + cbnz r0, 3746f2 │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r5, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r0, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #26] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r6, #0 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r6, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #34] @ 0x22 │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #38] @ 0x26 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r4, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #184] @ 0xb8 │ │ │ │ + str r0, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #632] @ 0x278 │ │ │ │ + str r3, [sp, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #240] @ (37485c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #704] @ (374a54 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #8] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #2] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx pc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r1, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r6, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #688] @ (374a6c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r0, #16] │ │ │ │ + ldrb r0, [r5, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374442 │ │ │ │ ldr r3, [pc, #324] @ (374914 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419328,15 +419322,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (374918 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #308] @ (37491c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr r3, [pc, #300] @ (374920 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37403e │ │ │ │ ldr r3, [pc, #280] @ (374918 ) │ │ │ │ @@ -419344,15 +419338,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37403e │ │ │ │ ldr r0, [pc, #280] @ (374924 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37403e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374442 │ │ │ │ ldr r3, [pc, #260] @ (374928 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419361,15 +419355,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (374918 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #240] @ (37492c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr r3, [pc, #236] @ (374930 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374324 │ │ │ │ ldr r3, [pc, #200] @ (374918 ) │ │ │ │ @@ -419377,15 +419371,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37432a │ │ │ │ ldr r0, [pc, #212] @ (374934 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37432a │ │ │ │ ldr r3, [pc, #204] @ (374938 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3742de │ │ │ │ ldr r3, [pc, #160] @ (374918 ) │ │ │ │ @@ -419393,23 +419387,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3742e4 │ │ │ │ ldr r0, [pc, #184] @ (37493c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3742e4 │ │ │ │ ldr r1, [pc, #176] @ (374940 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (374944 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3742ee │ │ │ │ ldr r3, [pc, #164] @ (374948 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (37494c ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -419424,15 +419418,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (374918 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #128] @ (374954 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374442 │ │ │ │ ldr r3, [pc, #112] @ (374958 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419443,55 +419437,55 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374442 │ │ │ │ ldr r0, [pc, #92] @ (37495c ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37446c │ │ │ │ bl 263d08 │ │ │ │ bl 263be0 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #2] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #8] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #864] @ (374c8c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r2, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #20] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #18] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -419547,15 +419541,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (374b40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -419642,19 +419636,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 261a7c │ │ │ │ b.n 374af8 │ │ │ │ bl 263be0 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #408 @ 0x198 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -419833,15 +419827,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (374e8c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -419962,25 +419956,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (374e98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263be0 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + lsrs r6, r4, #16 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + str r4, [r3, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r6, [r7, r7] │ │ │ │ + str r6, [r4, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (37523c ) │ │ │ │ @@ -420117,15 +420111,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3750d2 │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ b.n 374eb6 │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 375098 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -420233,15 +420227,15 @@ │ │ │ │ bl 43b4f4 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ b.n 374eb6 │ │ │ │ ldr r3, [pc, #172] @ (375248 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374fae │ │ │ │ ldr r3, [pc, #156] @ (375244 ) │ │ │ │ @@ -420254,15 +420248,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 374fae │ │ │ │ ldr r0, [pc, #128] @ (375250 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -420274,63 +420268,63 @@ │ │ │ │ bpl.w 374ede │ │ │ │ ldr r0, [pc, #108] @ (375254 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 374ede │ │ │ │ movs r3, #0 │ │ │ │ b.n 374f86 │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 374fcc │ │ │ │ ldr r1, [pc, #76] @ (375258 ) │ │ │ │ ldr r0, [pc, #80] @ (37525c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3750fa │ │ │ │ ldr r2, [pc, #68] @ (375260 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3750f4 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3750f4 │ │ │ │ ldr r0, [pc, #52] @ (375264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 3750f4 │ │ │ │ bl 263be0 │ │ │ │ ldrsh r4, [r6, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r6, #16 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -420344,15 +420338,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 375680 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (375684 ) │ │ │ │ @@ -420393,15 +420387,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37533c │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3753ca │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 375382 │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -420430,24 +420424,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (375690 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #756] @ (375694 ) │ │ │ │ ldr r1, [pc, #756] @ (375698 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 431ec4 │ │ │ │ @@ -420557,15 +420551,15 @@ │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3754fe │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 37551e │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 262aa4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420614,15 +420608,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (3756a4 ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3752cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 375604 │ │ │ │ movs r6, #4 │ │ │ │ b.n 3754de │ │ │ │ @@ -420651,29 +420645,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (3756a0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 3754da │ │ │ │ ldr r0, [pc, #212] @ (3756ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3754da │ │ │ │ ldr r1, [pc, #200] @ (3756a8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3754da │ │ │ │ ldr r1, [pc, #176] @ (3756a0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3754da │ │ │ │ ldr r0, [pc, #180] @ (3756b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3754da │ │ │ │ ldr r3, [pc, #172] @ (3756b4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 375590 │ │ │ │ ldr r3, [pc, #140] @ (3756a0 ) │ │ │ │ @@ -420681,15 +420675,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 375590 │ │ │ │ ldr r0, [pc, #152] @ (3756b8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 375590 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 375590 │ │ │ │ ldr r1, [pc, #124] @ (3756b4 ) │ │ │ │ @@ -420700,67 +420694,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (3756a0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 375590 │ │ │ │ ldr r0, [pc, #108] @ (3756bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 375590 │ │ │ │ ldr r3, [pc, #100] @ (3756c0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3755a6 │ │ │ │ ldr r3, [pc, #56] @ (3756a0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3755a6 │ │ │ │ ldr r0, [pc, #80] @ (3756c4 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3755a6 │ │ │ │ bl 263be0 │ │ │ │ ldrh r6, [r5, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r3, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r7, #14 │ │ │ │ + lsls r2, r4, #16 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #912 @ (adr r4, 375a24 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 3757c4 ) │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r6, #222 @ 0xde │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, #16] │ │ │ │ + strb r6, [r2, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #20] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r0, #16] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (3757ac ) │ │ │ │ @@ -420839,27 +420833,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3757a4 │ │ │ │ ldr r0, [pc, #32] @ (3757bc ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 375708 │ │ │ │ nop │ │ │ │ ldrsb r0, [r1, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -420927,15 +420921,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 3758e8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37597c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -420987,24 +420981,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (375c08 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #704] @ (375c0c ) │ │ │ │ ldr r1, [pc, #704] @ (375c10 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 431ec4 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421155,15 +421149,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 375990 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 375a36 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 375a4c │ │ │ │ ldr r3, [pc, #256] @ (375c18 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421176,15 +421170,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (375c20 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 375832 │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 375a5a │ │ │ │ ldr r3, [pc, #212] @ (375c24 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -421196,15 +421190,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 375a34 │ │ │ │ ldr r0, [pc, #188] @ (375c28 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 375a34 │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 375a5a │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375a34 │ │ │ │ @@ -421219,15 +421213,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 375a34 │ │ │ │ ldr r0, [pc, #136] @ (375c2c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 375a34 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -421252,36 +421246,36 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r4, [r4, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mcr2 0, 0, r0, cr14, cr14, {1} │ │ │ │ - ldr r7, [sp, #224] @ 0xe0 │ │ │ │ + mrc2 0, 3, r0, cr6, cr14, {1} │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r0, [r0, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r2, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (375e30 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -421328,15 +421322,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 375d1c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -421393,25 +421387,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (375e48 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (375e4c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 431ec4 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421456,33 +421450,33 @@ │ │ │ │ beq.w 375cf0 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 375cf0 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 375dda │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bl 263be0 │ │ │ │ nop │ │ │ │ str r4, [r3, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #960] @ (3761fc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r0, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr??.w r0, [lr, #62] @ 0x3e │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfa46003e │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r7, #3 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -421749,15 +421743,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (376134 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 376060 │ │ │ │ ldr r0, [pc, #48] @ (376138 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 376062 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #736] @ (376400 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -421769,15 +421763,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #232] @ (376218 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (376284 ) │ │ │ │ @@ -422027,15 +422021,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3762b6 │ │ │ │ ldr r0, [pc, #132] @ (37644c ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3762b6 │ │ │ │ cbnz r6, 3763f2 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 3763f2 │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -422079,15 +422073,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -422146,41 +422140,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 376618 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73a450 │ │ │ │ + b.w 73a4b8 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 3766da │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422233,18 +422227,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3764fc │ │ │ │ ldrb.w r3, [fp, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 3767c6 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ b.n 376546 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422419,40 +422413,40 @@ │ │ │ │ ldr.w r3, [fp, #240] @ 0xf0 │ │ │ │ ldrh.w r1, [fp, #232] @ 0xe8 │ │ │ │ ldrh.w r0, [r6, #306] @ 0x132 │ │ │ │ add r1, r3 │ │ │ │ blx 261280 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldrb.w r2, [fp, #234] @ 0xea │ │ │ │ ldr r1, [pc, #260] @ (37698c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422492,15 +422486,15 @@ │ │ │ │ bpl.w 3767d4 │ │ │ │ ldr r0, [pc, #140] @ (376998 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3767d4 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3767c6 │ │ │ │ @@ -422532,32 +422526,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (3769a0 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 376934 │ │ │ │ blx 262ec0 │ │ │ │ ldr r0, [pc, #480] @ (376b68 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r3, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #152] @ (376a3c ) │ │ │ │ + ldr r4, [pc, #568] @ (376bdc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -422667,18 +422661,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -422688,15 +422682,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (376b50 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422893,39 +422887,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldrb.w r3, [r8, #234] @ 0xea │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (376eb4 ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 376cde │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -422989,15 +422983,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 376c18 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (376ec0 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 376c18 │ │ │ │ ldr r0, [pc, #92] @ (376ec4 ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 376ccc │ │ │ │ ldr r0, [pc, #72] @ (376ebc ) │ │ │ │ @@ -423007,15 +423001,15 @@ │ │ │ │ bpl.w 376ccc │ │ │ │ ldr r0, [pc, #68] @ (376ec8 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 376ccc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ adcs r0, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -423027,19 +423021,19 @@ │ │ │ │ ands r2, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r0, [pc, #560] @ (3770ec ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - bx r2 │ │ │ │ + bx pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 376f9c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 376f9c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -423067,24 +423061,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldrb.w r0, [r5, #234] @ 0xea │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -423093,15 +423087,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (376fa4 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -423187,15 +423181,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r3, [pc, #696] @ (37731c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 377150 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37712c │ │ │ │ @@ -423285,15 +423279,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37706e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (37732c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37706e │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 375c30 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -423313,15 +423307,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (377334 ) │ │ │ │ ldr r3, [pc, #332] @ (377314 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -423332,15 +423326,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 3770d2 │ │ │ │ ldr r1, [pc, #320] @ (377338 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -423373,15 +423367,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (377340 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631d20 │ │ │ │ + bl 631d88 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3771c2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 3772ea │ │ │ │ ldr r7, [pc, #220] @ (377344 ) │ │ │ │ ldr r2, [pc, #224] @ (377348 ) │ │ │ │ @@ -423389,24 +423383,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #208] @ (377350 ) │ │ │ │ ldr r1, [pc, #208] @ (377354 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 431ec4 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -423429,23 +423423,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3771c2 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3772a6 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 37718a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ bl 263ca0 │ │ │ │ bl 263cd4 │ │ │ │ nop │ │ │ │ subs r4, #164 @ 0xa4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -423457,31 +423451,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @ instruction: 0xffff3b1e │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - @ instruction: 0xffffebd6 │ │ │ │ + vcvt.f16.u16 d30, d30, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 376d04 │ │ │ │ + b.n 376dd4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r7, #31 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (377720 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -423575,23 +423569,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #128] @ (3774e8 ) │ │ │ │ ldr r1, [pc, #132] @ (3774ec ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 431ec4 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -423606,38 +423600,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3774c0 │ │ │ │ bl 431f7c │ │ │ │ b.n 3773ec │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 377488 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 3773ec │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #112 @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, #202 @ 0xca │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrd r0, r0, [r2, #336]! @ 0x150 │ │ │ │ - b.n 377acc │ │ │ │ + orrs.w r0, sl, r4, lsr #1 │ │ │ │ + b.n 377b9c │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r3, #24 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -423738,15 +423732,15 @@ │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 377880 │ │ │ │ add.w r3, r7, #12608 @ 0x3140 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr.w r3, [r9, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 377b36 │ │ │ │ ldr.w r3, [r9, #276] @ 0x114 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -423824,17 +423818,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 37735c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37795a │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r1, #2 │ │ │ │ - bl 62bdd0 │ │ │ │ + bl 62be38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -423969,15 +423963,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631d20 │ │ │ │ + bl 631d88 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424026,32 +424020,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #588] @ (377b88 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3775b0 │ │ │ │ ldr r2, [pc, #580] @ (377b8c ) │ │ │ │ add r2, pc │ │ │ │ b.n 37759e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 37fd80 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 377b32 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3779ca │ │ │ │ ldr r1, [pc, #528] @ (377b90 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -424089,15 +424083,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ b.n 3778b6 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377ae4 │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -424161,15 +424155,15 @@ │ │ │ │ bpl.n 377a66 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #272] @ (377ba8 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 377a66 │ │ │ │ ldr r3, [pc, #260] @ (377bac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 377906 │ │ │ │ ldr r3, [pc, #208] @ (377b84 ) │ │ │ │ @@ -424181,15 +424175,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #232] @ (377bb0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 377906 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 377b10 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 37771c │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -424204,101 +424198,101 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 377a66 │ │ │ │ ldr r0, [pc, #176] @ (377bb8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 377a66 │ │ │ │ ldr r3, [pc, #168] @ (377bbc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377ade │ │ │ │ ldr r3, [pc, #100] @ (377b84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 377ade │ │ │ │ ldr r0, [pc, #148] @ (377bc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 377ade │ │ │ │ bl 263cd4 │ │ │ │ ldr r3, [pc, #140] @ (377bc4 ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (377bc8 ) │ │ │ │ ldr r0, [pc, #140] @ (377bcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #210 @ 0xd2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [r7, #72] @ 0x48 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 2fbb62 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r0, #32] │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r5, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 217b92 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r1, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + str r4, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 1c9b9e │ │ │ │ - str r4, [r4, #0] │ │ │ │ + str r4, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #16] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #202 @ 0xca │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str r0, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #0] @ (377bc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r0, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3781c8 │ │ │ │ + b.n 378298 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #960] @ (377f90 ) │ │ │ │ + ldr r7, [pc, #352] @ (377d30 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424502,15 +424496,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #248] @ 0xf8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 377e52 │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -424532,15 +424526,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 377c30 │ │ │ │ ldr r0, [pc, #124] @ (377ef0 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 377c30 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 36d790 │ │ │ │ b.n 377d5e │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -424579,25 +424573,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #104 @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #186 @ 0xba │ │ │ │ + adds r0, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + adds r0, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 378b30 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -424716,17 +424710,17 @@ │ │ │ │ bl 37735c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378bfa │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62bdd0 │ │ │ │ + bl 62be38 │ │ │ │ b.n 3781f4 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 378b34 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -424815,39 +424809,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 263460 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 378b38 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 3781f4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -424946,39 +424940,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 263460 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 378b3c │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3781ba │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 3781f2 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 37863e │ │ │ │ @@ -425076,15 +425070,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 378b44 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 633adc │ │ │ │ + bl 633b44 │ │ │ │ ldr.w r3, [pc, #1748] @ 378b34 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -425135,15 +425129,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378844 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a450 │ │ │ │ + bl 73a4b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425241,15 +425235,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37863e │ │ │ │ ldr.w r0, [pc, #1308] @ 378b50 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -425372,15 +425366,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (378b60 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 633adc │ │ │ │ + bl 633b44 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -425500,15 +425494,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 376450 │ │ │ │ @@ -425545,15 +425539,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (378b68 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37872e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36ef74 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425575,15 +425569,15 @@ │ │ │ │ bpl.w 378058 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (378b70 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 378058 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36df60 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425606,15 +425600,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (378b78 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 37809e │ │ │ │ ldr r3, [pc, #308] @ (378b7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378482 │ │ │ │ @@ -425627,15 +425621,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (378b80 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #356] @ 0x164 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 378482 │ │ │ │ ldr r2, [pc, #260] @ (378b84 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 378242 │ │ │ │ ldr r2, [pc, #192] @ (378b4c ) │ │ │ │ @@ -425649,15 +425643,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (378b88 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 378242 │ │ │ │ ldr r3, [pc, #208] @ (378b8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 377fd4 │ │ │ │ @@ -425673,15 +425667,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 377fd4 │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 3785f6 │ │ │ │ ldr r3, [pc, #144] @ (378b94 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -425692,15 +425686,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3781ec │ │ │ │ ldr r0, [pc, #120] @ (378b98 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 3781ec │ │ │ │ nop │ │ │ │ cmp r5, #194 @ 0xc2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @@ -425710,50 +425704,50 @@ │ │ │ │ vdup.8 d16, d10[7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ @ instruction: 0xffff189c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 378b14 │ │ │ │ + bhi.n 378be4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r7, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vcvt.u32.f32 , q6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #20 │ │ │ │ + cmp r4, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, r3] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r2] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r3] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + strh r2, [r5, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r6] │ │ │ │ + str r2, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r6, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3785f6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -425776,30 +425770,30 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ bl 375268 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3785be │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12608 @ 0x3140 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ b.n 378880 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 37878a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 378de8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 378cd4 │ │ │ │ ldr r1, [pc, #452] @ (378df0 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -425814,15 +425808,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3781ba │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a450 │ │ │ │ + bl 73a4b8 │ │ │ │ b.w 3781f4 │ │ │ │ movs r6, #2 │ │ │ │ b.n 378c52 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -425857,25 +425851,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 378836 │ │ │ │ ldr r0, [pc, #312] @ (378dfc ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 378506 │ │ │ │ ldr r1, [pc, #296] @ (378e00 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3781ba │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 378506 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37863e │ │ │ │ @@ -425888,15 +425882,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37863e │ │ │ │ ldr r0, [pc, #232] @ (378e08 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37863e │ │ │ │ movs r6, #2 │ │ │ │ b.n 37878a │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -425919,15 +425913,15 @@ │ │ │ │ bpl.w 37872e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (378e10 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37872e │ │ │ │ ldr r3, [pc, #128] @ (378e0c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37871e │ │ │ │ ldr r3, [pc, #92] @ (378df8 ) │ │ │ │ @@ -425939,52 +425933,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37871e │ │ │ │ ldr r3, [pc, #64] @ (378e04 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37870e │ │ │ │ ldr r3, [pc, #40] @ (378df8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37870e │ │ │ │ ldr r0, [pc, #56] @ (378e18 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37870e │ │ │ │ bl 263ca0 │ │ │ │ blx 262ec0 │ │ │ │ b.n 3795da │ │ │ │ vmla.i , , d24[0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, r3] │ │ │ │ + str r4, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 37949a │ │ │ │ @ instruction: 0xffff189c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #504] @ (379004 ) │ │ │ │ + ldr r6, [pc, #920] @ (3791a4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #768] @ (37911c ) │ │ │ │ + ldr r6, [pc, #160] @ (378ebc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 37996c │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -426152,15 +426146,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 3797fc │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #258] @ 0x102 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3791ba │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 36f518 │ │ │ │ @@ -426338,15 +426332,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 3799b4 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 3799b8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 73a400 │ │ │ │ + bl 73a468 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -426397,19 +426391,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 3799c4 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 3791ea │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 73a450 │ │ │ │ + bl 73a4b8 │ │ │ │ b.n 379068 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3792ba │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -426458,15 +426452,15 @@ │ │ │ │ ldreq.w r3, [r9, #448] @ 0x1c0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 260c70 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -426623,15 +426617,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 3799b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3794ce │ │ │ │ ldr.w r0, [pc, #1240] @ 3799d0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3794ce │ │ │ │ ldr.w r3, [pc, #1144] @ 37997c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378ec6 │ │ │ │ ldr.w r2, [pc, #1220] @ 3799d4 │ │ │ │ @@ -426787,15 +426781,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (3799dc ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 633adc │ │ │ │ + bl 633b44 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -426816,15 +426810,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 37990e │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 379908 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -426913,29 +426907,29 @@ │ │ │ │ bpl.w 3791ba │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (3799ec ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3791ba │ │ │ │ ldr r3, [pc, #496] @ (3799cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3794ce │ │ │ │ ldr r3, [pc, #456] @ (3799b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3794ce │ │ │ │ ldr r0, [pc, #508] @ (3799f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3794ce │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 379068 │ │ │ │ ldr.w r2, [r4, #448] @ 0x1c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #340] @ 0x154 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -426979,15 +426973,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 37990e │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 379908 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -427023,15 +427017,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (3799b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3791ba │ │ │ │ ldr r0, [pc, #272] @ (3799f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3791ba │ │ │ │ mov r6, r8 │ │ │ │ b.w 379068 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 3793ca │ │ │ │ movs r2, #15 │ │ │ │ @@ -427074,100 +427068,100 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3795ae │ │ │ │ ldr r0, [pc, #164] @ (379a00 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3795ae │ │ │ │ subs r4, r5, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #208] @ (379a54 ) │ │ │ │ + ldr r4, [pc, #624] @ (379bf4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r6, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [pc, #496] @ (379b7c ) │ │ │ │ + ldr r2, [pc, #912] @ (379d1c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #496] @ (379b80 ) │ │ │ │ + ldr r2, [pc, #912] @ (379d20 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #624] @ (379c04 ) │ │ │ │ + ldr r2, [pc, #16] @ (3799a4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #608] @ (379bf8 ) │ │ │ │ + ldr r2, [pc, #0] @ (379998 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #608] @ (379bfc ) │ │ │ │ + ldr r2, [pc, #0] @ (37999c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #576] @ (379be0 ) │ │ │ │ + ldr r1, [pc, #992] @ (379d80 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #544] @ (379bc4 ) │ │ │ │ + ldr r1, [pc, #960] @ (379d64 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, r5, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [pc, #384] @ (379b2c ) │ │ │ │ + ldr r1, [pc, #800] @ (379ccc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #576] @ (379bf0 ) │ │ │ │ + ldr r0, [pc, #992] @ (379d90 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 5, cr0, cr0, cr3, {3} │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ @ instruction: 0xffff1a7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - blx r5 │ │ │ │ + ldr r0, [pc, #64] @ (379a04 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #136] @ (379a50 ) │ │ │ │ + ldr r3, [pc, #552] @ (379bf0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r0, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp sl, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ vst1.8 {d16[3]}, [r6], r3 │ │ │ │ str r3, [r2, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d29 │ │ │ │ @ instruction: 0xffff49f8 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r6 │ │ │ │ + mov ip, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r7, #0 │ │ │ │ + subs r4, r4, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r7 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r6 │ │ │ │ + mov r0, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #648] @ (379c90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37959a │ │ │ │ ldr r3, [pc, #640] @ (379c94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37959a │ │ │ │ ldr r0, [pc, #632] @ (379c98 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37959a │ │ │ │ ldr r3, [pc, #624] @ (379c9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379684 │ │ │ │ ldr r3, [pc, #604] @ (379c94 ) │ │ │ │ @@ -427178,15 +427172,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (379ca0 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 379684 │ │ │ │ ldr r3, [pc, #588] @ (379ca4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379646 │ │ │ │ ldr r3, [pc, #560] @ (379c94 ) │ │ │ │ @@ -427197,15 +427191,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (379ca8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 379646 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 3798fa │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 379068 │ │ │ │ @@ -427221,15 +427215,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37962e │ │ │ │ ldr r0, [pc, #508] @ (379cb0 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37962e │ │ │ │ ldr r3, [pc, #492] @ (379cb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37983e │ │ │ │ ldr r3, [pc, #448] @ (379c94 ) │ │ │ │ @@ -427240,15 +427234,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (379cb8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37983e │ │ │ │ ldr r3, [pc, #448] @ (379cb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3796c8 │ │ │ │ ldr r3, [pc, #404] @ (379c94 ) │ │ │ │ @@ -427259,15 +427253,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (379cbc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3796c8 │ │ │ │ ldr r3, [pc, #384] @ (379ca4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 379a84 │ │ │ │ ldr r3, [pc, #360] @ (379c94 ) │ │ │ │ @@ -427295,15 +427289,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (379cc4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 379728 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 36d220 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37959c │ │ │ │ @@ -427336,15 +427330,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 379068 │ │ │ │ ldr r0, [pc, #240] @ (379ccc ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 379068 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (379cd0 ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (379cd4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -427363,15 +427357,15 @@ │ │ │ │ bpl.w 379748 │ │ │ │ ldr r0, [pc, #192] @ (379cdc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 379748 │ │ │ │ ldr r3, [pc, #172] @ (379ce0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379920 │ │ │ │ @@ -427380,26 +427374,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 379920 │ │ │ │ ldr r0, [pc, #152] @ (379ce4 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 379068 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 379916 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (379ce8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 379b36 │ │ │ │ ldr r3, [pc, #116] @ (379cec ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #116] @ (379cf0 ) │ │ │ │ ldr r0, [pc, #116] @ (379cf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -427408,61 +427402,61 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263c70 │ │ │ │ nop │ │ │ │ movs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, fp │ │ │ │ + mov r4, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r1 │ │ │ │ + add lr, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r8 │ │ │ │ + mov sl, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, lr │ │ │ │ + cmp sl, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r3 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, sp │ │ │ │ + cmp sl, sl │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r5 │ │ │ │ + bics r0, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r3 │ │ │ │ + add r2, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r6} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r7 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r6, r2 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sl │ │ │ │ + add sl, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r2, #24 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (379dbc ) │ │ │ │ @@ -427490,15 +427484,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 379d7e │ │ │ │ ldr r2, [pc, #120] @ (379dc4 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 723330 │ │ │ │ + bl 723398 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -427531,15 +427525,15 @@ │ │ │ │ bl 36f784 │ │ │ │ b.n 379d7e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r2, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37979c │ │ │ │ + b.n 37986c │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r2, r4, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -427643,15 +427637,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 379e70 │ │ │ │ ldr r0, [pc, #44] @ (379f1c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 379e70 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r7, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ @@ -427660,15 +427654,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r2, [pc, #368] @ (37a088 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r0 │ │ │ │ + negs r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -427798,15 +427792,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (37a0c4 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37a06c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r4, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #21 │ │ │ │ @@ -427815,15 +427809,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7 │ │ │ │ + asrs r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -427909,15 +427903,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (37a1ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a11c │ │ │ │ ldr r0, [pc, #44] @ (37a1f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 37a11c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r0, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -427927,15 +427921,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428061,15 +428055,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37a24e │ │ │ │ ldr r0, [pc, #40] @ (37a384 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37a24e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r2, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #10 │ │ │ │ @@ -428078,15 +428072,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (37a4b0 ) │ │ │ │ @@ -428121,15 +428115,15 @@ │ │ │ │ add.w r8, r8, #64 @ 0x40 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 37a418 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -428195,15 +428189,15 @@ │ │ │ │ bl 36d30c │ │ │ │ b.n 37a43a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r6, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r7, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -428276,15 +428270,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 37a4e8 │ │ │ │ ldr r0, [pc, #76] @ (37a5d4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 37a4e8 │ │ │ │ cbz r2, 37a5b6 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 37a5b6 │ │ │ │ @@ -428302,15 +428296,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -428453,15 +428447,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (37a79c ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37a748 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r5, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r2, r2, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -428470,15 +428464,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -428594,15 +428588,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a7fe │ │ │ │ ldr r0, [pc, #52] @ (37a91c ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37a7fe │ │ │ │ movs r2, #0 │ │ │ │ b.n 37a858 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r4, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -428614,15 +428608,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428756,15 +428750,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37a97a │ │ │ │ ldr r0, [pc, #44] @ (37aac4 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37a97a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r4, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #14 │ │ │ │ @@ -428773,15 +428767,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #192 @ 0xc0 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 37abd4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -428855,15 +428849,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 37aaf0 │ │ │ │ ldr r0, [pc, #76] @ (37abe4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 37aaf0 │ │ │ │ cbnz r2, 37abc4 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 37abc4 │ │ │ │ @@ -428881,15 +428875,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -428954,15 +428948,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 37ace4 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 37ace4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -428990,32 +428984,32 @@ │ │ │ │ b.n 37ac9c │ │ │ │ add r3, pc, #164 @ (adr r3, 37ada0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #140 @ (adr r3, 37ada0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #120 @ (adr r3, 37ada0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #104 @ (adr r3, 37ada0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -429116,15 +429110,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 37afd6 │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 7325f0 │ │ │ │ + bl 732658 │ │ │ │ cbnz r0, 37aeb8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -429223,15 +429217,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37ae2a │ │ │ │ ldr r0, [pc, #48] @ (37affc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37ae2a │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 37af04 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ vhadd.u16 q0, q1, │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -429239,15 +429233,15 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r6, #412] @ 0x19c │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + adds r3, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (37b248 ) │ │ │ │ @@ -429284,15 +429278,15 @@ │ │ │ │ bhi.w 37b23e │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37b23e │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -429317,23 +429311,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -429343,29 +429337,29 @@ │ │ │ │ ldrh.w r1, [r2, #3344] @ 0xd10 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 37b1c0 │ │ │ │ ldrh.w r2, [r2, #3346] @ 0xd12 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 37b1c0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -429416,15 +429410,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 37b22c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -429561,15 +429555,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b35a │ │ │ │ ldr.w r0, [pc, #1704] @ 37b9f8 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 37b9fc │ │ │ │ ldr.w r3, [pc, #1664] @ 37b9e4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -429599,15 +429593,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 37ba04 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37b2b6 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 37b3d0 │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37b90e │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -429622,15 +429616,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37b35a │ │ │ │ ldr.w r0, [pc, #1556] @ 37ba08 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37b35a │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b35a │ │ │ │ ldr.w r3, [pc, #1540] @ 37ba0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -429640,15 +429634,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37b35a │ │ │ │ ldr.w r0, [pc, #1520] @ 37ba10 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37b35a │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -430208,26 +430202,26 @@ │ │ │ │ @ instruction: 0xfa6c0067 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr??.w r0, [lr, r7, lsl #2] │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #30 │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #124 @ 0x7c │ │ │ │ + movs r7, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 37c624 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -430362,15 +430356,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37bb4a │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abf4 │ │ │ │ ldr.w r2, [pc, #2692] @ 37c630 │ │ │ │ ldr.w r3, [pc, #2684] @ 37c62c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -430389,15 +430383,15 @@ │ │ │ │ bne.n 37bb38 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37be82 │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -430468,15 +430462,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 37c640 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -431077,15 +431071,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 73a400 │ │ │ │ + bl 73a468 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -431124,15 +431118,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (37c698 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -431282,15 +431276,15 @@ │ │ │ │ bpl.w 37be70 │ │ │ │ ldr r0, [pc, #508] @ (37c6a4 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37be70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -431418,72 +431412,72 @@ │ │ │ │ @ instruction: 0xf2b00067 │ │ │ │ subw r0, lr, #103 @ 0x67 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1340067 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #504 @ (adr r1, 37c834 ) │ │ │ │ + add r1, pc, #920 @ (adr r1, 37c9d4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r4, #16 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #54 @ 0x36 │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #16 │ │ │ │ + movs r2, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #8 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #20 │ │ │ │ + movs r3, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #40 @ 0x28 │ │ │ │ + movs r3, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #16 │ │ │ │ + movs r2, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #124 @ 0x7c │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ - vtbx.8 d25, {d15-d18}, d26 │ │ │ │ + @ instruction: 0xffff9bd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r6, #2 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ @@ -431647,15 +431641,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 37c890 │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37e690 │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 631f2c │ │ │ │ + bl 631f94 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37c87c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -431820,15 +431814,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 37d1a8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38635c │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -431947,15 +431941,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 37cbc0 │ │ │ │ ldr.w r0, [pc, #1536] @ 37d1b8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 36d4d4 │ │ │ │ b.w 37bc9c │ │ │ │ ldr.w r3, [pc, #1508] @ 37d1bc │ │ │ │ @@ -432150,15 +432144,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 37be70 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 37be70 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 73a450 │ │ │ │ + bl 73a4b8 │ │ │ │ b.w 37be70 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37cf28 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 37d49e │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -432198,15 +432192,15 @@ │ │ │ │ b.w 37c608 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (37d1d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 37bf0e │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -432224,15 +432218,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37cbe4 │ │ │ │ ldr r0, [pc, #788] @ (37d1d8 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cbe4 │ │ │ │ ldr r3, [pc, #772] @ (37d1dc ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -432242,15 +432236,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37cbe4 │ │ │ │ ldr r0, [pc, #748] @ (37d1e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37cbe4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 37cf20 │ │ │ │ ldr r3, [pc, #736] @ (37d1e4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432260,15 +432254,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37cf20 │ │ │ │ ldr r0, [pc, #720] @ (37d1e8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 37be70 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 37ce24 │ │ │ │ add r2, pc, #8 @ (adr r2, 37cf3c ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -432382,23 +432376,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 37d07a │ │ │ │ ldr r0, [pc, #384] @ (37d1f4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 37be70 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37be70 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 631f70 │ │ │ │ + bl 631fd8 │ │ │ │ b.w 37be70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d04e │ │ │ │ ldr r3, [pc, #344] @ (37d1f8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -432410,15 +432404,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d04e │ │ │ │ ldr r0, [pc, #324] @ (37d1fc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d04e │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37d04e │ │ │ │ ldr r3, [pc, #312] @ (37d200 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -432428,15 +432422,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37d04e │ │ │ │ ldr r0, [pc, #296] @ (37d204 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d04e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d07a │ │ │ │ ldr r3, [pc, #280] @ (37d208 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -432448,15 +432442,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d07a │ │ │ │ ldr r0, [pc, #260] @ (37d20c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d07a │ │ │ │ ldr r3, [pc, #252] @ (37d210 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 37d126 │ │ │ │ ldr r3, [pc, #148] @ (37d1b0 ) │ │ │ │ @@ -432479,15 +432473,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (37d1b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d140 │ │ │ │ ldr r0, [pc, #196] @ (37d218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d140 │ │ │ │ ldr r3, [pc, #188] @ (37d21c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37bcb8 │ │ │ │ ldr r3, [pc, #68] @ (37d1b0 ) │ │ │ │ @@ -432495,90 +432489,90 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37bcb8 │ │ │ │ ldr r0, [pc, #168] @ (37d220 ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37bcb8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 37c740 │ │ │ │ nop │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #952] @ 0x3b8 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r3, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #200 @ (adr r3, 37d28c ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 37d42c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37d684 │ │ │ │ + b.n 37d754 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r0, #22 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r4, #21 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r6, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r4, #-252] @ 0xfc │ │ │ │ + @ instruction: 0xe9bc003f │ │ │ │ cmp r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r3, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + subs r0, r4, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r4, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ orrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r3, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r2, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -432680,15 +432674,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37cfa8 │ │ │ │ ldr.w r0, [pc, #3032] @ 37df28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ b.w 37c20c │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 260fa4 │ │ │ │ b.w 37be70 │ │ │ │ @@ -432713,15 +432707,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37c61a │ │ │ │ ldr.w r0, [pc, #2948] @ 37df30 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37c61a │ │ │ │ ldr.w r3, [pc, #2936] @ 37df34 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c6c8 │ │ │ │ @@ -432734,15 +432728,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37c6c8 │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 37be6c │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432786,15 +432780,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37c5cc │ │ │ │ ldr.w r0, [pc, #2752] @ 37df40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37c5cc │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 37c5cc │ │ │ │ ldr.w r3, [pc, #2724] @ 37df44 │ │ │ │ @@ -432816,15 +432810,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37be6c │ │ │ │ ldr.w r0, [pc, #2676] @ 37df4c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37be6c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d532 │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 37be70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -432841,15 +432835,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d4ec │ │ │ │ ldr.w r0, [pc, #2620] @ 37df54 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d4ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d55a │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 37be70 │ │ │ │ ldr.w r3, [pc, #2588] @ 37df50 │ │ │ │ @@ -432862,15 +432856,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37d4ec │ │ │ │ ldr.w r0, [pc, #2568] @ 37df58 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d4ec │ │ │ │ ldr.w r3, [pc, #2560] @ 37df5c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d52a │ │ │ │ @@ -432879,15 +432873,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d52a │ │ │ │ ldr.w r0, [pc, #2536] @ 37df60 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d52a │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 37d366 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 37d366 │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 37d30e │ │ │ │ @@ -432917,26 +432911,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37d04e │ │ │ │ ldr.w r0, [pc, #2444] @ 37df6c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d04e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2428] @ 37df70 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 37c9fe │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432952,15 +432946,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d07a │ │ │ │ ldr.w r0, [pc, #2360] @ 37df78 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d07a │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 37a4c0 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37be70 │ │ │ │ @@ -433038,15 +433032,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 37df84 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 37c4dc │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -433197,22 +433191,22 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ bl 36f784 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37be70 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -433262,15 +433256,15 @@ │ │ │ │ b.n 37d9b0 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37da00 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d9ac │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 632944 │ │ │ │ + bl 6329ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37d9ac │ │ │ │ ldr.w r1, [pc, #1480] @ 37df8c │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433285,15 +433279,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 37df24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c5cc │ │ │ │ ldr.w r0, [pc, #1440] @ 37df94 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37c5cc │ │ │ │ ldr.w r1, [pc, #1428] @ 37df98 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 37d9ca │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -433353,15 +433347,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37d6ae │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 37dfa0 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3864] @ 0xf18 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d6ae │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3344] @ 0xd10 │ │ │ │ b.w 37c5cc │ │ │ │ movs r5, #0 │ │ │ │ b.w 37c5cc │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -433389,15 +433383,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d946 │ │ │ │ ldr.w r0, [pc, #1156] @ 37dfa8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37d946 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433501,15 +433495,15 @@ │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (37dfb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 37dd64 │ │ │ │ add r3, pc, #8 @ (adr r3, 37dc54 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -433609,15 +433603,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 36f784 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37be70 │ │ │ │ ldr r0, [pc, #632] @ (37dfb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37dcee │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433641,20 +433635,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37be6c │ │ │ │ ldr r0, [pc, #564] @ (37dfc0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37be6c │ │ │ │ ldr r0, [pc, #556] @ (37dfc4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 37c51c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433755,19 +433749,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37dfec │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 37be70 │ │ │ │ ldr r3, [pc, #216] @ (37dfc8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433776,107 +433770,107 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37ddda │ │ │ │ ldr r0, [pc, #192] @ (37dfcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37ddda │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 37be70 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + adds r6, r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r2, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r0, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #480] @ (37e174 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r2, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 37df70 │ │ │ │ + bls.n 37e040 │ │ │ │ movs r7, r7 │ │ │ │ negs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r4, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #27 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #24 │ │ │ │ + lsrs r4, r6, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433897,15 +433891,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37deca │ │ │ │ ldr.w r0, [pc, #1748] @ 37e6e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37deca │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 37be70 │ │ │ │ mov r8, r3 │ │ │ │ b.w 37be70 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -433995,29 +433989,29 @@ │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37e136 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 63294c │ │ │ │ + bl 6329b4 │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 37e156 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37e132 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37e12a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 632944 │ │ │ │ + bl 6329ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37e12a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 697cc8 │ │ │ │ + bl 697d30 │ │ │ │ b.n 37e12a │ │ │ │ mov r4, r9 │ │ │ │ b.w 37be70 │ │ │ │ ldr.w r0, [pc, #1412] @ 37e6e4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -434029,15 +434023,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 37e106 │ │ │ │ ldr.w r0, [pc, #1392] @ 37e6e8 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 37e106 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 37be70 │ │ │ │ adds r7, #1 │ │ │ │ beq.n 37e20c │ │ │ │ @@ -434138,15 +434132,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c876 │ │ │ │ ldr.w r0, [pc, #1056] @ 37e6f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 37c876 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 37adb4 │ │ │ │ @@ -434225,15 +434219,15 @@ │ │ │ │ ldr r0, [pc, #844] @ (37e6f8 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 37c7b4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cf20 │ │ │ │ @@ -434247,15 +434241,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37cf20 │ │ │ │ ldr r0, [pc, #788] @ (37e700 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37cf20 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37e406 │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 37be70 │ │ │ │ ldr r3, [pc, #764] @ (37e704 ) │ │ │ │ @@ -434268,15 +434262,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37e3fe │ │ │ │ ldr r0, [pc, #744] @ (37e708 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37e3fe │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 37e3d0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -434423,15 +434417,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 37c562 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -434458,15 +434452,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37be6c │ │ │ │ ldr r0, [pc, #240] @ (37e720 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37be6c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d52a │ │ │ │ ldr r2, [pc, #220] @ (37e724 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -434478,15 +434472,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 37d52a │ │ │ │ ldr r0, [pc, #196] @ (37e728 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.w 37d52a │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ b.w 37be70 │ │ │ │ ldr r3, [pc, #176] @ (37e72c ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (37e730 ) │ │ │ │ @@ -434523,79 +434517,80 @@ │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ cmp r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r2, {r0, r1, r2, r3, r4, r5} │ │ │ │ + strd r0, r0, [sl, #-252]! @ 0xfc │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r3, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #10 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #17 │ │ │ │ + lsls r0, r4, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u8 d16, d31, #6 │ │ │ │ + movs r2, r6 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r7, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #5 │ │ │ │ + lsls r0, r5, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u8 d0, d31, #2 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + vshr.u32 d16, d31, #10 │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r5, #2] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 726514 │ │ │ │ + bl 72657c │ │ │ │ cbnz r0, 37e780 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -434663,15 +434658,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (37e9b8 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r3, [pc, #348] @ (37e9bc ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37e90a │ │ │ │ @@ -434694,19 +434689,19 @@ │ │ │ │ bne.n 37e98c │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37e92e │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ b.n 37e8ae │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -434718,15 +434713,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 260fa0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 261324 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434744,15 +434739,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37e86a │ │ │ │ ldr r0, [pc, #168] @ (37e9c8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 37e86a │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #224] @ 0xe0 │ │ │ │ @@ -434764,28 +434759,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 263460 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr r1, [pc, #92] @ (37e9cc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 37e8da │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37e8ae │ │ │ │ @@ -434800,31 +434795,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37e906 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (37e9d4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37e906 │ │ │ │ stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #256] @ (37eac4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r4, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037e9d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -434883,15 +434878,15 @@ │ │ │ │ bl 374b44 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ b.n 37ea16 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (37ecd8 ) │ │ │ │ @@ -434919,15 +434914,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (37ece4 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -434956,19 +434951,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37ebd6 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37eb4a │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 260fa4 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -434994,43 +434989,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 261324 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37ecae │ │ │ │ movs r7, #0 │ │ │ │ b.n 37eb4a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ b.n 37eb4a │ │ │ │ ldr r3, [pc, #264] @ (37ecec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37eb0a │ │ │ │ ldr r3, [pc, #260] @ (37ecf0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37eb0a │ │ │ │ ldr r0, [pc, #252] @ (37ecf4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37eb0a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -435111,15 +435106,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37ebd2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (37ecfc ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37ebd2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -435129,19 +435124,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r6, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037ed00 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 37ed06 │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -435191,25 +435186,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (37ede4 ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r3, [pc, #88] @ (37ede8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37edc2 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 260fa4 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r4 │ │ │ │ blx 260fa4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -435224,25 +435219,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ed96 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (37edf4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37ed96 │ │ │ │ ittt vs │ │ │ │ lslvs r7, r4, #1 │ │ │ │ cmpvs r2, #84 @ 0x54 │ │ │ │ movvs r0, r0 │ │ │ │ cmp r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r7, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -435260,15 +435255,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r3, [pc, #164] @ (37eee8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37eebe │ │ │ │ cbnz r6, 37eeb2 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -435279,29 +435274,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 263460 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744bcc │ │ │ │ + bl 744c34 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldr r1, [pc, #104] @ (37eeec ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435322,27 +435317,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ee4e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (37eef8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37ee4e │ │ │ │ bkpt 0x00cc │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -435360,15 +435355,15 @@ │ │ │ │ ldrh.w r2, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ ldr r3, [pc, #124] @ (37efc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37ef94 │ │ │ │ cbnz r6, 37ef88 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -435378,15 +435373,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435407,27 +435402,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ef4c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (37efd0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37ef4c │ │ │ │ nop │ │ │ │ pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ mov r0, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #5 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0037efd4 : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #261] @ 0x105 │ │ │ │ @@ -435716,15 +435711,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (37f360 ) │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37f1c2 │ │ │ │ ldr r1, [pc, #92] @ (37f364 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37f0aa │ │ │ │ ldr r1, [pc, #72] @ (37f35c ) │ │ │ │ @@ -435736,37 +435731,37 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (37f368 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37f0aa │ │ │ │ blx 262ec0 │ │ │ │ pop {r1, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r0, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 1, r0, cr10, cr15, {1} │ │ │ │ + mcr2 0, 5, r0, cr2, cr15, {1} │ │ │ │ subs r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 3, r0, cr8, cr15, {1} │ │ │ │ + mrc2 0, 6, r0, cr0, cr15, {1} │ │ │ │ │ │ │ │ 0037f36c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -436073,15 +436068,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37f548 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (37f99c ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37f548 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 37f470 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -436109,15 +436104,15 @@ │ │ │ │ bpl.w 37f548 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (37f9a4 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37f548 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -436218,15 +436213,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 37f526 │ │ │ │ ldr r0, [pc, #364] @ (37f9ac ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 37f526 │ │ │ │ ldr r3, [pc, #340] @ (37f9b0 ) │ │ │ │ @@ -436239,15 +436234,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37f60c │ │ │ │ ldr r0, [pc, #316] @ (37f9b4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 37f60c │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -436265,15 +436260,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37f756 │ │ │ │ ldr r0, [pc, #260] @ (37f9bc ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37f756 │ │ │ │ ldr r3, [pc, #240] @ (37f9b8 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436283,15 +436278,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37f786 │ │ │ │ ldr r0, [pc, #220] @ (37f9c0 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37f786 │ │ │ │ ldr r3, [pc, #208] @ (37f9c4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436301,15 +436296,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37f62c │ │ │ │ ldr r0, [pc, #184] @ (37f9c8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 37f62c │ │ │ │ ldr r3, [pc, #172] @ (37f9cc ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436322,15 +436317,15 @@ │ │ │ │ bpl.w 37f7a2 │ │ │ │ ldr r0, [pc, #152] @ (37f9d0 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37f7a2 │ │ │ │ ldr r2, [pc, #136] @ (37f9d4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37f3f8 │ │ │ │ ldr r2, [pc, #64] @ (37f998 ) │ │ │ │ @@ -436340,57 +436335,57 @@ │ │ │ │ bpl.w 37f3f8 │ │ │ │ ldr.w r2, [r6, #240] @ 0xf0 │ │ │ │ ldr r0, [pc, #112] @ (37f9d8 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37f3f8 │ │ │ │ blx 262ec0 │ │ │ │ nop │ │ │ │ cbnz r6, 37f992 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #36] @ 0x24 │ │ │ │ + strh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #32] │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb58003f │ │ │ │ + @ instruction: 0xfbc0003f │ │ │ │ subs r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbde003f │ │ │ │ + mcrr2 0, 3, r0, r6, cr15 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - smlatt r0, r0, pc, r0 │ │ │ │ + @ instruction: 0xfb78003f │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r0, #63] @ 0x3f │ │ │ │ + @ instruction: 0xfa58003f │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e2003f │ │ │ │ - ldrsh.w r0, [r6, #63] @ 0x3f │ │ │ │ + @ instruction: 0xfa4a003f │ │ │ │ + @ instruction: 0xfa1e003f │ │ │ │ ldr r4, [pc, #496] @ (37fbb8 ) │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9cc003f │ │ │ │ + @ instruction: 0xfa34003f │ │ │ │ subs r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa50003f │ │ │ │ + @ instruction: 0xfab8003f │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r0, #63] @ 0x3f │ │ │ │ + ldr??.w r0, [r8, #63] @ 0x3f │ │ │ │ │ │ │ │ 0037f9dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -436407,22 +436402,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #232] @ 0xe8 │ │ │ │ ldrb.w r7, [r6, #234] @ 0xea │ │ │ │ mov r1, sl │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -436464,15 +436459,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 693dac │ │ │ │ + bl 693e14 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37fb96 │ │ │ │ ldr r3, [pc, #320] @ (37fbfc ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -436549,32 +436544,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (37fc08 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 37face │ │ │ │ ldr r3, [pc, #116] @ (37fc0c ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (37fc10 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (37fc14 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (37fc18 ) │ │ │ │ ldr r3, [pc, #52] @ (37fbf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -436600,21 +436595,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - ldrb.w r0, [lr, pc, lsl #3] │ │ │ │ + strb.w r0, [r6, #63] @ 0x3f │ │ │ │ cbz r2, 37fc24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #304] @ (37fd60 ) │ │ │ │ @@ -436733,15 +436728,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (37fd7c ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37fc86 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -436751,15 +436746,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add sp, #352 @ 0x160 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf68c003f │ │ │ │ + @ instruction: 0xf6f4003f │ │ │ │ │ │ │ │ 0037fd80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r1 │ │ │ │ @@ -436834,19 +436829,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37ffa6 │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 744b74 │ │ │ │ + bl 744bdc │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr r1, [pc, #840] @ (3801c8 ) │ │ │ │ ldr r2, [pc, #824] @ (3801bc ) │ │ │ │ add r1, pc │ │ │ │ @@ -436888,18 +436883,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 260c70 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldrb.w r1, [r9, #261] @ 0x105 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 37ff1c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -436949,19 +436944,19 @@ │ │ │ │ b.n 37ff3a │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 263460 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 380152 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -436986,19 +436981,19 @@ │ │ │ │ blx 263460 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7446b4 │ │ │ │ + bl 74471c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 74471c │ │ │ │ + bl 744784 │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 38003e │ │ │ │ ldrb.w r3, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r2, [r7, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38012c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -437041,43 +437036,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 37f36c │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37fe60 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #268] @ (3801cc ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ b.n 3800f6 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #232] @ (3801d0 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 631d20 │ │ │ │ + bl 631d88 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 37fe7e │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 38005e │ │ │ │ ldr r1, [pc, #204] @ (3801d4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -437089,15 +437084,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37fe26 │ │ │ │ ldr r0, [pc, #188] @ (3801dc ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 37fe26 │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 38003e │ │ │ │ b.n 38005c │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 380070 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -437108,31 +437103,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 37f044 │ │ │ │ b.n 3800a6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r1, [pc, #116] @ (3801e0 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ b.n 3800f6 │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 380070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -437161,15 +437156,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ lsrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf308003f │ │ │ │ + @ instruction: 0xf370003f │ │ │ │ stc 15, cr15, [r5], {255} @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437266,15 +437261,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 380284 │ │ │ │ ldr r0, [pc, #100] @ (380350 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 380284 │ │ │ │ ldr r0, [pc, #88] @ (380354 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38029e │ │ │ │ ldr r0, [pc, #68] @ (38034c ) │ │ │ │ @@ -437282,52 +437277,52 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 38029e │ │ │ │ ldr r0, [pc, #68] @ (380358 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 38029e │ │ │ │ ldr r3, [pc, #56] @ (38035c ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #56] @ (380360 ) │ │ │ │ ldr r0, [pc, #56] @ (380364 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ add r2, sp, #824 @ 0x338 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + sub sp, #24 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #384 @ 0x180 │ │ │ │ + sub sp, #288 @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r4, #63 @ 0x3f │ │ │ │ + rsb r0, ip, #63 @ 0x3f │ │ │ │ strh r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf18e003f │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + @ instruction: 0xf1f6003f │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #816 @ 0x330 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (380370 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 3803e8 │ │ │ │ @@ -437336,15 +437331,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (3803f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #80] @ (3803f4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 3803f8 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (3803fc ) │ │ │ │ @@ -437353,43 +437348,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (380404 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r6, #27] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 380436 │ │ │ │ + rev16 r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ asrs r3, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #254 @ 0xfe │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf126003f │ │ │ │ + @ instruction: 0xf18e003f │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (38048c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #116] @ (380490 ) │ │ │ │ @@ -437397,15 +437392,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (380494 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ add.w r7, r0, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #24 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r3, #356] @ 0x164 │ │ │ │ @@ -437417,15 +437412,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (38049c ) │ │ │ │ ldr r1, [pc, #72] @ (3804a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #60] @ (3804a4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r5, #184 @ 0xb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 42e040 │ │ │ │ @@ -437433,25 +437428,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r7, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf0e4003f │ │ │ │ - stmia r7!, {r5} │ │ │ │ + adc.w r0, ip, #63 @ 0x3f │ │ │ │ + stmia r7!, {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf0ce003f │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + @ instruction: 0xf136003f │ │ │ │ + strb r2, [r5, #24] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r2, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -437622,35 +437617,35 @@ │ │ │ │ ldr r0, [pc, #56] @ (3806b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + add r4, sp, #760 @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #808 @ 0x328 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrc 0, 5, r0, cr12, cr15, {1} │ │ │ │ - mrc 0, 6, r0, cr8, cr15, {1} │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + vqadd.s32 d0, d4, d31 │ │ │ │ + vqadd.s8 d16, d0, d31 │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #496 @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003806b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -437683,15 +437678,15 @@ │ │ │ │ str.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ubfx r1, r1, #7, #2 │ │ │ │ strb.w r1, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r1, [r7, #232] @ 0xe8 │ │ │ │ add r2, r1 │ │ │ │ ldrd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #244] @ 0xf4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #252] @ 0xfc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #232] @ 0xe8 │ │ │ │ @@ -437703,17 +437698,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ str.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 631040 │ │ │ │ + bl 6310a8 │ │ │ │ mov r1, sp │ │ │ │ - bl 6945c0 │ │ │ │ + bl 694628 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 380786 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 3807cc │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -437739,15 +437734,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ mov r6, r0 │ │ │ │ b.n 380786 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #88 @ (adr r6, 380838 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -437818,42 +437813,42 @@ │ │ │ │ beq.n 3808f8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 381458 │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [sl, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 380f74 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 38108c │ │ │ │ cbz r6, 3808f8 │ │ │ │ ldr.w r2, [r5, #452] @ 0x1c4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 3810bc │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2e47bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 380c4e │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 632844 │ │ │ │ + bl 6328ac │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2e4a00 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -437863,15 +437858,15 @@ │ │ │ │ bne.n 38093a │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6967d8 │ │ │ │ + bl 696840 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ blt.w 38120c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #244] @ 0xf4 │ │ │ │ strh.w r3, [r5, #246] @ 0xf6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -438063,21 +438058,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 7234d4 │ │ │ │ + bl 72353c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 381184 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 7236c8 │ │ │ │ + bl 723730 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 38116a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -438112,15 +438107,15 @@ │ │ │ │ ldr.w r2, [pc, #2216] @ 3814d4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 26198c │ │ │ │ mov r0, fp │ │ │ │ blx 260fa4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 380b32 │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -438145,34 +438140,34 @@ │ │ │ │ bcc.w 3812f2 │ │ │ │ mov r7, fp │ │ │ │ mov r2, r8 │ │ │ │ add.w sl, r4, #12608 @ 0x3140 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, sl │ │ │ │ adds r7, #16 │ │ │ │ mov ip, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sl] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldrd r0, r1, [r4, #232] @ 0xe8 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #312] @ 0x138 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3812a2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -438335,30 +438330,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #240] @ 0xf0 │ │ │ │ add.w sl, sl, #1 │ │ │ │ strd fp, ip, [r4, #232] @ 0xe8 │ │ │ │ mov r2, sl │ │ │ │ strd ip, fp, [r4, #244] @ 0xf4 │ │ │ │ str.w ip, [r4, #252] @ 0xfc │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 380f8a │ │ │ │ str.w r6, [r5, #272] @ 0x110 │ │ │ │ b.n 380b1c │ │ │ │ ldr.w r3, [pc, #1500] @ 3814d8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #1496] @ 3814dc │ │ │ │ ldr.w r1, [pc, #1496] @ 3814e0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #577 @ 0x241 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 380b32 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, r6 │ │ │ │ sbcs.w r3, fp, r7 │ │ │ │ bcc.w 38127c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -438377,15 +438372,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ str.w r6, [r5, #444] @ 0x1bc │ │ │ │ b.n 380884 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ @@ -438395,15 +438390,15 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 38083c │ │ │ │ ldr.w r0, [pc, #1380] @ 3814f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ ldrb.w r3, [r4, #256] @ 0x100 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #256] @ 0x100 │ │ │ │ b.n 380ef4 │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 260c70 │ │ │ │ @@ -438411,15 +438406,15 @@ │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ ldr.w r0, [r5, #276] @ 0x114 │ │ │ │ b.n 380d02 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7236c8 │ │ │ │ + bl 723730 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 381262 │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 380bde │ │ │ │ ldr.w r3, [pc, #1300] @ 3814f4 │ │ │ │ mov r0, r9 │ │ │ │ @@ -438463,29 +438458,29 @@ │ │ │ │ ldr.w r1, [pc, #1212] @ 381508 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ blx 260fa4 │ │ │ │ b.n 380c4e │ │ │ │ ldr.w r3, [pc, #1184] @ 38150c │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1184] @ 381510 │ │ │ │ ldr.w r1, [pc, #1184] @ 381514 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1156] @ 381518 │ │ │ │ ldr.w r1, [pc, #1156] @ 38151c │ │ │ │ add r3, pc │ │ │ │ @@ -438495,29 +438490,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr.w r3, [pc, #1124] @ 381524 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1124] @ 381528 │ │ │ │ ldr.w r1, [pc, #1124] @ 38152c │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ movs r3, #0 │ │ │ │ b.n 3810f0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 3812e0 │ │ │ │ adds r3, #1 │ │ │ │ @@ -438604,15 +438599,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #498 @ 0x1f2 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, fp │ │ │ │ blx 260fa4 │ │ │ │ b.n 380c4e │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 38119e │ │ │ │ ldr r3, [pc, #860] @ (381548 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -438621,52 +438616,52 @@ │ │ │ │ ldr r1, [pc, #856] @ (381550 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #836] @ (381554 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #836] @ (381558 ) │ │ │ │ movs r2, #185 @ 0xb9 │ │ │ │ ldr r1, [pc, #836] @ (38155c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #820] @ (381560 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #820] @ (381564 ) │ │ │ │ ldr r1, [pc, #820] @ (381568 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #804] @ (38156c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #804] @ (381570 ) │ │ │ │ ldr r1, [pc, #804] @ (381574 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #788] @ (381578 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #788] @ (38157c ) │ │ │ │ ldr r1, [pc, #788] @ (381580 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -438686,42 +438681,42 @@ │ │ │ │ ldr r3, [pc, #764] @ (38158c ) │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #748] @ (381590 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #748] @ (381594 ) │ │ │ │ ldr r1, [pc, #748] @ (381598 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #724] @ (38159c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #724] @ (3815a0 ) │ │ │ │ ldr r1, [pc, #728] @ (3815a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #708] @ (3815a8 ) │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ ldr r4, [pc, #708] @ (3815ac ) │ │ │ │ ldr r1, [pc, #708] @ (3815b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -438736,29 +438731,29 @@ │ │ │ │ add r4, pc │ │ │ │ strd r2, fp, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #680] @ (3815c0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #680] @ (3815c4 ) │ │ │ │ ldr r1, [pc, #680] @ (3815c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 380c4e │ │ │ │ bne.w 3811e4 │ │ │ │ movs r1, #2 │ │ │ │ blx 261280 │ │ │ │ ldrh.w r3, [r5, #504] @ 0x1f8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r0, [r5, #508] @ 0x1fc │ │ │ │ @@ -438821,15 +438816,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3815d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, fp │ │ │ │ blx 260fa4 │ │ │ │ b.n 380c4e │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 3813d8 │ │ │ │ @@ -438839,56 +438834,56 @@ │ │ │ │ ldr r1, [pc, #448] @ (3815e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, fp │ │ │ │ blx 260fa4 │ │ │ │ b.n 380c4e │ │ │ │ ldr r3, [pc, #424] @ (3815e4 ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ ldr r4, [pc, #420] @ (3815e8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #420] @ (3815ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 380c4e │ │ │ │ ldr r3, [pc, #404] @ (3815f0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #404] @ (3815f4 ) │ │ │ │ ldr r1, [pc, #408] @ (3815f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 380c4e │ │ │ │ ldr r3, [pc, #380] @ (3815fc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #380] @ (381600 ) │ │ │ │ ldr r1, [pc, #380] @ (381604 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.w 380c4e │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #356] @ (381608 ) │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #356] @ (38160c ) │ │ │ │ ldr r1, [pc, #356] @ (381610 ) │ │ │ │ add r3, pc │ │ │ │ @@ -438898,175 +438893,173 @@ │ │ │ │ nop │ │ │ │ add r4, pc, #896 @ (adr r4, 381838 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #328 @ 0x148 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r1, pc, #680 @ (adr r1, 381770 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r0, #230 @ 0xe6 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r5, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8d8003f │ │ │ │ - mcr 0, 4, r0, cr10, cr15, {1} │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strd r0, r0, [r0, #-252] @ 0xfc │ │ │ │ + mrc 0, 7, r0, cr2, cr15, {1} │ │ │ │ + strb r4, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3811bc │ │ │ │ + b.n 38128c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3810dc │ │ │ │ + b.n 3811ac │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r3, #13] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [ip, #-252]! @ 0xfc │ │ │ │ - b.n 381050 │ │ │ │ + strd r0, r0, [r4, #252]! @ 0xfc │ │ │ │ + b.n 381120 │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [r2, #252] @ 0xfc │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + bic.w r0, sl, pc, rrx │ │ │ │ + strb r0, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeaa2003f │ │ │ │ - b.n 380f2c │ │ │ │ + add.w r0, sl, pc, rrx │ │ │ │ + b.n 380ffc │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe9ac003f │ │ │ │ - b.n 380e80 │ │ │ │ + ands.w r0, r4, pc, rrx │ │ │ │ + b.n 380f50 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 380f34 │ │ │ │ + b.n 381004 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380e30 │ │ │ │ + b.n 380f00 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381260 │ │ │ │ + b.n 381330 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380df4 │ │ │ │ + b.n 380ec4 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r2, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38131c │ │ │ │ + b.n 3813ec │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380da4 │ │ │ │ + b.n 380e74 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #5] │ │ │ │ + strb r2, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [r0], #252 @ 0xfc │ │ │ │ - b.n 381c5c │ │ │ │ + ldrd r0, r0, [r8, #-252] @ 0xfc │ │ │ │ + b.n 381d2c │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmdb r4, {r0, r1, r2, r3, r4, r5} │ │ │ │ - b.n 381bc0 │ │ │ │ + ldrd r0, r0, [ip, #-252]! @ 0xfc │ │ │ │ + b.n 381c90 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #2] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381d00 │ │ │ │ + b.n 380dd0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381b6c │ │ │ │ + b.n 381c3c │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3811dc │ │ │ │ + b.n 3812ac │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381b40 │ │ │ │ + b.n 381c10 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #2] │ │ │ │ + strb r2, [r5, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381b88 │ │ │ │ + b.n 381c58 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381b10 │ │ │ │ + b.n 381be0 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381b9c │ │ │ │ + b.n 381c6c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381ae4 │ │ │ │ + b.n 381bb4 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #1] │ │ │ │ + strb r2, [r6, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381570 │ │ │ │ - movs r7, r7 │ │ │ │ - b.n 381ab4 │ │ │ │ + strd r0, r0, [r0], #-252 @ 0xfc │ │ │ │ + b.n 381b84 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381160 │ │ │ │ + b.n 381230 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381a88 │ │ │ │ + b.n 381b58 │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r1, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381254 │ │ │ │ + b.n 381324 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381a4c │ │ │ │ + b.n 381b1c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381c08 │ │ │ │ + b.n 381cd8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381a18 │ │ │ │ + b.n 381ae8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381388 │ │ │ │ + b.n 381458 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3819f0 │ │ │ │ + b.n 381ac0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + strb r2, [r4, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381100 │ │ │ │ + b.n 3811d0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3819cc │ │ │ │ + b.n 381a9c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381be0 │ │ │ │ + b.n 381cb0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381998 │ │ │ │ + b.n 381a68 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r0, #108] @ 0x6c │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381514 │ │ │ │ + @ instruction: 0xe808003f │ │ │ │ + b.n 3818c8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3817f8 │ │ │ │ - movs r7, r7 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381404 │ │ │ │ + b.n 3814d4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3817b4 │ │ │ │ + b.n 381884 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381a94 │ │ │ │ + b.n 381b64 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381770 │ │ │ │ + b.n 381840 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381ac0 │ │ │ │ + b.n 381b90 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381740 │ │ │ │ + b.n 381810 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3819b4 │ │ │ │ + b.n 381a84 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381704 │ │ │ │ + b.n 3817d4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3812d0 │ │ │ │ + b.n 3813a0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3816d0 │ │ │ │ + b.n 3817a0 │ │ │ │ movs r7, r7 │ │ │ │ blx 262ec0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #972] @ (3819f8 ) │ │ │ │ @@ -439078,37 +439071,37 @@ │ │ │ │ add fp, pc │ │ │ │ mov.w r3, #832 @ 0x340 │ │ │ │ add.w r4, fp, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r1, [pc, #940] @ (381a04 ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r4, r6, #12288 @ 0x3000 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r5, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3819dc │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ - bl 5de5d4 │ │ │ │ + bl 5de63c │ │ │ │ cbnz r0, 3816a4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -439209,27 +439202,27 @@ │ │ │ │ ldr r1, [pc, #600] @ (381a10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #770 @ 0x302 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ ldr r3, [pc, #580] @ (381a14 ) │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ ldr r4, [pc, #576] @ (381a18 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #576] @ (381a1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3817b0 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ add.w r3, r9, #28672 @ 0x7000 │ │ │ │ strb.w r2, [r6, #274] @ 0x112 │ │ │ │ strb.w r2, [r6, #275] @ 0x113 │ │ │ │ @@ -439288,24 +439281,24 @@ │ │ │ │ ldr r1, [pc, #396] @ (381a28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #811 @ 0x32b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ ldr r4, [pc, #376] @ (381a2c ) │ │ │ │ add.w r3, fp, #332 @ 0x14c │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ ldrb.w r7, [r6, #256] @ 0x100 │ │ │ │ lsls r7, r7, #30 │ │ │ │ bpl.n 3817ec │ │ │ │ ldrh.w r7, [r6, #266] @ 0x10a │ │ │ │ cmp r7, r0 │ │ │ │ bls.w 3817aa │ │ │ │ @@ -439315,15 +439308,15 @@ │ │ │ │ ldr r1, [pc, #340] @ (381a38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #759 @ 0x2f7 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ add.w r2, r5, #1448 @ 0x5a8 │ │ │ │ movs r3, #1 │ │ │ │ movw r0, #257 @ 0x101 │ │ │ │ ldr.w r1, [r2, #4]! │ │ │ │ cbz r1, 38194c │ │ │ │ adds r3, #1 │ │ │ │ @@ -439335,42 +439328,42 @@ │ │ │ │ ldr r1, [pc, #300] @ (381a44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ ldr r3, [pc, #280] @ (381a48 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (381a4c ) │ │ │ │ ldr r1, [pc, #280] @ (381a50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ str.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 38185a │ │ │ │ ldr r3, [pc, #252] @ (381a54 ) │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ ldr r4, [pc, #248] @ (381a58 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #248] @ (381a5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ str.w r1, [r6, #272] @ 0x110 │ │ │ │ add.w r7, r6, #12800 @ 0x3200 │ │ │ │ add.w r1, r9, #28672 @ 0x7000 │ │ │ │ vldr d7, [pc, #108] @ 3819f0 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ vstr d7, [r7, #16] │ │ │ │ @@ -439386,116 +439379,116 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ ldr r3, [pc, #172] @ (381a6c ) │ │ │ │ mov.w r2, #764 @ 0x2fc │ │ │ │ ldr r4, [pc, #168] @ (381a70 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #168] @ (381a74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38168e │ │ │ │ ldr r0, [pc, #152] @ (381a78 ) │ │ │ │ add.w r3, fp, #316 @ 0x13c │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + svc 64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - cbz r6, 381a86 │ │ │ │ + push {r1, r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3814a4 │ │ │ │ + b.n 381574 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381aa8 │ │ │ │ + ble.n 381978 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381294 │ │ │ │ + b.n 381364 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381a74 │ │ │ │ + ble.n 381944 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ + ldr r0, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3820c4 │ │ │ │ + b.n 382194 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 381af8 │ │ │ │ + bgt.n 3819c8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 382034 │ │ │ │ + b.n 382104 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3821b4 │ │ │ │ + b.n 381284 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 381a78 │ │ │ │ + bgt.n 381948 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381280 │ │ │ │ + b.n 381350 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 381a1c │ │ │ │ + bgt.n 381aec │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + ldr r6, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3820c8 │ │ │ │ + b.n 382198 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 3819ec │ │ │ │ + bgt.n 381abc │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382024 │ │ │ │ + b.n 3820f4 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 3819a4 │ │ │ │ + bgt.n 381a74 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3821b8 │ │ │ │ + b.n 381288 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 381b30 │ │ │ │ + blt.n 381a00 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382084 │ │ │ │ + b.n 382154 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 381aec │ │ │ │ + blt.n 3819bc │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #848] @ (381dcc ) │ │ │ │ + ldr r3, [pc, #240] @ (381b6c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381a7c : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 6324d8 │ │ │ │ + b.w 632540 │ │ │ │ nop │ │ │ │ │ │ │ │ 00381a84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 697cc8 │ │ │ │ + bl 697d30 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 381ab2 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -439541,39 +439534,39 @@ │ │ │ │ movw r3, #721 @ 0x2d1 │ │ │ │ ldr r1, [pc, #80] @ (381b80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 6324d8 │ │ │ │ + bl 632540 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 697cc8 │ │ │ │ + bl 697d30 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 381b64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 381abc │ │ │ │ mov r0, r4 │ │ │ │ bl 3804a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 381abc │ │ │ │ nop │ │ │ │ - str r4, [r0, #120] @ 0x78 │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 381b2c │ │ │ │ + bge.n 381bfc │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00381b84 : │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -439586,15 +439579,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (381bac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strb r2, [r3, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -439602,39 +439595,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (381c08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (381c0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w lr, [pc, #52] @ 381c10 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 381c14 │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (381c18 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + b.w 5ddbe4 │ │ │ │ + ldr r6, [r2, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #24 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3821b8 │ │ │ │ + b.n 382288 │ │ │ │ movs r7, r7 │ │ │ │ movs r6, #218 @ 0xda │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -439674,19 +439667,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (381c9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382134 │ │ │ │ + b.n 382204 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 382158 │ │ │ │ + b.n 382228 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (381e58 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -439696,25 +439689,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (381e60 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (381e64 ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 381dd8 │ │ │ │ ldr r3, [pc, #380] @ (381e68 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -439808,40 +439801,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (381e74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 381d08 │ │ │ │ ldr r3, [pc, #128] @ (381e78 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (381e7c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (381e80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 381d08 │ │ │ │ ldr r3, [pc, #112] @ (381e84 ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (381e88 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (381e8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 381d08 │ │ │ │ movs r3, #0 │ │ │ │ b.n 381d6a │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (381e90 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -439851,50 +439844,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 381d08 │ │ │ │ nop │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382288 │ │ │ │ + b.n 382358 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #920 @ (adr r0, 3821fc ) │ │ │ │ + add r1, pc, #312 @ (adr r1, 381f9c ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #776 @ (adr r0, 382170 ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 381f10 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #208 @ (adr r1, 381f3c ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 3820dc ) │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3820cc │ │ │ │ + b.n 38219c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 382048 │ │ │ │ + b.n 382118 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r7, #96] @ 0x60 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3820dc │ │ │ │ + b.n 3821ac │ │ │ │ movs r7, r7 │ │ │ │ - b.n 382020 │ │ │ │ + b.n 3820f0 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r3, #96] @ 0x60 │ │ │ │ + str r6, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3820ec │ │ │ │ + b.n 3821bc │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381ff8 │ │ │ │ + b.n 3820c8 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382104 │ │ │ │ + b.n 3821d4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381fb4 │ │ │ │ + b.n 382084 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381e9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -439909,15 +439902,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (382028 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 381f2c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 38f87c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -440009,64 +440002,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 381f16 │ │ │ │ ldr r3, [pc, #72] @ (382038 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (38203c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (382040 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 381fe6 │ │ │ │ ldr r3, [pc, #60] @ (382044 ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (382048 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (38204c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 381fe6 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r3, sp, #992 @ 0x3e0 │ │ │ │ movs r6, r7 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + b.n 3820a0 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + svc 98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + b.n 3820d8 │ │ │ │ movs r7, r7 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + svc 64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + b.n 3820e8 │ │ │ │ movs r7, r7 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + svc 38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382050 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -440113,24 +440106,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38215c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #252] @ (3821fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 262910 │ │ │ │ @@ -440161,15 +440154,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3821e4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dd4f8 │ │ │ │ + bl 5dd560 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [pc, #160] @ (382200 ) │ │ │ │ ldr r3, [pc, #152] @ (3821f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -440232,19 +440225,19 @@ │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 382148 │ │ │ │ b.n 38219e │ │ │ │ ldrh r6, [r2, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r6} │ │ │ │ movs r6, r7 │ │ │ │ ldrh r4, [r0, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (3822fc ) │ │ │ │ @@ -440254,15 +440247,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd4ec │ │ │ │ + bl 5dd554 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 262aa4 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -440304,15 +440297,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 262a10 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71929c │ │ │ │ + bl 719304 │ │ │ │ ldr r2, [pc, #52] @ (382308 ) │ │ │ │ ldr r3, [pc, #40] @ (382300 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -440327,15 +440320,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 38220c │ │ │ │ + ble.n 3822dc │ │ │ │ movs r7, r7 │ │ │ │ ldrh r6, [r1, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0038230c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -440354,15 +440347,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [pc, #4] @ (382348 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -440500,39 +440493,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (3824c0 ) │ │ │ │ ldr r0, [pc, #28] @ (3824c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - str r2, [r5, #0] │ │ │ │ + str r2, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 382520 │ │ │ │ + bgt.n 3823f0 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 382548 │ │ │ │ + bgt.n 382418 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 382504 │ │ │ │ + bgt.n 3823d4 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 38258c │ │ │ │ + bgt.n 38245c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3824f4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -440572,15 +440565,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (3825cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -440590,35 +440583,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (3825d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r4, [r1, r5] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 382548 │ │ │ │ + bgt.n 382618 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 382674 │ │ │ │ + blt.n 382544 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r4, r4] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 382548 │ │ │ │ + bgt.n 382618 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 382624 │ │ │ │ + blt.n 3824f4 │ │ │ │ movs r7, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (3825e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2fea4c │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -440632,35 +440625,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (382644 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #44] @ (382648 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (38264c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (382650 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + b.w 5ddbe4 │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #792 @ (adr r1, 382960 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 382700 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r6, r1, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -440674,27 +440667,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 261748 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3826b6 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3826b6 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 3826b6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440738,25 +440731,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 382644 │ │ │ │ + bge.n 382714 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 382694 │ │ │ │ + blt.n 382764 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5ec1b8 │ │ │ │ + bl 5ec220 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440800,19 +440793,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3827d0 ) │ │ │ │ ldr r0, [pc, #20] @ (3827d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 3827e0 │ │ │ │ + bls.n 3828b0 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 382804 │ │ │ │ + bls.n 3828d4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (382854 ) │ │ │ │ @@ -440853,19 +440846,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r4, #20 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 382910 │ │ │ │ sub sp, #16 │ │ │ │ @@ -440933,19 +440926,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r7, r6] │ │ │ │ + ldrb r2, [r4, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 3828b4 │ │ │ │ + bhi.n 382984 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 3828d8 │ │ │ │ + bls.n 3829a8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -441013,25 +441006,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (382a10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r2, #10 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 3829c0 │ │ │ │ + bvc.n 382a90 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 382a1c │ │ │ │ + bhi.n 382aec │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -441078,19 +441071,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (382ab8 ) │ │ │ │ ldr r0, [pc, #20] @ (382abc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #248] @ (382bb4 ) │ │ │ │ + ldr r7, [pc, #664] @ (382d54 ) │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 382b6c │ │ │ │ + bvc.n 382a3c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (382ba0 ) │ │ │ │ @@ -441127,15 +441120,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 382b78 │ │ │ │ ldr r0, [pc, #148] @ (382bb4 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 382b78 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -441167,37 +441160,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 74cfc0 │ │ │ │ + bl 74d028 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 382b6a │ │ │ │ ldr r3, [pc, #32] @ (382bbc ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 382b6e │ │ │ │ strh r4, [r1, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 382bdc │ │ │ │ + bvc.n 382cac │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 382bd2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -441218,30 +441211,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (382c2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #32] @ (382c30 ) │ │ │ │ ldr r3, [pc, #36] @ (382c34 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + b.w 5ddbe4 │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #112] @ (382c9c ) │ │ │ │ + ldr r6, [pc, #528] @ (382e3c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r5, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441253,30 +441246,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (382c84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #32] @ (382c88 ) │ │ │ │ ldr r3, [pc, #36] @ (382c8c ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + b.w 5ddbe4 │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #784] @ (382f94 ) │ │ │ │ + ldr r6, [pc, #176] @ (382d34 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r2, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441347,15 +441340,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 382d76 │ │ │ │ ldr r0, [pc, #88] @ (382dac ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 382d76 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 382d86 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (382da0 ) │ │ │ │ @@ -441383,21 +441376,21 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 382e0c │ │ │ │ + bpl.n 382cdc │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 382e24 │ │ │ │ + bcc.n 382cf4 │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 382d58 │ │ │ │ + bpl.n 382e28 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 382df4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -441405,25 +441398,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (382dfc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 382ac0 │ │ │ │ nop │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + str r5, [sp, #496] @ 0x1f0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 383224 │ │ │ │ @@ -441774,15 +441767,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3830e0 │ │ │ │ ldr r0, [pc, #48] @ (383240 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3830e0 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 382f58 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r1, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -441793,15 +441786,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 38332c │ │ │ │ + beq.n 3831fc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 383272 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -441899,39 +441892,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3832ee │ │ │ │ ldr r0, [pc, #64] @ (383388 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 3832ee │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 74cfc0 │ │ │ │ + bl 74d028 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3832dc │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r6, [r7, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - nop {6} │ │ │ │ - lsls r1, r1, #1 │ │ │ │ + it gt │ │ │ │ + lslgt r1, r1, #1 │ │ │ │ subs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3, r4, r6} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038338c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -441983,33 +441976,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3833cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (383438 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3833cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 74cfc0 │ │ │ │ + bl 74d028 │ │ │ │ b.n 3833c2 │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r0, [r3, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009c │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + itt eq │ │ │ │ + lsleq r1, r1, #1 │ │ │ │ + cmpeq r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038343c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442087,35 +442080,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3834c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (383528 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3834c0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74cfc0 │ │ │ │ + bl 74d028 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3834b6 │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r4, [r4, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + bkpt 0x0018 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r8, ip │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038352c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442156,19 +442149,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3835b0 ) │ │ │ │ ldr r0, [pc, #20] @ (3835b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #112] @ (383620 ) │ │ │ │ + ldr r7, [pc, #528] @ (3837c0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003835b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442220,35 +442213,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3835fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (383664 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3835fc │ │ │ │ mov r0, r1 │ │ │ │ - bl 74cfc0 │ │ │ │ + bl 74d028 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3835f2 │ │ │ │ nop │ │ │ │ strb r4, [r1, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r0, [r5, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383668 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442289,19 +442282,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3836ec ) │ │ │ │ ldr r0, [pc, #20] @ (3836f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #896] @ (383a6c ) │ │ │ │ + ldr r6, [pc, #288] @ (38380c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003836f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -442358,35 +442351,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (3837b0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 383742 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74cfc0 │ │ │ │ + bl 74d028 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 383738 │ │ │ │ nop │ │ │ │ strb r2, [r1, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrh r2, [r4, r4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3837f2 │ │ │ │ + cbnz r6, 38380c │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5, r6, r7} │ │ │ │ + ldmia r4!, {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003837b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442429,19 +442422,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (383844 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #568] @ (383a78 ) │ │ │ │ + ldr r4, [pc, #984] @ (383c18 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r4} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383848 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -442549,15 +442542,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 3839be │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 3839b8 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -442634,21 +442627,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (383aac ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 383a10 │ │ │ │ ldr r0, [pc, #56] @ (383ab0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r3, [pc, #44] @ (383ab4 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (383ab8 ) │ │ │ │ ldr r0, [pc, #44] @ (383abc ) │ │ │ │ add r3, pc │ │ │ │ @@ -442660,23 +442653,23 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #176] @ (383b68 ) │ │ │ │ + ldr r2, [pc, #592] @ (383d08 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (383db4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -442694,38 +442687,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r2, [pc, #700] @ (383dc8 ) │ │ │ │ ldr r1, [pc, #700] @ (383dcc ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (383dd0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (383dd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 383d12 │ │ │ │ ldr r2, [pc, #656] @ (383dd8 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -442900,15 +442893,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (383e04 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r2, [pc, #216] @ (383e08 ) │ │ │ │ ldr r3, [pc, #136] @ (383db8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -442921,98 +442914,98 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (383e0c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r8 │ │ │ │ blx 260fa4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 383c5a │ │ │ │ ldr r0, [pc, #156] @ (383e10 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ b.n 383d6c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (383e14 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2615a8 │ │ │ │ b.n 383d66 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (383e18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ ldr r0, [pc, #116] @ (383e1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ nop │ │ │ │ strb r4, [r1, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r5, #50] @ 0x32 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #848] @ (384118 ) │ │ │ │ + ldr r2, [pc, #240] @ (383eb8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + subs r7, #66 @ 0x42 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r5, #60] @ 0x3c │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r5, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2} │ │ │ │ movs r7, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strb r2, [r4, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf12c003e │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ + @ instruction: 0xf194003e │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -443043,39 +443036,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #460] @ (384050 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (384054 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3824f8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 383eea │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #408] @ (384058 ) │ │ │ │ ldr r3, [pc, #376] @ (38403c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443091,15 +443084,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (38405c ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #292] @ 384020 │ │ │ │ ldr r2, [pc, #352] @ (384060 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -443134,15 +443127,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #244] @ (384070 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -443155,34 +443148,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2ff5fc │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 383fc0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 383ac0 │ │ │ │ b.n 383eb6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #72] @ 384028 │ │ │ │ ldr r2, [pc, #144] @ (384074 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (384078 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443192,15 +443185,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 4373f0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2ff5fc │ │ │ │ b.n 383fb6 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -443215,43 +443208,43 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - mov r6, ip │ │ │ │ + mov lr, r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r2, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #40 @ 0x28 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #60 @ 0x3c │ │ │ │ + subs r5, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r2, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r4, #14] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ strh r4, [r4, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -443283,27 +443276,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3824f8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 384126 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #232] @ (3841e8 ) │ │ │ │ ldr r3, [pc, #212] @ (3841d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443318,15 +443311,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #136] @ 3841c0 │ │ │ │ ldr r1, [pc, #176] @ (3841ec ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (3841f0 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443337,35 +443330,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 4373f0 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 384176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 383ac0 │ │ │ │ b.n 3840f4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (3841f4 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -443383,29 +443376,29 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r5, #20] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ movs r6, r7 │ │ │ │ - add r0, r0 │ │ │ │ + add r0, sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r6, [r1, r4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003841f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443516,25 +443509,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (384334 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - rors r4, r0 │ │ │ │ + tst r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7, pc} │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x00f8 │ │ │ │ + nop {6} │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r4, r5 │ │ │ │ + tst r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r4, r5, r7, pc} │ │ │ │ + bkpt 0x001e │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r3, r4, r6} │ │ │ │ + stmia r2!, {r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (3843bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -443584,17 +443577,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r2, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 003843d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443622,35 +443615,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5e573c │ │ │ │ + bl 5e57a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3844be │ │ │ │ ldr r7, [pc, #240] @ (384514 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3844de │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #224] @ (384518 ) │ │ │ │ ldr r2, [pc, #228] @ (38451c ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -443658,15 +443651,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 38449c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #172] @ (384520 ) │ │ │ │ ldr r3, [pc, #144] @ (384508 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443700,58 +443693,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (38452c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 384468 │ │ │ │ ldr r3, [pc, #80] @ (384530 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (384534 ) │ │ │ │ ldr r1, [pc, #80] @ (384538 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 384468 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r7, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r0 │ │ │ │ + lsrs r2, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 3845ac │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r0, 3845b2 │ │ │ │ + pop {r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038453c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -443768,35 +443761,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (38464c ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 38460a │ │ │ │ ldr r6, [pc, #208] @ (384650 ) │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r4, [pc, #204] @ (384654 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 5e529c │ │ │ │ + bl 5e5304 │ │ │ │ ldr r2, [pc, #196] @ (384658 ) │ │ │ │ ldr r1, [pc, #196] @ (38465c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #180] @ (384660 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (384664 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ff948 │ │ │ │ ldr r1, [pc, #176] @ (384668 ) │ │ │ │ @@ -443804,42 +443797,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 43badc │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 384616 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (38466c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ b.n 38457e │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443851,38 +443844,38 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r6, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r1, #30] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #26 │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r0, #4] │ │ │ │ movs r6, r7 │ │ │ │ - ittt al │ │ │ │ - moval r7, r7 │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ + movs r7, r7 │ │ │ │ │ │ │ │ 00384670 : │ │ │ │ - stmdbal sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - moval.w ip, #4096 @ 0x1000 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r8, [pc, #256] @ 384784 │ │ │ │ add r8, pc │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ @@ -443894,40 +443887,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #216] @ (38478c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd694 │ │ │ │ + bl 5dd6fc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 384744 │ │ │ │ ldr r5, [pc, #204] @ (384790 ) │ │ │ │ - bl 5def70 │ │ │ │ + bl 5defd8 │ │ │ │ ldr r4, [pc, #200] @ (384794 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 5e529c │ │ │ │ + bl 5e5304 │ │ │ │ ldr r2, [pc, #192] @ (384798 ) │ │ │ │ ldr r1, [pc, #192] @ (38479c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #176] @ (3847a0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff948 │ │ │ │ movs r1, #0 │ │ │ │ @@ -443940,15 +443933,15 @@ │ │ │ │ bl 2ff348 │ │ │ │ ldr r2, [pc, #140] @ (3847a4 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 384752 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -443956,15 +443949,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (3847a8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ b.n 3846c2 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -443979,36 +443972,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ str r6, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ movs r6, r7 │ │ │ │ - itt mi │ │ │ │ - movmi r7, r7 │ │ │ │ - strhmi r4, [r0, #20] │ │ │ │ + ite ge │ │ │ │ + movge r7, r7 │ │ │ │ + strhlt r4, [r5, #22] │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r6, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #214 @ 0xd6 │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #15] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x00a6 │ │ │ │ - movs r7, r7 │ │ │ │ + itee eq │ │ │ │ + moveq r7, r7 │ │ │ │ │ │ │ │ 003847ac : │ │ │ │ - push {lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushne {lr} │ │ │ │ + movne.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ vldr d7, [pc, #52] @ 3847f0 │ │ │ │ sub sp, #28 │ │ │ │ mov.w ip, #0 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ @@ -444034,38 +444027,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (384844 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (384848 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ ldr.w ip, [pc, #48] @ 38484c │ │ │ │ ldr r2, [pc, #48] @ (384850 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r5, #12] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #156 @ 0x9c │ │ │ │ + subs r5, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + ldrb r0, [r6, #12] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00384854 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -444131,24 +444124,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 3848a4 │ │ │ │ b.n 38488c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (384918 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r3, pc} │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ movs r7, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -444175,25 +444168,25 @@ │ │ │ │ blx 260970 │ │ │ │ movs r0, #0 │ │ │ │ blx 263080 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0068 │ │ │ │ + bkpt 0x00d0 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0096 │ │ │ │ + bkpt 0x00fe │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5ebe38 │ │ │ │ + bl 5ebea0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444342,15 +444335,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 384a1a │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 384b66 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 384b6c │ │ │ │ @@ -444430,15 +444423,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (384c30 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -444456,26 +444449,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (384c38 ) │ │ │ │ ldr r0, [pc, #36] @ (384c3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r4, r6} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, r4, #12451840 @ 0xbe0000 │ │ │ │ + eor.w r0, ip, #12451840 @ 0xbe0000 │ │ │ │ ldr r1, [pc, #64] @ (384c74 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + pop {r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384c40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -444486,29 +444479,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (384c90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #32] @ (384c94 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 47a8b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260fa0 │ │ │ │ nop │ │ │ │ - subs r1, #222 @ 0xde │ │ │ │ + subs r2, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 384cfe │ │ │ │ + pop {r5} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf38e003e │ │ │ │ + @ instruction: 0xf3f6003e │ │ │ │ ldr r0, [pc, #576] @ (384ed8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00384c98 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ @@ -444524,41 +444517,41 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #48] @ (384cec ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [ip, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #405] @ 0x195 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r2, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r5} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (384d14 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r0, [pc, #320] @ (384e58 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #116] @ (384d9c ) │ │ │ │ @@ -444568,32 +444561,32 @@ │ │ │ │ ldr r1, [pc, #116] @ (384da4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #100] @ (384da8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (384dac ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #88] @ (384db0 ) │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #88] @ (384db4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r2, [pc, #76] @ (384db8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #76] @ (384dbc ) │ │ │ │ ldr r1, [pc, #80] @ (384dc0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #76] @ (384dc4 ) │ │ │ │ @@ -444610,23 +444603,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #78 @ 0x4e │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r5, r6] │ │ │ │ + ldrb r4, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r7, r6] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldrsh r2, [r7, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldc2 0, cr0, [ip], #404 @ 0x194 │ │ │ │ movs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #176] @ (384e70 ) │ │ │ │ @@ -444646,28 +444639,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (384e14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #28] @ (384e18 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #48 @ 0x30 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r2, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stc2 0, cr0, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ │ │ │ 00384e1c : │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ strh r3, [r2, #6] │ │ │ │ @@ -444849,25 +444842,25 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 384fcc │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384fcc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r2, [pc, #84] @ (385048 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 384fcc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 384fcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -444880,19 +444873,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 385052 │ │ │ │ + cbnz r4, 38506c │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + cbnz r2, 385058 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038504c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444910,15 +444903,15 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 385068 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385068 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385068 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444926,15 +444919,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003850b4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444947,32 +444940,32 @@ │ │ │ │ cbz r0, 3850ee │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3850ee │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ mov r1, r6 │ │ │ │ cbz r3, 3850ee │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 3850ee │ │ │ │ adds r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3850d0 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb886 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (385110 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ add lr, r6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -445012,15 +445005,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (3851f4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #100] @ (3851f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ vldr d7, [pc, #68] @ 3851e8 │ │ │ │ add.w r1, r0, #1280 @ 0x500 │ │ │ │ ldr r2, [pc, #80] @ (3851fc ) │ │ │ │ ldr.w ip, [pc, #84] @ 385200 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #268435456 @ 0x10000000 │ │ │ │ @@ -445040,23 +445033,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - adds r5, #22 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb79c │ │ │ │ + @ instruction: 0xb804 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7b6 │ │ │ │ + @ instruction: 0xb81e │ │ │ │ movs r7, r7 │ │ │ │ add r0, r2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb812 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r0, [r0, #1264] @ 0x4f0 │ │ │ │ @@ -445164,31 +445157,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (38535c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r4, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb66c │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - setend be │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb704 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb644 │ │ │ │ + @ instruction: 0xb6ac │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb66c │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385360 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445298,19 +445291,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (3854b8 ) │ │ │ │ ldr r0, [pc, #16] @ (3854bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003854c0 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -445516,15 +445509,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (38572c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 38566c │ │ │ │ ldr r3, [pc, #80] @ (385730 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (385734 ) │ │ │ │ ldr r0, [pc, #80] @ (385738 ) │ │ │ │ add r3, pc │ │ │ │ @@ -445550,37 +445543,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - adds r0, #12 │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 385778 │ │ │ │ + cbz r0, 385792 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r2, 385772 │ │ │ │ + cbz r2, 38578c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r0, r6 │ │ │ │ + cbz r0, 38578e │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 385798 │ │ │ │ + cbz r4, 3857b2 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r4, r3 │ │ │ │ + cbz r4, 385794 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 38579c │ │ │ │ + cbz r0, 3857b6 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r0, r1 │ │ │ │ + cbz r0, 38579c │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 38579a │ │ │ │ + cbz r0, 3857b4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385754 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 38576a │ │ │ │ movs r0, #0 │ │ │ │ @@ -445754,27 +445747,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 74cfe0 │ │ │ │ + bl 74d048 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3858fe │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3858d4 │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 74cfe0 │ │ │ │ + bl 74d048 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3858fe │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 3858fa │ │ │ │ ldr r3, [pc, #28] @ (385964 ) │ │ │ │ @@ -445787,19 +445780,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r6, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #32 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 38597c │ │ │ │ + cbz r0, 385996 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385970 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -445894,25 +445887,25 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ strh r0, [r4, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #150 @ 0x96 │ │ │ │ + cmp r4, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add sp, #0 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #656 @ 0x290 │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #128 @ 0x80 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385a84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445970,15 +445963,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445990,19 +445983,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 385ade │ │ │ │ nop │ │ │ │ - cmp r3, #180 @ 0xb4 │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #648 @ 0x288 │ │ │ │ + add sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385b78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -446190,15 +446183,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5aaaa0 │ │ │ │ + bl 5aab08 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 385d52 │ │ │ │ b.n 385c88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -446300,15 +446293,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 74cfe0 │ │ │ │ + bl 74d048 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385e5e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -446346,19 +446339,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (385f18 ) │ │ │ │ ldr r0, [pc, #20] @ (385f1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #140 @ 0x8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #328 @ 0x148 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r4, sp, #384 @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (385fd4 ) │ │ │ │ @@ -446388,59 +446381,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #96] @ (385fe8 ) │ │ │ │ ldr r1, [pc, #100] @ (385fec ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 388b48 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (385ff0 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #688] @ (386288 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r5, r2 │ │ │ │ + subs r6, r2, r4 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r1, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #800] @ 0x320 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #192] @ (3860b0 ) │ │ │ │ + ldr r6, [pc, #608] @ (386250 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #984 @ 0x3d8 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 38600a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -446454,21 +446447,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5eb6c0 │ │ │ │ + bl 5eb728 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5eb6c0 │ │ │ │ + bl 5eb728 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -446630,15 +446623,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 74cfe0 │ │ │ │ + bl 74d048 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 386192 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -446759,23 +446752,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5eb6c0 │ │ │ │ + bl 5eb728 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5eb6c0 │ │ │ │ + b.w 5eb728 │ │ │ │ nop │ │ │ │ │ │ │ │ 00386350 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -446875,19 +446868,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r1, [pc, #312] @ (386584 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #160] @ (3864f4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #728 @ (adr r6, 386734 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 3864d4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #296 @ (adr r7, 386588 ) │ │ │ │ + add r7, pc, #712 @ (adr r7, 386728 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (3865ac ) │ │ │ │ @@ -446982,15 +446975,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 5aaaa0 │ │ │ │ + bl 5aab08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38649e │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (3865c4 ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (3865b0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -447028,19 +447021,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #208] @ (386690 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ blxns r9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bxns lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #140 @ 0x8c │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 386718 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 3868b8 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003865d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -447076,19 +447069,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (386644 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #784 @ (adr r4, 386954 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 3866f4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #352 @ (adr r5, 3867a8 ) │ │ │ │ + add r5, pc, #768 @ (adr r5, 386948 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386648 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447170,15 +447163,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3866a2 │ │ │ │ ldr r0, [pc, #72] @ (38676c ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 3866be │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -447195,15 +447188,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #512 @ (adr r4, 386970 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 386b10 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -447237,19 +447230,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3867e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r3, #5 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #144 @ (adr r3, 386874 ) │ │ │ │ + add r3, pc, #560 @ (adr r3, 386a14 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #192 @ (adr r3, 3868a8 ) │ │ │ │ + add r3, pc, #608 @ (adr r3, 386a48 ) │ │ │ │ movs r7, r7 │ │ │ │ cbz r1, 386840 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -447450,70 +447443,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3869fc │ │ │ │ ldr r3, [pc, #92] @ (386a90 ) │ │ │ │ ldr r2, [pc, #96] @ (386a94 ) │ │ │ │ ldr r1, [pc, #96] @ (386a98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 3869fc │ │ │ │ ldr r3, [pc, #72] @ (386a9c ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (386aa0 ) │ │ │ │ ldr r1, [pc, #72] @ (386aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 386a2a │ │ │ │ add r4, pc │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r2, pc, #792 @ (adr r2, 386d94 ) │ │ │ │ + add r3, pc, #184 @ (adr r3, 386b34 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #680 @ (adr r2, 386d28 ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 386ac8 ) │ │ │ │ movs r7, r7 │ │ │ │ - bl 756a82 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + bl 756a82 │ │ │ │ + adds r6, r7, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #112 @ (adr r2, 386afc ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 386c9c ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #856 @ (adr r0, 386de8 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 386b88 ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r6, #3 │ │ │ │ + adds r6, r3, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #648 @ (adr r1, 386d20 ) │ │ │ │ + add r2, pc, #40 @ (adr r2, 386ac0 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #736 @ (adr r0, 386d7c ) │ │ │ │ + add r1, pc, #128 @ (adr r1, 386b1c ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r2, #3 │ │ │ │ + adds r2, r7, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #704 @ (adr r1, 386d64 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 386b04 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #592 @ (adr r0, 386cf8 ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 386e98 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386aa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -447599,23 +447592,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (386bbc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #21 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 386b70 │ │ │ │ - add r1, pc, #512 @ (adr r1, 386db4 ) │ │ │ │ + add r1, pc, #928 @ (adr r1, 386f54 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r2, r6 │ │ │ │ + subs r0, r7, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 386d74 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 386f14 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386bc0 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 386bd6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -447651,20 +447644,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 386bf4 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 5ebc38 │ │ │ │ + bl 5ebca0 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5ebc38 │ │ │ │ + bl 5ebca0 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 386c5c │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -447793,19 +447786,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (386da8 ) │ │ │ │ ldr r0, [pc, #20] @ (386dac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r7, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386db0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447842,19 +447835,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (386e28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r3, r4 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386e2c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 386e42 │ │ │ │ movs r0, #0 │ │ │ │ @@ -448014,19 +448007,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #232 @ 0xe8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r7, #29 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r3, [sp, #664] @ 0x298 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #264] @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386fd8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448078,19 +448071,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (387074 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r6, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #592] @ 0x250 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -448123,46 +448116,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (387184 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #164] @ (387188 ) │ │ │ │ ldr r1, [pc, #164] @ (38718c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #144] @ (387190 ) │ │ │ │ ldr r1, [pc, #148] @ (387194 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #128] @ (387198 ) │ │ │ │ ldr r1, [pc, #132] @ (38719c ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (3871a0 ) │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #116] @ (3871a4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (3871a8 ) │ │ │ │ ldr r2, [pc, #120] @ (3871ac ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -448190,31 +448183,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + asrs r0, r7, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r5, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #208 @ 0xd0 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r1, #5 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #182 @ 0xb6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ @@ -448238,15 +448231,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5ec12c │ │ │ │ + bl 5ec194 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 3871dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -448270,15 +448263,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ec234 │ │ │ │ + bl 5ec29c │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 3872a0 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38723a │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -448329,15 +448322,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 38f7b4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -448436,41 +448429,41 @@ │ │ │ │ nop │ │ │ │ subs r1, #210 @ 0xd2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #144 @ 0x90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (387454 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3874b8 │ │ │ │ @@ -448480,67 +448473,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (3874c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #60] @ (3874c4 ) │ │ │ │ ldr r3, [pc, #60] @ (3874c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (3874cc ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (3874d0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r2, [pc, #48] @ (3874d4 ) │ │ │ │ ldr r1, [pc, #48] @ (3874d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e6780 │ │ │ │ + b.w 5e67e8 │ │ │ │ nop │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r4, #22 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #476] @ (3876a4 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 38741c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r1, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 387518 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 5eb6c0 │ │ │ │ + bl 5eb728 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -448550,71 +448543,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (387538 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #816] @ 0x330 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce4 │ │ │ │ + bl 5e2d4c │ │ │ │ cbz r0, 387564 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (3875a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ ldr r1, [pc, #56] @ (3875a8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ ldr r1, [pc, #48] @ (3875ac ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 387552 │ │ │ │ ldr r3, [pc, #32] @ (3875b0 ) │ │ │ │ movw r2, #2861 @ 0xb2d │ │ │ │ ldr r1, [pc, #28] @ (3875b4 ) │ │ │ │ ldr r0, [pc, #32] @ (3875b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - b.n 387c48 │ │ │ │ + b.n 387d18 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #648] @ 0x288 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (387698 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -448648,15 +448641,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 387606 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 387630 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 387658 │ │ │ │ ldr r3, [pc, #120] @ (3876a4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38765c │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -448703,21 +448696,21 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ adds r7, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #70 @ 0x46 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #114 @ 0x72 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448726,31 +448719,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (3876fc ) │ │ │ │ ldr r1, [pc, #48] @ (387700 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #36] @ (387704 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r6, #14 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [pc, #512] @ (387904 ) │ │ │ │ + ldr r5, [pc, #928] @ (387aa4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448760,32 +448753,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (387760 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2faa18 │ │ │ │ ldr r1, [pc, #32] @ (387764 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 47a8b4 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #148 @ 0x94 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r7, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448795,15 +448788,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (3877e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (3877e4 ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2fa9d4 │ │ │ │ @@ -448820,19 +448813,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -448851,15 +448844,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (3878b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3878a0 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 3878a0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ @@ -448898,23 +448891,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 38787c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - asrs r4, r3, #32 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r6, #10 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -448945,49 +448938,49 @@ │ │ │ │ ldr r6, [pc, #308] @ (387a44 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #288] @ (387a48 ) │ │ │ │ ldr r1, [pc, #288] @ (387a4c ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3879e6 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3878f2 │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #200] @ (387a3c ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 387902 │ │ │ │ ldr r3, [pc, #208] @ (387a50 ) │ │ │ │ @@ -449002,15 +448995,15 @@ │ │ │ │ bpl.n 387902 │ │ │ │ ldr r0, [pc, #192] @ (387a58 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 387908 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 387a16 │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -449054,51 +449047,51 @@ │ │ │ │ ldr r0, [pc, #88] @ (387a78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7, #4 │ │ │ │ + lsls r2, r4, #6 │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #254 @ 0xfe │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #8] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #776] @ (387d50 ) │ │ │ │ + ldr r7, [pc, #168] @ (387af0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r5, #28] │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r3, #24 │ │ │ │ + lsrs r4, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #536] @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r5, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 387b08 │ │ │ │ @@ -449150,25 +449143,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (387b30 ) │ │ │ │ ldr r0, [pc, #32] @ (387b34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r2, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #592] @ 0x250 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (387bc8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -449176,24 +449169,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (387bd0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #104] @ (387bd4 ) │ │ │ │ ldr r1, [pc, #108] @ (387bd8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf74 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 387b8e │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 387ba0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -449215,22 +449208,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3910b8 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 387b8e │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #19 │ │ │ │ + lsrs r4, r7, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcr2 0, 6, r0, cr6, cr12, {1} │ │ │ │ - ldr r4, [pc, #496] @ (387dc4 ) │ │ │ │ + vqadd.u32 d0, d14, d28 │ │ │ │ + ldr r4, [pc, #912] @ (387f64 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (387cb0 ) │ │ │ │ @@ -449248,50 +449241,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #164] @ (387cc4 ) │ │ │ │ ldr r1, [pc, #168] @ (387cc8 ) │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #148] @ (387ccc ) │ │ │ │ ldr r1, [pc, #152] @ (387cd0 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718ac0 │ │ │ │ + bl 718b28 │ │ │ │ ldr r2, [pc, #80] @ (387cd4 ) │ │ │ │ ldr r3, [pc, #48] @ (387cb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -449307,26 +449300,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 387d30 │ │ │ │ + blt.n 387c00 │ │ │ │ movs r5, r7 │ │ │ │ - ldc2l 0, cr0, [r8, #240]! @ 0xf0 │ │ │ │ - ldr r3, [pc, #704] @ (387f8c ) │ │ │ │ + mcr2 0, 3, r0, cr0, cr12, {1} │ │ │ │ + ldr r4, [pc, #96] @ (387d2c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #128 @ 0x80 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -449337,24 +449330,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (387d94 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #144] @ (387d98 ) │ │ │ │ ldr r1, [pc, #144] @ (387d9c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (387da0 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -449383,25 +449376,25 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 43bafc │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43c964 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5aaaa4 │ │ │ │ + bl 5aab0c │ │ │ │ b.n 387d50 │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r3, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [sl, #-240]! @ 0xffffff10 │ │ │ │ - ldr r2, [pc, #896] @ (388118 ) │ │ │ │ + ldc2 0, cr0, [r2, #240] @ 0xf0 │ │ │ │ + ldr r3, [pc, #288] @ (387eb8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r0, #13] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #194 @ 0xc2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -449423,15 +449416,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #228 @ 0xe4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 387768 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 387e2c │ │ │ │ @@ -449458,42 +449451,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (387e80 ) │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 387e02 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 387dfc │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + adds r0, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r6, #222 @ 0xde │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfbe8003c │ │ │ │ - ldr r1, [pc, #632] @ (3880fc ) │ │ │ │ + mrrc2 0, 3, r0, r0, cr12 @ │ │ │ │ + ldr r2, [pc, #24] @ (387e9c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -449522,32 +449515,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (388004 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #288] @ (388008 ) │ │ │ │ ldr r1, [pc, #288] @ (38800c ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -449578,100 +449571,100 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (38801c ) │ │ │ │ ldr r1, [pc, #160] @ (388020 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 387f24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5aaaa8 │ │ │ │ + bl 5aab10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 387eba │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (388024 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #5 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb4a003c │ │ │ │ - ldr r1, [pc, #0] @ (388008 ) │ │ │ │ + @ instruction: 0xfbb2003c │ │ │ │ + ldr r1, [pc, #416] @ (3881a8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r4, #5] │ │ │ │ + ldrb r6, [r1, #7] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r7, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r0, #3 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfab6003c │ │ │ │ - ldr r0, [pc, #440] @ (3881d4 ) │ │ │ │ + smlatt r0, lr, ip, r0 │ │ │ │ + ldr r0, [pc, #856] @ (388374 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388028 : │ │ │ │ cbz r1, 38806a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e538c │ │ │ │ + bl 5e53f4 │ │ │ │ ldr r3, [pc, #44] @ (388078 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3843d0 │ │ │ │ @@ -449684,15 +449677,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrh r0, [r3, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038807c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -449722,19 +449715,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3880d8 ) │ │ │ │ ldr r0, [pc, #20] @ (3880dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1764] @ 0x6e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -449776,15 +449769,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 38813c │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38813a │ │ │ │ @@ -449838,25 +449831,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (388218 ) │ │ │ │ ldr r0, [pc, #32] @ (38821c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsls r2, r0, #25 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r2, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388220 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -449906,24 +449899,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (38833c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #140] @ (388340 ) │ │ │ │ ldr r1, [pc, #140] @ (388344 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 38830a │ │ │ │ ldr r4, [pc, #124] @ (388348 ) │ │ │ │ ldr r6, [pc, #124] @ (38834c ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -449931,24 +449924,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 38831c │ │ │ │ ldr r1, [pc, #112] @ (388350 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #100] @ (388354 ) │ │ │ │ ldr r1, [pc, #100] @ (388358 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3882d6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -449960,37 +449953,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (388360 ) │ │ │ │ ldr r0, [pc, #60] @ (388364 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf77e003c │ │ │ │ - cmp r4, r6 │ │ │ │ + @ instruction: 0xf7e6003c │ │ │ │ + cmp ip, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r3, #22] │ │ │ │ + strb r2, [r0, #24] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf74c003c │ │ │ │ - add ip, lr │ │ │ │ + @ instruction: 0xf7b4003c │ │ │ │ + cmp r4, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r3, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388368 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -450004,22 +449997,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ add.w r3, r4, #412 @ 0x19c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 3883dc │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3883c8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -450036,23 +450029,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3883fc ) │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [pc, #28] @ (388400 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsls r2, r4, #18 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - cmp ip, lr │ │ │ │ + mov r4, fp │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #10] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (388558 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -450084,25 +450077,25 @@ │ │ │ │ add.w r9, r8, #236 @ 0xec │ │ │ │ ldr r1, [pc, #268] @ (38856c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r7, r8, #228 @ 0xe4 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #248] @ (388570 ) │ │ │ │ ldr r1, [pc, #248] @ (388574 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38845c │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -450132,23 +450125,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (388580 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #136] @ (388584 ) │ │ │ │ ldr r1, [pc, #140] @ (388588 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3884b6 │ │ │ │ ldr r2, [pc, #120] @ (38858c ) │ │ │ │ ldr r3, [pc, #72] @ (388560 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -450173,35 +450166,35 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 261a7c │ │ │ │ b.n 388512 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #198 @ 0xc6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + ldrh r4, [r4, #32] │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsls r0, r7, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsb r0, r6, #12320768 @ 0xbc0000 │ │ │ │ - muls r4, r6 │ │ │ │ + @ instruction: 0xf62e003c │ │ │ │ + mvns r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #62 @ 0x3e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r4, #24] │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf538003c │ │ │ │ - cmn r2, r6 │ │ │ │ + sub.w r0, r0, #12320768 @ 0xbc0000 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r2, #13] │ │ │ │ + strb r4, [r7, #14] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #188 @ 0xbc │ │ │ │ + cmp r1, #36 @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #206 @ 0xce │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00388590 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -450218,15 +450211,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #396 @ 0x18c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3885ec │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -450241,23 +450234,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (38860c ) │ │ │ │ add.w r3, r5, #460 @ 0x1cc │ │ │ │ ldr r0, [pc, #28] @ (388610 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r3, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ movs r7, r7 │ │ │ │ - mvns r2, r0 │ │ │ │ + add r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r6, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #348] @ (388784 ) │ │ │ │ @@ -450269,23 +450262,23 @@ │ │ │ │ add.w r6, r4, #236 @ 0xec │ │ │ │ ldr r2, [pc, #332] @ (388788 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ ldr r1, [pc, #332] @ (38878c ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #320] @ (388790 ) │ │ │ │ ldr r1, [pc, #324] @ (388794 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w sl, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 388722 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #300] @ (388798 ) │ │ │ │ ldr.w r8, [pc, #304] @ 38879c │ │ │ │ mov r9, r0 │ │ │ │ @@ -450297,35 +450290,35 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 3886da │ │ │ │ ldr r1, [pc, #284] @ (3887a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #268] @ (3887a4 ) │ │ │ │ ldr r1, [pc, #272] @ (3887a8 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #256] @ (3887ac ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 388740 │ │ │ │ ldr r1, [pc, #244] @ (3887b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 38871e │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 38871e │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cbnz r3, 3886da │ │ │ │ mov r4, r5 │ │ │ │ @@ -450393,82 +450386,82 @@ │ │ │ │ ldr r1, [pc, #80] @ (3887c4 ) │ │ │ │ ldr r0, [pc, #80] @ (3887c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsls r0, r7, #7 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3de003c │ │ │ │ - sbcs r6, r2 │ │ │ │ + orr.w r0, r6, #12320768 @ 0xbc0000 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, #8] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r3, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3a8003c │ │ │ │ - adcs r6, r1 │ │ │ │ + ands.w r0, r0, #12320768 @ 0xbc0000 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #8] │ │ │ │ + ldrh r4, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r6, #3 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r2, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #2] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003887cc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (3887f8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003887fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 38888e │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (388894 ) │ │ │ │ @@ -450483,15 +450476,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (388898 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (38889c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #64] @ (3888a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 388870 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -450505,18 +450498,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 263dcc │ │ │ │ nop │ │ │ │ - vshr.u32 q8, , #18 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + strh r4, [r5, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r4 │ │ │ │ + sbcs r6, r1 │ │ │ │ movs r6, r7 │ │ │ │ cmp r7, #158 @ 0x9e │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r7, #138 @ 0x8a │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 003888a8 : │ │ │ │ @@ -450529,24 +450523,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (38895c ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 5dc2c4 │ │ │ │ + bl 5dc32c │ │ │ │ ldr r2, [pc, #140] @ (388960 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (388964 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 388956 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -450558,15 +450552,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #81] @ 0x51 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #76] @ (388970 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 388936 │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -450581,22 +450575,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 263dcc │ │ │ │ nop │ │ │ │ - vqadd.u16 q8, q1, │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + vshr.u32 q0, , #6 │ │ │ │ + ldr r2, [r4, #124] @ 0x7c │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #226 @ 0xe2 │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r2, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - eors r2, r5 │ │ │ │ + lsrs r2, r2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #194 @ 0xc2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00388978 : │ │ │ │ @@ -450611,24 +450605,24 @@ │ │ │ │ ldr r1, [pc, #132] @ (388a18 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #116] @ (388a1c ) │ │ │ │ add.w r4, r4, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #112] @ (388a20 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 3889ce │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -450641,31 +450635,31 @@ │ │ │ │ ldr r1, [pc, #68] @ (388a2c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dc330 │ │ │ │ + b.w 5dc398 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - mrc2 0, 4, r0, cr2, cr3, {2} │ │ │ │ - eor.w r0, r4, #60 @ 0x3c │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + mrc2 0, 7, r0, cr10, cr3, {2} │ │ │ │ + @ instruction: 0xf0ec003c │ │ │ │ + subs r3, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r4, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + ands r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ - mrc2 0, 1, r0, cr12, cr3, {2} │ │ │ │ - bic.w r0, lr, #60 @ 0x3c │ │ │ │ - subs r2, #98 @ 0x62 │ │ │ │ + mcr2 0, 5, r0, cr4, cr3, {2} │ │ │ │ + eors.w r0, r6, #60 @ 0x3c │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00388a30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -450774,73 +450768,73 @@ │ │ │ │ 00388b48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #44] @ 388b8c │ │ │ │ ldr r2, [pc, #44] @ (388b90 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (388b94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [sl], #332 @ 0x14c │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + stc2 0, cr0, [r2, #-332]! @ 0xfffffeb4 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388b98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #128] @ (388c38 ) │ │ │ │ ldr r2, [pc, #132] @ (388c3c ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (388c40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (388c44 ) │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 388c1e │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 388c1e │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -450858,56 +450852,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - stc2l 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ - ldr r0, [r2, #72] @ 0x48 │ │ │ │ + stc2l 0, cr0, [lr], {83} @ 0x53 │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r0 │ │ │ │ + adcs r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00388c48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #56] @ 388c98 │ │ │ │ ldr r2, [pc, #56] @ (388c9c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (388ca0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbba0053 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + stc2 0, cr0, [r2], #-332 @ 0xfffffeb4 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #78 @ 0x4e │ │ │ │ + movs r1, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388ca4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -450929,15 +450923,15 @@ │ │ │ │ strb r2, [r1, #6] │ │ │ │ ldr r1, [pc, #104] @ (388d44 ) │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1292 @ 0x50c │ │ │ │ - bl 5eabe4 │ │ │ │ + bl 5eac4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 388d2e │ │ │ │ ldrb.w r1, [r4, #877] @ 0x36d │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 388d28 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ @@ -450958,15 +450952,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r3, r3, #247 @ 0xf7 │ │ │ │ b.n 388cfe │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 388cf0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -450995,15 +450989,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w ip, [pc, #108] @ 388df4 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e9890 │ │ │ │ + bl 5e98f8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 388dda │ │ │ │ ldrb.w r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ cbz r0, 388dd4 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -451024,15 +451018,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r2, r2, #247 @ 0xf7 │ │ │ │ b.n 388dae │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 388da0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r3, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, r6, #5 │ │ │ │ @@ -451060,33 +451054,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (388f14 ) │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #220] @ (388f18 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -451102,32 +451096,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (388f24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #128] @ (388f28 ) │ │ │ │ ldr r1, [pc, #132] @ (388f2c ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -451136,35 +451130,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (388f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa040053 │ │ │ │ - @ instruction: 0xebfa003c │ │ │ │ - subs r1, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xfa6c0053 │ │ │ │ + stcl 0, cr0, [r2], #-240 @ 0xffffff10 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + subs r6, r5, #7 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb.w r0, [r6, #83] @ 0x53 │ │ │ │ - @ instruction: 0xeb8c003c │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + ldr??.w r0, [lr, #83] @ 0x53 │ │ │ │ + @ instruction: 0xebf4003c │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r2, #4 │ │ │ │ + subs r0, r7, #5 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388f34 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00388f38 : │ │ │ │ @@ -451201,24 +451195,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #236 @ 0xec │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #276] @ (3890a8 ) │ │ │ │ ldr r1, [pc, #280] @ (3890ac ) │ │ │ │ add.w r3, r8, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38904c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 437bb0 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -451291,37 +451285,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (3890c8 ) │ │ │ │ add.w r3, r8, #520 @ 0x208 │ │ │ │ ldr r0, [pc, #60] @ (3890cc ) │ │ │ │ movw r2, #1559 @ 0x617 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh.w r0, [r0, #83] @ 0x53 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + ldrsb.w r0, [r8, r3, lsl #1] │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eors.w r0, lr, ip, rrx │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + add.w r0, r6, ip, rrx │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r1, #2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r2, #19] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r5, #0] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + strh r2, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003890d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -451332,24 +451326,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (389160 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #100] @ (389164 ) │ │ │ │ ldr r1, [pc, #100] @ (389168 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 389144 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 43bafc │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -451364,21 +451358,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf73c0053 │ │ │ │ - ldmdb r2!, {r2, r3, r4, r5} │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xf7a40053 │ │ │ │ + @ instruction: 0xe99a003c │ │ │ │ + adds r7, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (389268 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -451388,24 +451382,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r4, r4, #540 @ 0x21c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3891d6 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -451466,18 +451460,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 26346c │ │ │ │ blx 260ff8 │ │ │ │ ldr.w r1, [r5, #1756] @ 0x6dc │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 389246 │ │ │ │ nop │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - subw r0, r0, #2131 @ 0x853 │ │ │ │ - stmia r5!, {r6, r7} │ │ │ │ + @ instruction: 0xf7080053 │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #188 @ 0xbc │ │ │ │ lsls r1, r7, #1 │ │ │ │ udf #43 @ 0x2b │ │ │ │ Address 0x38927a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -451495,26 +451489,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 5def70 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5defd8 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #332] @ (389400 ) │ │ │ │ ldr r2, [pc, #332] @ (389404 ) │ │ │ │ ldr r1, [pc, #336] @ (389408 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #564 @ 0x234 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 389342 │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 389348 │ │ │ │ mov r2, r6 │ │ │ │ @@ -451616,18 +451610,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 389348 │ │ │ │ b.n 389378 │ │ │ │ - sbc.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ - b.n 389264 │ │ │ │ + rsbs r0, r4, #13828096 @ 0xd30000 │ │ │ │ + b.n 389334 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #0 │ │ │ │ + subs r0, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (38969c ) │ │ │ │ @@ -451684,32 +451678,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (3896b4 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #496] @ (3896b8 ) │ │ │ │ ldr r1, [pc, #496] @ (3896bc ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (3896c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -451724,35 +451718,35 @@ │ │ │ │ beq.n 38959a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (3896c4 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w fp, [pc, #396] @ 3896c8 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (3896c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -451819,15 +451813,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 389588 │ │ │ │ ldr r3, [pc, #136] @ (3896d8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38950e │ │ │ │ @@ -451845,47 +451839,47 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38950e │ │ │ │ - b.n 389284 │ │ │ │ + b.n 389354 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf3f80053 │ │ │ │ - @ instruction: 0xf3f20053 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + orn r0, r0, #13828096 @ 0xd30000 │ │ │ │ + orrs.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ + adds r4, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 389180 │ │ │ │ + b.n 389250 │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #32 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #48] @ 0x30 │ │ │ │ + str r2, [r7, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r7, r1 │ │ │ │ + adds r4, r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #11] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ movs r7, r7 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -451902,15 +451896,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 263460 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ebc38 │ │ │ │ + bl 5ebca0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -451940,26 +451934,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 261a7c │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 38940c │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 3897b6 │ │ │ │ ldr r3, [pc, #176] @ (38984c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (389850 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38d2dc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 43bc98 │ │ │ │ @@ -451983,15 +451977,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #608 @ 0x260 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 260fa4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -452004,26 +451998,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (389864 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #584 @ 0x248 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - eor.w r0, r2, #83 @ 0x53 │ │ │ │ - ldrb r0, [r2, #8] │ │ │ │ + @ instruction: 0xf0ea0053 │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, #5] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, r6, #83 @ 0x53 │ │ │ │ - vshr.s32 q8, , #20 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + eor.w r0, lr, #83 @ 0x53 │ │ │ │ + orrs.w r0, r4, #83 @ 0x53 │ │ │ │ + strb r6, [r2, #21] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -452142,28 +452136,28 @@ │ │ │ │ ldr r1, [pc, #20] @ (3899b0 ) │ │ │ │ ldr r0, [pc, #20] @ (3899b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #644 @ 0x284 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - mcr 0, 4, r0, cr6, cr3, {2} │ │ │ │ - strb r0, [r1, #14] │ │ │ │ + mcr 0, 7, r0, cr14, cr3, {2} │ │ │ │ + strb r0, [r6, #15] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003899b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5dea28 │ │ │ │ + bl 5dea90 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 389868 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -452174,15 +452168,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (389a68 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 389a14 │ │ │ │ bl 389868 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -452211,23 +452205,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (389a70 ) │ │ │ │ ldr r0, [pc, #32] @ (389a74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - mrc 0, 1, r0, cr2, cr3, {2} │ │ │ │ - ldrsh r6, [r3, r1] │ │ │ │ + mrc 0, 4, r0, cr10, cr3, {2} │ │ │ │ + ldrsh r6, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [r2, #332] @ 0x14c │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + mrc 0, 1, r0, cr10, cr3, {2} │ │ │ │ + strb r4, [r7, #12] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r2, #30] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389a78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -452422,34 +452416,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #520] @ (389ea0 ) │ │ │ │ ldr r1, [pc, #520] @ (389ea4 ) │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (389ea8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -452472,15 +452466,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (389eb4 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 389b42 │ │ │ │ mov r0, r4 │ │ │ │ bl 38940c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -452540,34 +452534,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (389ec4 ) │ │ │ │ ldr r1, [pc, #236] @ (389ec8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (389ea8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -452591,15 +452585,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (389ed0 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 389b3e │ │ │ │ ldr r3, [pc, #116] @ (389ed4 ) │ │ │ │ movw r2, #1793 @ 0x701 │ │ │ │ ldr r1, [pc, #112] @ (389ed8 ) │ │ │ │ ldr r0, [pc, #116] @ (389edc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -452614,53 +452608,53 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r1, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub.w r0, r4, r3, lsr #1 │ │ │ │ - ble.n 389dcc │ │ │ │ + stc 0, cr0, [ip], {83} @ 0x53 │ │ │ │ + udf #0 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #82 @ 0x52 │ │ │ │ + cmp r3, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ movs r7, r7 │ │ │ │ - orns r0, lr, r3, lsr #1 │ │ │ │ - bgt.n 389f88 │ │ │ │ + @ instruction: 0xeae60053 │ │ │ │ + bgt.n 389e58 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r3, r3] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + asrs r6, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe9bc0053 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + bic.w r0, r4, r3, lsr #1 │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe9a40053 │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + and.w r0, ip, r3, lsr #1 │ │ │ │ + ldr r6, [r1, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -452684,15 +452678,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dea28 │ │ │ │ + bl 5dea90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 389868 │ │ │ │ │ │ │ │ 00389f50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -452750,25 +452744,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (38a1bc ) │ │ │ │ ldr r1, [pc, #448] @ (38a1c0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38a0aa │ │ │ │ add r9, r4 │ │ │ │ @@ -452799,25 +452793,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (38a1d0 ) │ │ │ │ ldr r1, [pc, #332] @ (38a1d4 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38a024 │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -452915,62 +452909,61 @@ │ │ │ │ ldr r1, [pc, #108] @ (38a20c ) │ │ │ │ ldr r0, [pc, #108] @ (38a210 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strex r0, r0, [r0, #332] @ 0x14c │ │ │ │ - bge.n 38a224 │ │ │ │ + stmia.w r8!, {r0, r1, r4, r6} │ │ │ │ + bge.n 38a0f4 │ │ │ │ movs r4, r7 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r2, r1] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38a13c │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - bls.n 38a12c │ │ │ │ + @ instruction: 0xe8220053 │ │ │ │ + bge.n 38a1fc │ │ │ │ movs r4, r7 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389fa0 │ │ │ │ + b.n 38a070 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r2, #9] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389f7c │ │ │ │ + b.n 38a04c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r3, #6] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389f58 │ │ │ │ + b.n 38a028 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389f34 │ │ │ │ + b.n 38a004 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r4, #6] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389f10 │ │ │ │ + b.n 389fe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a214 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -452986,30 +452979,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 38a248 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (38a260 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 5e0324 │ │ │ │ + b.w 5e038c │ │ │ │ ldr r3, [pc, #24] @ (38a264 ) │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ ldr r1, [pc, #24] @ (38a268 ) │ │ │ │ ldr r0, [pc, #24] @ (38a26c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bhi.n 38a2d2 │ │ │ │ - vsli.64 q15, q1, #63 @ 0x3f │ │ │ │ + vqshlu.s32 d30, d26, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r5, #3] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a270 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -453036,19 +453029,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (38a2c0 ) │ │ │ │ ldr r0, [pc, #20] @ (38a2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - b.n 389dac │ │ │ │ + b.n 389e7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r6, #2] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a2c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -453085,47 +453078,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (38a438 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #256] @ (38a43c ) │ │ │ │ ldr r1, [pc, #256] @ (38a440 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 38a310 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38a31c │ │ │ │ ldr r3, [pc, #176] @ (38a444 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -453139,15 +453132,15 @@ │ │ │ │ bpl.n 38a31c │ │ │ │ ldr r0, [pc, #164] @ (38a44c ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 38a324 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 38a3f8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -453168,19 +453161,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (38a454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ ldr r3, [pc, #76] @ (38a458 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #780] @ 0x30c │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 38a3ce │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -453188,37 +453181,37 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 389e94 │ │ │ │ + b.n 389f64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 38a468 │ │ │ │ + bvc.n 38a338 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #172 @ 0xac │ │ │ │ + movs r5, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r2, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r7, #116] @ 0x74 │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389c90 │ │ │ │ + b.n 389d60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038a45c : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 38a46e │ │ │ │ @@ -453369,42 +453362,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38a69c │ │ │ │ + b.n 38a76c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r5, r4] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038a5d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38a692 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #264] @ (38a700 ) │ │ │ │ ldr r2, [pc, #264] @ (38a704 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (38a708 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 38a696 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -453424,21 +453417,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 38a688 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 38a692 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #192] @ (38a718 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 38a696 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -453474,15 +453467,15 @@ │ │ │ │ b.n 38a692 │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 38a6ee │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 38a6ee │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 38a6ee │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -453493,27 +453486,27 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 38a6ca │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 38a650 │ │ │ │ b.n 38a692 │ │ │ │ nop │ │ │ │ - b.n 38ab50 │ │ │ │ + b.n 38ac20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r6, r2] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsrs r6, r3, #32 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38aafc │ │ │ │ + b.n 38abcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #168 @ 0xa8 │ │ │ │ + movs r7, #16 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a71c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -453644,46 +453637,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 38a5d8 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38a948 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #252] @ (38a978 ) │ │ │ │ orr.w r2, r4, r6, lsl #3 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6d4 │ │ │ │ + bl 5dd73c │ │ │ │ ldr r1, [pc, #240] @ (38a97c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ ldr r3, [pc, #232] @ (38a980 ) │ │ │ │ ldr r2, [pc, #236] @ (38a984 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #236] @ (38a988 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 2fe804 │ │ │ │ ldr r3, [pc, #212] @ (38a98c ) │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #196] @ (38a990 ) │ │ │ │ ldr r3, [pc, #160] @ (38a970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -453735,46 +453728,46 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrb.w r0, [ip] │ │ │ │ b.n 38a916 │ │ │ │ ldr r0, [pc, #72] @ (38a994 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (38a998 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ movs r0, #1 │ │ │ │ blx 263080 │ │ │ │ lsls r0, r4, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + asrs r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - svc 136 @ 0x88 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #848] @ (38acdc ) │ │ │ │ + str r4, [r7, r0] │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r1, #40] @ 0x28 │ │ │ │ + ldr r4, [r6, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a99c : │ │ │ │ cbz r0, 38a9f6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -453839,227 +453832,227 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #68] @ (38aa94 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6d4 │ │ │ │ + bl 5dd73c │ │ │ │ ldr r1, [pc, #60] @ (38aa98 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ ldr.w ip, [pc, #52] @ 38aa9c │ │ │ │ ldr r2, [pc, #52] @ (38aaa0 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (38aaa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r7, #98 @ 0x62 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 38aa0c │ │ │ │ + udf #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #8] @ (38aab0 ) │ │ │ │ + ldr r6, [pc, #424] @ (38ac50 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038aaa8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #68] @ (38ab08 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6d4 │ │ │ │ + bl 5dd73c │ │ │ │ ldr r1, [pc, #60] @ (38ab0c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ ldr.w ip, [pc, #52] @ 38ab10 │ │ │ │ ldr r2, [pc, #52] @ (38ab14 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (38ab18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, #134 @ 0x86 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 38ab98 │ │ │ │ + ble.n 38aa68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [pc, #568] @ (38ad54 ) │ │ │ │ + ldr r5, [pc, #984] @ (38aef4 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038ab1c : │ │ │ │ - b.w 5deaf4 │ │ │ │ + b.w 5deb5c │ │ │ │ │ │ │ │ 0038ab20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (38ab94 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #88] @ (38ab98 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6d4 │ │ │ │ + bl 5dd73c │ │ │ │ ldr r1, [pc, #80] @ (38ab9c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ ldr r1, [pc, #72] @ (38aba0 ) │ │ │ │ ldr r2, [pc, #72] @ (38aba4 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38aba8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #56] @ (38abac ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r4, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 38ab34 │ │ │ │ + ble.n 38ac04 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #896 @ 0x380 │ │ │ │ + add r4, sp, #288 @ 0x120 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [pc, #56] @ (38abe4 ) │ │ │ │ + ldr r5, [pc, #472] @ (38ad84 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ ... │ │ │ │ │ │ │ │ 0038abb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (38ac24 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ ldr r1, [pc, #88] @ (38ac28 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6d4 │ │ │ │ + bl 5dd73c │ │ │ │ ldr r1, [pc, #80] @ (38ac2c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ ldr r1, [pc, #72] @ (38ac30 ) │ │ │ │ ldr r2, [pc, #72] @ (38ac34 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38ac38 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #56] @ (38ac3c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r2, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 38aca4 │ │ │ │ + bgt.n 38ab74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #736 @ 0x2e0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #504] @ (38ae34 ) │ │ │ │ + ldr r4, [pc, #920] @ (38afd4 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ ... │ │ │ │ │ │ │ │ 0038ac40 : │ │ │ │ ldr r3, [pc, #112] @ (38acb4 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -454107,22 +454100,22 @@ │ │ │ │ b.w 38abb0 │ │ │ │ lsls r4, r3, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r2, #65 @ 0x41 │ │ │ │ - adds r6, r1, r7 │ │ │ │ + ssat r0, #2, sl, lsl #1 │ │ │ │ + subs r6, r6, r0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + subs r6, r7, r7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038acd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -454258,32 +454251,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #184] @ (38aef4 ) │ │ │ │ ldr r1, [pc, #184] @ (38aef8 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #840 @ 0x348 │ │ │ │ @@ -454296,15 +454289,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (38af00 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2655 @ 0xa5f │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -454316,38 +454309,38 @@ │ │ │ │ ldr r0, [pc, #64] @ (38af0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #808 @ 0x328 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 38aee4 │ │ │ │ + blt.n 38afb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #0] │ │ │ │ + str r4, [r5, #4] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 38aef4 │ │ │ │ + bge.n 38afc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #72] @ (38af40 ) │ │ │ │ + ldr r2, [pc, #488] @ (38b0e0 ) │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.u64 d16, d10, d30 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + vshr.u32 d16, d30, #30 │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r1, r2] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 38afb8 │ │ │ │ + bls.n 38ae88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r1, #84] @ 0x54 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038af10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -454469,31 +454462,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (38b0b8 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 5dec64 │ │ │ │ + bl 5deccc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 38b090 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 38b08c │ │ │ │ ldr.w ip, [pc, #96] @ 38b0bc │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #92] @ (38b0c0 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -454510,19 +454503,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 38b07a │ │ │ │ lsls r4, r1, #31 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r0, [pc, #216] @ (38b194 ) │ │ │ │ + ldr r0, [pc, #632] @ (38b334 ) │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 38b040 │ │ │ │ + bhi.n 38b110 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #880 @ (adr r6, 38b434 ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 38b1d4 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038b0c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -454532,41 +454525,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (38b124 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #48] @ (38b128 ) │ │ │ │ ldr r1, [pc, #52] @ (38b12c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvc.n 38b1b0 │ │ │ │ + bvc.n 38b080 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r3, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx fp │ │ │ │ + blx r8 │ │ │ │ movs r5, r7 │ │ │ │ - stc2l 0, cr0, [r0], {62} @ 0x3e │ │ │ │ + stc2 0, cr0, [r8, #-248]! @ 0xffffff08 │ │ │ │ │ │ │ │ 0038b130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (38b188 ) │ │ │ │ @@ -454575,41 +454568,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (38b190 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #48] @ (38b194 ) │ │ │ │ ldr r1, [pc, #52] @ (38b198 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvs.n 38b144 │ │ │ │ + bvc.n 38b214 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r0, #26 │ │ │ │ + asrs r4, r5, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov ip, sp │ │ │ │ + bxns sl │ │ │ │ movs r5, r7 │ │ │ │ - mrrc2 0, 3, r0, r4, cr14 │ │ │ │ + ldc2 0, cr0, [ip], #248 @ 0xf8 │ │ │ │ │ │ │ │ 0038b19c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -454711,15 +454704,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -454850,44 +454843,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (38b454 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #64] @ (38b458 ) │ │ │ │ ldr r1, [pc, #64] @ (38b45c ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 38b3c4 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ vst4.16 {d16-d19}, [r4 :128], r6 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb.w r0, [ip, r6, lsl #2] │ │ │ │ - bmi.n 38b4a0 │ │ │ │ + bmi.n 38b370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r2, #15 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, r6 │ │ │ │ + add lr, r3 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb.w r0, [lr, #62] @ 0x3e │ │ │ │ + @ instruction: 0xfa06003e │ │ │ │ │ │ │ │ 0038b460 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #176] @ 38b520 │ │ │ │ @@ -454932,24 +454925,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (38b534 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #84] @ (38b538 ) │ │ │ │ ldr r1, [pc, #84] @ (38b53c ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #68] @ (38b540 ) │ │ │ │ ldr r3, [pc, #40] @ (38b524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -454963,23 +454956,23 @@ │ │ │ │ bx r3 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str??.w r0, [ip, r6, lsl #2] │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str.w r0, [r4, r6, lsl #2] │ │ │ │ - bcc.n 38b5e0 │ │ │ │ + bcc.n 38b4b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + mvns r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - ldr.w r0, [r2, #62] @ 0x3e │ │ │ │ + ldrsh.w r0, [sl, lr, lsl #3] │ │ │ │ @ instruction: 0xf7e80066 │ │ │ │ │ │ │ │ 0038b544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -455494,19 +455487,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (38ba50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263dfc │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, r3] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0038ba54 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -455529,19 +455522,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263dfc │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0038baa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -455562,15 +455555,15 @@ │ │ │ │ beq.n 38bb86 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 38bb86 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cbz r0, 38bb1c │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38cf84 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -455700,15 +455693,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 38bb1c │ │ │ │ b.n 38bc2e │ │ │ │ nop │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038bc70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -455719,24 +455712,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (38bcf8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #92] @ (38bcfc ) │ │ │ │ ldr r1, [pc, #92] @ (38bd00 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 387b38 │ │ │ │ cbz r0, 38bcd0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -455753,23 +455746,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r4, #24 │ │ │ │ movs r5, r7 │ │ │ │ - adds.w r0, r8, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf180003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3048] @ 38c900 │ │ │ │ ldr.w r2, [pc, #3048] @ 38c904 │ │ │ │ @@ -455781,23 +455774,23 @@ │ │ │ │ ldr.w r3, [pc, #3040] @ 38c90c │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r2, [pc, #3020] @ 38c910 │ │ │ │ add.w r3, r5, #540 @ 0x21c │ │ │ │ ldr.w r1, [pc, #3016] @ 38c914 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r1, [r4, #1756] @ 0x6dc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 38bfe2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -455810,50 +455803,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 38bf42 │ │ │ │ ldr.w r1, [pc, #2960] @ 38c918 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ cbz r0, 38bdb0 │ │ │ │ ldr.w r1, [pc, #2948] @ 38c91c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ cbnz r0, 38bdb0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #2924] @ 38c920 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2890 │ │ │ │ + bl 5e28f8 │ │ │ │ cbz r0, 38bdca │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #2900] @ 38c924 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r2, [pc, #2888] @ 38c928 │ │ │ │ ldr.w r1, [pc, #2888] @ 38c92c │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #2876] @ 38c930 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w fp, [pc, #2872] @ 38c934 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #236 @ 0xec │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -455861,36 +455854,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr.w r2, [pc, #2808] @ 38c938 │ │ │ │ ldr.w r1, [pc, #2808] @ 38c93c │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [pc, #2792] @ 38c940 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 38c01e │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 38c354 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -455925,41 +455918,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2676] @ 38c950 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r4, [pc, #2672] @ 38c954 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #228 @ 0xe4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 38c066 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 38c006 │ │ │ │ @@ -455971,15 +455964,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2267 @ 0x8db │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr.w r2, [pc, #2556] @ 38c964 │ │ │ │ ldr.w r3, [pc, #2464] @ 38c90c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456013,26 +456006,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2257 @ 0x8d1 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38bf66 │ │ │ │ ldr.w r2, [pc, #2456] @ 38c97c │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2452] @ 38c980 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2243 @ 0x8c3 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38bf66 │ │ │ │ mov r0, r4 │ │ │ │ bl 3910b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -456054,15 +456047,15 @@ │ │ │ │ ldr.w r1, [pc, #2376] @ 38c988 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38bf66 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 2620f0 │ │ │ │ b.n 38bd70 │ │ │ │ @@ -456073,29 +456066,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ ldr.w r2, [pc, #2304] @ 38c98c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 4373b4 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 43c8a0 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5df534 │ │ │ │ + bl 5df59c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38c450 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -456288,27 +456281,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #236 @ 0xec │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr.w r2, [pc, #1732] @ 38c99c │ │ │ │ ldr.w r1, [pc, #1732] @ 38c9a0 │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [pc, #1712] @ 38c9a4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c798 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 38c692 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -456327,15 +456320,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr.w r2, [pc, #1644] @ 38c9b4 │ │ │ │ ldr.w r1, [pc, #1644] @ 38c9b8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 38c432 │ │ │ │ ldrb.w r5, [r7, #81] @ 0x51 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -456362,15 +456355,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38bf66 │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c67e │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -456396,37 +456389,37 @@ │ │ │ │ ldr.w r1, [pc, #1500] @ 38c9d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r6 │ │ │ │ blx 260fa4 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38c584 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1464] @ 38c9d4 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr.w r2, [pc, #1460] @ 38c9d8 │ │ │ │ ldr.w r1, [pc, #1460] @ 38c9dc │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38916c │ │ │ │ b.n 38bf66 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ mov r0, r4 │ │ │ │ bl 387cd8 │ │ │ │ b.n 38bf66 │ │ │ │ mov r0, r4 │ │ │ │ bl 38b250 │ │ │ │ b.n 38c0c0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -456463,15 +456456,15 @@ │ │ │ │ ldr.w r1, [pc, #1328] @ 38c9e8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c246 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 391f28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38c2a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -456481,15 +456474,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 38c2a4 │ │ │ │ ldr.w r0, [pc, #1268] @ 38c9ec │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e8c0 │ │ │ │ + bl 72e928 │ │ │ │ b.n 38c2a4 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 38c13e │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -456502,29 +456495,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1224] @ 38c9f8 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38bf66 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1204] @ 38c9fc │ │ │ │ ldr.w r2, [pc, #1204] @ 38ca00 │ │ │ │ ldr.w r1, [pc, #1204] @ 38ca04 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38c7d8 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 38c81e │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -456557,15 +456550,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1104] @ 38ca1c │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38916c │ │ │ │ b.n 38bf66 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38bea2 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bc70 │ │ │ │ @@ -456588,15 +456581,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1024] @ 38ca28 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38bf66 │ │ │ │ ldr r3, [pc, #1004] @ (38ca2c ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -456608,19 +456601,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1350 @ 0x546 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38bf66 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ mov r0, r4 │ │ │ │ bl 387cd8 │ │ │ │ b.n 38bf66 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c794 │ │ │ │ @@ -456631,21 +456624,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #928] @ (38ca3c ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2331 @ 0x91b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38916c │ │ │ │ b.n 38bf66 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38c58e │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -456671,16 +456664,16 @@ │ │ │ │ ldr r1, [pc, #828] @ (38ca48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5de584 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5de5ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c8f8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #804] @ (38ca4c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -456754,15 +456747,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #640] @ (38ca60 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c40a │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 38c7d0 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #612] @ (38ca64 ) │ │ │ │ ldr r2, [pc, #612] @ (38ca68 ) │ │ │ │ @@ -456771,15 +456764,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c246 │ │ │ │ bl 2f4c7c │ │ │ │ b.n 38c40a │ │ │ │ movs r0, #0 │ │ │ │ bl 4301a0 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 38c88e │ │ │ │ @@ -456812,15 +456805,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #504] @ (38ca74 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #500] @ (38ca78 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c40a │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 263248 │ │ │ │ mov r7, r0 │ │ │ │ b.n 38c82e │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -456831,15 +456824,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #472] @ (38ca84 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2576 @ 0xa10 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c40a │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 38cbd4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38cbcc │ │ │ │ @@ -456850,200 +456843,200 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 38c702 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ b.n 38c726 │ │ │ │ vmla.i d16, d4, d2[5] │ │ │ │ vext.8 q0, q6, q11, #0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #40 @ 0x28 │ │ │ │ + subs r3, #144 @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #528] @ 0x210 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + str r6, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + pop {r1, r7} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r2, #7 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #12 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.s64 d16, d4, d30 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + vshr.s16 d16, d30, #4 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 38c9a6 │ │ │ │ + cbnz r0, 38c9c0 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r6, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #210 @ 0xd2 │ │ │ │ movs r5, r7 │ │ │ │ - mrc 0, 6, r0, cr4, cr14, {1} │ │ │ │ - ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + vqadd.s64 d0, d12, d30 │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #832] @ (38cca4 ) │ │ │ │ + ldr r6, [pc, #224] @ (38ca44 ) │ │ │ │ movs r7, r7 │ │ │ │ ldcl 0, cr0, [r6, #-408]! @ 0xfffffe68 │ │ │ │ str??.w r0, [r2, r8, lsl #3] │ │ │ │ sub sp, #292 @ 0x124 │ │ │ │ - vqrshrun.s64 d28, q6, #1 │ │ │ │ + vtbx.8 d28, {d31}, d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r5, r4] │ │ │ │ + strb r2, [r2, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #344] @ (38cad4 ) │ │ │ │ + ldr r5, [pc, #760] @ (38cc74 ) │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #184] @ (38ca3c ) │ │ │ │ + ldr r5, [pc, #600] @ (38cbdc ) │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, r4] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #880] @ (38ccfc ) │ │ │ │ + ldr r5, [pc, #272] @ (38ca9c ) │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r4, r1] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r1, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xeada003e │ │ │ │ - ldr r4, [pc, #960] @ (38cd68 ) │ │ │ │ + adc.w r0, r2, lr, rrx │ │ │ │ + ldr r5, [pc, #352] @ (38cb08 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #960] @ (38cd74 ) │ │ │ │ + ldr r2, [pc, #352] @ (38cb14 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb736 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r1, #18 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #584] @ (38cc10 ) │ │ │ │ + ldr r1, [pc, #1000] @ (38cdb0 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r3, r2] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #160] @ (38ca74 ) │ │ │ │ + ldr r1, [pc, #576] @ (38cc14 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + setend be │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r5, #14 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #400] @ (38cb7c ) │ │ │ │ + ldr r0, [pc, #816] @ (38cd1c ) │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r6, r3] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + ldr r0, [pc, #360] @ (38cb64 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r4, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xb8ef │ │ │ │ vmls.i , , d7[0] │ │ │ │ vcvt.u16.f16 d26, d29, #1 │ │ │ │ - vrshr.u32 q14, q3, #1 │ │ │ │ + vrshr.u64 d28, d30, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r3, r6} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r0, #8 │ │ │ │ + lsls r4, r5, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r1, r0] │ │ │ │ + str r6, [r6, r1] │ │ │ │ movs r7, r7 │ │ │ │ - mov r8, pc │ │ │ │ + bx ip │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #624] @ (38cca4 ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ movs r7, r7 │ │ │ │ - mov ip, r9 │ │ │ │ + bxns r6 │ │ │ │ movs r7, r7 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, lr │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r6, r6] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r6, 38ca8a │ │ │ │ + cbz r6, 38caa4 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r6, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + str r0, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ - cmp sl, r0 │ │ │ │ + cmp sl, sp │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r3, r3] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp sl, r5 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #88] @ (38cac4 ) │ │ │ │ + ldr r7, [pc, #504] @ (38cc64 ) │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r8, r0 │ │ │ │ movs r7, r7 │ │ │ │ - add r8, r6 │ │ │ │ + cmp r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r2, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ittt ge │ │ │ │ - lslge r3, r2, #1 │ │ │ │ - itt vc @ unpredictable │ │ │ │ - lslvc r3, r2, #1 │ │ │ │ - addvc r0, pc │ │ │ │ + stmia r0!, {r1, r3} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + itt al │ │ │ │ + lslal r3, r2, #1 │ │ │ │ + addal r8, ip │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r1, r2] │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #544] @ (38ccac ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -457118,15 +457111,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38c780 │ │ │ │ ldr r0, [pc, #368] @ (38ccbc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38c780 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c780 │ │ │ │ ldr r3, [pc, #352] @ (38ccc0 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -457135,45 +457128,45 @@ │ │ │ │ ldr r3, [pc, #332] @ (38ccb8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38c780 │ │ │ │ ldr r0, [pc, #332] @ (38ccc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38c780 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #320] @ (38ccc8 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #316] @ (38cccc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #316] @ (38ccd0 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2579 @ 0xa13 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c40a │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #292] @ (38ccd4 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #292] @ (38ccd8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #292] @ (38ccdc ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2573 @ 0xa0d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c40a │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 38c8da │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 38c8da │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -457185,15 +457178,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #252] @ (38cce8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2608 @ 0xa30 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38c40a │ │ │ │ ldr r3, [pc, #236] @ (38ccec ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38caf6 │ │ │ │ @@ -457201,15 +457194,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38caf6 │ │ │ │ ldr r0, [pc, #212] @ (38ccf0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38caf6 │ │ │ │ ldr r3, [pc, #204] @ (38ccf4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cad8 │ │ │ │ @@ -457220,15 +457213,15 @@ │ │ │ │ bpl.w 38cad8 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #176] @ (38ccf8 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38cad8 │ │ │ │ ldr r3, [pc, #148] @ (38ccec ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cb1e │ │ │ │ @@ -457237,15 +457230,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38cb1e │ │ │ │ ldr r0, [pc, #140] @ (38ccfc ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38cb1e │ │ │ │ ldr r3, [pc, #128] @ (38cd00 ) │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ ldr r1, [pc, #128] @ (38cd04 ) │ │ │ │ ldr r0, [pc, #128] @ (38cd08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -457259,65 +457252,65 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #904 @ 0x388 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #72] @ (38ccfc ) │ │ │ │ + ldr r7, [pc, #488] @ (38ce9c ) │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #488] @ (38cea8 ) │ │ │ │ + ldr r6, [pc, #904] @ (38d048 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #32] @ (38cce8 ) │ │ │ │ + ldr r6, [pc, #448] @ (38ce88 ) │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs r2, r2 │ │ │ │ + rors r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #352] @ (38ce34 ) │ │ │ │ + ldr r5, [pc, #768] @ (38cfd4 ) │ │ │ │ movs r7, r7 │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs r4, r5 │ │ │ │ + rors r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #1016] @ (38d0d8 ) │ │ │ │ + ldr r5, [pc, #408] @ (38ce78 ) │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7 │ │ │ │ + sbcs r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #464] @ (38cebc ) │ │ │ │ + ldr r5, [pc, #880] @ (38d05c ) │ │ │ │ movs r7, r7 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #144] @ (38cd84 ) │ │ │ │ + ldr r6, [pc, #560] @ (38cf24 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #720] @ (38cfcc ) │ │ │ │ + ldr r6, [pc, #112] @ (38cd6c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #816] @ (38d030 ) │ │ │ │ + ldr r6, [pc, #208] @ (38cdd0 ) │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 38cd6a │ │ │ │ + pop {r1, r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r4 │ │ │ │ + asrs r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #216] @ (38cde4 ) │ │ │ │ + ldr r2, [pc, #632] @ (38cf84 ) │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 38cd70 │ │ │ │ + cbnz r6, 38cd8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r1 │ │ │ │ + lsrs r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #8] @ (38cd20 ) │ │ │ │ + ldr r2, [pc, #424] @ (38cec0 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038cd18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -457365,26 +457358,26 @@ │ │ │ │ bl 385518 │ │ │ │ b.n 38cd50 │ │ │ │ ldr r1, [pc, #32] @ (38cdb0 ) │ │ │ │ ldr r0, [pc, #36] @ (38cdb4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 72e854 │ │ │ │ + bl 72e8bc │ │ │ │ blx 262ec0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ svc 182 @ 0xb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ svc 144 @ 0x90 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - hlt 0x0014 │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #952] @ (38d170 ) │ │ │ │ + ldr r5, [pc, #344] @ (38cf10 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038cdb8 : │ │ │ │ ldr.w r2, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r2, 38cdcc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457408,15 +457401,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (38ce00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -457425,51 +457418,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (38ce70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #72] @ (38ce74 ) │ │ │ │ ldr r1, [pc, #72] @ (38ce78 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #56] @ (38ce7c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (38ce80 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #52] @ (38ce84 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0050 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r4, r7 │ │ │ │ - vld1.8 @ instruction: 0xf9a0003f │ │ │ │ + @ instruction: 0xfa08003f │ │ │ │ strh r6, [r0, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ udf #150 @ 0x96 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -457483,59 +457476,59 @@ │ │ │ │ ldr r1, [pc, #120] @ (38cf18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #104] @ (38cf1c ) │ │ │ │ ldr r1, [pc, #104] @ (38cf20 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #84] @ (38cf24 ) │ │ │ │ ldr r1, [pc, #88] @ (38cf28 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 43bafc │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 43bafc │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 43bafc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3890d0 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #206 @ 0xce │ │ │ │ + cmp r2, #54 @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #808 @ 0x328 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb.w r0, [sl, pc, lsl #3] │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + vst1.8 @ instruction: 0xf982003f │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038cf2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -457677,15 +457670,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 38cf84 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -457713,19 +457706,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 43baec │ │ │ │ mov r1, r4 │ │ │ │ b.n 38d0be │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 38d15a │ │ │ │ + cbnz r0, 38d174 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (38d2a8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -457737,33 +457730,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #388] @ (38d2b4 ) │ │ │ │ ldr r1, [pc, #392] @ (38d2b8 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #372] @ (38d2bc ) │ │ │ │ ldr r1, [pc, #372] @ (38d2c0 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -457796,15 +457789,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 38d054 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 38d278 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (38d2d0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -457871,63 +457864,63 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #100 @ 0x64 │ │ │ │ + movs r7, #204 @ 0xcc │ │ │ │ movs r5, r7 │ │ │ │ - revsh r4, r5 │ │ │ │ + cbnz r4, 38d308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ movs r4, r7 │ │ │ │ - subw r0, r0, #2111 @ 0x83f │ │ │ │ - movs r7, #8 │ │ │ │ + @ instruction: 0xf708003f │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 38d3a4 │ │ │ │ + bgt.n 38d274 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #560] @ (38d4f8 ) │ │ │ │ + ldr r5, [pc, #976] @ (38d698 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #512] @ (38d4cc ) │ │ │ │ + ldr r5, [pc, #928] @ (38d66c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #424] @ (38d478 ) │ │ │ │ + ldr r5, [pc, #840] @ (38d618 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #328] @ (38d41c ) │ │ │ │ + ldr r5, [pc, #744] @ (38d5bc ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #264] @ (38d3e0 ) │ │ │ │ + ldr r5, [pc, #680] @ (38d580 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #224] @ (38d3bc ) │ │ │ │ + ldr r5, [pc, #640] @ (38d55c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038d2dc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 437384 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 38ce88 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ mov r0, r4 │ │ │ │ bl 38d0f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 439ed4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0038d33c : │ │ │ │ @@ -457945,15 +457938,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (38d458 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -458030,29 +458023,29 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (38d464 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5dc290 │ │ │ │ + b.w 5dc2f8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8aa │ │ │ │ + cbnz r2, 38d458 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #88 @ 0x58 │ │ │ │ + subs r6, #192 @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr??.w r0, [r4, sp, lsl #3] │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + ldr??.w r0, [ip, #61] @ 0x3d │ │ │ │ + @ instruction: 0xb836 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #912 @ (adr r5, 38d7f4 ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 38d594 ) │ │ │ │ movs r4, r7 │ │ │ │ - ands.w r0, r8, #63 @ 0x3f │ │ │ │ + eor.w r0, r0, #63 @ 0x3f │ │ │ │ │ │ │ │ 0038d468 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ @@ -458096,15 +458089,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #92] @ (38d540 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -458123,19 +458116,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb78a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r4, #18] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038d544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458150,34 +458143,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (38d6fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #384] @ (38d700 ) │ │ │ │ ldr r1, [pc, #388] @ (38d704 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #372] @ (38d708 ) │ │ │ │ ldr r1, [pc, #372] @ (38d70c ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -458201,22 +458194,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (38d718 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d6c4 │ │ │ │ vldr d7, [pc, #196] @ 38d6e0 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (38d71c ) │ │ │ │ @@ -458287,40 +458280,40 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + @ instruction: 0xb710 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #720 @ (adr r4, 38d9c8 ) │ │ │ │ + add r5, pc, #112 @ (adr r5, 38d768 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf26e003f │ │ │ │ + @ instruction: 0xf2d6003f │ │ │ │ bvc.n 38d7ec │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 38d778 │ │ │ │ + bhi.n 38d648 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf73c003d │ │ │ │ - @ instruction: 0xb61a │ │ │ │ + @ instruction: 0xf7a4003d │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #184 @ (adr r4, 38d7d0 ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 38d970 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf1e8003f │ │ │ │ - ldr r1, [pc, #312] @ (38d858 ) │ │ │ │ + @ instruction: 0xf250003f │ │ │ │ + ldr r1, [pc, #728] @ (38d9f8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #296] @ (38d84c ) │ │ │ │ + ldr r1, [pc, #712] @ (38d9ec ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #832] @ (38da68 ) │ │ │ │ + ldr r1, [pc, #224] @ (38d808 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #208] @ (38d7fc ) │ │ │ │ + ldr r1, [pc, #624] @ (38d99c ) │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r0, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 0038d730 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -458332,15 +458325,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (38d800 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 38d7d6 │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 38d772 │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -458354,46 +458347,46 @@ │ │ │ │ bl 43c964 │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 43c964 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 38ce88 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e2794 │ │ │ │ + b.w 5e27fc │ │ │ │ ldr r1, [pc, #44] @ (38d804 ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (38d808 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf588003d │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0xf5f0003d │ │ │ │ + ldr r0, [pc, #232] @ (38d8f0 ) │ │ │ │ movs r7, r7 │ │ │ │ - blxns ip │ │ │ │ + ldr r0, [pc, #304] @ (38d93c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038d80c : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -458519,66 +458512,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (38d9cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 38d8f2 │ │ │ │ ldr r3, [pc, #84] @ (38d9d0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (38d9d4 ) │ │ │ │ ldr r1, [pc, #84] @ (38d9d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38d974 │ │ │ │ ldr r3, [pc, #68] @ (38d9dc ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (38d9e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (38d9e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38d974 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 38d918 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 38d9a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - uxth r6, r3 │ │ │ │ + cbz r6, 38da08 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, sp │ │ │ │ movs r7, r7 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r8, r6 │ │ │ │ movs r7, r7 │ │ │ │ - uxth r2, r0 │ │ │ │ + uxtb r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov ip, r3 │ │ │ │ + bxns r0 │ │ │ │ movs r7, r7 │ │ │ │ - mov r2, r5 │ │ │ │ + mov sl, r2 │ │ │ │ movs r7, r7 │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxtb r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r8, r7 │ │ │ │ + bx r4 │ │ │ │ movs r7, r7 │ │ │ │ - mov r4, r1 │ │ │ │ + mov r4, lr │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -458593,15 +458586,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (38da1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -458609,39 +458602,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (38da78 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (38da7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #52] @ (38da80 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (38da84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sxtb r6, r2 │ │ │ │ + uxth r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + add r0, pc, #288 @ (adr r0, 38db9c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldc 0, cr0, [r6, #252] @ 0xfc │ │ │ │ + ldcl 0, cr0, [lr, #252]! @ 0xfc │ │ │ │ strb r6, [r5, #22] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 0038da88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -458662,24 +458655,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #284] @ (38dbe8 ) │ │ │ │ ldr r1, [pc, #288] @ (38dbec ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 38daec │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -458704,23 +458697,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #204] @ (38dbfc ) │ │ │ │ ldr r1, [pc, #204] @ (38dc00 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 388b48 │ │ │ │ ldr r3, [pc, #188] @ (38dc04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38db8c │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -458761,58 +458754,58 @@ │ │ │ │ ldr r0, [pc, #100] @ (38dc10 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38db4e │ │ │ │ ldr r3, [pc, #76] @ (38dc14 ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (38dc18 ) │ │ │ │ ldr r0, [pc, #80] @ (38dc1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - cbz r2, 38dc16 │ │ │ │ + sxtb r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bcs.n 38dc54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r7, [sp, #880] @ 0x370 │ │ │ │ movs r4, r7 │ │ │ │ - stc 0, cr0, [ip, #-252]! @ 0xffffff04 │ │ │ │ - adds r4, r0, #6 │ │ │ │ + ldc 0, cr0, [r4, #252] @ 0xfc │ │ │ │ + adds r4, r5, #7 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 38dbc8 │ │ │ │ + bcc.n 38dc98 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r2, 38dc12 │ │ │ │ + cbz r2, 38dc2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ movs r4, r7 │ │ │ │ - ldc 0, cr0, [sl], #252 @ 0xfc │ │ │ │ - adds r6, r3, #4 │ │ │ │ + stc 0, cr0, [r2, #-252]! @ 0xffffff04 │ │ │ │ + adds r6, r0, #6 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 38db10 │ │ │ │ + bcs.n 38dbe0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, lr │ │ │ │ movs r7, r7 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + cbz r4, 38dc22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add lr, r9 │ │ │ │ + cmp r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - add lr, fp │ │ │ │ + cmp r6, r8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038dc20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458826,26 +458819,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r9, [pc, #292] @ 38dd78 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #288] @ (38dd7c ) │ │ │ │ ldr r1, [pc, #288] @ (38dd80 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 38dc82 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -458886,23 +458879,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #156] @ (38dd90 ) │ │ │ │ ldr r1, [pc, #160] @ (38dd94 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 388b48 │ │ │ │ ldr r3, [pc, #144] @ (38dd98 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38dca6 │ │ │ │ ldr r3, [pc, #136] @ (38dd9c ) │ │ │ │ @@ -458920,15 +458913,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (38dda4 ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38dca6 │ │ │ │ mov r0, r6 │ │ │ │ bl 38bc70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38dc92 │ │ │ │ b.n 38dca2 │ │ │ │ ldr r3, [pc, #80] @ (38dda8 ) │ │ │ │ @@ -458937,47 +458930,47 @@ │ │ │ │ ldr r0, [pc, #80] @ (38ddb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #272] @ 0x110 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xeb92003f │ │ │ │ + @ instruction: 0xebfa003f │ │ │ │ beq.n 38de70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + adds r4, r3, #1 │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 38de3c │ │ │ │ + bne.n 38dd0c │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xeafc003f │ │ │ │ - subs r4, r3, r5 │ │ │ │ + sbc.w r0, r4, pc, rrx │ │ │ │ + subs r4, r0, r7 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 38dd20 │ │ │ │ + bne.n 38ddf0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r5 │ │ │ │ + add r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs r4, r7 │ │ │ │ + bics r4, r4 │ │ │ │ movs r7, r7 │ │ │ │ - muls r4, r1 │ │ │ │ + bics r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038ddb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -459029,28 +459022,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (38de64 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38ddf6 │ │ │ │ nop │ │ │ │ ldmia r7!, {r3, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r7 │ │ │ │ + cmn r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 38de82 │ │ │ │ movs r0, #0 │ │ │ │ @@ -459119,28 +459112,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (38df40 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (38df44 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38dee2 │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - rors r6, r0 │ │ │ │ + tst r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -459163,40 +459156,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (38e204 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #612] @ (38e208 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [pc, #592] @ (38e20c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38e1dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a39b0 │ │ │ │ + bl 6a3a18 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (38e210 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 38dffa │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38e1ec │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -459206,59 +459199,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e092 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (38e214 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (38e218 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (38e21c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (38e220 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (38e224 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (38e228 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e152 │ │ │ │ ldr.w sl, [pc, #400] @ 38e22c │ │ │ │ ldr r3, [pc, #400] @ (38e230 ) │ │ │ │ ldr.w fp, [pc, #404] @ 38e234 │ │ │ │ add sl, pc │ │ │ │ @@ -459282,25 +459275,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e150 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 38e0ae │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -459322,24 +459315,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 38e0e8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (38e240 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 38e178 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 38e178 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 38e178 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -459355,27 +459348,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (38e244 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 38e0e2 │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 38e1bc │ │ │ │ ldr r3, [pc, #156] @ (38e248 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 38e0e2 │ │ │ │ ldr r3, [pc, #148] @ (38e24c ) │ │ │ │ add r3, pc │ │ │ │ b.n 38e12c │ │ │ │ ldr r3, [pc, #144] @ (38e250 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38e1ac │ │ │ │ @@ -459383,74 +459376,74 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (38e254 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 38e004 │ │ │ │ ldr r1, [pc, #120] @ (38e258 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 38dfd2 │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (38e25c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 38dffa │ │ │ │ - sbcs r0, r6 │ │ │ │ + tst r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r0, r6 │ │ │ │ + tst r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - vshr.s32 d0, d28, #20 │ │ │ │ - sbcs r0, r5 │ │ │ │ + ands.w r0, r4, #60 @ 0x3c │ │ │ │ + tst r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - rors r0, r2 │ │ │ │ + tst r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ - rors r6, r2 │ │ │ │ + tst r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - rors r0, r4 │ │ │ │ + negs r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - rors r0, r4 │ │ │ │ + negs r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - rors r4, r5 │ │ │ │ + negs r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - rors r4, r7 │ │ │ │ + negs r4, r4 │ │ │ │ movs r7, r7 │ │ │ │ - tst r6, r5 │ │ │ │ + cmp r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmn r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - negs r0, r5 │ │ │ │ + cmn r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - tst r6, r1 │ │ │ │ + negs r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - ands r2, r2 │ │ │ │ + eors r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r0, r5 │ │ │ │ + rors r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r2, r5 │ │ │ │ + rors r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 38e2b0 │ │ │ │ + bcs.n 38e180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcs.n 38e2a8 │ │ │ │ + bcs.n 38e178 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #248 @ 0xf8 │ │ │ │ + eors r0, r4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + ands r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #172 @ 0xac │ │ │ │ + ands r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038e260 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -459477,15 +459470,15 @@ │ │ │ │ bne.n 38e28e │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38e288 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7084c0 │ │ │ │ + b.w 708528 │ │ │ │ nop │ │ │ │ ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ blx ip │ │ │ │ ... │ │ │ │ │ │ │ │ 0038e2b8 : │ │ │ │ @@ -459528,23 +459521,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (38e43c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #272] @ (38e440 ) │ │ │ │ ldr r1, [pc, #276] @ (38e444 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 388b48 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (38e448 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -459566,15 +459559,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 38e454 │ │ │ │ ldr.w r8, [pc, #204] @ 38e458 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 38e3e0 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -459591,15 +459584,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 38e39c │ │ │ │ ldr r2, [pc, #116] @ (38e460 ) │ │ │ │ ldr r3, [pc, #64] @ (38e42c ) │ │ │ │ add r2, pc │ │ │ │ @@ -459627,41 +459620,41 @@ │ │ │ │ blx 262a10 <__snprintf_chk@plt> │ │ │ │ b.n 38e310 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r2, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r2, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 38ddb0 │ │ │ │ + b.n 38de80 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #20 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 38e360 │ │ │ │ + beq.n 38e430 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + eors r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 38e504 │ │ │ │ + beq.n 38e3d4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ands r0, r3 │ │ │ │ + lsls r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + ands r4, r1 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038e468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -459677,15 +459670,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -459707,15 +459700,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (38e738 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 487d40 │ │ │ │ ldr r2, [pc, #580] @ (38e73c ) │ │ │ │ ldr r3, [pc, #560] @ (38e728 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -459731,114 +459724,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (38e740 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6ac │ │ │ │ + bl 71e714 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 3931a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38e696 │ │ │ │ ldr r1, [pc, #516] @ (38e744 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e430 │ │ │ │ + bl 71e498 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38e706 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 388dfc │ │ │ │ ldr r1, [pc, #496] @ (38e748 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 71e79c │ │ │ │ + bl 71e804 │ │ │ │ cbz r0, 38e57c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (38e74c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e430 │ │ │ │ + bl 71e498 │ │ │ │ cbz r0, 38e594 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (38e750 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e430 │ │ │ │ + bl 71e498 │ │ │ │ cbz r0, 38e5ac │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (38e754 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #412] @ (38e758 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #400] @ (38e75c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #388] @ (38e760 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #376] @ (38e764 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #364] @ (38e768 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #352] @ (38e76c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ ldr r1, [pc, #340] @ (38e770 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e6f8 │ │ │ │ + bl 71e760 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 392984 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38e6cc │ │ │ │ @@ -459851,52 +459844,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #288] @ (38e780 ) │ │ │ │ ldr r1, [pc, #288] @ (38e784 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 388b48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (38e788 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 6a3a3c │ │ │ │ + bl 6a3aa4 │ │ │ │ b.n 38e4ec │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7236c8 │ │ │ │ + bl 723730 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38e6ea │ │ │ │ ldr r1, [pc, #228] @ (38e78c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 71e79c │ │ │ │ + bl 71e804 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 38e54c │ │ │ │ ldr r3, [pc, #208] @ (38e790 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (38e794 ) │ │ │ │ ldr r1, [pc, #212] @ (38e798 ) │ │ │ │ add r3, pc │ │ │ │ @@ -459910,118 +459903,118 @@ │ │ │ │ ldr r1, [pc, #204] @ (38e7a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ b.n 38e4ec │ │ │ │ ldr r3, [pc, #188] @ (38e7a8 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (38e7ac ) │ │ │ │ ldr r1, [pc, #188] @ (38e7b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38e4ec │ │ │ │ ldr r3, [pc, #172] @ (38e7b4 ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (38e7b8 ) │ │ │ │ ldr r1, [pc, #172] @ (38e7bc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38e4ec │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r2, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + subs r0, r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, #152 @ 0x98 │ │ │ │ + subs r3, #0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #0 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #220 @ 0xdc │ │ │ │ + subs r7, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r7, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r7, #14 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r7, #30 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r7, #22 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r7, #14 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #624 @ (adr r6, 38e9e8 ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 38e788 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 38ea94 │ │ │ │ + b.n 38eb64 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #160 @ (adr r6, 38e834 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 38e9d4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #8 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #88 @ (adr r6, 38e7f8 ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 38e998 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #248 @ 0xf8 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #240 @ 0xf0 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 38eb94 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 38e934 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #48 @ 0x30 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #888 @ (adr r5, 38eb30 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 38e8d0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #186 @ 0xba │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (38eab0 ) │ │ │ │ @@ -460291,23 +460284,23 @@ │ │ │ │ bl 38e7c0 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 38ea88 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r3} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ stmia r3!, {r2, r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0038eac8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -460413,15 +460406,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (38ecb4 ) │ │ │ │ ldr r1, [pc, #228] @ (38ecb8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -460442,26 +460435,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (38ecc0 ) │ │ │ │ ldr r1, [pc, #168] @ (38ecc4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38ebe4 │ │ │ │ ldr.w ip, [pc, #152] @ 38ecc8 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (38eccc ) │ │ │ │ ldr r1, [pc, #152] @ (38ecd0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38ebe4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -460489,37 +460482,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ movs r0, #1 │ │ │ │ b.n 38ebe6 │ │ │ │ nop │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #256 @ (adr r1, 38edb8 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 38ef58 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #992 @ (adr r0, 38f0a4 ) │ │ │ │ + add r1, pc, #384 @ (adr r1, 38ee44 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #880 @ (adr r0, 38f040 ) │ │ │ │ + add r1, pc, #272 @ (adr r1, 38ede0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #156 @ 0x9c │ │ │ │ + cmp r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (38ed64 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -460566,26 +460559,26 @@ │ │ │ │ bpl.n 38ecfc │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (38ed74 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38ecfc │ │ │ │ nop │ │ │ │ it │ │ │ │ lsl r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -460657,15 +460650,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (38ee60 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38edb0 │ │ │ │ b.n 38edc6 │ │ │ │ ldr r3, [pc, #40] @ (38ee64 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (38ee68 ) │ │ │ │ ldr r0, [pc, #40] @ (38ee6c ) │ │ │ │ @@ -460679,21 +460672,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #190 @ 0xbe │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r7, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038ee70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -460702,15 +460695,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [pc, #280] @ (38efb8 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 38eeb6 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -460757,32 +460750,32 @@ │ │ │ │ bl 38aaa8 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 5dea34 │ │ │ │ + bl 5dea9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38eef8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ cbz r7, 38ef60 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 38ef48 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -460809,23 +460802,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (38efc4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38ef6e │ │ │ │ ldmia r1, {r1, r5, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #120 @ 0x78 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038efc8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -460866,17 +460859,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ cbz r7, 38f048 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38f030 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 260fa4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -460970,37 +460963,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (38f168 ) │ │ │ │ ldr r0, [pc, #56] @ (38f16c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r4, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #150 @ 0x96 │ │ │ │ + movs r1, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r4, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + adds r5, #10 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f170 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -461013,16 +461006,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (38f454 ) │ │ │ │ ldr r2, [pc, #704] @ (38f458 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r3, [pc, #692] @ (38f45c ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38f296 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -461060,15 +461053,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 38f2ea │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 38f306 │ │ │ │ @@ -461128,15 +461121,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (38f46c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461152,39 +461145,39 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f2c6 │ │ │ │ ldr r3, [pc, #372] @ (38f47c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ ldr r4, [pc, #368] @ (38f480 ) │ │ │ │ ldr r1, [pc, #372] @ (38f484 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f2c6 │ │ │ │ ldr r3, [pc, #356] @ (38f488 ) │ │ │ │ ldr r2, [pc, #356] @ (38f48c ) │ │ │ │ ldr r1, [pc, #360] @ (38f490 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #307 @ 0x133 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f2c6 │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -461257,15 +461250,15 @@ │ │ │ │ ldr r1, [pc, #164] @ (38f49c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f2c6 │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 38f344 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -461276,72 +461269,72 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (38f4a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #279 @ 0x117 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f2c6 │ │ │ │ ldr r2, [pc, #112] @ (38f4a8 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (38f4ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f2c6 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 38f4dc │ │ │ │ + bvs.n 38f3ac │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ movs r4, r7 │ │ │ │ stmia r6!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ - ldr r2, [sp, #392] @ 0x188 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #92 @ 0x5c │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #32 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #72 @ 0x48 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #238 @ 0xee │ │ │ │ + adds r1, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f4b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -461364,24 +461357,24 @@ │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38f54e │ │ │ │ ldr r5, [pc, #348] @ (38f648 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #340] @ (38f64c ) │ │ │ │ ldr r1, [pc, #340] @ (38f650 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #11 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38f5a6 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 38f5c2 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -461436,46 +461429,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #208] @ (38f668 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f5be │ │ │ │ ldr r2, [pc, #196] @ (38f66c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (38f670 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #371 @ 0x173 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ b.n 38f550 │ │ │ │ ldr r4, [pc, #176] @ (38f674 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (38f678 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f5be │ │ │ │ ldr r2, [pc, #156] @ (38f67c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (38f680 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 38f5be │ │ │ │ blx 262934 │ │ │ │ ldr r3, [pc, #136] @ (38f684 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -461504,43 +461497,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb81e │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xb816 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ movs r5, r7 │ │ │ │ stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ @ instruction: 0xb790 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmia r2!, {r1, r3, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #124 @ 0x7c │ │ │ │ + cmp r7, #228 @ 0xe4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r2, #28 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ stmia r2!, {r1} │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -461645,26 +461638,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (38f7b0 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38f75e │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #94 @ 0x5e │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f7b4 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 38f7c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -461763,19 +461756,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38f8c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #440] @ 0x1b8 │ │ │ │ + str r4, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f8c4 : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -461813,19 +461806,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38f938 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #244 @ 0xf4 │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f93c : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 38f950 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -461910,15 +461903,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5eb6c0 │ │ │ │ + bl 5eb728 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -461928,15 +461921,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5ebc38 │ │ │ │ + bl 5ebca0 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 38fa9c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -461996,48 +461989,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 38fb56 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2fca28 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #64] @ (38fb80 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2f1b74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 38fb0a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r4, 38fbb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -462212,26 +462205,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (38fee4 ) │ │ │ │ ldr r7, [pc, #412] @ (38fee8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38fe48 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 38feca │ │ │ │ cmp r2, #3 │ │ │ │ @@ -462303,15 +462296,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (38ff08 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 38fc96 │ │ │ │ ldr r3, [pc, #192] @ (38ff0c ) │ │ │ │ add r3, pc │ │ │ │ b.n 38fd7e │ │ │ │ ldr.w lr, [pc, #192] @ 38ff10 │ │ │ │ add lr, pc │ │ │ │ b.n 38fe06 │ │ │ │ @@ -462375,73 +462368,73 @@ │ │ │ │ nop │ │ │ │ sub sp, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 38fe58 │ │ │ │ + bvc.n 38ff28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 38fe24 │ │ │ │ + bvc.n 38fef4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 38fe00 │ │ │ │ + bvs.n 38fed0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 38ffd8 │ │ │ │ + bvs.n 38fea8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 38ffac │ │ │ │ + bvs.n 38fe7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 38ff8c │ │ │ │ + bvs.n 38fe5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #64 @ 0x40 │ │ │ │ + cmp r2, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #22 │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r6, #13 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #10 │ │ │ │ + cmp r2, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 38ff54 │ │ │ │ + bvc.n 390024 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #224 @ 0xe0 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r2, #0] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 38ff3c │ │ │ │ + bvc.n 39000c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #206 @ 0xce │ │ │ │ + cmp r2, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 38ff20 │ │ │ │ + bvc.n 38fff0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #184 @ 0xb8 │ │ │ │ + cmp r2, #32 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 38fefc │ │ │ │ + bvc.n 38ffcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r2, #8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -462654,19 +462647,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (39017c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #96 @ 0x60 │ │ │ │ + movs r7, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r4, #4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -462796,23 +462789,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 390364 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -462862,15 +462855,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3903d4 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -462883,29 +462876,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 39034a │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + @ instruction: 0xf620003c │ │ │ │ + strb r4, [r5, r3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003903d8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5deb24 │ │ │ │ + b.w 5deb8c │ │ │ │ nop │ │ │ │ │ │ │ │ 003903e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -462919,22 +462912,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 39047c │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 39047c │ │ │ │ @@ -462971,15 +462964,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (390514 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -462988,15 +462981,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (39051c ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 39049e │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 38fad8 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -463007,28 +463000,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 390462 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r7, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orns r0, r6, #12320768 @ 0xbc0000 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + @ instruction: 0xf4de003c │ │ │ │ + strh r2, [r5, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r6, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390520 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -463150,17 +463143,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (3906c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5dc0f8 │ │ │ │ + bl 5dc160 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -463180,21 +463173,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r3, #72 @ 0x48 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0066 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003906c4 : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -463215,15 +463208,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 39072e │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 260fa4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -463359,22 +463352,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (390884 ) │ │ │ │ ldr r1, [pc, #28] @ (390888 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 390856 │ │ │ │ - movs r1, #36 @ 0x24 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #10 │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0039088c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -463448,25 +463441,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (39095c ) │ │ │ │ ldr r0, [pc, #32] @ (390960 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 390a08 │ │ │ │ sub sp, #20 │ │ │ │ @@ -463484,15 +463477,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (390a18 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf7c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -463521,21 +463514,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r5, #32 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ movs r7, r7 │ │ │ │ add r3, pc, #336 @ (adr r3, 390b64 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r6} │ │ │ │ + stmia r3!, {r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ add r3, pc, #24 @ (adr r3, 390a3c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -463549,15 +463542,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (390aa8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf7c │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (390aac ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -463581,19 +463574,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r4, #31 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -463607,15 +463600,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 2fca28 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (390b40 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 390b0a │ │ │ │ movs r3, #0 │ │ │ │ @@ -463629,31 +463622,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #40] @ (390b44 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2f1b74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e2794 │ │ │ │ - pop {r1, r2, r3, pc} │ │ │ │ + b.w 5e27fc │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r3, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r6, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ add r1, pc, #992 @ (adr r1, 390f24 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -463818,15 +463811,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (390df8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a38 │ │ │ │ + bl 5e2aa0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 390d98 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -463908,20 +463901,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (390e04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbdc003e │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + mcrr2 0, 3, r0, r4, cr14 │ │ │ │ + strh r2, [r7, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + adds r4, r5, #1 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + adds r4, r0, #3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390e08 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -463986,15 +463979,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 390e92 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (390eec ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (390ef0 ) │ │ │ │ ldr r0, [pc, #32] @ (390ef4 ) │ │ │ │ @@ -464005,19 +463998,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r3, r7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390ef8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -464043,23 +464036,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r5, pc │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 3887cc │ │ │ │ cbnz r0, 390fa2 │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -464085,43 +464078,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 390f64 │ │ │ │ movs r2, #9 │ │ │ │ b.n 390f66 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dd18 │ │ │ │ + bl 72dd80 │ │ │ │ b.n 390f78 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb8be │ │ │ │ + cbnz r6, 390ff0 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #29] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmdb r2, {r2, r3, r4, r5} │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldrd r0, r0, [sl, #-240]! @ 0xf0 │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00390ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -464140,58 +464133,58 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add r5, pc │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5debec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 3887cc │ │ │ │ cbnz r0, 391066 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 390e08 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 391054 │ │ │ │ movs r2, #9 │ │ │ │ b.n 391056 │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r6, [r5, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb7bc │ │ │ │ + @ instruction: 0xb824 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r0, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xe822003c │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + stmia.w sl, {r2, r3, r4, r5} │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003910a8 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 38af54 │ │ │ │ │ │ │ │ @@ -464238,19 +464231,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (391128 ) │ │ │ │ ldr r0, [pc, #20] @ (39112c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r4, #21] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r7, r4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r1, r5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391130 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -464275,19 +464268,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (391184 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r5, r3 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #496 @ (adr r5, 391378 ) │ │ │ │ + add r5, pc, #912 @ (adr r5, 391518 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00391188 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -464392,15 +464385,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (39134c ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 391294 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -464411,15 +464404,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (391358 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 3912d0 │ │ │ │ add sp, #12 │ │ │ │ @@ -464435,73 +464428,73 @@ │ │ │ │ ldr r4, [pc, #136] @ (391360 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (391364 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (391368 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (39136c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (391370 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 390f54 │ │ │ │ + b.n 391024 │ │ │ │ movs r4, r7 │ │ │ │ - add r8, sl │ │ │ │ + cmp r0, r7 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + ldrb r0, [r1, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sl, r5 │ │ │ │ + cmp r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 390f04 │ │ │ │ + b.n 390fd4 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + adds r4, r3, r0 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r7, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r4, r5, lr} │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + asrs r2, r7, #28 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r7, #28 │ │ │ │ + asrs r0, r4, #30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -464515,24 +464508,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3913d8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -464587,24 +464580,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 39140c │ │ │ │ mov r0, r5 │ │ │ │ bl 390b48 │ │ │ │ b.n 39140c │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics r6, r6 │ │ │ │ + add r6, r3 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 390e3c │ │ │ │ + b.n 390f0c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00391474 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5deb24 │ │ │ │ + b.w 5deb8c │ │ │ │ nop │ │ │ │ │ │ │ │ 0039147c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -464632,38 +464625,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr r2, [pc, #396] @ (391678 ) │ │ │ │ ldr r1, [pc, #396] @ (39167c ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 3915e6 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -464675,19 +464668,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 391592 │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 391626 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -464704,15 +464697,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 391598 │ │ │ │ mov r0, r5 │ │ │ │ bl 390b48 │ │ │ │ b.n 391598 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #228] @ (391680 ) │ │ │ │ ldr r3, [pc, #204] @ (391668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -464732,35 +464725,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 391530 │ │ │ │ b.n 391592 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (39168c ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (391690 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 391598 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 39156c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -464772,58 +464765,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 391598 │ │ │ │ mov r0, r5 │ │ │ │ bl 390a24 │ │ │ │ mov r0, r5 │ │ │ │ bl 390b48 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 391598 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - cmp r6, r5 │ │ │ │ + orrs r6, r2 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 391e18 │ │ │ │ + b.n 390ee8 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #7] │ │ │ │ + ldrb r0, [r6, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - cbz r0, 3916bc │ │ │ │ + cbz r0, 3916d6 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 391d40 │ │ │ │ + b.n 391e10 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r6, #20 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r4, #20 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r2, #17 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r0, #12 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003916a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -464909,56 +464902,56 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf7c │ │ │ │ ldr r2, [pc, #72] @ (3917f0 ) │ │ │ │ ldr r1, [pc, #72] @ (3917f4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5dc0f8 │ │ │ │ + b.w 5dc160 │ │ │ │ ldr r3, [pc, #48] @ (3917f8 ) │ │ │ │ ldr r2, [pc, #52] @ (3917fc ) │ │ │ │ ldr r1, [pc, #52] @ (391800 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 391700 │ │ │ │ b.n 39170a │ │ │ │ nop │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r5, r6, lr} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfa2e003e │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfa96003e │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - add sp, #24 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391804 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -465014,15 +465007,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3918e4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (3918e8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf7c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 3918ba │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -465037,24 +465030,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (3918f0 ) │ │ │ │ ldr r0, [pc, #32] @ (3918f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb.w r0, [lr, lr, lsl #3] │ │ │ │ - push {r2, r3, r4, r5} │ │ │ │ + vst1.8 @ instruction: 0xf986003e │ │ │ │ + push {r2, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r3, #8 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003918f8 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -465251,25 +465244,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #504] @ (391d10 ) │ │ │ │ ldr r1, [pc, #508] @ (391d14 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf7c │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 388b48 │ │ │ │ ldr r2, [pc, #476] @ (391d18 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -465279,15 +465272,15 @@ │ │ │ │ bl 38a764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 391c60 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 391be4 │ │ │ │ ldr r3, [pc, #436] @ (391d1c ) │ │ │ │ add r3, pc │ │ │ │ @@ -465359,15 +465352,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (391d40 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 391a50 │ │ │ │ b.n 391a2e │ │ │ │ ldr.w ip, [pc, #272] @ 391d44 │ │ │ │ add ip, pc │ │ │ │ b.n 391bce │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -465449,77 +465442,77 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r2, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #14] │ │ │ │ + strb r0, [r5, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf69c003e │ │ │ │ - cbz r0, 391d46 │ │ │ │ + @ instruction: 0xf704003e │ │ │ │ + sxth r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + cbnz r6, 391d30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + cbnz r6, 391d2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + cbnz r6, 391d2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 391d66 │ │ │ │ + rev r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r2, r1] │ │ │ │ + str r2, [r7, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 391d60 │ │ │ │ + cbnz r0, 391d7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 391d5e │ │ │ │ + cbnz r6, 391d78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r4, #17 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 391d64 │ │ │ │ + cbnz r6, 391d7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r6, #15 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 391d6a │ │ │ │ + cbnz r6, 391d84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r0, #17 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r0, #15 │ │ │ │ + lsrs r4, r5, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + cbnz r2, 391d90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00391d88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -465845,55 +465838,55 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r6, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r2, #18 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r6, #15 │ │ │ │ + lsrs r4, r3, #17 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r0, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r6, #6 │ │ │ │ + lsrs r6, r3, #8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r7, #14 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r0, #6 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, #92] @ 0x5c │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r5, #5 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #92] @ 0x5c │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ + lsrs r6, r7, #6 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r7, #11 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392108 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -465904,15 +465897,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3921cc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf7c │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 392148 │ │ │ │ @@ -465960,18 +465953,18 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 392148 │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors.w r0, r0, #62 @ 0x3e │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + @ instruction: 0xf0f8003e │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003921d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -466135,19 +466128,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 391f30 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 3922fe │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r4, #28 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #4 │ │ │ │ + lsrs r6, r1, #6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392370 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 392380 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -466207,19 +466200,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (39241c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392420 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -466447,31 +466440,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (39267c ) │ │ │ │ ldr r0, [pc, #44] @ (392680 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #24] │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r7, #26 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r0, #29 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r4, #26 │ │ │ │ + lsls r6, r1, #28 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r7, #26 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #24] │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r2, #26 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r7, #28 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -466547,25 +466540,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (392784 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #8] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 38635c │ │ │ │ @@ -466704,23 +466697,23 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3928d0 │ │ │ │ nop │ │ │ │ - str r4, [r5, #108] @ 0x6c │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4, #15 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392924 : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 260fa0 │ │ │ │ │ │ │ │ 0039292c : │ │ │ │ @@ -466749,19 +466742,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (392980 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r7, #100] @ 0x64 │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392984 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -466865,24 +466858,24 @@ │ │ │ │ beq.w 392d06 │ │ │ │ ldr.w r1, [pc, #1164] @ 392f44 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ - bl 5deb84 │ │ │ │ + bl 5e2ae4 │ │ │ │ + bl 5debec │ │ │ │ ldr.w r2, [pc, #1144] @ 392f48 │ │ │ │ ldr.w r1, [pc, #1144] @ 392f4c │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ bl 38cf74 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 392b16 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 392b16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -467268,30 +467261,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r0, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #88] @ 0x58 │ │ │ │ + str r0, [r7, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #768] @ (393244 ) │ │ │ │ + str r0, [r5, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #512] @ 0x200 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r3, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2l 0, cr0, [r0, #248] @ 0xf8 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + mcr2 0, 1, r0, cr8, cr14, {1} │ │ │ │ + lsls r4, r7, #15 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00392f60 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -467413,18 +467406,18 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ ldrb r6, [r5, #21] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2 0, cr0, [r6], #-248 @ 0xffffff08 │ │ │ │ - ldc2l 0, cr0, [lr], #248 @ 0xf8 │ │ │ │ + ldc2 0, cr0, [lr], {62} @ 0x3e │ │ │ │ + stc2l 0, cr0, [r6, #-248]! @ 0xffffff08 │ │ │ │ │ │ │ │ 003930d4 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ push {lr} │ │ │ │ @@ -467740,18 +467733,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (39341c ) │ │ │ │ ldr r0, [pc, #20] @ (393420 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, r1] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb02003e │ │ │ │ - smlatt r0, r4, lr, r0 │ │ │ │ + @ instruction: 0xfb6a003e │ │ │ │ + @ instruction: 0xfb7c003e │ │ │ │ │ │ │ │ 00393424 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -467920,19 +467913,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3935f4 ) │ │ │ │ ldr r0, [pc, #20] @ (3935f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r2, r2] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, r0 │ │ │ │ + add r2, sp │ │ │ │ movs r5, r7 │ │ │ │ - add r6, r2 │ │ │ │ + add r6, pc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003935fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468125,35 +468118,35 @@ │ │ │ │ ldr r0, [pc, #24] @ (393808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rors r6, r6 │ │ │ │ + negs r6, r3 │ │ │ │ movs r5, r7 │ │ │ │ - tst r2, r1 │ │ │ │ + negs r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (39383c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ str r0, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468162,35 +468155,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (393914 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (393918 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (39391c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #156] @ (393920 ) │ │ │ │ ldr r1, [pc, #160] @ (393924 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #144] @ (393928 ) │ │ │ │ ldr r3, [pc, #148] @ (39392c ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (393930 ) │ │ │ │ @@ -468203,20 +468196,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r1, [pc, #112] @ (39393c ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #104] @ (393940 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (393944 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -468232,37 +468225,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rors r2, r0 │ │ │ │ + tst r2, r5 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r7, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + subs r4, r7, #4 │ │ │ │ movs r5, r7 │ │ │ │ - ittt │ │ │ │ - mov r4, r7 │ │ │ │ - strb r0, [r6, #1] │ │ │ │ - mov r5, r7 │ │ │ │ - strb r2, [r0, #2] │ │ │ │ + stmia r0!, {r1, r2, r5, r6} │ │ │ │ + movs r4, r7 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + movs r5, r7 │ │ │ │ + strb r2, [r5, #3] │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r0, #2110 @ 0x83e │ │ │ │ + @ instruction: 0xf708003e │ │ │ │ subs r4, r4, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #22 │ │ │ │ @@ -468325,24 +468318,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #424] @ (393ba0 ) │ │ │ │ ldr r1, [pc, #428] @ (393ba4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (393ba8 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 38d544 │ │ │ │ @@ -468378,15 +468371,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 393b28 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 393a78 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 393b78 │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -468450,18 +468443,18 @@ │ │ │ │ b.n 393ae4 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 393a6c │ │ │ │ ldr r1, [pc, #128] @ (393bb4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 393ad6 │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 389f50 │ │ │ │ b.n 393aaa │ │ │ │ @@ -468484,42 +468477,42 @@ │ │ │ │ ldr r1, [pc, #72] @ (393bc8 ) │ │ │ │ ldr r0, [pc, #76] @ (393bcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - ldrsb r0, [r3, r3] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r2, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvc.n 393b58 │ │ │ │ + bhi.n 393c28 │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ movs r5, r7 │ │ │ │ - sbcs.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + rsbs r0, sl, #12451840 @ 0xbe0000 │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r6, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - eor.w r0, r4, #12451840 @ 0xbe0000 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + @ instruction: 0xf4ec003e │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r6, r4] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf3fe003e │ │ │ │ - bic.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + orn r0, r6, #12451840 @ 0xbe0000 │ │ │ │ + eor.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf3ea003e │ │ │ │ - bic.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ + orrs.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + eors.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ │ │ │ │ 00393bd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (393c48 ) │ │ │ │ @@ -468531,101 +468524,101 @@ │ │ │ │ ldr r2, [pc, #100] @ (393c50 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 393c16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3902a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (393c54 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (393c58 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r0, [r7, r2] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r2, r5 │ │ │ │ + subs r4, r7, r6 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf344003e │ │ │ │ - @ instruction: 0xf3b8003e │ │ │ │ + @ instruction: 0xf3ac003e │ │ │ │ + bic.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (393cb8 ) │ │ │ │ ldr r2, [pc, #76] @ (393cbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (393cc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #64] @ (393cc4 ) │ │ │ │ ldr r1, [pc, #64] @ (393cc8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #48] @ (393ccc ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r5, r0] │ │ │ │ + strb r4, [r2, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r6, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r0, #30] │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r4, r4 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r4, 393d46 │ │ │ │ + pop {r2, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf380003e │ │ │ │ + @ instruction: 0xf3e8003e │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (393d50 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (393d54 ) │ │ │ │ @@ -468633,15 +468626,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (393d58 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 38af54 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -468665,18 +468658,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 3906cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d730 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strb r0, [r4, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf27c003e │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + @ instruction: 0xf2e4003e │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 393d94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468684,24 +468677,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #36] @ (393d9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3906e8 │ │ │ │ nop │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + strh r2, [r2, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r1, r7 │ │ │ │ + subs r4, r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r2, r7 │ │ │ │ + cbnz r2, 393df8 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 393dfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -468710,15 +468703,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (393e04 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d4c8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 393df0 │ │ │ │ add sp, #12 │ │ │ │ @@ -468729,19 +468722,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 390194 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r1, r6 │ │ │ │ + adds r0, r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ - hlt 0x0036 │ │ │ │ + cbnz r6, 393e4e │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00393e08 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468754,15 +468747,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (393e6c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 393e50 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -468772,22 +468765,22 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (393e74 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c88 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev16 r0, r2 │ │ │ │ + hlt 0x0038 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r0, r6 │ │ │ │ movs r5, r7 │ │ │ │ - adds.w r0, r2, #62 @ 0x3e │ │ │ │ - @ instruction: 0xf1e4003e │ │ │ │ + sbcs.w r0, sl, #62 @ 0x3e │ │ │ │ + movw r0, #49214 @ 0xc03e │ │ │ │ │ │ │ │ 00393e78 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (393ef0 ) │ │ │ │ @@ -468799,55 +468792,55 @@ │ │ │ │ ldr r2, [pc, #100] @ (393ef8 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 393ebe │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3903e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2cd4 │ │ │ │ + bl 5e2d3c │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (393efc ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (393f00 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + strh r0, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 393f30 │ │ │ │ + rev16 r0, r1 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r2, r4 │ │ │ │ movs r5, r7 │ │ │ │ - eors.w r0, ip, #62 @ 0x3e │ │ │ │ - adds.w r0, r0, #62 @ 0x3e │ │ │ │ + add.w r0, r4, #62 @ 0x3e │ │ │ │ + sbcs.w r0, r8, #62 @ 0x3e │ │ │ │ ldr r0, [pc, #4] @ (393f0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ str r6, [r3, #24] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -468875,15 +468868,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d730 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #124] @ (393ff8 ) │ │ │ │ @@ -468891,25 +468884,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #128] @ (394000 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #116] @ (394004 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #116] @ (394008 ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #9294 @ 0x244e │ │ │ │ str r3, [r6, #108] @ 0x6c │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ strb.w r3, [r6, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #84] @ (39400c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -468924,49 +468917,49 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (39401c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + adds r6, r5, r0 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb8f2 │ │ │ │ + cbnz r2, 39401a │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ movs r7, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (394028 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ str r6, [r7, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.w 385754 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -468995,36 +468988,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (39411c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #144] @ (394120 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (394124 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #128] @ (394128 ) │ │ │ │ ldr r1, [pc, #132] @ (39412c ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #116] @ (394130 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #116] @ (394134 ) │ │ │ │ strb.w r2, [r6, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #32902 @ 0x8086 │ │ │ │ movt r2, #13344 @ 0x3420 │ │ │ │ @@ -469051,29 +469044,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #158 @ 0x9e │ │ │ │ + subs r2, #6 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r3, #28 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7da │ │ │ │ + @ instruction: 0xb842 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r1, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - bics.w r0, r0, #62 @ 0x3e │ │ │ │ + eors.w r0, r8, #62 @ 0x3e │ │ │ │ asrs r4, r7, #19 │ │ │ │ lsls r5, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ @@ -469104,21 +469097,21 @@ │ │ │ │ ldr r0, [pc, #20] @ (3941a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r1, r0] │ │ │ │ + str r6, [r6, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.s16 d0, d30, #16 │ │ │ │ - vshr.s32 d0, d30, #28 │ │ │ │ + vshr.s32 d16, d30, #8 │ │ │ │ + and.w r0, ip, #62 @ 0x3e │ │ │ │ ldr r0, [pc, #4] @ (3941ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrsh r6, [r5, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469127,35 +469120,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (394240 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #104] @ (394244 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #100] @ (394248 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #88] @ (39424c ) │ │ │ │ ldr r1, [pc, #92] @ (394250 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #76] @ (394254 ) │ │ │ │ ldr r3, [pc, #80] @ (394258 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #76] @ (39425c ) │ │ │ │ add r3, pc │ │ │ │ @@ -469170,28 +469163,28 @@ │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - str r4, [r4, r0] │ │ │ │ + b.w 5ddbe4 │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb6f6 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #86 @ 0x56 │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ @@ -469209,15 +469202,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #72] @ (3942cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #396] @ 0x18c │ │ │ │ cbnz r3, 3942a4 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #396] @ 0x18c │ │ │ │ ldr.w r3, [r0, #400] @ 0x190 │ │ │ │ cbnz r3, 3942b0 │ │ │ │ @@ -469227,37 +469220,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r7, [pc, #424] @ (394470 ) │ │ │ │ + ldr r7, [pc, #840] @ (394610 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #72] @ 394330 │ │ │ │ ldr r2, [pc, #72] @ (394334 ) │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #72] @ (394338 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 39431a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -469268,19 +469261,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #1008] @ (394724 ) │ │ │ │ + ldr r7, [pc, #400] @ (3944c4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (3943bc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -469289,25 +469282,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3943c4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #96] @ (3943c8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (3943cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3942d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 391e14 │ │ │ │ mov r0, r4 │ │ │ │ bl 3911e0 │ │ │ │ @@ -469322,23 +469315,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 38d4c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38d468 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #608] @ (394620 ) │ │ │ │ + ldr r7, [pc, #0] @ (3943c0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r7, #22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #440] @ (39459c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -469349,45 +469342,45 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #420] @ (3945a8 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #396] @ (3945ac ) │ │ │ │ ldr r1, [pc, #396] @ (3945b0 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #372] @ (3945b4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 394542 │ │ │ │ @@ -469461,15 +469454,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #152] @ (3945bc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ ldr.w r3, [r5, #152] @ 0x98 │ │ │ │ cbz r3, 394536 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -469478,15 +469471,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 38d544 │ │ │ │ b.n 394466 │ │ │ │ ldr r1, [pc, #116] @ (3945c4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38d730 │ │ │ │ ldr r3, [pc, #96] @ (3945c8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #96] @ (3945cc ) │ │ │ │ @@ -469494,50 +469487,50 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #96] @ (3945d0 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ bl 3910a8 │ │ │ │ b.n 39452c │ │ │ │ mov r0, r8 │ │ │ │ bl 384f5c │ │ │ │ b.n 39457e │ │ │ │ uxth r1, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3922c4 │ │ │ │ - stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #0] @ (3945a4 ) │ │ │ │ + ldr r6, [pc, #416] @ (394744 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r2, r3, r6} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 394614 │ │ │ │ + bge.n 3944e4 │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [r6], #248 @ 0xf8 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldc 0, cr0, [lr, #-248] @ 0xffffff08 │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [sl], #-248 @ 0xffffff08 │ │ │ │ - ldr r4, [pc, #512] @ (3947cc ) │ │ │ │ + ldcl 0, cr0, [r2], {62} @ 0x3e │ │ │ │ + ldr r4, [pc, #928] @ (39496c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc 0, cr0, [r6], {62} @ 0x3e │ │ │ │ - ldc 0, cr0, [r4], #248 @ 0xf8 │ │ │ │ + ldcl 0, cr0, [lr], #248 @ 0xf8 │ │ │ │ + ldc 0, cr0, [ip, #-248] @ 0xffffff08 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #164] @ (39468c ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -469614,34 +469607,34 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (394708 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r2, [pc, #88] @ (39470c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #88] @ (394710 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #72] @ (394714 ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 392924 │ │ │ │ mov r0, r5 │ │ │ │ bl 384f5c │ │ │ │ mov r0, r4 │ │ │ │ bl 3910a8 │ │ │ │ @@ -469650,31 +469643,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38d730 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #232] @ (3947f4 ) │ │ │ │ + ldr r3, [pc, #648] @ (394994 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r4} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #416] @ 0x1a0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (394730 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrh r6, [r4, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.w 3862dc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -469693,44 +469686,44 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #312] @ (3948a0 ) │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #300] @ (3948a4 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #284] @ (3948a8 ) │ │ │ │ ldr r1, [pc, #284] @ (3948ac ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #256] @ (3948b0 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ blx r3 │ │ │ │ @@ -469790,15 +469783,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ b.n 39483e │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ b.n 39483e │ │ │ │ ldrb.w r3, [r3, #405] @ 0x195 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -469806,30 +469799,30 @@ │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 3947f0 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #240] @ (394984 ) │ │ │ │ + ldr r3, [pc, #656] @ (394b24 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #31 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r4, 3948a4 │ │ │ │ + cbz r4, 3948be │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r3, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xead6003e │ │ │ │ - ldrb r2, [r7, #27] │ │ │ │ + @ instruction: 0xeb3e003e │ │ │ │ + ldrb r2, [r4, #29] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r6, #4] │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -469840,54 +469833,54 @@ │ │ │ │ ldr r1, [pc, #176] @ (394980 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #156] @ (394984 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (394988 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #140] @ (39498c ) │ │ │ │ ldr r1, [pc, #144] @ (394990 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #128] @ (394994 ) │ │ │ │ ldr r3, [pc, #132] @ (394998 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #12 │ │ │ │ str r2, [r7, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #104] @ (39499c ) │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5def50 │ │ │ │ + bl 5defb8 │ │ │ │ ldr r1, [pc, #92] @ (3949a0 ) │ │ │ │ ldr r2, [pc, #96] @ (3949a4 ) │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ ldr r3, [pc, #92] @ (3949a8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ @@ -469900,31 +469893,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #768] @ (394c7c ) │ │ │ │ + ldr r2, [pc, #160] @ (394a1c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ movs r4, r7 │ │ │ │ - itt lt │ │ │ │ - movlt r6, r7 │ │ │ │ - ldrblt r2, [r6, #27] │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ + movs r6, r7 │ │ │ │ + ldrb r2, [r3, #29] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r6, r7, #23 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrd r0, r0, [r2, #-248]! @ 0xf8 │ │ │ │ + ldrd r0, r0, [sl, #248] @ 0xf8 │ │ │ │ ldc2l 15, cr15, [fp, #1020]! @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 394da8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -469967,22 +469960,22 @@ │ │ │ │ ldr r0, [pc, #20] @ (394a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #520] @ (394c28 ) │ │ │ │ + ldr r0, [pc, #936] @ (394dc8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xe858003e │ │ │ │ - b.n 394868 │ │ │ │ + @ instruction: 0xe8c0003e │ │ │ │ + b.n 394938 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (394a30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldrsb r2, [r3, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469991,15 +469984,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #68] @ (394a94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d4c8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 394a7a │ │ │ │ mov r0, r4 │ │ │ │ @@ -470008,19 +470001,19 @@ │ │ │ │ b.w 390194 │ │ │ │ mov r0, r4 │ │ │ │ bl 3857dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 390194 │ │ │ │ - ldr r0, [pc, #888] @ (394e08 ) │ │ │ │ + ldr r1, [pc, #280] @ (394ba8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -470067,26 +470060,26 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #360] @ (394c94 ) │ │ │ │ ldr r1, [pc, #360] @ (394c98 ) │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #32 │ │ │ │ mov fp, r2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #340] @ (394c9c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add.w r5, r8, #4480 @ 0x1180 │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ bl 38d544 │ │ │ │ @@ -470178,60 +470171,58 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 389f50 │ │ │ │ b.n 394b8c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ mov r0, r4 │ │ │ │ bl 392924 │ │ │ │ mov r0, r4 │ │ │ │ bl 3910a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3906cc │ │ │ │ b.n 394b86 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ bne.n 394c6e │ │ │ │ ldr.w r3, [r8, #384] @ 0x180 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 394c38 │ │ │ │ - bl 72e264 │ │ │ │ + bl 72e2cc │ │ │ │ b.n 394c2a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (394ca8 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #176] @ (394d34 ) │ │ │ │ + ldr r0, [pc, #592] @ (394ed4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r3, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r6!, {r3, r5, r7} │ │ │ │ + stmia r7!, {r4} │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #14] │ │ │ │ + strh r0, [r5, #16] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 394bd8 │ │ │ │ - movs r6, r7 │ │ │ │ - b.n 394c10 │ │ │ │ - movs r6, r7 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ + @ instruction: 0xe808003e │ │ │ │ + @ instruction: 0xe822003e │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3944ec │ │ │ │ + b.n 3945bc │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r2, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 394624 │ │ │ │ + b.n 3946f4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (394d78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -470240,36 +470231,36 @@ │ │ │ │ ldr r1, [pc, #184] @ (394d80 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #168] @ (394d84 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #168] @ (394d88 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #152] @ (394d8c ) │ │ │ │ ldr r1, [pc, #152] @ (394d90 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (394d94 ) │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #14 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #132] @ (394d98 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #132] @ (394d9c ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -470284,19 +470275,19 @@ │ │ │ │ ldr r3, [pc, #120] @ (394da4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #116] @ (394da8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r1, [pc, #108] @ (394dac ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #100] @ (394db0 ) │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #96] @ (394db4 ) │ │ │ │ ldr r3, [pc, #100] @ (394db8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -470310,27 +470301,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - mov r6, ip │ │ │ │ + mov lr, r9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r7, #9 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r5, #58 @ 0x3a │ │ │ │ + cmp r5, #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r5, r7 │ │ │ │ ldrsh r0, [r0, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsrs r2, r2, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r3, r2, #2 │ │ │ │ @@ -470356,39 +470347,39 @@ │ │ │ │ ldr r1, [pc, #56] @ (394e10 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3910a8 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #8 │ │ │ │ bl 3906cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d730 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3947f8 │ │ │ │ + b.n 3948c8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 394838 │ │ │ │ + b.n 394908 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394e14 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (394e20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strb r2, [r5, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -470397,28 +470388,28 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (394e6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d4c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3911e0 │ │ │ │ nop │ │ │ │ - cmp r6, sp │ │ │ │ + cmp lr, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r6, #5 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #624 @ 0x270 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 392924 │ │ │ │ @@ -470442,15 +470433,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #192] @ (394f8c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r6, #0 │ │ │ │ bl 38d544 │ │ │ │ mov r0, r4 │ │ │ │ @@ -470513,25 +470504,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (394f90 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r0, [pc, #28] @ (394f94 ) │ │ │ │ movs r2, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - add lr, lr │ │ │ │ + cmp r6, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev r0, r1 │ │ │ │ + rev16 r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ - rev r6, r5 │ │ │ │ + hlt 0x0016 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r2, r4} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3956a4 │ │ │ │ + b.n 395774 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39530c │ │ │ │ + b.n 3953dc │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -470560,25 +470551,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (395070 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #120] @ (395074 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (395078 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #104] @ (39507c ) │ │ │ │ ldr r2, [pc, #108] @ (395080 ) │ │ │ │ ldr r3, [pc, #108] @ (395084 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -470593,49 +470584,49 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (39508c ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #68] @ (395090 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mvns r4, r0 │ │ │ │ + add r4, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ movs r4, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mcr2 15, 4, pc, cr1, cr15, {7} @ │ │ │ │ mrc2 15, 2, pc, cr1, cr15, {7} │ │ │ │ - b.n 395660 │ │ │ │ + b.n 395730 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ str r0, [r7, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (39509c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ strh r2, [r5, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -470644,30 +470635,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (3950f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ bl 3911e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 391804 │ │ │ │ mov r0, r4 │ │ │ │ bl 391ee4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d4c8 │ │ │ │ - muls r2, r1 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r1, #26 │ │ │ │ + lsls r4, r6, #27 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #728 @ (adr r7, 3953cc ) │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #300] @ (395234 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -470678,24 +470669,24 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #280] @ (395240 ) │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #24 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #264] @ (395244 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r7, #0 │ │ │ │ bl 38d544 │ │ │ │ mov r0, r4 │ │ │ │ @@ -470762,15 +470753,15 @@ │ │ │ │ add.w r3, r6, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #84] @ (39524c ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ mov r0, r4 │ │ │ │ bl 3910a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 385754 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -470783,31 +470774,31 @@ │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl 384f5c │ │ │ │ b.n 3951fe │ │ │ │ - cmn r6, r6 │ │ │ │ + muls r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb7b0 │ │ │ │ - movs r6, r7 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7b2 │ │ │ │ + @ instruction: 0xb83e │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + @ instruction: 0xb81a │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3952c0 │ │ │ │ + ite eq │ │ │ │ + moveq r6, r7 │ │ │ │ + bne.n 395390 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3955e0 │ │ │ │ + b.n 3956b0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39558c │ │ │ │ + b.n 39565c │ │ │ │ movs r6, r7 │ │ │ │ - svc 14 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #140] @ (3952f8 ) │ │ │ │ @@ -470883,26 +470874,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (39539c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #112] @ (3953a0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #112] @ (3953a4 ) │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #96] @ (3953a8 ) │ │ │ │ ldr r2, [pc, #96] @ (3953ac ) │ │ │ │ ldr r3, [pc, #100] @ (3953b0 ) │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -470916,40 +470907,40 @@ │ │ │ │ ldr r0, [pc, #76] @ (3953b8 ) │ │ │ │ add r1, pc │ │ │ │ orrs r3, r5 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #60] @ (3953bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add.w r1, r3, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ - lsrs r0, r5 │ │ │ │ + b.w 5ddbe4 │ │ │ │ + adcs r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #250 @ 0xfa │ │ │ │ + movs r7, #98 @ 0x62 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r7, #17 │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #248 @ (adr r5, 3954a0 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 395640 ) │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2 15, cr15, [pc, #1020] @ 3957ac │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ - b.n 3954a0 │ │ │ │ + b.n 395570 │ │ │ │ movs r6, r7 │ │ │ │ lsls r2, r6, #30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -470960,34 +470951,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (39541c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 392924 │ │ │ │ mov r0, r5 │ │ │ │ bl 384f5c │ │ │ │ mov r0, r4 │ │ │ │ bl 3910a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 385754 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d730 │ │ │ │ nop │ │ │ │ - ands r2, r5 │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {r3, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r1, #3904] @ 0xf40 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r0, #4] │ │ │ │ lsrs r3, r3, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -470997,27 +470988,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (395444 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - b.n 39545c │ │ │ │ + b.n 39552c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (39546c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldr r6, [pc, #656] @ (395700 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -471027,45 +471018,45 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #520] @ (395698 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #508] @ (39569c ) │ │ │ │ ldr r1, [pc, #512] @ (3956a0 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #492] @ (3956a4 ) │ │ │ │ ldr r1, [pc, #496] @ (3956a8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #476] @ (3956ac ) │ │ │ │ ldr r1, [pc, #480] @ (3956b0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r7, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r0, [r4, #3908] @ 0xf44 │ │ │ │ blx 260e40 │ │ │ │ mov.w r1, #268435456 @ 0x10000000 │ │ │ │ str.w r0, [r4, #3904] @ 0xf40 │ │ │ │ mov r0, r7 │ │ │ │ @@ -471179,34 +471170,34 @@ │ │ │ │ ldr r1, [pc, #196] @ (3956e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r2 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #180] @ (3956ec ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [r7, #1264] @ 0x4f0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [pc, #160] @ (3956f0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5dea34 │ │ │ │ + b.w 5dea9c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff5fc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff5fc │ │ │ │ b.n 3955aa │ │ │ │ @@ -471214,87 +471205,87 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 3956da │ │ │ │ + cbnz r0, 3956f4 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, #19] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ movs r5, r7 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + b.n 3956c8 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r1, #27] │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #116 @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + push {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ - svc 80 @ 0x50 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r6, [r4, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 39570e │ │ │ │ + rev16 r2, r4 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + svc 32 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #6] │ │ │ │ + strb r6, [r2, #8] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 388284 │ │ │ │ ldr.w r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ubfx r0, r3, #3, #5 │ │ │ │ add r0, r4 │ │ │ │ - bl 756fbc │ │ │ │ + bl 757024 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ mov ip, r1 │ │ │ │ ldr.w r3, [r0, #3904] @ 0xf40 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r0, [r3, ip, lsl #3] │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3957c4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (3957c8 ) │ │ │ │ @@ -471302,26 +471293,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (3957cc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #104] @ (3957d0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3957d4 ) │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [pc, #88] @ (3957d8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ movw ip, #6966 @ 0x1b36 │ │ │ │ movt ip, #8 │ │ │ │ ldr r1, [pc, #80] @ (3957dc ) │ │ │ │ add r3, pc │ │ │ │ orr.w r2, r2, #1 │ │ │ │ @@ -471339,26 +471330,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #48 @ 0x30 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u32 d16, d28, #18 │ │ │ │ - add r1, pc, #104 @ (adr r1, 395838 ) │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + movs r5, r7 │ │ │ │ + add r1, pc, #520 @ (adr r1, 3959d8 ) │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r3, #22 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #448] @ (39599c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ble.n 39582c │ │ │ │ + ble.n 3956fc │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ (395854 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -471367,25 +471359,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (39585c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #84] @ (395860 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #84] @ (395864 ) │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #68] @ (395868 ) │ │ │ │ ldr r3, [pc, #72] @ (39586c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (395870 ) │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ @@ -471399,31 +471391,31 @@ │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + strb r6, [r7, #0] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ movs r5, r7 │ │ │ │ ldc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ mcrr2 15, 15, pc, r5, cr15 @ │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #16] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r1, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -471433,25 +471425,25 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #40] @ (3958c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r0, [r0, #3904] @ 0xf40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260fa0 │ │ │ │ nop │ │ │ │ - subs r3, #238 @ 0xee │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 395828 │ │ │ │ + bgt.n 3958f8 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (395948 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -471461,68 +471453,68 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r7, [pc, #104] @ (395954 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #100] @ (395958 ) │ │ │ │ add.w r5, r0, #1464 @ 0x5b8 │ │ │ │ ldr r1, [pc, #100] @ (39595c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #100] @ (395960 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5e50d4 │ │ │ │ + bl 5e513c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #64] @ (395964 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6d4 │ │ │ │ + bl 5dd73c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #44] @ (395968 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dd5f4 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + b.w 5dd65c │ │ │ │ + subs r4, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 395a2c │ │ │ │ + blt.n 3958fc │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r1, #10] │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #32 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 395928 │ │ │ │ + bgt.n 3959f8 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 3958fc │ │ │ │ + bgt.n 3959cc │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - revsh r4, r2 │ │ │ │ + cbnz r4, 3959ba │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039596c : │ │ │ │ ldrb.w r3, [r0, #3908] @ 0xf44 │ │ │ │ cmp r3, r1 │ │ │ │ ittet gt │ │ │ │ ldrgt.w r3, [r0, #3904] @ 0xf40 │ │ │ │ @@ -471715,29 +471707,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 395b20 │ │ │ │ + bgt.n 395bf0 │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r6, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blt.n 395c14 │ │ │ │ + blt.n 395ae4 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 395bf8 │ │ │ │ + blt.n 395ac8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf326003c │ │ │ │ - @ instruction: 0xf314003c │ │ │ │ - bge.n 395b3c │ │ │ │ + @ instruction: 0xf38e003c │ │ │ │ + @ instruction: 0xf37c003c │ │ │ │ + blt.n 395c0c │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 395af0 │ │ │ │ + blt.n 395bc0 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 395adc │ │ │ │ + blt.n 395bac │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r5, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -471821,17 +471813,17 @@ │ │ │ │ b.w 2d25a8 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + ldrb r6, [r3, #29] │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 395c5c │ │ │ │ + bge.n 395d2c │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r2, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00395c88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -471970,25 +471962,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r2, [pc, #1240] @ 3962fc │ │ │ │ ldr.w r1, [pc, #1240] @ 396300 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ strd r8, r9, [sp] │ │ │ │ bl 2d78e4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -472024,15 +472016,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ it ge │ │ │ │ movge fp, r8 │ │ │ │ and.w r7, r7, #4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4adc │ │ │ │ + bl 5e4b44 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [pc, #1104] @ 39630c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ bl 2d4680 │ │ │ │ mov r6, r0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -472414,90 +472406,90 @@ │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7a6003c │ │ │ │ - @ instruction: 0xf79a003c │ │ │ │ - eor.w r0, sl, #60 @ 0x3c │ │ │ │ - bhi.n 396254 │ │ │ │ + strb.w r0, [lr, ip, lsl #3] │ │ │ │ + strb.w r0, [r2, ip, lsl #3] │ │ │ │ + @ instruction: 0xf0f2003c │ │ │ │ + bls.n 396324 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 396244 │ │ │ │ + bls.n 396314 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 3961fc │ │ │ │ + bhi.n 3962cc │ │ │ │ movs r6, r7 │ │ │ │ - bic.w r0, r2, #60 @ 0x3c │ │ │ │ - bhi.n 3963b8 │ │ │ │ + eor.w r0, sl, #60 @ 0x3c │ │ │ │ + bhi.n 396288 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 3963bc │ │ │ │ + bhi.n 39628c │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 396398 │ │ │ │ + bhi.n 396268 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 396368 │ │ │ │ + bhi.n 396238 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r1, #0 │ │ │ │ + adds r4, r6, #1 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 39631a │ │ │ │ + cbz r0, 396334 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + ldr r0, [r6, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 3963c0 │ │ │ │ + bvc.n 396290 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 396364 │ │ │ │ + bvc.n 396234 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 396354 │ │ │ │ + bvc.n 396224 │ │ │ │ movs r6, r7 │ │ │ │ - mcr 0, 6, r0, cr12, cr12, {1} │ │ │ │ - bvc.n 396330 │ │ │ │ + vqadd.s64 d0, d4, d28 │ │ │ │ + bvc.n 396400 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, r1] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 39633c │ │ │ │ + bvc.n 39640c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 396894 │ │ │ │ + b.n 396964 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 3962b4 │ │ │ │ + bvc.n 396384 │ │ │ │ movs r6, r7 │ │ │ │ - mrc 0, 3, r0, cr2, cr12, {1} │ │ │ │ - bvs.n 396298 │ │ │ │ + mrc 0, 6, r0, cr10, cr12, {1} │ │ │ │ + bvc.n 396368 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 3962d0 │ │ │ │ + bvc.n 3963a0 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 396438 │ │ │ │ + bvs.n 396308 │ │ │ │ movs r6, r7 │ │ │ │ - mrc 0, 0, r0, cr2, cr12, {1} │ │ │ │ - bvs.n 396264 │ │ │ │ + mrc 0, 3, r0, cr10, cr12, {1} │ │ │ │ + bvs.n 396334 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 396404 │ │ │ │ + bvs.n 3962d4 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 3963e4 │ │ │ │ + bvs.n 3962b4 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 396408 │ │ │ │ + bvs.n 3962d8 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 3963d8 │ │ │ │ + bpl.n 3962a8 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 3962e8 │ │ │ │ + bvs.n 3963b8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3965f0 │ │ │ │ + b.n 3966c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 3962e8 │ │ │ │ + bvs.n 3963b8 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [r4, #-240] @ 0xffffff10 │ │ │ │ + stcl 0, cr0, [ip, #-240]! @ 0xffffff10 │ │ │ │ ldr r3, [pc, #768] @ (39666c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0039636c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -472516,15 +472508,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [pc, #136] @ (396424 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5e5a04 │ │ │ │ + bl 5e5a6c │ │ │ │ cbz r0, 3963b2 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ cbz r3, 3963dc │ │ │ │ ldr r2, [pc, #116] @ (396428 ) │ │ │ │ ldr r3, [pc, #104] @ (396420 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -472547,46 +472539,46 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add.w r6, r3, #20 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r1, r4 │ │ │ │ str.w r7, [r0, #3976] @ 0xf88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ addw r1, r0, #3912 @ 0xf48 │ │ │ │ mov r0, r8 │ │ │ │ bl 395c88 │ │ │ │ b.n 3963b2 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #352] @ (39657c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r1] │ │ │ │ + str r4, [r5, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r1, [pc, #184] @ (3964e4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 396500 │ │ │ │ + beq.n 3963d0 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (396440 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ subs r7, #114 @ 0x72 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ @@ -472674,15 +472666,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3964fa │ │ │ │ ldr r0, [pc, #120] @ (3965a8 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3964fa │ │ │ │ ldr.w r4, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3964f2 │ │ │ │ ldr.w r4, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3964f2 │ │ │ │ @@ -472692,47 +472684,47 @@ │ │ │ │ ldr r1, [pc, #84] @ (3965ac ) │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r5, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r6, [r4, #932] @ 0x3a4 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ str.w r1, [r4, #964] @ 0x3c4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3964f2 │ │ │ │ ldr r1, [pc, #44] @ (3965b0 ) │ │ │ │ ldr r0, [pc, #48] @ (3965b4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 396470 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #528] @ (3967ac ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 396640 │ │ │ │ + bne.n 396510 │ │ │ │ movs r6, r7 │ │ │ │ add r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + adds r0, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 396570 │ │ │ │ + bne.n 396640 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 39661c │ │ │ │ sub sp, #8 │ │ │ │ @@ -472740,45 +472732,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (396624 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #68] @ (396628 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddb7c │ │ │ │ + bl 5ddbe4 │ │ │ │ ldr r3, [pc, #60] @ (39662c ) │ │ │ │ ldr r1, [pc, #60] @ (396630 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5deeec │ │ │ │ + bl 5def54 │ │ │ │ ldr r3, [pc, #52] @ (396634 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r7, #28] │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ ldrh.w r0, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #172 @ 0xac │ │ │ │ @@ -472803,25 +472795,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ mov.w r6, #0 │ │ │ │ ldr r6, [pc, #280] @ (39678c ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #276] @ (396790 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (396794 ) │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ add r5, pc │ │ │ │ blx 262aa4 │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -472854,31 +472846,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73df50 │ │ │ │ + bl 73dfb8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ bl 44ca50 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 723528 │ │ │ │ + bl 723590 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ umull r2, r5, r2, r3 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mla r5, r3, r1, r5 │ │ │ │ str.w r5, [r4, #932] @ 0x3a4 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ subs r3, r3, r0 │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ sbc.w r2, r2, r1 │ │ │ │ str.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldr r2, [pc, #96] @ (3967a4 ) │ │ │ │ ldr r3, [pc, #60] @ (396780 ) │ │ │ │ @@ -472901,25 +472893,25 @@ │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r4, #21 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 39683c │ │ │ │ + beq.n 39670c │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 3967f4 │ │ │ │ + beq.n 3966c4 │ │ │ │ movs r6, r7 │ │ │ │ mov r6, r9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -472937,18 +472929,18 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (39680c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ str.w r1, [r4, #960] @ 0x3c0 │ │ │ │ add sp, #8 │ │ │ │ @@ -472956,27 +472948,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #28] @ 396830 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ and.w r1, r1, #1 │ │ │ │ vstr d7, [r3, #952] @ 0x3b8 │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -472986,36 +472978,36 @@ │ │ │ │ ldr r3, [pc, #116] @ (3968bc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (3968c0 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r6, r5, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ adds.w ip, r0, r6 │ │ │ │ ldrd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ cmp ip, r2 │ │ │ │ sbcs r5, r3 │ │ │ │ bcc.n 396890 │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr.w r1, [r4, #960] @ 0x3c0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e0154 │ │ │ │ + b.w 5e01bc │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ subs r2, r2, r1 │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ sbc.w r3, r3, r1 │ │ │ │ - bl 73e2cc │ │ │ │ + bl 73e334 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -473046,19 +473038,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #80] @ (39694c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r0, r5, r0 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ ldr.w r2, [r3, #936] @ 0x3a8 │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ @@ -473151,15 +473143,15 @@ │ │ │ │ @ instruction: 0xffc9ffff │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r3, #956] @ 0x3bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r3, [pc, #268] @ (396b40 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39698a │ │ │ │ ldr r3, [pc, #260] @ (396b44 ) │ │ │ │ @@ -473174,31 +473166,31 @@ │ │ │ │ bpl.n 39698a │ │ │ │ ldr r0, [pc, #244] @ (396b48 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73dfe4 │ │ │ │ + bl 73e04c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r1, [r3, #952] @ 0x3b8 │ │ │ │ b.n 396980 │ │ │ │ ldr.w r0, [r3, #956] @ 0x3bc │ │ │ │ and.w r1, r7, #1 │ │ │ │ str.w r1, [r3, #960] @ 0x3c0 │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e0154 │ │ │ │ + bl 5e01bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 396980 │ │ │ │ str.w r7, [r3, #948] @ 0x3b4 │ │ │ │ b.n 396980 │ │ │ │ mov r0, r3 │ │ │ │ str.w r7, [r3, #944] @ 0x3b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -473207,15 +473199,15 @@ │ │ │ │ b.n 396980 │ │ │ │ ldr r1, [pc, #156] @ (396b4c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs.w ip, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w r1, r2, r1 │ │ │ │ @@ -473227,15 +473219,15 @@ │ │ │ │ b.n 396980 │ │ │ │ ldr r1, [pc, #92] @ (396b4c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e3a0 │ │ │ │ + bl 73e408 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs r0, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w ip, r2, r1 │ │ │ │ @@ -473246,33 +473238,33 @@ │ │ │ │ b.n 396980 │ │ │ │ ldr r1, [pc, #44] @ (396b50 ) │ │ │ │ ldr r0, [pc, #44] @ (396b54 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 396980 │ │ │ │ nop │ │ │ │ muls r4, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #704] @ (396e08 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r4, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ add r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00396b58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -473393,15 +473385,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r0, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #15 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (396ce0 ) │ │ │ │ @@ -473409,25 +473401,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (396ce8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #80] @ (396cec ) │ │ │ │ ldr r1, [pc, #84] @ (396cf0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r2, [pc, #68] @ (396cf4 ) │ │ │ │ ldr r5, [pc, #68] @ (396cf8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (396cfc ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (396d00 ) │ │ │ │ @@ -473443,23 +473435,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r4, [r0, r7] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #88 @ 0x58 │ │ │ │ + subs r4, #192 @ 0xc0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #106 @ 0x6a │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -473468,17 +473460,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 260fa0 │ │ │ │ ldr r1, [pc, #8] @ (396d1c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728360 │ │ │ │ + b.w 7283c8 │ │ │ │ nop │ │ │ │ - asrs r0, r5, #12 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -473487,42 +473479,42 @@ │ │ │ │ blx 263460 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 5e3120 │ │ │ │ + bl 5e3188 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 631c68 │ │ │ │ + bl 631cd0 │ │ │ │ ldr r3, [pc, #20] @ (396d6c ) │ │ │ │ ldr r1, [pc, #20] @ (396d70 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73ab4c │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + b.w 73abb4 │ │ │ │ + ldmia r2!, {r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (396d98 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 396df8 │ │ │ │ @@ -473531,15 +473523,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (396e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r1, [pc, #56] @ (396e04 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 396e08 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (396e0c ) │ │ │ │ @@ -473549,39 +473541,39 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddb7c │ │ │ │ + b.w 5ddbe4 │ │ │ │ nop │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ subw r0, sl, #100 @ 0x64 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 62a3b0 │ │ │ │ + bl 62a418 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 396fa8 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 396fbc │ │ │ │ @@ -473997,15 +473989,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 397236 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 397200 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 397200 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -474045,19 +474037,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 39723a │ │ │ │ nop │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r4, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3972f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -474066,15 +474058,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (3972f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r2, [pc, #48] @ (3972fc ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 42e040 │ │ │ │ @@ -474082,21 +474074,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 397356 │ │ │ │ + cbz r0, 397370 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 397360 │ │ │ │ sub sp, #20 │ │ │ │ @@ -474105,15 +474097,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (397368 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2fc6c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (39736c ) │ │ │ │ @@ -474126,21 +474118,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 397408 │ │ │ │ sub sp, #12 │ │ │ │ @@ -474149,19 +474141,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (397410 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5ded6c │ │ │ │ + bl 5dedd4 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 3973e0 │ │ │ │ ldr r0, [pc, #92] @ (397414 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -474193,23 +474185,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r3, r4, r6} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (3975d0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -474224,24 +474216,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #392] @ (3975e0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 397528 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -474252,15 +474244,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 3974e6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 39750a │ │ │ │ mov r8, r0 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 397574 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -474272,15 +474264,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3974c0 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3975ba │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3974e2 │ │ │ │ dmb ish │ │ │ │ @@ -474312,25 +474304,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (3975ec ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 397542 │ │ │ │ ldr r4, [pc, #196] @ (3975f0 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (3975f4 ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -474339,15 +474331,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (3975fc ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 397542 │ │ │ │ ldr r3, [pc, #136] @ (397600 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 3974a0 │ │ │ │ @@ -474358,76 +474350,76 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 397542 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (397610 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3974e6 │ │ │ │ b.n 397584 │ │ │ │ ldr r3, [pc, #88] @ (397614 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (397618 ) │ │ │ │ ldr r0, [pc, #88] @ (39761c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #170 @ 0xaa │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #7 │ │ │ │ + movs r0, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r1, r2, r3} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - it eq │ │ │ │ - moveq r4, r7 │ │ │ │ - itt ne │ │ │ │ - movne r4, r7 │ │ │ │ - pushne {r3, r4, r5, r6, r7, lr} │ │ │ │ + nop {7} │ │ │ │ + movs r4, r7 │ │ │ │ + itt hi │ │ │ │ + movhi r4, r7 │ │ │ │ + pushhi {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (39775c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ @@ -474462,25 +474454,25 @@ │ │ │ │ bne.n 39771a │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 397704 │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5ebadc │ │ │ │ + bl 5ebb44 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5eb6c0 │ │ │ │ + bl 5eb728 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec12c │ │ │ │ + bl 5ec194 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec12c │ │ │ │ + bl 5ec194 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 3976c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -474492,15 +474484,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 397662 │ │ │ │ mov r0, r7 │ │ │ │ bl 396d10 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ebadc │ │ │ │ + bl 5ebb44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -474550,45 +474542,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #176 @ 0xb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r1, #2 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + subs r6, r3, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r4, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r1, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r6, #0 │ │ │ │ + subs r6, r3, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (397870 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -474671,24 +474663,24 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #34 @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ movs r4, r7 │ │ │ │ bl 9f886 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r1, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itt cc │ │ │ │ - movcc r6, r7 │ │ │ │ - stmiacc r0!, {r6} │ │ │ │ + itt ge │ │ │ │ + movge r6, r7 │ │ │ │ + stmiage r0!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -474719,19 +474711,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x00bc │ │ │ │ - movs r6, r7 │ │ │ │ - nop {12} │ │ │ │ + itt cs │ │ │ │ + movcs r6, r7 │ │ │ │ + stmiacs r0!, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -474796,24 +474788,24 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ adds r3, #206 @ 0xce │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r3, r7 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x005e │ │ │ │ movs r6, r7 │ │ │ │ - ittt vs │ │ │ │ - movvs r6, r7 │ │ │ │ - stmdbvs sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - movvs.w ip, #4096 @ 0x1000 │ │ │ │ + itet gt │ │ │ │ + movgt r6, r7 │ │ │ │ + stmdble sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + movgt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (397c40 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #608] @ (397c44 ) │ │ │ │ mov fp, r1 │ │ │ │ add r4, pc │ │ │ │ @@ -474828,52 +474820,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 397c54 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 397b36 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 397ac0 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 72812c │ │ │ │ + bl 728194 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r1, [pc, #536] @ (397c58 ) │ │ │ │ ldr r2, [pc, #540] @ (397c5c ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (397c60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 397a5e │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 397a96 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ ldr r2, [pc, #504] @ (397c64 ) │ │ │ │ ldr r3, [pc, #476] @ (397c4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -474893,25 +474885,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (397c70 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr r1, [pc, #448] @ (397c74 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2ffa60 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 397a6a │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 397ae4 │ │ │ │ ldr r3, [pc, #416] @ (397c78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -474926,15 +474918,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 3971c4 │ │ │ │ cbz r0, 397b02 │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 397c2a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 397b26 │ │ │ │ dmb ish │ │ │ │ @@ -474956,15 +474948,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 397b6a │ │ │ │ ldr r3, [pc, #280] @ (397c78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -474978,15 +474970,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 3971c4 │ │ │ │ cbz r0, 397bb6 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397c2a │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 397ba6 │ │ │ │ dmb ish │ │ │ │ @@ -475007,108 +474999,108 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 397a24 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (397c7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ b.n 397ba6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (397c7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 397b2a │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 397a24 │ │ │ │ ldr r3, [pc, #148] @ (397c80 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (397c84 ) │ │ │ │ ldr r1, [pc, #148] @ (397c88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 397a6a │ │ │ │ ldr r3, [pc, #128] @ (397c8c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (397c90 ) │ │ │ │ ldr r1, [pc, #132] @ (397c94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 397a6a │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (397c98 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (397c9c ) │ │ │ │ ldr r0, [pc, #108] @ (397ca0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r4, r6 │ │ │ │ + adds r0, r1, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r2, #246 @ 0xf6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x004c │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0062 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #230 @ 0xe6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + bkpt 0x000e │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #118 @ 0x76 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r1, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u64 d16, d12, d27 │ │ │ │ - ldr r5, [pc, #200] @ (397d3c ) │ │ │ │ + vshr.u32 d16, d27, #28 │ │ │ │ + ldr r5, [pc, #616] @ (397edc ) │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 398074 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r7, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r3, r5, pc} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 397cf4 │ │ │ │ + pop {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r3, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 397cf8 │ │ │ │ + cbnz r6, 397d12 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r7, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + cbnz r0, 397ca0 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb8ac │ │ │ │ + cbnz r4, 397ca8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -475142,15 +475134,15 @@ │ │ │ │ cbnz r2, 397d38 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a5c4 │ │ │ │ + bl 62a62c │ │ │ │ ldr r3, [pc, #88] @ (397d6c ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -475175,41 +475167,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (397d78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 397cfa │ │ │ │ adds r0, #38 @ 0x26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (397ed4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 397df4 │ │ │ │ + pop {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00397d7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (397e30 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 397dc8 │ │ │ │ @@ -475219,15 +475211,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 3971c4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 397e1c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 397dfa │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -475245,15 +475237,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397de6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (397e38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ b.n 397de6 │ │ │ │ ldr r3, [pc, #28] @ (397e3c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (397e40 ) │ │ │ │ ldr r0, [pc, #32] @ (397e44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -475262,33 +475254,33 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r1, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb6a6 │ │ │ │ + @ instruction: 0xb70e │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb6ba │ │ │ │ + @ instruction: 0xb722 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00397e48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (397ef0 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 397e86 │ │ │ │ ldr r4, [pc, #120] @ (397ef4 ) │ │ │ │ @@ -475298,16 +475290,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 3971c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 397e98 │ │ │ │ - bl 5e3120 │ │ │ │ - bl 732c70 │ │ │ │ + bl 5e3188 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 397edc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 397eba │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -475325,15 +475317,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397ea6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (397ef8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ b.n 397ea6 │ │ │ │ ldr r3, [pc, #28] @ (397efc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (397f00 ) │ │ │ │ ldr r0, [pc, #32] @ (397f04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -475342,58 +475334,58 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ cmp r6, #132 @ 0x84 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r1, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb64e │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + cpsie i │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00397f08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #60] @ 397f5c │ │ │ │ ldr r2, [pc, #60] @ (397f60 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (397f64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 397f48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb8aa │ │ │ │ + cbnz r2, 397f68 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8c4 │ │ │ │ + cbnz r4, 397f72 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00397f68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -475403,15 +475395,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (397fd0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc29c │ │ │ │ + bl 5dc304 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 397fd4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (397fd8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (397fdc ) │ │ │ │ @@ -475419,27 +475411,27 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dc120 │ │ │ │ + b.w 5dc188 │ │ │ │ nop │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb878 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfa74003b │ │ │ │ - add lr, r4 │ │ │ │ + @ instruction: 0xfadc003b │ │ │ │ + cmp r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00397fe0 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -475465,43 +475457,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6328d8 │ │ │ │ + bl 632940 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 398114 │ │ │ │ ldr r0, [pc, #296] @ (398158 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de7e4 │ │ │ │ + bl 5de84c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (39815c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 260ce4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e529c │ │ │ │ + bl 5e5304 │ │ │ │ mov r0, r5 │ │ │ │ blx 260fa4 │ │ │ │ ldr r3, [pc, #264] @ (398160 ) │ │ │ │ ldr r2, [pc, #268] @ (398164 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (398168 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 261a7c │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -475514,46 +475506,46 @@ │ │ │ │ bl 42dd34 │ │ │ │ ldr r6, [pc, #220] @ (39816c ) │ │ │ │ ldr r1, [pc, #220] @ (398170 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd694 │ │ │ │ + bl 5dd6fc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3ab4 │ │ │ │ + bl 5e3b1c │ │ │ │ cbz r0, 3980b2 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd5f4 │ │ │ │ + bl 5dd65c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 3980ce │ │ │ │ ldr r6, [pc, #188] @ (398174 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3ab4 │ │ │ │ + bl 5e3b1c │ │ │ │ cbz r0, 3980ce │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd750 │ │ │ │ + bl 5dd7b8 │ │ │ │ ldr r1, [pc, #168] @ (398178 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fe688 │ │ │ │ cbz r0, 39813e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5deaf4 │ │ │ │ + bl 5deb5c │ │ │ │ cbz r0, 39813e │ │ │ │ ldr r2, [pc, #144] @ (39817c ) │ │ │ │ ldr r3, [pc, #100] @ (398154 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -475565,67 +475557,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 63111c │ │ │ │ + bl 631184 │ │ │ │ cbz r0, 398146 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 398138 │ │ │ │ ldr r0, [pc, #92] @ (398180 ) │ │ │ │ add r0, pc │ │ │ │ b.n 398032 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e374 │ │ │ │ movs r5, #0 │ │ │ │ b.n 3980ea │ │ │ │ ldr r0, [pc, #72] @ (398184 ) │ │ │ │ add r0, pc │ │ │ │ b.n 398032 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2794 │ │ │ │ + bl 5e27fc │ │ │ │ b.n 398134 │ │ │ │ ldr r0, [pc, #64] @ (398188 ) │ │ │ │ add r0, pc │ │ │ │ b.n 398032 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 398172 │ │ │ │ + cbnz r4, 39818c │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 398178 │ │ │ │ + cbnz r0, 398192 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #20 │ │ │ │ + asrs r0, r2, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 398176 │ │ │ │ + cbnz r2, 398190 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 398178 │ │ │ │ + cbnz r0, 398192 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #246 @ 0xf6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #840] @ (3984cc ) │ │ │ │ + ldr r5, [pc, #232] @ (39826c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #584] @ (3983d0 ) │ │ │ │ + ldr r4, [pc, #1000] @ (398570 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #528] @ (39839c ) │ │ │ │ + ldr r4, [pc, #944] @ (39853c ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0039818c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -475650,46 +475642,46 @@ │ │ │ │ blx 262aa4 │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 72e6b0 │ │ │ │ + bl 72e718 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 398226 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 60ae08 │ │ │ │ + bl 60ae70 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 39821c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 7310ec │ │ │ │ + bl 731154 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (398268 ) │ │ │ │ - bl 6311e8 │ │ │ │ + bl 631250 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 397fec │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 3981ea │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 72e6c8 │ │ │ │ + bl 72e730 │ │ │ │ ldr r2, [pc, #60] @ (39826c ) │ │ │ │ ldr r3, [pc, #48] @ (398260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -475746,15 +475738,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 72f8f4 │ │ │ │ + bl 72f95c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3982d8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (398320 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -475778,25 +475770,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3982e0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (39832c ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3982e0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6aa │ │ │ │ + @ instruction: 0xb712 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398330 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -475822,15 +475814,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 62a664 │ │ │ │ + bl 62a6cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 398356 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -475854,34 +475846,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (3983d0 ) │ │ │ │ ldr r0, [pc, #20] @ (3983d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - asrs r6, r0, #7 │ │ │ │ + asrs r6, r5, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 39844c │ │ │ │ + push {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + @ instruction: 0xb686 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003983d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 62a664 │ │ │ │ + bl 62a6cc │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -475899,15 +475891,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 398452 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 62a5c4 │ │ │ │ + bl 62a62c │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -475929,41 +475921,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (39849c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 398430 │ │ │ │ nop │ │ │ │ cmp r0, #190 @ 0xbe │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (3985f8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003984a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 3987c8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 62a44c │ │ │ │ + bl 62a4b4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 398832 │ │ │ │ @@ -476041,15 +476033,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 62a3fc │ │ │ │ + bl 62a464 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -476328,19 +476320,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3988bc ) │ │ │ │ ldr r0, [pc, #20] @ (3988c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r6, 3988d2 │ │ │ │ + cbz r6, 3988ec │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003988c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -476356,26 +476348,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 398d2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r3, [pc, #1064] @ 398d30 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 398d34 │ │ │ │ ldr.w r1, [pc, #1064] @ 398d38 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 262aa4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -476416,15 +476408,15 @@ │ │ │ │ beq.w 398b96 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 398270 │ │ │ │ mov sl, r0 │ │ │ │ - bl 73b0ec │ │ │ │ + bl 73b154 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -476525,15 +476517,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3989f2 │ │ │ │ ldr r0, [pc, #664] @ (398d58 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3989f2 │ │ │ │ ldr r3, [pc, #624] @ (398d40 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 398a5a │ │ │ │ ldr r3, [pc, #636] @ (398d5c ) │ │ │ │ @@ -476549,15 +476541,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (398d60 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 398a5a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3989f2 │ │ │ │ ldr r3, [pc, #592] @ (398d64 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -476573,15 +476565,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (398d68 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3989f2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3989f2 │ │ │ │ ldr r3, [pc, #532] @ (398d6c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -476593,38 +476585,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3989f2 │ │ │ │ ldr r0, [pc, #508] @ (398d70 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3989f2 │ │ │ │ ldr r3, [pc, #496] @ (398d74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 39895c │ │ │ │ ldr r0, [pc, #492] @ (398d78 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 398998 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #476] @ (398d7c ) │ │ │ │ ldr r2, [pc, #480] @ (398d80 ) │ │ │ │ ldr r1, [pc, #480] @ (398d84 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398d02 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -476672,15 +476664,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (398d94 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 398c1c │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -476699,15 +476691,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3989f2 │ │ │ │ ldr r0, [pc, #284] @ (398d9c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3989f2 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 39895c │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 398cd4 │ │ │ │ ldr r3, [pc, #260] @ (398da0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -476727,15 +476719,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (398da4 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 398a5a │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 398bd0 │ │ │ │ ldr r3, [pc, #200] @ (398da8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -476743,18 +476735,18 @@ │ │ │ │ b.n 39895c │ │ │ │ ldr r0, [pc, #192] @ (398dac ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 398c1c │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ - bl 73b0ec │ │ │ │ + bl 73b154 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (398db0 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (398db4 ) │ │ │ │ ldr r0, [pc, #160] @ (398db8 ) │ │ │ │ @@ -476765,19 +476757,19 @@ │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ movs r4, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #220 @ 0xdc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, r5, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -476785,63 +476777,63 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r6, r5, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ movs r6, r7 │ │ │ │ mov r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #400] @ (398ef8 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #584 @ 0x248 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add sp, #0 │ │ │ │ movs r6, r7 │ │ │ │ adds r6, r7, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, r6, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #192 @ 0xc0 │ │ │ │ + add r4, sp, #608 @ 0x260 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r4, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r4, #31 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r4, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r5, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #24 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398dbc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -476906,25 +476898,25 @@ │ │ │ │ bpl.n 398e00 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (398e80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 398e00 │ │ │ │ subs r4, r2, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398e84 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -476996,19 +476988,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (398f4c ) │ │ │ │ ldr r0, [pc, #20] @ (398f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - lsls r2, r1, #25 │ │ │ │ + lsls r2, r6, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #816 @ 0x330 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398f54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -477048,19 +477040,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ bl 263e5c │ │ │ │ nop │ │ │ │ - lsls r0, r1, #23 │ │ │ │ + lsls r0, r6, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #904 @ (adr r7, 399360 ) │ │ │ │ + add r0, sp, #296 @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (39909c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -477070,15 +477062,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (3990a4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 73b0ec │ │ │ │ + bl 73b154 │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 399026 │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -477098,17 +477090,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 398ec0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 399038 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e3240 │ │ │ │ + bl 5e32a8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 631c8c │ │ │ │ + bl 631cf4 │ │ │ │ cbz r6, 399060 │ │ │ │ mov r0, r6 │ │ │ │ blx 261a0c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 260fa0 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -477129,15 +477121,15 @@ │ │ │ │ b.n 399026 │ │ │ │ bl 263e5c │ │ │ │ nop │ │ │ │ adds r2, r6, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, sl, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf0a2003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (399180 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #196] @ (399184 ) │ │ │ │ @@ -477155,21 +477147,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 5ebc38 │ │ │ │ + bl 5ebca0 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 5ec234 │ │ │ │ + bl 5ec29c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ec234 │ │ │ │ + bl 5ec29c │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 3988c4 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -477188,15 +477180,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 397900 │ │ │ │ mov r0, fp │ │ │ │ bl 398ec0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ebe38 │ │ │ │ + bl 5ebea0 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 3990da │ │ │ │ ldr r2, [pc, #52] @ (399188 ) │ │ │ │ ldr r3, [pc, #44] @ (399184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -477280,32 +477272,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3991aa │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (399254 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3991aa │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 3991e8 │ │ │ │ nop │ │ │ │ subs r2, r0, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 3, r0, cr4, cr11, {1} │ │ │ │ + mcr 0, 6, r0, cr12, cr11, {1} │ │ │ │ subs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399258 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477349,15 +477341,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399286 │ │ │ │ ldr r0, [pc, #64] @ (39930c ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 399286 │ │ │ │ ldr r3, [pc, #56] @ (399310 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3992a4 │ │ │ │ ldr r3, [pc, #36] @ (399308 ) │ │ │ │ @@ -477365,28 +477357,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3992a4 │ │ │ │ ldr r0, [pc, #36] @ (399314 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733a24 │ │ │ │ + b.w 733a8c │ │ │ │ subs r0, r7, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -477534,15 +477526,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3993ca │ │ │ │ ldr r0, [pc, #112] @ (39951c ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3993ca │ │ │ │ ldr r3, [pc, #100] @ (399520 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399436 │ │ │ │ ldr r3, [pc, #84] @ (399518 ) │ │ │ │ @@ -477551,15 +477543,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 399436 │ │ │ │ ldr r0, [pc, #84] @ (399524 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 399436 │ │ │ │ ldr r3, [pc, #72] @ (399528 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (39952c ) │ │ │ │ ldr r0, [pc, #72] @ (399530 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -477579,31 +477571,31 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #656 @ (adr r7, 3997b8 ) │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r3, #2 │ │ │ │ + lsls r6, r0, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #736 @ (adr r2, 399810 ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 3995b0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #640 @ (adr r2, 3997bc ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 39955c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #872 @ (adr r7, 3998a8 ) │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -477615,15 +477607,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 62a990 │ │ │ │ + bl 62a9f8 │ │ │ │ ldr r2, [pc, #144] @ (399600 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -477677,25 +477669,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 262e08 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ asrs r2, r1, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #632 @ (adr r7, 39987c ) │ │ │ │ + add r0, sp, #24 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #600 @ (adr r7, 399860 ) │ │ │ │ + add r7, pc, #1016 @ (adr r7, 399a00 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #464 @ (adr r7, 3997dc ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 39997c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #608 @ (adr r7, 399870 ) │ │ │ │ + add r0, sp, #0 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #480 @ (adr r7, 3997f4 ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 399994 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #312 @ (adr r7, 399750 ) │ │ │ │ + add r7, pc, #728 @ (adr r7, 3998f0 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399618 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477735,15 +477727,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398ec0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39964e │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -477778,23 +477770,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r1, #23 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mcr2 0, 5, r0, cr8, cr2, {2} │ │ │ │ - add r0, pc, #776 @ (adr r0, 399a18 ) │ │ │ │ + vqadd.u16 q0, q0, q1 │ │ │ │ + add r1, pc, #168 @ (adr r1, 3997b8 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #560 @ (adr r6, 399944 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 399ae4 ) │ │ │ │ movs r6, r7 │ │ │ │ - mrc2 0, 4, r0, cr0, cr2, {2} │ │ │ │ - add r0, pc, #680 @ (adr r0, 3999c4 ) │ │ │ │ + mrc2 0, 7, r0, cr8, cr2, {2} │ │ │ │ + add r1, pc, #72 @ (adr r1, 399764 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #864 @ (adr r1, 399a80 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 399820 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (3997ac ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -477808,15 +477800,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39977a │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a5c4 │ │ │ │ + bl 62a62c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 399618 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -477841,28 +477833,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (3997c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 399746 │ │ │ │ nop │ │ │ │ asrs r6, r5, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (39991c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #616 @ (adr r1, 399a2c ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 3997cc ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (399850 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -477876,15 +477868,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39981e │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a5c4 │ │ │ │ + bl 62a62c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 399618 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -477909,28 +477901,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (399864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 3997ea │ │ │ │ nop │ │ │ │ asrs r2, r1, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (3999c0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #984 @ (adr r0, 399c40 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 3999e0 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 399878 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 399394 │ │ │ │ b.w 399618 │ │ │ │ @@ -477984,15 +477976,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 62a664 │ │ │ │ + bl 62a6cc │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399a58 │ │ │ │ bl 397f08 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -478045,15 +478037,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 261c8c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 261c8c │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399bf6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -478076,15 +478068,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 399b32 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 3999f4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 3999f4 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -478180,25 +478172,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 62a518 │ │ │ │ + bl 62a580 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 399916 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 399bb8 │ │ │ │ ldr r3, [pc, #404] @ (399cc4 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 399a72 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 732c70 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399c5a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399bd4 │ │ │ │ @@ -478265,15 +478257,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 399b4a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (399cd0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ab4c │ │ │ │ + bl 72abb4 │ │ │ │ b.n 399b4a │ │ │ │ ldr r3, [pc, #220] @ (399cd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 3999ca │ │ │ │ @@ -478299,19 +478291,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 723134 │ │ │ │ + bl 72319c │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 723380 │ │ │ │ + bl 7233e8 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 399938 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 399b36 │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (399ce0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -478345,18 +478337,18 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #17 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r2, r4, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xfba40052 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + stc2 0, cr0, [ip], {82} @ 0x52 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -478364,32 +478356,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #720 @ (adr r1, 399fac ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 399d4c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #752 @ (adr r1, 399fd0 ) │ │ │ │ + add r2, pc, #144 @ (adr r2, 399d70 ) │ │ │ │ movs r6, r7 │ │ │ │ - vld4.16 {d0-d3}, [r2 :64], r2 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + vst1.8 @ instruction: 0xf98a0052 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ movs r4, r7 │ │ │ │ - vst4.16 {d0-d3}, [ip :64], r2 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr??.w r0, [r4, r2, lsl #1] │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #96 @ (adr r1, 399d58 ) │ │ │ │ + add r1, pc, #512 @ (adr r1, 399ef8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr??.w r0, [r4, #82] @ 0x52 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr??.w r0, [ip, r2, lsl #1] │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #128 @ (adr r1, 399d84 ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 399f24 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 399618 │ │ │ │ @@ -478450,15 +478442,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 398ec0 │ │ │ │ ldr r2, [pc, #144] @ (399e58 ) │ │ │ │ ldr r3, [pc, #136] @ (399e50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -478472,15 +478464,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 62aad8 │ │ │ │ + bl 62ab40 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 399e04 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 399618 │ │ │ │ b.n 399dc4 │ │ │ │ @@ -478515,23 +478507,23 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r4, r3, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf7600052 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + @ instruction: 0xf7c80052 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #768] @ 0x300 │ │ │ │ + add r0, pc, #160 @ (adr r0, 399f08 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf7480052 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + @ instruction: 0xf7b00052 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #576] @ 0x240 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399e74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -478541,31 +478533,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 399e94 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398ec0 │ │ │ │ ldr r3, [pc, #20] @ (399ec0 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (399ec4 ) │ │ │ │ ldr r0, [pc, #20] @ (399ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf6d20052 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + @ instruction: 0xf73a0052 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399ecc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -478576,15 +478568,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 399f4c │ │ │ │ cbz r5, 399ef6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 72f900 │ │ │ │ + bl 72f968 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 399f12 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399f96 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -478606,15 +478598,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 39918c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 399f72 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 631f70 │ │ │ │ + b.w 631fd8 │ │ │ │ ldr r3, [pc, #104] @ (399fb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399eea │ │ │ │ ldr r3, [pc, #100] @ (399fbc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -478622,25 +478614,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399eea │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (399fc0 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 399eea │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 399f7e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 398ec0 │ │ │ │ bl 263e5c │ │ │ │ ldr r3, [pc, #44] @ (399fc4 ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (399fc8 ) │ │ │ │ @@ -478655,20 +478647,20 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf5e40052 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + movw r0, #51282 @ 0xc852 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 399ecc │ │ │ │ nop │ │ │ │ │ │ │ │ 00399fd8 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -478702,30 +478694,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 39918c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 39a04c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 631f2c │ │ │ │ + b.w 631f94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 39a058 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f938 │ │ │ │ + bl 72f9a0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398ec0 │ │ │ │ ldr r3, [pc, #72] @ (39a0b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -478736,15 +478728,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399ff6 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (39a0c0 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 399ff6 │ │ │ │ ldr r3, [pc, #48] @ (39a0c4 ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (39a0c8 ) │ │ │ │ ldr r0, [pc, #48] @ (39a0cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -478757,20 +478749,20 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf4e80052 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + adcs.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a0d0 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -479008,25 +479000,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (39a30c ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 39a296 │ │ │ │ lsrs r2, r6, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (39a3a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -479034,15 +479026,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (39a3b0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (39a3b4 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 39a344 │ │ │ │ bl 44d60c │ │ │ │ ldr r3, [pc, #112] @ (39a3b8 ) │ │ │ │ @@ -479052,69 +479044,69 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 3977a4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6324d8 │ │ │ │ + bl 632540 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 39a260 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 728168 │ │ │ │ + bl 7281d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w ip, [pc, #68] @ 39a3c0 │ │ │ │ ldr r2, [pc, #68] @ (39a3c4 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (39a3c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2ba0 │ │ │ │ + bl 5e2c08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 39a39c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 60abe0 │ │ │ │ - @ instruction: 0xf25c0052 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + b.w 60ac48 │ │ │ │ + movt r0, #16466 @ 0x4052 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r5, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - addw r0, r0, #82 @ 0x52 │ │ │ │ - str r4, [sp, #312] @ 0x138 │ │ │ │ + @ instruction: 0xf2680052 │ │ │ │ + str r4, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a3cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (39a3fc ) │ │ │ │ add r1, pc │ │ │ │ bl 3977a4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6324d8 │ │ │ │ + bl 632540 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39a260 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -479127,17 +479119,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 73b0ec │ │ │ │ + bl 73b154 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 39a4ba │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 39a4a2 │ │ │ │ @@ -479180,15 +479172,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a45e │ │ │ │ ldr r0, [pc, #80] @ (39a4e4 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 39a45e │ │ │ │ ldr r3, [pc, #68] @ (39a4e8 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (39a4ec ) │ │ │ │ ldr r0, [pc, #68] @ (39a4f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -479210,25 +479202,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #528] @ 0x210 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf0d80052 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + adc.w r0, r0, #82 @ 0x52 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf0c00052 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + @ instruction: 0xf1280052 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a500 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (39a5cc ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 39a550 │ │ │ │ @@ -479236,17 +479228,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 73b0ec │ │ │ │ + bl 73b154 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 39a5b4 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 39a59c │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -479289,15 +479281,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a566 │ │ │ │ ldr r0, [pc, #76] @ (39a5dc ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 39a566 │ │ │ │ ldr r3, [pc, #64] @ (39a5e0 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (39a5e4 ) │ │ │ │ ldr r0, [pc, #64] @ (39a5e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -479318,25 +479310,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, ip │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s16 q8, q1, #2 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + orr.w r0, r6, #82 @ 0x52 │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ movs r6, r7 │ │ │ │ - vmov.i32 q8, #98 @ 0x00000062 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + bic.w r0, lr, #82 @ 0x52 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 39a63e │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 39a634 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -479539,22 +479531,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (39a840 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e263c │ │ │ │ + bl 5e26a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e263c │ │ │ │ + b.w 5e26a4 │ │ │ │ ldc2l 0, cr0, [r8, #388]! @ 0x184 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -479565,20 +479557,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 39aa9a │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 756d0c │ │ │ │ + bl 756d74 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 39aa72 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -479595,20 +479587,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 757568 │ │ │ │ + bl 7575d0 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 756ab0 │ │ │ │ + bl 756b18 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 39a904 │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 39a9c8 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -479668,15 +479660,15 @@ │ │ │ │ bne.n 39aa36 │ │ │ │ ldr r3, [pc, #280] @ (39aab8 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 631f74 │ │ │ │ + bl 631fdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39aa86 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -479725,15 +479717,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a99c │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (39aac4 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 39a99c │ │ │ │ ldr r3, [pc, #104] @ (39aac8 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (39aacc ) │ │ │ │ ldr r0, [pc, #104] @ (39aad0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -479769,35 +479761,35 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #184] @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [r8, #328] @ 0x148 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + ldcl 0, cr0, [r0, #328]! @ 0x148 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ movs r6, r7 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ movs r6, r7 │ │ │ │ - ldcl 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + ldcl 0, cr0, [ip, #328] @ 0x148 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ movs r6, r7 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [r0, #-328]! @ 0xfffffeb8 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + stcl 0, cr0, [r8, #328] @ 0x148 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldc 0, cr0, [r4, #328]! @ 0x148 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ movs r6, r7 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -479902,25 +479894,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (39ac34 ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 39abe0 │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #944] @ (39afe0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (39add0 ) │ │ │ │ @@ -479935,15 +479927,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr r3, [pc, #360] @ (39addc ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -479955,29 +479947,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 39adbc │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 62a9c0 │ │ │ │ + bl 62aa28 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 632770 │ │ │ │ + bl 6327d8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6327d8 │ │ │ │ + bl 632840 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 39acf2 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 39ad94 │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 39ad1a │ │ │ │ @@ -480019,17 +480011,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 39acfc │ │ │ │ b.n 39ad10 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 39ac9a │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 39ad6e │ │ │ │ @@ -480039,15 +480031,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 39acaa │ │ │ │ b.n 39ad06 │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 62a7ec │ │ │ │ + bl 62a854 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 39ada6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -480060,15 +480052,15 @@ │ │ │ │ b.n 39ad18 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 398410 │ │ │ │ b.n 39ad06 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 62a864 │ │ │ │ + bl 62a8cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39ad82 │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 39acaa │ │ │ │ blx 261214 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (39adec ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -480083,33 +480075,33 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, sl, r2, lsr #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + sbcs.w r0, r2, r2, lsr #1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ vmla.i q8, q3, d1[5] │ │ │ │ - bic.w r0, ip, r2, lsr #1 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ + eors.w r0, r4, r2, lsr #1 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 39af4c │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 39ae9a │ │ │ │ @@ -480173,23 +480165,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 7446e8 │ │ │ │ + bl 744750 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 62bc40 │ │ │ │ + bl 62bca8 │ │ │ │ ldr r3, [pc, #112] @ (39af68 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -480209,15 +480201,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 398ec0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 633890 │ │ │ │ + bl 6338f8 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 39aeb4 │ │ │ │ ldr r3, [pc, #28] @ (39af6c ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (39af70 ) │ │ │ │ ldr r0, [pc, #28] @ (39af74 ) │ │ │ │ add r3, pc │ │ │ │ @@ -480226,18 +480218,18 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w sl, {r1, r4, r6} │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + stmdb r2, {r1, r4, r6} │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -480245,64 +480237,64 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 39afb4 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 62bdc8 │ │ │ │ + bl 62be30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 39adf8 │ │ │ │ - bl 633ad8 │ │ │ │ + bl 633b40 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 62bdcc │ │ │ │ + bl 62be34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 39adf8 │ │ │ │ ldr r3, [pc, #20] @ (39afe0 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (39afe4 ) │ │ │ │ ldr r0, [pc, #20] @ (39afe8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xe81c0052 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + stmia.w r4, {r1, r4, r6} │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (39b310 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2ce0 │ │ │ │ + bl 5e2d48 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 696368 │ │ │ │ + bl 6963d0 │ │ │ │ ldr r2, [pc, #760] @ (39b314 ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b248 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 62a364 │ │ │ │ + bl 62a3cc │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 39b09c │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 39b2f4 │ │ │ │ @@ -480393,15 +480385,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 6328cc │ │ │ │ + bl 632934 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b246 │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 39b270 │ │ │ │ ldr r1, [pc, #512] @ (39b318 ) │ │ │ │ add r1, pc │ │ │ │ @@ -480553,15 +480545,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 39b1e8 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (39b338 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 39b1e8 │ │ │ │ ldr r3, [pc, #120] @ (39b33c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39b126 │ │ │ │ ldr r3, [pc, #100] @ (39b334 ) │ │ │ │ @@ -480569,15 +480561,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39b126 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (39b340 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ b.n 39b126 │ │ │ │ mov r0, r4 │ │ │ │ bl 399618 │ │ │ │ b.n 39b1b2 │ │ │ │ blx 262ec0 │ │ │ │ ldr r3, [pc, #72] @ (39b344 ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -480588,41 +480580,41 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r4], {101} @ 0x65 │ │ │ │ movs r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r7, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39ad24 │ │ │ │ + b.n 39adf4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r3, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (39b400 ) │ │ │ │ @@ -480677,15 +480669,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ blx 262ec0 │ │ │ │ ldr??.w r0, [sl, r5, lsl #2] │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 7388ec │ │ │ │ + b.w 738954 │ │ │ │ b.w 39a500 │ │ │ │ b.w 39a400 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (39b470 ) │ │ │ │ @@ -480726,15 +480718,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b5e2 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 39b4a6 │ │ │ │ - bl 6961f0 │ │ │ │ + bl 696258 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b5c6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2e47bc │ │ │ │ cbnz r0, 39b4ca │ │ │ │ @@ -480743,17 +480735,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 63389c │ │ │ │ + bl 633904 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 39b4e4 │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39b60e │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 39b4fe │ │ │ │ @@ -480761,15 +480753,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2e4ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39b4b6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 632844 │ │ │ │ + bl 6328ac │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -480801,29 +480793,29 @@ │ │ │ │ blx 2622cc │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 39b6b0 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39b5fe │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6328d8 │ │ │ │ + bl 632940 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 39b694 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 39b6d0 │ │ │ │ ldr r1, [pc, #336] @ (39b6e0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 631668 │ │ │ │ + bl 6316d0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 631964 │ │ │ │ + bl 6319cc │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 42e0b4 │ │ │ │ add sp, #20 │ │ │ │ @@ -480840,27 +480832,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (39b6ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 39b4b6 │ │ │ │ ldr r3, [pc, #268] @ (39b6f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (39b6f4 ) │ │ │ │ ldr r1, [pc, #268] @ (39b6f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 39b4b6 │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 39b64c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 39b572 │ │ │ │ @@ -480870,21 +480862,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (39b704 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 39b4b6 │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39b572 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 630e1c │ │ │ │ + bl 630e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39b572 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39b572 │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -480896,17 +480888,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (39b710 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 39b4b6 │ │ │ │ - bl 723134 │ │ │ │ + bl 72319c │ │ │ │ blx 263248 │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 39b54a │ │ │ │ movs r0, #5 │ │ │ │ blx 263460 │ │ │ │ ldr r3, [pc, #144] @ (39b714 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -480923,74 +480915,74 @@ │ │ │ │ ldr r1, [pc, #132] @ (39b720 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 39b4b6 │ │ │ │ ldr r3, [pc, #112] @ (39b724 ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (39b728 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (39b72c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ b.n 39b4b6 │ │ │ │ ldr r1, [pc, #92] @ (39b730 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 631668 │ │ │ │ + bl 6316d0 │ │ │ │ b.n 39b59a │ │ │ │ nop │ │ │ │ eor.w r0, r2, #97 @ 0x61 │ │ │ │ - b.n 39bb2c │ │ │ │ + b.n 39bbfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r6, #16] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39bb00 │ │ │ │ + b.n 39bbd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39bab4 │ │ │ │ + b.n 39bb84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39ba40 │ │ │ │ + b.n 39bb10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r5, #32] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #10] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 39b9c4 │ │ │ │ + b.n 39ba94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39b994 │ │ │ │ + b.n 39ba64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ movs r6, r7 │ │ │ │ vhadd.s8 q8, q0, │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ @@ -481036,15 +481028,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 39b478 │ │ │ │ - str r6, [r7, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (39baf8 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -481255,15 +481247,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 39b8ba │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 39ba0a │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 632944 │ │ │ │ + bl 6329ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39ba84 │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -481346,17 +481338,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 39b8ba │ │ │ │ nop │ │ │ │ - b.n 39bb28 │ │ │ │ + b.n 39bbf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (39bc20 ) │ │ │ │ @@ -481460,19 +481452,19 @@ │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ blx 2611e4 <__assert_fail@plt> │ │ │ │ rsb r0, ip, #101 @ 0x65 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r8, #101 @ 0x65 │ │ │ │ - blt.n 39bbec │ │ │ │ + bgt.n 39bcbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -481483,15 +481475,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 631ee0 │ │ │ │ + bl 631f48 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -481516,24 +481508,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 39bcfc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39b478 │ │ │ │ - bl 73b5b8 │ │ │ │ + bl 73b620 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630b94 │ │ │ │ + bl 630bfc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6314c0 │ │ │ │ + bl 631528 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39bc90 │ │ │ │ ldr r3, [pc, #64] @ (39bd28 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (39bd2c ) │ │ │ │ ldr r0, [pc, #64] @ (39bd30 ) │ │ │ │ add r3, pc │ │ │ │ @@ -481552,34 +481544,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39b478 │ │ │ │ - blt.n 39bd30 │ │ │ │ + blt.n 39be00 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (39bde4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e4694 │ │ │ │ + bl 5e46fc │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 39bdb4 │ │ │ │ mov r0, r4 │ │ │ │ blx 2622cc │ │ │ │ adds r0, #1 │ │ │ │ blx 260c70 │ │ │ │ mov r2, r5 │ │ │ │ @@ -481593,15 +481585,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (39bdf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2a7c │ │ │ │ + bl 5e2ae4 │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -481617,36 +481609,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (39bdfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 72def4 │ │ │ │ + bl 72df5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r0, #20] │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 39becc │ │ │ │ + bge.n 39bd9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r7, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 39be60 │ │ │ │ + bge.n 39bd30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r0, #18] │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 42e144 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -481659,15 +481651,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 631e94 │ │ │ │ + bl 631efc │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -481695,25 +481687,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 39a3cc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 631e44 │ │ │ │ + bl 631eac │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 757608 │ │ │ │ + bl 757670 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 39bec8 │ │ │ │ @@ -481789,21 +481781,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 5ec190 │ │ │ │ + bl 5ec1f8 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec12c │ │ │ │ + bl 5ec194 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec12c │ │ │ │ + bl 5ec194 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 39bfb8 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 39bfd4 │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 39bfca │ │ │ │ @@ -481812,19 +481804,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec12c │ │ │ │ + bl 5ec194 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5eb6c0 │ │ │ │ + b.w 5eb728 │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 39bff8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -481865,25 +481857,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c024 │ │ │ │ ldr r0, [pc, #32] @ (39c074 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733a24 │ │ │ │ + bl 733a8c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 39c024 │ │ │ │ stcl 0, cr0, [r2], #404 @ 0x194 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #528] @ (39c280 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (39c21c ) │ │ │ │ @@ -481901,15 +481893,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c1dc │ │ │ │ ldrh.w r3, [r4, #606] @ 0x25e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39c170 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 697e40 │ │ │ │ + bl 697ea8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 39c18c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 39c1be │ │ │ │ movs r1, #0 │ │ │ │ @@ -481971,19 +481963,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (39c228 ) │ │ │ │ ldr r0, [pc, #184] @ (39c22c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72eac8 │ │ │ │ + bl 72eb30 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 697e40 │ │ │ │ + bl 697ea8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 39c0be │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (39c230 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (39c234 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -481991,91 +481983,91 @@ │ │ │ │ ldr r1, [pc, #156] @ (39c238 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 72df70 │ │ │ │ + bl 72dfd8 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 39c148 │ │ │ │ ldr r1, [pc, #136] @ (39c23c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dbec │ │ │ │ + bl 72dc54 │ │ │ │ b.n 39c148 � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes